Napomene: Obvezatno upisati ime i prezime na pocetku ispita. Zaokružuje se jedan odgovor. Tocan odgovor donosi jedan pozitivan, a pogrešno zaokružen odgovor jedan negativan bod (ukoliko nije zaokružen niti jedan odgovor nema negativnih bodova). Vrijeme za rješavanje teorijskog dijela ispita iznosi 35 min. Za prolaznu ocjenu potrebno je prikupiti najmanje 50% mogucih bodova iz svakog dijela ispita. (Ispitne zadatke sastavio prof. dr. sc. S. Ribaric.)

| <i>Ime</i> | prezime:                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.         | Prva – najniža razina programske opreme u hijerarhijskom modelu racunala je:  a) jezgra operacijskog sustava b) uslužni programi, editori, punioci c) asembler d) prevodioci                                                                                                                                                                                                                                                                       |
| 2.         | Oznacite funkciju koju ne obavlja monitor:  a) organizira kooperativne procese b) dodjeljuje resurse racunalnog sustava c) uspostavlja komunikaciju između dva procesa d) prevodi programe iz viših programskih jezika u strojni jezik                                                                                                                                                                                                             |
| 3.         | Turingov stroj može se formalno opisati kao: a) $(Q, b, \delta)$ b) $(q_0, S)$ c) $(S, T, \delta, q_0, q_0)$ d) $(Q, S, T, b, q_0, q_0, \delta)$                                                                                                                                                                                                                                                                                                   |
| 4.         | Obrada informacije u Turingovom stroju odvija se u:  a) vanjskoj memoriji  (b) logickom bloku  c) jedinici Q  d) jedinici P                                                                                                                                                                                                                                                                                                                        |
| 5.         | Funkcija logickog bloka Turingo vog stroja opisana je sa:  a) $S \times Q \to S \times Q \times P$ b) $S \times Q \to Q \times P$ c) $S \times Q \times P \to S \times Q \times P$ d) $Q \to S$                                                                                                                                                                                                                                                    |
| 6.         | k-ta konfiguracija Turingovog stroja podrazumijeva:  a) sliku vrpce stroja, položaj glave za citanje i pisanje, te unutarnje stanje stroja na kraju k-tog takta  b) sliku vrpce stroja, položaj glave za citanje i pisanje, te unutarnje stanje stroja na pocetku k-tog takta  c) sve simbole vanjske abecede zapisane na pocetku k-tog takta  d) sve simbole vanjske abecede s oznakom položaja glave za citanje i pisanje na pocetku k-tog takta |
| 7.         | Registar <i>brojilo podataka DC</i> u pojednostavljenom modelu mikroprocesora sadrži: a) adresu sljedece instrukcije b) adresu programskog brojila c) adresu operanda d) adresu instrukcije                                                                                                                                                                                                                                                        |
| 8.         | Instrukcijski registar IR u pojednostavljenom modelu mikroprocesora sadrži: a) instrukciju cije je pribavljanje u tijeku b) tekucu instrukciju c) adresu operacijskog koda instrukcije d) adresu operanda                                                                                                                                                                                                                                          |
| 9.         | Privremeni registar PR pojednostavljenog modela mikroprocesora:  a) je komponenta programskog modela procesora  b) nije komponenta programskog modela procesora  c) u zavisnosti od nacina adresiranja može biti komponenta programskog modela  d) je adresni registar procesora                                                                                                                                                                   |
| 10.        | Navedite osnovne kategorije racunala u skladu s Flynnovom klasifikacijom i oznacite onu koja se ne može fizicki realizirati: a) b)                                                                                                                                                                                                                                                                                                                 |
|            | c) d)                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| 11.        | Sabirnicka jedinica (engl. Bus Unit) može se prikazati kao stroj stanja s: a) dva stanja b) tri stanja c) cetiri stanja d) pet stanja                                                                                                                                                                                                                                                                                                              |
| 12.        | Sabimicki ciklus za intelove mikroprocesore s nula stanja cekanja obicno traje: a) dvije periode clock-a C b) dvije periode procesorskog clock-a PCLOCK c) 50 nsec                                                                                                                                                                                                                                                                                 |

d) cetiri periode procesorskog clock-a PCLOCK

| 13. | (a)<br>b)<br>c)   | lealiziranom protocnom modelu, faktor ubrzanja jednak je:<br>dubini protocne strukture<br>omjeru t <sub>S</sub> , gdje je T perioda clock-a, a t <sub>S</sub> vrijeme obrade u protocnom segmentu<br>vremenu t <sub>S</sub><br>faktoru N, gdje je N broj identicnih zadataka                               |
|-----|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14. | a)<br>b)<br>c)    | rukcija NOP u protocnoj strukturi RISC procesora:<br>služi samo za ostvarivanje operacije "ne radi ništa" i samo troši vrijeme<br>"ne radi ništa", no služi i za rješavanje hazarda i tumaci se kao umetanje "protocnog mjehurica"<br>se ne pojavljuje jer je nepotrebna<br>služi za sinkronizaciju dretvi |
| 15. | a)<br>b)          | imalni kontekst tijekom prekida za procesor MC68000 sastoji se od:<br>4-bajtnog PC-a i 1-bajtnog (sistemski bajt) statusnog registra SR<br>4-bajtnog PC-a i 4-bajtnog sistemskog kazala stoga SSP<br>4-bajtnog PC-a i 2-bajtnog statusnog registra SR<br>PC-a, SR-a i registara D0-D7                      |
| 16. | a)<br>b)<br>c)    | cesor MC68000: ima signalnu liniju potvrde prekida IACK ima signalnu liniju potvrde prekida IACK Nema signalnu liniju potvrde prekida, vec se ona oblikuje kao FC0 VFC1 VFC2 Nema signalnu liniju potvrde prekida, vec se ona oblikuje kao FC0 • FC1 • FC2                                                 |
| 17. | a)<br>b)<br>c)    | ta stranica racunala na bazi MC68000 obicno je velicine:<br>128 bajtova<br>1024 bajtova<br>516 bajtova<br>32 K bajtova                                                                                                                                                                                     |
| 18. | a)<br>b)<br>c)    | orisnickog nacina rada mikroprocesor MC68000 prelazi u nadgledni nacin rada:<br>samo instrukcijom RTE<br>samo obnavljanjem sadržaja SR-a<br>samo iznimkom<br>samo RESETom                                                                                                                                  |
| 19. | (a)<br>b)<br>c)   | etni sadržaj sistemskog kazala stoga može se definirati:<br>iznimkom RESET<br>povlaštenom instrukcijom u korisnickom nacinu rada<br>samo iznimkom BUS ERROR<br>instrukcijom RESET                                                                                                                          |
| 20. | (a)<br>(b)<br>(c) | SC model procesora ima sljedecu znacajku:<br>koristi Little-Endian Byte Ordering<br>koristi Big-Endian Byte Ordering<br>8-bitni je procesor pa nema smisla govoriti o uređenju slijeđa bajtova<br>ima fiksni 32-bitni format podataka zahvaljujuci adresnoj zmatosti od 4 bajta                            |
| 21. | Od                | edite adresne potprostore koji se mogu definirati širenjem bita predznaka za SRISC:                                                                                                                                                                                                                        |
|     | a)                | donja granica: gornja granica:                                                                                                                                                                                                                                                                             |
|     | b)                | donja granica: gornja granica:                                                                                                                                                                                                                                                                             |
| 22. | a)<br>b)          | odenje instrukcije lar ra,C1 imat ce za posljedicu:  R[ra] = adresa operanda odredena s C1 tako da se primijeni širenje bita predznaka  R[ra] = operand s adrese C1  R[ra] = PC + C1  R[ra] = R[rb + C1]                                                                                                   |
| 23. | Na                | edite bitnu razliku u izvodenju instrukcija <i>brnv</i> – nikad ne granaj i <i>brlnv</i> .                                                                                                                                                                                                                 |
| 24. | (a)<br>(b)<br>(c) | SC procesor ima:<br>trosabirnicku strukturu<br>dvosabirnicku strukturu<br>jednosabirnicku strukturu<br>dvosabirnicku strukturu i poseban bacvasti posmacni sklop                                                                                                                                           |
| 25. |                   | redite nacine pristupa operandima u memoriji (za SRISC) i to izvan podrucja koje je određeno izravno širenjem bita predznaka:                                                                                                                                                                              |
|     |                   | a)                                                                                                                                                                                                                                                                                                         |
|     |                   | h)                                                                                                                                                                                                                                                                                                         |