## Arhitektura računala 2 Završni ispit - ak. god. 2008/09 Teorijski dio – Grupa B (40% bodova – 20 pitanja)

by WildChild i Tomislav

| 1. | Zadana je PM s 8 linija po 16B i izravnim preslikavanjem. Svako promašeno čitanje bajta inicira prijenos podataka iz DRAM-a od: |                                                                                                                                       |                         |  |
|----|---------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|-------------------------|--|
|    | a)<br>b)<br>c)<br>d)                                                                                                            | 128 B<br>4 B<br>64 B<br>16 B                                                                                                          | Rješenje: D             |  |
| 2. | Trans                                                                                                                           | lacijski spremnik ne sadrži                                                                                                           |                         |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                            | informacijske bitove (P, D)<br>kopiju bloka podataka iz RAM-a<br>virtualnu stranicu<br>fizičku stranicu                               | Rješenje: B             |  |
| 3. | Za realizaciju 3-bitnog posmačnog sklopa koji izravno podržava 5 vrsta posmaka i prijenos podataka potrebno je                  |                                                                                                                                       |                         |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                            | 5 mux 8/1<br>4 mux 5/1<br>5 mux 3/1<br>3 mux 8/1                                                                                      | Rješenje: D             |  |
| 4. | Elem                                                                                                                            | enti memorijskog sklopa DRAM obično su organizirani u:                                                                                |                         |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                            | pravokutnom 2D polju s više redaka nego stupaca<br>1D polju<br>pravokutnom 2D polju s više stupaca nego redaka<br>kvadratnom 2D polju | Rješenje: D             |  |
| 5. | Koji c                                                                                                                          | d slijedećih nije algoritam zamjene stranica:                                                                                         |                         |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                            | FIFO optimalni izbor bimodalna tablica odluke slučajni izbor                                                                          | Rješenje: C             |  |
| 6. |                                                                                                                                 | 2-bit zbrajalo bez sklopa za predviđanje bita prijenosa ima latenciju T, ko<br>kod 64-bit zbrajala iste tehnologije:                  | olika bi latencija bila |  |
|    | a)<br>b)<br>c)<br>d)                                                                                                            | T<br>T/32<br>2T<br>T/64                                                                                                               | Rješenje: C             |  |

| 7.  | Koji problem se može pojaviti kad promijenjene podatke cachea ne upisujemo trenutno u glavnu memoriju:                   |                                                                                                                                                                                         |             |  |  |
|-----|--------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--|--|
|     | a)<br>b)<br>c)<br>d)                                                                                                     | prevelik pritisak na propusnost glavne memorije<br>povećanje latencije PM<br>povećanje disipacije PM<br>gubitak koherencije u višeprocesorskom sustavu                                  | Rješenje: D |  |  |
| 8.  | Koja od sljedećih logičkih operacija nije izravno podržana u ALU koji je opisan na predavanjima?                         |                                                                                                                                                                                         |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | isključivo ILI<br>NILI<br>NE<br>ILI                                                                                                                                                     | Rješenje: B |  |  |
| 9.  | Što o                                                                                                                    | mogućavamo preimenovanjem registra:                                                                                                                                                     |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | jednostavniju izvedbu upravljačke jedinice<br>otklanjanje hazarda WAR<br>bolju performansu cachea<br>bolje predviđanje grananja                                                         | Rješenje: B |  |  |
| 10. | Posto                                                                                                                    | otak uspješnosti dinamičkog predviđanja grananja tipično je u intervalu:                                                                                                                |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | [60% - 70%]<br>[90% - 100%]<br>[70% - 80%]<br>[50% - 60%]                                                                                                                               | Rješenje: B |  |  |
| 11. | Zašto je uvjetni registar posebno problematičan na superskalarnim računalima:                                            |                                                                                                                                                                                         |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | onemogućava preimenovanje registara<br>postaje implicitni izvor podatkovnog hazarda<br>onemogućava predviđanje grananja<br>nepovoljno se odražava na ortogonalnost instrukcijskog skupa | Rješenje: B |  |  |
| 12. | Jednostavna superskalarna organizacija se od skalarne protočne organizacije s više procesnih jedinica razlikuje jer ima: |                                                                                                                                                                                         |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | izvršavanje izvan redoslijeda<br>veći registarski skup<br>efikasniju primarnu memoriju<br>mogućnost istovremenog prihvaćanja i dekodiranja više instrukcija                             | Rješenje: D |  |  |
| 13. | Zadana je PM s 8 linija po 16B. Koliko komparatora oznaka adrese je potrebno kod potpuno asocijativnog preslikavanja?    |                                                                                                                                                                                         |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | 16<br>1<br>4<br>8                                                                                                                                                                       | Rješenje: D |  |  |
| 14. | Zaokružiti ispravan redoslijed memorijske hijerarhije:                                                                   |                                                                                                                                                                                         |             |  |  |
|     | a)<br>b)<br>c)<br>d)                                                                                                     | cache, registar, RAM, disk<br>sache, registar, disk, RAM<br>registar, cache, RAM, disk<br>cache, RAM, disk, registar                                                                    | Rješenje: C |  |  |

| 15. | Neka je zadano računalo sa stranicama od 4kB. Koliko će fizičkog RAM-a zauzeti proces koji koristi |
|-----|----------------------------------------------------------------------------------------------------|
|     | ukupno 4097 bajtova memorije:                                                                      |

- 4096 B a)
- b) 4100 B
- 8192 B c)
- d) 4097 B

Rješenje: C

- 16. Koji je glavni nedostatak algoritma LRU za zamjenu blokova priručne memorije:
  - slabo korištenje prostorne lokalnosti
  - b) složena implementacija za više od dvoelementne asocijativnosti
  - gubitak koherencije u višeprocesorskom sustavu c)
  - slabo korištenje vremenske lokalnosti

Rješenje: B

- 17. Sklop za predviđanje bita operanda B<sub>i</sub> na izlazu može generirati slijedeće vrijednosti:
  - $A_i$ ,  $\overline{A}_i$ ,  $B_i$ ,  $\overline{B}_i$
  - b)  $0,B_i,\overline{B}_i$  i 1
  - c) 0, 1 i Z
  - samo  $B_i$  i  $\overline{B}_i$ d)

Rješenje: B

- 18. Koja od slijedećih tehnika ne vodi poboljšanju iskoristivnosti superskalarnih resursa:
  - pretjerano povećanje radne frekvencije
  - b) preimenovanje registara
  - c) izvođenje izvan redoslijeda
  - ortogonalnost skupa instrukcija

Rješenje: A

- 19. Zašto je odnos |LAP|>|FAP| poželjnije od odnosa|LAP| = |FAP|?
  - zbog mogućnosti proširenja
  - zbog boljeg iskorištenja CPU-a b)
  - c) zbog bolje iskorištenja RAM-a
  - d) zbog boljeg iskorištenja sabirnice

Rješenje: A

Rješenje: C

- 20. Potpuno zbrajalo se:
  - ne može realizirati pomoću poluzbrajala
  - može realizirati pomoću jednog poluzbrajala i dodatnog sklopa ILI
  - može realizirati pomoću 2 poluzbrajala i dodatnog sklopa ILI c)

d) može realizirati pomoću jednog poluzbrajala, bez korištenja dodatnih

logičkih sklopova

Napomena: točna rješenja su prepisana sa Ahyco-a.