# ТИП

### **The von Neumann architecture**



SOURCE: ROBERT SHELDON





# Von Neumann Architektur: Prozessor und Speicher sind auf gemeinsamen Datenbus verbunden

Bus transferiert alle Daten zwischen den Neumann-Komponenten

→ Engpass von Daten auf dem Bus

Prozessor schnell -> verbingt meißte Zeit durch Warten auf die nötigen Daten aus dem Speicher

→ Ineffiziente Nutzung der Rechenleistung





Cachespeichersysteme

→ Zugriff auf nötige Daten brauchen durchschnittlich signifikant weniger Zeit



# Grundlagenpraktikum Rechnerarchitektur Mehrstufige, direkt assoziative Caches

Emirhan Afşin, Nirbheek Singh Setia, Kartik Krishnan



## Inhaltsverzeichnis

- 1. Problemstellung
- 2. Lösungsansätze und Optimierung
- 3. Korrektheit / Genauigkeit
- 4. Schaltkreisanalyse
- 5. Zusammenfassung und Ausblick



# Problemstellung

- Untersuchung des Einflusses von mehrstufigen Caches auf Laufzeit und Latenz
- Unterteilung des Projektes:
  - Recherche (Theoretisch)
  - Implementierung (praktisch)
- Relevanz des Themas hervorbringen und unter Beweis stellen

=> Analyse und Implementierung von mehrstufigen Caches



# Allgemeiner Lösungsansatz







# Lösungsansatz





# Optimierungen

### **Strukturelle Optimierung:**





Cache und Hauptspeicher in einem Modul

### **Inhaltliche Optimierungen:**

SC\_THREAD → SC\_METHOD

Reduktion der unnötigen Tag Berechnungen

Änderung vom Cache in Byteaddressierbarkeit



# Korrektheit / Genauigkeit

Printstatements wie beispielsweise:

```
// Ausgabe um die Eingabe zu überprüfen
for (int i = 0; i < anfragen->count; i++) {
    if (anfragen->requests[i].we == 0) {
        printf("Operation: %d, Address: 0x%X\n", anfragen->requests[i].we, anfragen->requests[i].addr);
    } else if (anfragen->requests[i].we == 1) {
        printf("Operation: %d, Address: 0x%X, Value: 0x%X\n", anfragen->requests[i].we, anfragen->requests[i].addr, anfragen->requests[i].data);
    }
}
```

### Überprüfung der Tracefiles:

```
✓ tracefiles
≦ Eingabedateitrac...
≦ L1Hittracefile.vcd
≦ L2Hittracefile.vcd
≦ MainMemHittrace...
≦ MatrixMultip... M
```



```
$scope module SystemC $end
$var wire
                      clk
               aaaaa
                                $end
               aaaab we [31:0]
$var wire
                                 $end
$var wire
               aaaac addr [31:0] $end
                      data_in [31:0]
$var wire
               aaaad
                                      $end
                      data_out [31:0]
$var wire
                                       $end
               aaaae
$var wire
               aaaaf
                      hit
                                $end
$upscope $end
$enddefinitions
```

# Schaltkreisanalyse



Tracking mit Tracefile



Input and Output



PrimitiveGateCount



# **Fazit**







# Haben Sie Fragen? Vielen Dank für eure Aufmerksamkeit

Emirhan, Nirbheek, Kartik



# Quellen

https://www.techtarget.com/whatis/definition/von-Neumann-bottleneck

https://www.flaticon.com

