| 1 从 哭 件 角 庇 丢 )                                                   |                                       |                                 | R) 计質세                 |
|-------------------------------------------------------------------|---------------------------------------|---------------------------------|------------------------|
| 1 <b>八奋什用及有, 11 异机<i>红刀</i> 1</b><br>A   并行                       | B 冯·诺依曼                               |                                 | D 串行                   |
|                                                                   | 」<br>一月・昭代夏<br><b>示符号位。若用定点整数表示</b> , |                                 | ν <b>Τ</b> Ι           |
| 2 来がけ に 32 匹,来 1 匹次。<br>A -(2 <sup>31</sup> -1)                   | $B - (2^{30}-1)$                      | $C - (2^{31} + 1)$              | $D - (2^{30}+1)$       |
| 3 以下有关运算器的描述,(                                                    | , ,                                   | (2 1)                           | D (2 · 1)              |
|                                                                   | B 只做算术运算                              | C 質术运質与逻辑运算                     | D 只做逻辑运算               |
| 4 EEPROM 是指(D)                                                    | 1 八贼并八处开                              | 0 并介达并可及特达并                     |                        |
|                                                                   | B 只读存储器                               | C 闪速存储器                         | D 电擦除可编程只读存储器          |
|                                                                   | 两级存储器组成,其中辅存是                         |                                 |                        |
| A cache-主存                                                        | B 主存-辅存                               |                                 | D 通用寄存器-cache          |
| 6 RISC 访内指令中,操作数的                                                 |                                       | 114 14                          | 2 /2/14/14 Hill occord |
|                                                                   | B 两个主存单元                              | C 一个主存单元和一个通用                   | D 两个通用寄存器              |
|                                                                   | , , , _ , , _                         | 寄存器                             |                        |
| 7 当前的 CPU 由(B )组成。                                                |                                       |                                 |                        |
|                                                                   | B 控制器、运算器、cache                       | C 运算器、主存                        | D 控制器、ALU、主存           |
|                                                                   |                                       |                                 | 流水 CPU 的吞吐能力是(A )。     |
|                                                                   | B 不具备同等水平                             |                                 | D 大于前者                 |
| 9 在集中式总线仲裁中,(A )                                                  | 方式响应时间最快。                             |                                 |                        |
| A 独立请求                                                            | B 计数器定时查询                             | C 菊花链                           | D                      |
| 10 CPU 中跟踪指令后继地址的                                                 | 寄存器是(C)。                              |                                 |                        |
| A 地址寄存器                                                           | B 指令计数器                               | C 程序计数器                         | D 指令寄存器                |
| 11 从信息流的传输速度来看,                                                   | (A ) 系统工作效率最低。                        |                                 |                        |
| A 单总线                                                             | B 双总线                                 | C 三总线                           | D 多总线                  |
| 12 单级中断系统中,CPU 一旦叫                                                | 向应中断,立即关闭(C )标志                       | ,以防止本次中断服务结束前同                  | <b>同级的其他中断源产生另一次中</b>  |
| 断进行干扰。                                                            |                                       |                                 |                        |
| A 中断允许                                                            | B 中断请求                                | C 中断屏蔽                          | D DMA 请求               |
| 13 下面操作中应该由特权指令                                                   | 完成的是(B )。                             |                                 |                        |
| A 设置定时器的初值                                                        | B 从用户模式切换到管理员                         | C 开定时器中断                        | D 美中断                  |
|                                                                   | 模式                                    |                                 |                        |
| 14 冯•诺依曼机工作的基本方                                                   |                                       |                                 |                        |
| A 多指令流单数据流                                                        | B 按地址访问并顺序执行指令                        | C 堆栈操作                          | D 存贮器按内容选择地址           |
| 15 在机器数(B)中,零的                                                    | 表示形式是唯一的。                             |                                 |                        |
| A 原码                                                              | B 补码                                  | C 移码                            | D 反码                   |
|                                                                   | 法运算一般通过( D )来实现                       |                                 |                        |
| A 原码运算的二进制减法                                                      | B 补码运算的二进制减法器                         | C 原码运算的十进制加法器                   | D 补码运算的二进制加法器          |
| 器                                                                 |                                       |                                 |                        |
|                                                                   | 皆容量为 256MB,若按单字编址,                    |                                 |                        |
| A 0—64MB                                                          | B 0—32MB                              | C 0—32M                         | D 0-64M                |
| 18 主存贮器和 CPU 之间增加 ca                                              |                                       |                                 |                        |
|                                                                   | B 扩大主存贮器容量                            |                                 | D 既扩大主存贮器容量,又扩         |
| 速度匹配问题                                                            |                                       | 数量                              | 大 CPU 中通用寄存器的数         |
|                                                                   |                                       |                                 | 量                      |
|                                                                   | 数的算术运算,除地址码指明的                        |                                 |                        |
| A 堆栈寻址方式                                                          | B 立即寻址方式                              | C 隐含寻址方式                        | D 间接寻址方式               |
| 20 同步控制是 ( C )。                                                   |                                       | a 179 1 24 A. E. D. I. I. I. I. |                        |
|                                                                   |                                       |                                 | D 所有指令执行时间都相同          |
| 式<br>C1 #YA DOI * WA+ # + # & ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ ~ | 方式                                    | 式                               | 的方式                    |
| 21 描述 PCI 总线中基本概念不                                                |                                       |                                 | n 石灰山口人次子 · A rot      |
|                                                                   |                                       | U PUI 攻备一定是王攻备                  | D 系统中只允许有一条 PCI        |
| 器无关的高速外围设备                                                        | 是猝发式传送                                |                                 | 总线                     |

| 22 CRT 的分辨率为 1024×1024 [  | 象素,像素的颜色数为 256,贝 | <b>训刷</b> | 新存储器的容量为( B)          |   |                |
|---------------------------|------------------|-----------|-----------------------|---|----------------|
| A 512KB B                 | 1MB              | С         | 256KB                 | D | 2MB            |
| 23 为了便于实现多级中断,保存          | 现场信息最有效的办法是采用    | ∄ (       | в).                   |   |                |
| A 通用寄存器 B                 | 堆栈               | С         | 存储器                   | D | 外存             |
| 24 特权指令是由(C) 执行的          | 机器指令。            |           |                       |   |                |
| A 中断程序 B                  | 用户程序             | С         | 操作系统核心程序              |   | D I/0 程序       |
| 25 虚拟存储技术主要解决存储器          | 的( B)问题。         |           |                       |   |                |
| A 速度 B                    | 扩大存储容量           | С         | 成本                    | D | 前三者兼顾          |
| 26 引入多道程序的目的在于(           | A ) .            |           |                       |   |                |
| A 充分利用 CPU, 减少等 B         | 提高实时响应速度         | С         | 有利于代码共享, 减少主          | D | 充分利用存储器        |
| 待 CPU 时间                  |                  |           | 辅存信息交换量               |   |                |
| 27 下列数中最小的数是(C)           |                  |           |                       |   |                |
| A (101001) <sub>2</sub> B | (52) 8           | C         | (101001) BCD          | D | (233) 16       |
| 28 某 DRAM 芯片, 其存储容量为!     | 512×8 位,该芯片的地址线和 | 数:        | 据线的数目是( D)。           |   |                |
| A 8, 512 B                | 512, 8           | С         | 18, 8                 | D | 19, 8          |
| 29 在下面描述的汇编语言基本概          | 念中,不正确的表述是( D    | )。        |                       |   |                |
| A 对程序员的训练要求来 E            | 3 汇编语言对机器的依赖性    | С         | 用汇编语言编写程序的难           | D | 汇编语言编写的程序执行    |
| 说,需要硬件知识                  | 高                |           | 度比高级语言小               |   | 速度比高级语言慢       |
| 30 交叉存储器实质上是一种多模          | 块存储器,它用( A)方式    | 妣         | 行多个独立的读写操作。           |   |                |
| A 流水 B                    | 资源重复             | C         | 顺序                    | D | 资源共享           |
| 31 寄存器间接寻址方式中,操作          | 数在 (B )。         |           |                       |   |                |
| A 通用寄存器 B                 | 主存单元             | C         | 程序计数器                 | D | 堆栈             |
| 32 机器指令与微指令之间的关系          | 是 ( A )。         |           |                       |   |                |
| A 用若干条微指令实现一 B            | 用若干条机器指令实现一      | C         | 用一条微指令实现一条机           | D | 用一条机器指令实现一条    |
| 条机器指令                     | 条微指令             |           | 器指令                   |   | 微指令            |
| 33 描述多媒体 CPU 基本概念中,       | 不正确的是(CD)。       |           |                       |   |                |
| A 多媒体 CPU 是带有 MMX B       | MMX 是一种多媒体扩展结    | С         | MMX 指令集是一种多指令         | D | 多媒体 CPU 是以超标量结 |
| 技术的处理器                    | 构                |           | 流多数据流的并行处理指           |   | 构为基础的 CISC 机器  |
|                           | V M              |           | <b>\( \rightarrow</b> |   |                |
| 34 在集中式总线仲裁中,(A )         | 方式对电路故障最敏感。      |           |                       |   |                |
| A 菊花链 B                   | 独立请求             | C         | 计数器定时查询               | D |                |
| 35 流水线中造成控制相关的原因          | 是执行( A)指令而引起。    |           |                       |   |                |
| A 条件转移 B                  | 访内               | С         | 算逻                    | D | 无条件转移          |
| 36 PCI 总线是一个高带宽且与处        | 理器无关的标准总线。下面描    | 述         | 中不正确的是( B )。          |   |                |
| A 采用同步定时协 B               | 采用分布式仲裁策略        | С         | 具有自动配置能力              | D | 适合于低成本的小系统     |
| 议                         |                  |           |                       |   |                |
| 37 下面陈述中,不属于外围设备          | 三个基本组成部分的是( D    | )。        |                       |   |                |
| A 存储介质 B                  | 驱动装置             | С         | 控制电路                  | D | 计数器            |
| 38 中断处理过程中,(B ) 项县        | 是由硬件完成。          |           |                       |   |                |
| A 美中断 B                   | 开中断              | С         | 保存 CPU 现场             | D | 恢复 CPU 现场      |
| 39 IEEE1394 是一种高速串行 I/0   | )标准接口。以下选项中,(    | D         | )项不属于 IEEE1394 的协议    | 集 | 9              |
| A 业务层 B                   | 链路层              | С         | 物理层                   | D | 串行总线管理         |
| 40 运算器的核心功能部件是(B          | )。               |           |                       |   |                |
| A 数据总线 B                  | ALU              | С         | 状态条件寄存器               | D | 通用寄存器          |
| 41 某单片机字长 32 位, 其存储物      | 序量为 4MB。若按字编址,它的 | 内寻        | 址范围是(A )。             |   |                |
| A 1M B                    | 4MB              | С         | 4M                    | D | 1MB            |
| 42 某 SRAM 芯片, 其容量为 1M×8   | 3位,除电源和接地端外,控制   | 制端        | a有E和R/W#,该芯片的管脚       | 吲 | 出线数目是( D)。     |
|                           | 28               |           | 30                    |   | 32             |
| 43 双端口存储器所以能进行高速          | 读/写操作,是因为采用( I   | D ).      | D                     |   |                |
| A 高速芯片 B                  | 新型器件             | С         | 流水技术                  | D | 两套相互独立的读写电路    |

#### 44 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用 ( C)。

堆栈寻址方式

B 立即寻址方式

C 隐含寻址方式

D 间接寻址方式

#### 45 为确定下一条微指令的地址,通常采用断定方式,其基本思想是( C)。

生后继微指令地址

用程序计数器 PC 来产 B 用微程序计数器 MPC 来产 C 通过微指令顺序控制字段 D 通过指令中指定一个专门 生后继微指令地址

指定的判别字段控制产生 令地址

由设计者指定或由设计者 字段来控制产生后继微指

后继微指令地址

| 简答+证明               | 计算题+分析题+设计题              | 36 设两个浮点数 N1=    |
|---------------------|--------------------------|------------------|
| 1 假设主存容量 16M×32 位   | <b>3</b> 设 x=-18, y=+    | 49 刷新存储器(简称刷存    |
| 2 指令和数据都用二进制        | 5 图 1 所示的系统中             | 50 一盘组共 11 片,记录面 |
| 4 用定量分析方法证明多        | 6 某计算机有图 2 所             | 45 图 1 所示为传送(M   |
| 10 列表比较 CISC 处理机    | 7 参见图 1, 这是一个            |                  |
| 11 设存储器容量为 128M     | 8 己知 x=-00111            |                  |
| 15 PCI 总线中三种桥的      | 13 机器字长 32 位, 常规设        |                  |
| 17 画图说明现代计算         | 12 有两个浮点数 N <sub>1</sub> | // //            |
| 18 CPU 中有哪几类主       | 9 图 2 所示为双总线结构           |                  |
| 24 简要总结一下,采用        | 14 某机的指令格式               |                  |
| 7 一台机器的指令系统         | 15 图 1 为某机运算器框           |                  |
| 25 求证: [-y]补=-[y]补  | 19 CPU 执行一段程序时,          |                  |
| 29 设由 S, E, M 三个域组  | 20 某机器单字长指令为             |                  |
| 30 画出单级中断处理         | 21 一条机器指令的指令             |                  |
| 35 写出下表寻址方式         | 22 CPU 的数据通路如            |                  |
| 40 为什么在计算机系         | 4 CPU 执行一段程序时            |                  |
| 41 何谓指令周期? C        | 27 某计算机的存储系              |                  |
| 47 比较 cache 与虚存     | 28 图 1 所示为双总线            |                  |
| 48 设[N]补=anan-1···a | 31 某加法器进位链小              |                  |

1 假设主存容量 16M×32 位, Cache 容量 64K×32 位, 主存与 Cache 之间以每块 4×32 位大小传送数据,请确定直接映射方式的有关参数,并画出内存地址格式。

解: 64 条指令需占用操作码字段(OP)6 位,源寄存器和目标寄存器各 4 位,寻址模式(X)2 位,形式地址(D)16 位,其指令格式如下:

| 31 | 26 25 | 22 21 | 18 17 | 16 15 | 0 |
|----|-------|-------|-------|-------|---|
| OP | 目标    |       |       | D     |   |

寻址模式定义如下:

X= 0 0 寄存器寻址 操作数由源寄存器号和目标寄存器号指定

X=0 1 直接寻址 有效地址 E=(D) X= 1 0 变址寻址 有效地址  $E=(R_x)+D$ 

X= 1 1 相对寻址 有效地址 E= (PC) +D

其中  $R_x$  为变址寄存器(10 位),PC 为程序计数器(20 位),位移量 D 可正可负。该指令格式可以实现 RR 型,RS 型 寻址功能。

- 2 指令和数据都用二进制代码存放在内存中,从时空观角度回答 CPU 如何区分读出的代码是指令还是数据。
  - 解:计算机可以从时间和空间两方面来区分指令和数据,在时间上,取指周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据,在空间上,从内存中取出指令送控制器,而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算器。
- 4 用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。

证明: 假设

- (1) 存储器模块字长等于数据总线宽度
- (2) 模块存取一个字的存储周期等于 T.
- (3) 总线传送周期为τ
- (4) 交叉存储器的交叉模块数为 m.

交叉存储器为了实现流水线方式存储,即每通过 τ 时间延迟后启动下一模快,应满足

$$T = m \tau, \qquad (1$$

交叉存储器要求其模快数 $\gt=m$ ,以保证启动某模快后经过 m  $\tau$  时间后再次启动该模快时,它的上次存取操作已经完成。这样连续读取 m 个字所需要时间为

$$t_1 = T + (m - 1) \tau = m \Gamma + m \tau - \tau = (2m - 1) \tau$$
 (2)

故交叉存储器带宽为  $W1 = 1/t_1 = 1/(2m-1) \tau$  (3)

而顺序方式存储器连续读取 m 个字所需时间为  $t_2 = mT = m^2 \times \tau$  (4)

存储器带宽为  $W_2 = 1/t_2 = 1/m^2 \times τ$  (5)

比较(3)和(2)式可知,交叉存储器带宽>顺序存储器带宽。

#### 10 列表比较 CISC 处理机和 RISC 处理机的特点。

| 比较内容     | CISC       | RISC             |
|----------|------------|------------------|
| 指令系统     | 复杂、庞大      | 简单、精简            |
| 指令数目     | 一般大于 200   | 一般小于 100         |
| 指令格式     | 一般大于4      | 一般小于 4           |
| 寻址方式     | 一般大于4      | 一般小于 4           |
| 指令字长     | 不固定        | 等长               |
| 可访存指令    | 不加限定       | 只有 LOAD/STORE 指令 |
| 各种指令使用频率 | 相差很大       | 相差不大             |
| 各种指令执行时间 | 相差很大       | 绝大多数在一个周期内完成     |
| 优化编译实现   | 很难         | 较容易              |
| 程序源代码长度  | 较短         | 较长               |
| 控制器实现方式  | 绝大多数为微程序控制 | 绝大部分为硬布线控制       |
| 软件系统开发时间 | 较短         | 较长               |

11 设存储器容量为 128M 字,字长 64 位,模块数 m=8,分别用顺序方式和交叉方式进行组织。存储周期 T=200ns,数据总线宽度为 64 位,总线传送周期

τ=50ns。问顺序存储器和交叉存储器的带宽各是多少?

顺序存储器和交叉存储器连续读出 8 个字的信息总量都是: +

q = 64 位×8 = 512 位↔

顺序存储器和交叉存储器连续读出 8 个字所需的时间分别是:

 $t_2 = MT = 8 \times 200 \text{ns} = 1600 \text{ns} = 16 \times 10^{-7} \text{s}$ 

 $t_1 = T + (m-1)\tau = 200 + 7 \times 50 \text{ns} = 5.5 \times 10^{-7} \text{s}$ 

顺序存储器和交叉存储器的带宽分别是: →

 $w_2 = q/t_2 = 512/(16 \times 10^{-7}) = 32 \times 10^{7} bit/s \leftrightarrow$ 

 $w_1 = q/t_1 = 512/(5.5 \times 10^{-7}) = 93.1 \times 10^{7} \text{bit/s} \neq 0.00$ 

15 PCI 总线中三种桥的名称是什么?简述其功能。

解: PCI 总线有三种桥,即 HOST / PCI 桥 (简称 HOST 桥), PCI / PCI 桥, PCI / LAGACY 桥。在 PCI 总线体系结构中,桥起着重要作用:

- (1) 它连接两条总线,使总线间相互通信。
- (2) 桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表。
  - (3) 利用桥可以实现总线间的猝发式传送。
- 17 画图说明现代计算机系统的层次结构。P13-14

| 5级 | 高级语言级  | 编译程序    |
|----|--------|---------|
| 4级 | 汇编语言级  | 汇编程序    |
| 3级 | 操作系统级  | 操作系统    |
| 2级 | 一般机器级  | 微程序     |
| 1级 | 微程序设计级 | 直接由硬件执行 |

18 CPU 中有哪几类主要寄存器?用一句话回答其功能。

解: A,数据缓冲寄存器 (DR); B,指令寄存器 (IR); C,程序计算器 PC; D,数据地址寄存器 (AR); 通用寄存器  $(R0^R3)$ ; F,状态字寄存器 (PSW)

24 简要总结一下,采用哪几种技术手段可以加快存储系统的访问速度?

①内存采用更高速的技术手段,②采用双端口存储器,③采用多模交叉存储器

# 7. 一台机器的指令系统有哪几类典型指令? 列出其名称。(此题很大可能不属于简答题考试范围)

答: A. 数据传送类指令 B. 算术运算类指令 C. 逻辑运算类指令 D. 程序控制类指令 E. 输入输出类指令 F. 字符串类指令 G. 系统控制类指令 H. 特权指令

25 求证: [-y]ネト=-[y]ネト (mod 2<sup>n+1</sup>)

证明: 因为[x-v]补=[x]补-[v]补=[x]补+[-v]补

又因为[x+y]补= [x]补+[y]补( $mod 2^{n+1}$ ) 所以[y]补=[x+y]补-[x]补

又[x-y]补=[x+(-y)]补=[x]补+[-y]补 所以[-y]补=[x-y]补-[x]补

[y]补+[-y]补= [x+y]补+[x-y]补-[x]补-[x]补=0 故[-y]补=-[y]补 (mod  $2^{n+1}$ )

## 29 设由 S, E, M 三个域组成的一个 32 位二进制字所表示的非零规格化数 x, 真值表示为 $x=(-1)s\times(1.M)\times 2E-127$ 问: 它所能表示的规格化最大正数、最小正数、最大负数、最小负数是多少?

#### 

#### (2)最小正数



30 画出单级中断处理过程流程图(含指令周期)。

 $X = -[1+(1-2^{-23})] \times 2^{127}$ 



35 写出下表寻址方式中操作数有效地址 E 的算法。

| 序号 | 寻址方式名称      | 有效地址 E       | 说明                          |
|----|-------------|--------------|-----------------------------|
| 1  | 立即          | A            | 操作数在指令中                     |
| 2  | 寄存器         | Ri           | 操作数在某通用寄存器 R <sub>i</sub> 中 |
| 3  | 直接          | D            | D 为偏移量                      |
| 4  | 寄存器间接       | (Ri)         | (R <sub>i</sub> )为主存地址指示器   |
| 5  | 基址          | (B)          | B 为基址寄存器                    |
| 6  | 基址+偏移量      | (B) + D      |                             |
| 7  | 比例变址+偏移量    | (I) *S+ D    | I 为变址寄存器, S 比例因子            |
| 8  | 基址+变址+偏移量   | (B) + (I) +D |                             |
| 9  | 基址+比例变址+偏移量 | (B)+(I)*S+D  |                             |
| 10 | 相对          | (PC) +D      | PC 为程序计数器                   |

40 为什么在计算机系统中引入 DMA 方式来交换数据? 若使用总线周期挪用方式, DMA 控制器占用总线进行数据交换期间, CPU 处于何种状态? P253 、254

为了减轻 cpu 对 I/O 操作的控制,使得 cpu 的效率有了提高。

可能遇到两种情况:一种是此时 CPU 不需要访内,如 CPU 正在执行乘法命令;另一种情况是, I/O 设备访内优先,因为 I/O 访内有时间要求,前一个 I/O 数据必须在下一个访内请求到来之前存取完毕。

41 何谓指令周期? CPU 周期? 时钟周期? 它们之间是什么关系?

指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成,是从取指令、分析指令到执行完所需的全部时间。 CPU 周期又称<u>机器周期</u>,CPU 访问一次内存所花的时间较长,因此用从内存读取一条指令字的最短时间来定义。一个指令 周期常由若干 CPU 周期构成

时钟周期是由 CPU 时钟定义的定长时间间隔,是 CPU 工作的最小时间单位,也称节拍脉冲或 T 周期

47 比较 cache 与虚存的相同点和不同点。

相同点:(1)出发点相同;都是为了提高存储系统的性能价格比而构造的分层存储体系。(2)原理相同;都是利用了程序运行时的局部性原理把最近常用的信息块从相对慢速而大容量的存储器调入相对高速而小容量的存储器.

不同点: (1) 侧重点不同; cache 主要解决主存和 CPU 的速度差异问题;虚存主要是解决存储容量问题。(2) 数据通路不同; CPU 与 cache、主存间有直接通路;而虚存需依赖辅存,它与 CPU 间无直接通路。(3) 透明性不同; cache 对系统程序员和应用程序员都透明;而虚存只对应用程序员透明。(4) 未命名时的损失不同;主存未命中时系统的性能损失要远大于 cache 未命中时的损失。

48 设[N]补=a<sub>n</sub>a<sub>n-1</sub>····a<sub>1</sub>a<sub>0</sub>, 其中 a<sub>n</sub>是符号位。

求证: N=
$$-a_n 2^n + \sum_{i=0}^{n-1} a_i 2^i$$

证明:

当 N≥0, a<sub>n</sub>=0, 真值 N=[N]<sub>\*</sub>= a<sub>n-1</sub>···a<sub>1</sub>a<sub>0</sub>=

$$\sum_{i=0}^{n-1} a_i 2^i$$

②当 N<0, $a_n$  =1, $[N]_{-+}=1$   $a_{n-1}$  ···· $a_1a_0$  依补码的定义, 真值 N= $[N]_{-+}=2^n(n+1)=a_na_{n-1}$  ···· $a_1a_0$ — $2^n(n+1)=$ 

$$-a_n 2^n + \sum_{i=0}^{n-1} a_i 2^i$$

综合以上结果有

$$N=-a_n 2^n + \sum_{i=0}^{n-1} a_i 2^i$$

- 3 设 x=-18, y=+26,数据用补码表示,用带求补器的阵列乘法器求出乘积 x×y,并用十进制数乘法进行验证。
- 解: 符号位单独考虑: X 为正符号用二进制表示为 0 , Y 为负值符号用 1 表示。

 $[X] \hat{A} = 101110$   $[Y] \hat{A} = 011010$ 

两者做乘法 10010

1 0 0 1 0

1 1 1 0 1 0 1 0 0

结果化为10进制就是468

符号位进行异或操作 0 异或1得 1

所以二进制结果为 1 1 1 1 0 1 0 1 0 0

化为十进制就是 -468

十进制检验: -18 x26= -468

**5** 图 1 所示的系统中,A、B、C、D 四个设备构成单级中断结构,它要求 CPU 在执行完当前指令时转向对中断请求进行服务。现假设:

- ①  $T_{DC}$ 为查询链中每个设备的延迟时间;
- ② T<sub>A</sub>、T<sub>B</sub>、T<sub>C</sub>、T<sub>D</sub>分别为设备 A、B、C、D 的服务程序所需的执行时间;
- ③  $T_s$ 、 $T_R$ 分别为保存现场和恢复现场所需的时间;
  - ④ 主存工作周期为 T<sub>M</sub>;
- ⑤ 中断批准机构在确认一个新中断之 前,先要让即将被中断的程序的一条指令执行完 毕。

试问:在确保请求服务的四个设备都不会丢 失信息的条件下,中断饱和的最小时间是多少? 中断极限频率是多少?

**解:** 假设主存工作周期为  $T_M$ ,执行一条指令的时间也设为  $T_M$ 。则中断处理过程和各时间段如图 B17.3 所示。当三个设备同时发出中断请求时,依次处理设备 A、B、C 的时间如下:

$$\begin{split} t_A &= 2 T_\text{M} + 3 T_\text{DC} + T_\text{S} + T_\text{A} + T_\text{R} & (下标分别为 A, M, DC, S, A, R) \\ t_B &= 2 T_\text{M} + 2 T_\text{DC} + T_\text{S} + T_\text{B} + T_\text{R} & (下标分别为 B, M, DC, S, B, R) \\ t_C &= 2 T_\text{M} + T_\text{DC} + T_\text{S} + T_\text{C} + T_\text{R} & (下标分别为 C, M, DC, S, C, R) \end{split}$$

达到中断饱和的时间为:  $T = t_A + t_B + t_C$ 

中断极限频率为: f = 1 / T





- 6 某计算机有图 2 所示的功能部件,其中 M 为主存,指令和数据均存放在其中,MDR 为主存数据寄存器,MAR 为主存地址寄存器,R0~R3 为通用寄存器,IR 为指令寄存器,PC 为程序计数器(具有自动加 1 功能),C、D 为暂存寄存器,ALU 为算术逻辑单元,移位器可左移、右移、直通传送。
  - (1)将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。
- (2) 画出 "ADD R1,(R2)"指令周期流程图。该指令的含义是将 R₁中的数与(R₂)指示的主存单元中的数相加,相加的结果直通传送至 R₁中。
  - (3) 若另外增加一个指令存贮器,修改数据通路,画出(2)的指令周期流程图。
  - 解: (1) 各功能部件联结成如图所示数据通路:



(2) 此指令为 RS 型指令,一个操作数在 R<sub>1</sub>中,另一个操作数在 R<sub>2</sub>为地址的内存单元中,相加结果放在 R<sub>1</sub>中。



- 7 参见图 1, 这是一个二维中断系统, 请问:
- ① 在中断情况下, CPU 和设备的优先级如何考虑?请按降序排列各设备的中断优先级。
- ② 若 CPU 现执行设备 C 的中断服务程序, IM2, IM1, IMO 的状态是什么?如果 CPU 执行设备 H 的中断服务程序, IM2, IM1, IMO 的状态又是什么?
- ③ 每一级的 IM能否对某个优先级的个别设备单独进行屏蔽?如果不能,采取什么方法可达到目的?
- ④ 若设备 C 一提出中断请求, CPU 立即进行响应, 如何调整才能满足此要求?
  - **解:** (1)在中断情况下,CPU 的优先级最低。 各设备优先级次序

是:A-B-C-D-E-F-G-H-I-CPU

- (2) 执行设备 B 的中断服务程序时 IM₀IM₁IM₂=111; 执行设备 D 的中断服务程序时 IM₀IM₁IM₂=011。
- (3)每一级的 IM 标志不能对某优先级的个别设备进行单独屏蔽。可将接口中的 BI(中断允许)标志清"0",它禁止设备发出中断请求。
- (4)要使 C 的中断请求及时得到响应,可将 C 从第二级取出,单独放在第三级上,使第三级的优先级最高,即令  $IM_3=0$  即可 。
  - 8 己知 x=-001111, y=+011001, 求:

    - ② x+y, x-y, 判断加减运算是否溢出。

解: [x]原=100111 [x]补=1110001 [-x]补=0001111 [y]原=0011001 [y]补=0011001 [-y]补=1100111 X+y=0001010 x-y=1011000

- 13 机器字长 32 位,常规设计的物理存储空间≤32M,若将物理存储空间扩展到 256M,请提出一种设计方案。
- 解: 用多体交叉存取方案,即将主存分成 8 个相互独立、容量相同的模块  $M_0$ ,  $M_1$ ,  $M_2$ …,  $M_7$ , 每个模块  $32M\times32$  位。它们各自具备一套地址寄存器、数据缓冲器,各自以等同的方式与 CPU 传递信息,其组成如图



- 12 有两个浮点数  $N_1=2^{j1}\times S_1$ ,  $N_2=2^{j2}\times S_2$ , 其中阶码用 4 位移码、尾数用 8 位原码表示(含 1 位符号位)。设  $j_1=(11)_2$ ,  $S_1=(+0.0110011)_2$ ,  $j_2=(-10)_2$ ,  $S_2=(+0.1101101)_2$ , 求  $N_1+N_2$ ,写出运算步骤及结果。
  - **解:** (1) 浮点乘法规则:

$$N_1 \times N_2 = (2^{j1} \times S_1) \times (2^{j2} \times S_2) = 2^{(j1} + j^{j2)} \times (S_1 \times S_2)$$

(2)码求和:

$$j_1 + j_2 = 0$$

(3) 尾数相乘:

被乘数  $S_1$  =0.1001,令乘数  $S_2$  = 0.1011,尾数绝对值相乘得积的绝对值,积的符号位 = 0 $\oplus$ 0 = 0。按无符号阵乘法器运算得:  $N_1 \times N_2$  =  $2^{\circ} \times 0.01100011$ 

(4) 尾数规格化、舍入(尾数四位)

$$N_1 \times N_2 = (+0.01100011)_2 = (+0.1100)_2 \times 2^{(-01)}_2$$



- 9 图 2 所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自增功能),M 为主存(受 R/W#信号控制),AR 为地址寄存器,DR 为数据缓冲寄存器,ALU 由加、减控制信号决定完成何种操作,控制信号 G 控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中 y<sub>i</sub> 表示 y 寄存器的输入控制信号,R<sub>l</sub>。为寄存器 R<sub>l</sub>的输出控制信号,未标字符的线为直通线,不受控制。
- ① "ADD R2, R0"指令完成  $(R_0)+(R_2) \rightarrow$  R<sub>0</sub>的功能操作,画出其指令周期流程图,假设该指令的地址已放入 PC 中。并在流程图每一个 CPU 周期右边列出相应的微操作控制信号序列。



- ② 若将(取指周期)缩短为一个CPU周期,请先画出修改数据通路,然后画出指令周期流程图。
- 解: (1) "ADD R2, R0"指令是一条加法指令,参与运算的两个数放在寄存器 R2 和 R0 中,指令周期流程图包括取指令阶段和执行指令阶段两部分(为简单起见,省去了"→"号左边各寄存器代码上应加的括号)。根据给定的数据通路图,"ADD R2, R0"指令的详细指令周期流程图下如图 a 所示,图的右边部分标注了每一个机器周期中用到的微操作控制信号序列。(2)SUB 减法指令周期流程图见下图 b 所示。



| 15 10 | 9 | 8 | 7  | 0.   |
|-------|---|---|----|------|
| 操作码OP |   | X | 位和 | 多量 D |

#### 14 某机的指令格式如下所示

X 为寻址特征位: X=00: 直接寻址; X=01: 用变址寄存器  $R_{X1}$  寻址; X=10: 用变址寄存器  $R_{X2}$  寻址; X=11: 相对寻址设(PC)=1234H, (RX1)=0037H, (RX2)=1122H(H代表十六进制数),请确定下列指令中的有效地址:

- ①4420H
- ②2244H
- ③1322H
- ④3521H

#### **解:** 1) X=00, D=20H, 有效地址 E=20H

- 3) X=11, D=22H, 有效地址 E=1234H+22H=1256H
- 5) X=11, D=23H, 有效地址 E=1234H+23H=1257H
- 2) X=10, D=44H,有效地址 E=1122H+44H=1166H
- 4) X=01, D=21H, 有效地址 E=0037H+21H=0058H

# **15** 图 1 为某机运算器框图, $BUS_1 \sim BUS_3 \rightarrow 3$ 条总线,期于信号如 a、h、 $LDR_0 \sim LDR_3$ 、 $S_0 \sim S_3$ 等均为电位或脉冲控制信号。

- ① 分析图中哪些是相容微操作信号?哪些是相斥微操作信号?
- ② 采用微程序控制方式,请设计微指令格式,并 列出各控制字段的编码表。
- **解:** 1) 相容微操作信号 LRSN 相斥微操作信号 a, b, c, d
- 2) 当24个控制信号全部用微指令产生时,可采用字



图 1 运算器框图

段译码法进行编码控制,采用的微指令格式如下(其中目地操作数字段与打入信号段可结合并公用,后者加上节拍脉冲控制即可)。

| 3 位       | 3位                     | 5 位                           | 4位                     | 3位 2位        |
|-----------|------------------------|-------------------------------|------------------------|--------------|
| ×××       | $\times \times \times$ | $\times \times \times \times$ | $\times \times \times$ | $\times$     |
| <br>目的操作数 | 源操作数                   | 运算操作                          | 移动操作                   | 直接控制 判别 下址字段 |

编码表如下:

| 目的操作数                                                                                                                                                                           | 源操作数                             | 运算操作            | 移位门           | 直接控制 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|-----------------|---------------|------|
| 字段                                                                                                                                                                              | 字段                               | 字段              | 字段            | 字段   |
| $\begin{array}{c} 001 & \text{a,} \\ \text{LDR}_0 & \\ 010 & \text{b,} \\ \text{LDR}_1 & \\ 011 & \text{c,} \\ \text{LDR}_2 & \\ 100 & \text{d,} \\ \text{LDR}_3 & \end{array}$ | 001 e<br>010 f<br>011 g<br>100 h | $MS_0S_1S_2S_3$ | L, R,<br>S, N |      |

19 CPU 执行一段程序时, cache 完成存取的次数为 2420 次, 主存完成的次数为 80 次,已知 cache 存储周期为 40ns,主存存储周期为 200ns,求 cache/主存系统的效率和平均访问时间。P94 例 6

### 解: 先求命中率 h

cache/主存系统的效率为 e

 $e=1/[r+(1-r)\times 0.968]=86.2\%$ 

**20** 某机器单字长指令为 32 位,共有 40 条指令,通用寄存器有 128 个,主存最大寻址空间为 64M。寻址方式有立即寻址、直接寻址、寄存器寻址、寄存器间接寻址、基值寻址、相对寻址六种。请设计指令格式,并做必要说明。

解:由已知条件,机器字长 16 位,主存容量 128KB / 2 = 64KB 字,因此 MAR = 18 位, 共 128 条指令,故 0P 字段占 7 位。采用单字长和双字长两种指令格式,其中单字长指 令用于算术逻辑和 I / 0 类指令,双字长用于访问主存的指令。





X=000 直接寻址 E=D(64K)

X = 001 立即数 D = 操作数

X=010 相对寻址 E=PC+D PC=16位

X = 011 基值寻址  $E = R_b + D$  ,  $R_b = 16$  位

X=100 间接寻址 E= (D)

X = 101 变址寻址  $E = R_X + D$  ,  $R_X = 10$  位

**21** 一条机器指令的指令周期包括取指(IF)、译码(ID)、执行(EX)、写回(WB)四个过程段,每个过程段 1 个时钟周期 T 完成。

先段定机器指令采用以下三种方式执行: ①非流水线(顺序)方式,②标量流水线方式,③超标量流水线方式。

式的 水计算 吞吐



- a. 非流水线时空图
- b. 标量流水线时空图
  - c. 超标量流水线时空图



(a) 非流水线时空图



(C) 超标量流水线时空图

请画出三种方时空图,证明流算机比非流水机具有更高的率。P163

22 CPU的数据通路如图1所示。运算器中R<sub>0</sub>~R<sub>3</sub>为通用寄存器,DR为数据缓冲寄存器,PSW为状态字寄存器。D-cache为数据存储器,I-cache为指令存储器,PC为程序计数器(具有加1功能),IR为指令寄存器。单线箭头信号均为微操作控制信号(电位或脉冲),如LR<sub>0</sub>表示读出R<sub>0</sub>寄存器,SR<sub>0</sub>表示写入R<sub>0</sub>寄存器。

机器指令 "STO R1, (R2)" 实现的功能是: 将寄存器 R1 中的数据写入到以(R2)为地址的数存单元中。

请画出该存数指令周期流程图,并在 CPU 周期框外写出所需的微操作控制信号。(一个 CPU 周期含  $T_1 \sim T_4$ 四个时钟信号,寄存器打入 信号必须注明时钟序号)



姐:



### 四、计算题(10分)

CPU 执行一段程序时, cache 完成存取的次数为 2420 次, 主存完成的次数为 80 次, 已知 cache 存储周期为 40ns, 主存存储周期为 200ns, 求 cache/主存系统的效率和平均访问时间。

1.  $\hat{\sigma}$  +  $\hat{\sigma}$  +

主存慢于 cache 的倍率 :  $r = t_m / t_c = 200 \text{ns} / 40 \text{ns} = 5$ 

访问效率:  $e = 1/[r + (1-r)H] = 1/[5 + (1-5) \times 0.968] = 83.3%$ 

平均访问时间:  $t_a = t_c/e = 40 \text{ns}/e$ 

27 某计算机的存储系统由 cache、主存和磁盘构成。cache 的访问时间为 15ns;如果被访问的单元在主存中但不在 cache 中,需要用 60ns 的时间将其装入 cache,然后再进行访问;如果被访问的单元不在主存中,则需要 10ms 的时间将其从磁盘中读入主存,然后再装入 cache 中并开始访问。若 cache 的命中率为 90%,主存的命中率为 60%,求该系统中访问一个字的平均时间。

**解:** t<sub>a</sub>=90%t<sub>c</sub>+10%\*60%(t<sub>m</sub>+t<sub>c</sub>)+10%\*40%(t<sub>k</sub>+t<sub>m</sub>+t<sub>c</sub>)(m 表示未命中时的主存访问时间; c 表示命中时的 cache 访问时间; k 表示访问外存时间)

28 图 1 所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自增功能),DM 为数据存储器(受  $R/\overline{W}$  信号控制),AR 为地址寄存器,DR 为数据缓冲寄存器,ALU 由加、减控制信号决定完成何种操作,控制信号 G 控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中  $y_i$ 表示 y 寄存器的输入控制信号, $R_{lo}$ 为寄存器  $R_{lo}$ 的输出控制信号,未标字符的线为直通线,不受控制。旁路器可视为三态门传送通路。

① "SUB  $R_3$ ,  $R_0$ "指令完成  $(R_0)-(R_3) \rightarrow R_0$ 的功能操作,画出其



指令周期流程图,并列出相应的微操作控制信号序列,假设该指令的地址已放入PC中。

② 若将"取指周期"缩短为一个 CPU 周期,请在图上先画出改进的数据通路,然后在画出指令周期流程图。此时 SUB 指令的指令周期是几个 CPU 周期?与第①种情况相比,减法指令速度提高几倍?

解: ADD 指令是加法指令,参与运算的二数放在 RO 和 R2 中,相加结果放在 RO 中。指令周期流程图图 A3.3 包括取指令阶段和执行指令阶段两部分。每一方框表示一个 CPU 周期。其中框内表示数据传送路径,框外列出微操作控制信号。,流程图见左

PCo, G PC→AR 指 R/W=1M→DR DRo, G DR→IR R20, G  $R_2 \rightarrow Y$ 执 Roo, G  $R_0 \rightarrow X$ 行 其 +, G  $R_0+R_2\rightarrow R_0$ 

31 某加法器进位链小组信号为 C4C3C2C1, 低位来的进位信号为 C0, 请分别按下述两种方式写出 C4C3C2C1 的逻辑表达式:

① 串行进位方式

② 并行进位方式

**解:** (1) 串行进位方式: C<sub>1</sub> = G<sub>1</sub> + P<sub>1</sub> C<sub>0</sub> 中: G<sub>1</sub> = A<sub>1</sub> B<sub>1</sub> , P<sub>1</sub> = A<sub>1</sub>⊕B<sub>1</sub>

 $C_2 = G_2 + P_2 C_1$ 

 $G_2 = A_2 B_2$ ,  $P_2 = A_2 \oplus$ 

 $B_2$ 

 $C_3 = G_3 + P_3 C_2$ 

$$G_3 = A_3 B_3$$
,  $P_3 = A_3 \oplus B_3$ 

 $C_4 = G_4 + P_4 C_3$ 

$$G_4 = A_4 B_4$$
,  $P_4 = A_4 \oplus B_4$ 

(2) 并行进位方式: C1 = G1 + P1 C0

$$C2 = G2 + P2 G1 + P2 P1 C0$$

$$C3 = G3 + P3 G2 + P3 P2 G1 + P3 P2 P1 C0$$

C4 = G4 + P4 G3 + P4 P3 G2 + P4P3 P2 G1 + P4 P3 P2 P1 C0

其中 G<sub>1</sub>—G<sub>4</sub> , P<sub>1</sub>—P<sub>4</sub> 表达式与串行进位方式相同。

**36** 设两个浮点数  $N_1=2^{11}\times S_1$ ,  $N_2=2^{12}\times S_2$ , 其中阶码 3 位(移码),尾数 4 位,数符 1 位。设:

$$j_1 = (-10)_2$$
,  $S_1 = (+0.1001)_2$ 

 $j_2 = (+10)_2$ ,  $S_2 = (+0.1011)_2$ 

求: N<sub>1</sub>×N<sub>2</sub>,写出运算步骤及结果,积的尾数占4位,按原码阵列乘法器计算步骤求尾数之积。

**解:** 因为  $X+Y=2^{Ex}\times(Sx+Sy)$  (Ex=Ey), 所以求 X+Y 要经过对阶、尾数求和及规格化等步骤。

#### (1)对阶:

△J=Ex-E<sub>v</sub>=(-10)<sub>2</sub>-(+10)<sub>2</sub>=(-100)<sub>2</sub> 所以 Ex<E<sub>v</sub>,则 Sx 右移 4 位,Ex+(100)<sub>2</sub>=(10)<sub>2</sub>=E<sub>v</sub>。SX 右移四位后 S<sub>x</sub>=0.00001001, 经过舍入后  $S_x=0001$ ,经过对阶、舍入后, $X=2^{(10)2} \times (0.0001)_2$ 

> (2)尾数求和: S<sub>x</sub>+S<sub>y</sub>

结果为规格化数。所以:

$$X+Y=2^{(10)} \times (S_X+S_Y) = 2^{(10)} \times (0.1100) = (11.00)$$

- 刷新存储器(简称刷存)的重要性能指标是它的带宽。实际工作中,显示适配器的几个功能部分要争取刷存的带宽。 49 假设总带宽 50%用于刷新屏幕,保留 50%带宽用于其他非刷新功能。
  - (1) 若显示工作方式采用分辨率为 1024×768, 颜色深度为 3Byte, 刷新频率为 72Hz, 计算刷存总带宽应为多少?
  - (2) 为达到这样高的刷存带宽,应采取何种技术措施?
  - 解: (1) 因为刷新所需带宽 = 分辨率×每个像素点颜色深度×刷新速率

 $1024 \times 768 \times 3B \times 72/S = 165888 \text{ KB/S} = 162 \text{ MB/S}$ 刷新总带宽应为 162MB/S×100/50 = 324MB/S

(2) 为达到这样高的刷存带宽,可采取如下技术措施:

使用高速 DRAM 芯片组成刷存

刷存采用多体交叉结构

刷存至显示控制器的内部总线宽度由32位提高到64位, 甚至128位

刷存采用双端口存储器,将刷新端口与更新端口分开。

- 一盘组共11片,记录面为20面,每面上外道直径为14英寸,内道直径为10英寸,分203道。数据传输绿为983040B/S, 磁盘转速为 3600 转/分。假定每个记录块记录 1024B, 且系统可挂多达 16 台这样的磁盘, 请给出适当的磁盘地址格式, 并计 算盘组总的存储容量。
  - 解:设数据传输率为 C,每一磁道的容量为 N,磁盘转速为 r,则根据公式 C=N•r,可求得:

N=C/r=983040÷(3600/60)=16384(字节)

扇区数=16384÷1024=16

故表示磁盘地址格式的所有参数为: 台数 16, 记录面 20, 磁道数 203 道, 扇区数 16, 由此可得磁盘地址格式为:

|    | 20 17         | 16  | 9 | 8  |    | 4 3 | 0 |
|----|---------------|-----|---|----|----|-----|---|
|    | 台号            | 柱面号 |   | 盘口 | 面号 | 扇区号 |   |
| κ. | V + W + P P V |     |   |    |    |     | _ |

磁盘总存储容量为:

$$16 \times 20 \times 203 \times$$

16384=1064304640 (字节)

- 图 1 所示为传送(MOV, OP 码 IR<sub>0</sub>IR<sub>1</sub>OO)、加法(ADD, OP码 IR<sub>0</sub>IR<sub>1</sub>O1)、取反(COM, OP码 IR<sub>0</sub>IR<sub>1</sub>10)、十进制加 法(ADT, OP码 IR。IR、11)四条指令的微程序流程图,每一 框表示一个 CPU 周期。其中  $r_s$ ,  $r_d$ 为 8 个通用寄存器  $R_0 \sim R_7$ , 每个 CPU 周期含 4 个时钟脉冲 T<sub>1</sub>~T<sub>4</sub>。
- 设微指令的微命令字段为12位,判别字段和下址 字段是多少位?
  - ② 控制存储器 E<sup>2</sup>PROM 存储容量至少是多少?
  - 给每条微指令分配一个确定的微地址(二进制编



#### 码表示)。

- ④ 写出微地址转移逻辑表达式和转移逻辑图。
- ⑤ 画出微程序控制器结构图。

**解:** (3) 因 EPROM 容量为 16 单元,微地址寄存器 4 位即可,设为 μ A<sub>3</sub>~ μ A<sub>0</sub> 七条微指令地址分配如下表所示,一条微指令只占一个微地址,(可直接填写在流程图右上角和右下角)

| 微指令序号 | 当前微地址 | 下一微地址 |
|-------|-------|-------|
| 1     | 0000  | 1000  |
| 2     | 1000  | 0000  |
| 3     | 1001  | 0000  |
| 4     | 1010  | 0000  |
| 5     | 1011  | 1111  |
| 6     | 1111  | 0000  |
| 7     | 0100  | 0000  |

(2) 从流程图看出, P1 处微程序出现四个分支,对应 4 个微地址,用 OP 码作为测试条件。P2 处微程序出现 2 个分支,对应 2 个微地址

微地址转移逻辑表达式如下:

 $\mu A_2 = P2 \times C_j \times T4$ 

 $\mu A_1 = P1 \times IR1 \times T4$ 

 $\mu A_0=P1 \times IR0 \times T4$ 

其中 IR1, IR0 是指令类寄存器中存放操作码的触发器, T4 表示某个节拍脉冲时修改微地址寄存器。

#### (3) 画出逻辑图如图 A9.5

