

دانشگاه صنعتی شریف دانشکده مهندسی کامپیوتر گزارش کار هفتم درس آزمایشگاه معماری

#### عنوان:

# کنترل توسط برنامه ذخیره شده در حافظه Control by program stored in EPROM

نگارش

کیان قاسمی ۴۰۱۱۰۲۲۶۴ آیین پوست فروشان ۴۰۱۱۰۵۷۴۲ دیبا هادی اسفنگره ۴۰۱۱۱۰۲۴۵

استاد

د کتر حمید سربازی آزاد

دستیار آموزشی مهندس عطیه غیبی فطرت

مر داد ۱۴۰۳

## فهرست مطالب

| ٣                  | 4                                       | ۱ مقدم                        |
|--------------------|-----------------------------------------|-------------------------------|
| ٣                  | قطعات لازم                              | 1.1                           |
| ٣                  | بلوک دیاگرام نهایی                      | ۲.۱                           |
| ,                  | ببوت دی کرم چایی                        |                               |
| ۴                  | سازی مدار                               | ۲ شیه                         |
| ¢                  | طراحی کلی و احد حافظه و کنته لی دستورات | ۲.۲                           |
| ٧                  | طراحی کلی واحد حافظه و کنترلی دستورات   | ۲.۲                           |
|                    |                                         |                               |
| ۱۳                 | ر ها                                    | ۲ چالشر                       |
|                    | <u> </u>                                | ′ •                           |
| ۱۳                 | ، و بحث                                 | ۴ نتيجه                       |
|                    |                                         | •                             |
|                    |                                         | •                             |
|                    | ، تصاویر                                | فهرست                         |
|                    |                                         |                               |
| ٣                  | بلاک دیاگرام کلی                        | )                             |
| ۴                  | ماژول حافظه و <i>PC</i>                 | ۲                             |
| ۵                  | مدار داخلی ماژول EPROM                  | ٣                             |
| 9                  | شکل کلی مدار                            | ۴                             |
| ٧                  | خروجي بعد از دستور اول                  | ۵                             |
| ٨                  |                                         |                               |
|                    | خروجی بعد از دستور دوم                  | 8                             |
| ٨                  | خروجي بعد از دستور سوم                  | ٧                             |
| ٩                  | خروجی بعد از دستور سوم                  | <b>Y</b><br><b>A</b>          |
| ۹<br>۹             | خروجی بعد از دستور سوم                  | ٧                             |
| ٩                  | خروجی بعد از دستور سوم                  | <b>Y</b><br><b>A</b>          |
| 9<br>9<br>1.       | خروجی بعد از دستور سوم                  | V<br>A<br>9                   |
| 9<br>9<br>1.<br>1. | خروجی بعد از دستور سوم                  | V<br>A<br>9<br>1.             |
| q<br>q<br>1.<br>1. | خروجی بعد از دستور سوم                  | V<br>A<br>9<br>1.<br>11<br>17 |
| 9<br>9<br>1.<br>1. | خروجی بعد از دستور سوم                  | V<br>A<br>9<br>1.             |

#### ۱ مقدمه

در این آزمایش قرار است بر روی واحد محاسبه گر (ALU) طراحی شده در آزمایش قبل واحدی طراحی کنیم تا دستورات ورودی آن از یک حافظه قابل برنامه ریزی گرفته شود. همچنین شمارنده ای نیز به عنوان  $program\ counter(PC)$  نیز خواهیم داشت که دستورات پشت سر هم اجرا شوند و برای توقف آن نیز بسته به تعداد دستور های برنامه شرط اجرا شدن تمام دستورات چک می شود و خروجی برنامه نیز داخل سه ثبات مدار قرار میگیرند.

در نهایت بلوک دیاگرام نهایی برای شبیه سازی مدار و قطعات استفاده شده به صورت زیر می باشد:

#### ١.١ قطعات لازم

- دیکودر ۴ به ۱۶ (قطعه 74154)
- گیت های منطقی OR، AND ۲ ییتی و گیت منطقی NOT
  - مالتي پلکسر ۲ به ۱ چهاربيتي (قطعه 74157)
    - مالتي پلكسر هشتبيتي (قطعه 74181)
  - گیت های منطقی NAND با تعداد پایه های مختلف
    - رجيستر هشتبيتي (قطعه 74198)
    - جمع كننده چهاربيتي (قطعه 7483)

## ۲.۱ بلوک دیاگرام نهایی



شكل 1: بلاك دياگرام كلي

#### ۲ شبیه سازی مدار

برای طراحی این مدار ابتدا واحد حافظه و کنترلی را ساختیم و سپس خروجی آن را به مدار آزمایش قبل متصل کردیم.

## ۱.۲ طراحی کلی واحد حافظه و کنترلی دستورات

در این قسمت یه واحد EPROM در نظر گرفتیم که ورودی آن چهاربیتی است که شماره کلاک فعلی را نشان می دهد. دقت کنید که enable - enable واحد ثبات هایی که در آزمایش قبل طراحی کردیم با بیت  $w_e n$  مشخص میشود و همچنین این بیت به enable + enable شمارنده نیز متصل است و درواقع زمانی خواندن دستورات و ذخیره نتیجه ادامه پیدا می کند که این بیت یک باشد و با توجه به شکل مدار نیز این بیت زمانی onable + enable + enable

$$W_{en} = (PC == IC)$$

شکل کلی این قسمت نیز به صورت زیر است: حال شماره کلاک در حال اجرا و یا درواقع



شكل ۲: ماژول حافظه و PC

شماره دستور فعلی به صورت باینری به واحد EPROM ورودی داده می شود. در این ماژول یک دیکورد داریم که شماره دستور فعلی را مشخص می کند و خروجی 8 بیتی آن همان دستور فعلی است که چون در این برنامه به ۶ بیت نیاز داریم دو بیت دیگر آن بلااستفاده است.

دقت کنید که اگر دستور nام درحال اجرا باشد بیت n ام دیکودور 1 است. حال چون دیکودر استفاده شده 1 استفاده شده 1 است برای هر بیت دستور یک پایه 1 در نظر گرفتیم و شماره دستوراتی که در آن ها این بیت دستور یک است را به پایه های 1 وصل کردیم و به این صورت در شماره دستوراتی که این بیت 1 است، این بیت 1 خروجی داده می شود و بالعکس. همچنین بیت های 1 و ورودی وصل 1 همچنین بیت های 1 و ورودی و ستورات همیشه 1 است (دیکورد 1 بیتی است و حافظه 1 بیت دارد اما چون به بقیه دستورات نیازی نداریم صفر در نظر گرفته شده است.)



شكل ٣: مدار داخلي ماژول EPROM

## نمای کلی مدار نیز به صورت زیر است:



شكل ۴: شكل كلى مدار

۲.۲ آزمایش درستی مدارد و بررسی درستی عملکرد آن برای بررسی درستی مدار برنامه ای نوشتیم که تا جمله دهم دنباله فیبوناچی را حساب کند. دستورات این مدار با توجه به آزمایش قبل و معماری دستورات به صورت زیر است:

| Address | Code   | Instruction             |
|---------|--------|-------------------------|
| 00000   | 100000 | $R0 \leftarrow R0 - R0$ |
| 00001   | 001101 | <i>R</i> 1 ← 1          |
| 00010   | 000001 | $R0 \leftarrow R0 + R1$ |
| 00011   | 001001 | $R1 \leftarrow R0 + R1$ |
| 00100   | 000001 | $R0 \leftarrow R0 + R1$ |
| 00101   | 001001 | $R1 \leftarrow R0 + R1$ |
| 00110   | 001001 | $R1 \leftarrow R0 + R1$ |
| 00111   | 000001 | $R0 \leftarrow R0 + R1$ |
| 01000   | 001001 | $R1 \leftarrow R0 + R1$ |
| 01001   | 000001 | $R0 \leftarrow R0 + R1$ |
| 01010   | 001001 | $R1 \leftarrow R0 + R1$ |

این دنباله دستورات را روی EPROM ساختیم و دنباله خروجی ها در هر کلاک و بعد از انجام هر دستور به صورت زیر می باشد( ثبات ها به ترتیب از بالا به پایین ثبات های R0 تا R3 هستند):

۱) در ابتدا ثبات R0 را از خودش کم میکنیم، خروجی بعد از این دستور به صورت زیر است:



شکل ۵: خروجی بعد از دستور اول

۲) در دستور دوم عدد ۱ داخل ثبات R1 ریخته شده است. خروجی بعد از این دستور به صورت زیر است:



شکل ۶: خروجی بعد از دستور دوم

۳) در دستور سوم جمع دو ثبات داخل ثبات R0 ریخته شده است. خروجی بعد از این دستور به صورت زیر است:



شکل ۷: خروجی بعد از دستور سوم

۴) از این دستور به بعد دنباله فیبوناچی داخل ثبات ها ریخته می شود، بعد از این دستور ثبات R1 برابر ۲ می شود. خروجی بعد از این دستور به صورت زیر است:



شکل ۸: خروجی بعد از دستور چهارم

 $\alpha$ ) بعد از دستور پنجم ثبات R0 برابر  $\alpha$  می شود. خروجی بعد از این دستور به صورت زیر است:



شکل ۹: خروجی بعد از دستور پنجم

 $^{9}$ ) بعد از دستور ششم ثبات  $^{R1}$  برابر  $^{0}$  می شود. خروجی بعد از این دستور به صورت زیر ست:



شکل ۱۰: خروجی بعد از دستور ششم

۷) بعد از دستور پنجم ثبات R0 برابر  $\Lambda$  می شود. خروجی بعد از این دستور به صورت زیر است:



شكل ١١: خروجي بعد از دستور هفتم

۸) بعد از دستور هشتم ثبات R1 برابر ۱۳ می شود. خروجی بعد از این دستور به صورت زیر است:



شکل ۱۲: خروجی بعد از دستور هشتم

۹) بعد از دستور پنجم ثبات R0 برابر ۲۱ می شود. خروجی بعد از این دستور به صورت زیر است:



شکل ۱۳: خروجي بعد از دستور نهم

۱۰) بعد از دستور پنجم ثبات R1 برابر R می شود. خروجی بعد از این دستور به صورت زیر است:



شکل ۱۴: خروجی بعد از دستور دهم

در نهایت نیز بیت های ENT و ENP صفر می شوند و خروجی با هر تعداد کلاک تغییر نمی کند و دستورات به انتها رسیده است:



شكل ١٥: شرط پايان دستورات

## ٣ چالش ها

با توجه به این که این آزمایش پیاده سازی فیزیکی نداشت چالشی در این مدار نداشتیم.

## ۴ نتیجه و بحث

در این آزمایش موفق شدیم قابلیت طراحی برنامه به روی آزمایش قبلی اضافه کنیم و دستورات را از واحد EPROM بخوانیم. همچنین دنباله فیبوناچی را با این مدار تا جمله دهم محاسبه کردیم.