# Lab 3 Pattern Matching

在這次的 Lab 當中我們要設計一個 FSM·去偵測當前的 Pattern 和  $010(101)^+11$  是否相同·如果是就輸出 1·否則輸出 0。我在這次的 Lab 除了簡單的設計一個 FSM 以外·還有透過化簡做出另一個版本的解法·這裡會把兩種做法的設計過程都寫出來·分享一下在這次 Lab 當中學習到的知識。

# 設計流程

這次的題目我覺得直觀上會想到要用 **Mealy Machine** 來實作,因此第一個步驟就是要畫出相對應的 State Diagram。 畫 State Diagram 的時候不需要一開始就把每個 State 都畫出來,可以只先去看 Target Pattern 就好,這樣設計起來會 比較順暢。我先依照 Target Pattern 畫出了一個可以符合的 State Diagram。



接下來嘗試把剩下的 State 加上去。但是在加上去的過程當中發現到這樣的 State Diagram 會有問題,如果在  $S_6$  接收到 0 的話,現在的 Pattern 可能是 0101010,這時候因為後綴有 01010,下一個狀態應該要是  $S_5$ ,然而這裡的 Pattern 也有可能會在  $S_5 \sim S_7$  當中繞了幾圈才到  $S_6$ ,這時候的 Pattern 可能會是 0101011010,在這種情況下的下一個狀態應該要是  $S_3$ ,所以出現問題。

因此,考慮再多加 State 來把這兩種情況分開使其不衝突。



依照這樣的想法又畫了一張 State Diagram · 這次如果要循環 101 的話會進到  $S_7 \sim S_9$  的環當中 · 就可以跟  $S_6$  分開來 考慮了。



接著一樣將剩餘的狀態補齊,這就完成了完整的 State Diagram 了!

附註:因為只有少數 output 為 1,因此這裡僅標記 1,沒有標記 output 的部份其 output 皆為 0。



有了 State Diagram 後,接下來就可以著手設計 verilog code,在 module 當中會記錄當前是在哪個 State,每個 State 我們已經知道在輸入為 0 和 1 時分別需要轉移到哪一個狀態,也知道應該要輸出什麼,那麼只需要用  $\frac{\text{case}}{\text{case}}$  就可以完成了。

```
module PAT(clk, reset, data, flag);
    input clk, reset, data;
    output reg flag = 0;
    reg [3:0] state = 0;
    always @(posedge clk, posedge reset) begin
        if(reset == 1) begin
            flag <= 0;
            state <= 0;
            case(state)
                4'b0000: begin
                    if(data == 0) begin
                        state <= 4'b0001;
                        flag <= 0;
                        state <= 4'b0000;
                        flag <= 0;
                4'b0001: begin
                    if(data == 0) begin
                        state <= 4'b0001;
                        flag <= 0;
                        state <= 4'b0010;
                        flag <= 0;
```

// 以下雷同·省略不列出 endcase end end endmodule

## 簡化

雖然這樣的邏輯十分簡單易懂,但是 code 寫起來就是有很多重複的部分,過去在邏設的課程當中有教過用 Kmap來直接得到輸入輸出等式的方法,接下來我就會依照這個 Design Flow 設計出另一個版本,也是我上傳的版本。流程大致上是先依照上面的 State Diagram 畫出 State Table,接下來透過 Kmap 得到 I/O 的 Equations,最後畫出 circuit 後完成 code。

雖然據說不同的 State Assignment 方式會對最後的 circuit 造成影響,不過目前我對於應該怎麼 assign 沒有太多想法,因此就直接先透過 10 進位轉 2 進位來做 assign。因為我們有  $S_0 \sim S_{10}$  總共 11 個 State,因此我們至少需要 4 個 bits 才能夠表示。在 Filp-Flop 的選擇上我選擇 D F/F 來實作,照著 State Diagram 以及 State Assignment 完成下面兩張表格。

|                                         |               | داساء          | A         |         |        |
|-----------------------------------------|---------------|----------------|-----------|---------|--------|
|                                         |               | State          | Assignmen | nt)     |        |
| (° X) X                                 | 0             | So             | 0000      |         |        |
| 60 0                                    |               | Sı             | 1000      |         |        |
|                                         |               | دک             | 00(0      | ,       |        |
| 1                                       | ),            | 53             | 00()      |         |        |
| 619                                     |               | S <sub>4</sub> | 0100      |         |        |
| N Con                                   |               | Sy             | 10101     |         |        |
| (S7)                                    | (\$)          | Sb             | 0110      |         |        |
| \$8                                     |               | 57             | 0(11      |         |        |
| 1 (59)                                  |               | S <sub>8</sub> | 1000      |         |        |
|                                         |               | Sq             | اص        |         |        |
|                                         |               | 510            | 1010      |         |        |
|                                         |               |                |           |         |        |
|                                         | Next State    |                | Out       | pat     |        |
| Present State                           | X = 0 $X = 1$ | X              | = 0       | x = [   |        |
| 50 0000                                 | 0000   0000   |                | 0         | 0       |        |
| 51 0001                                 | 0001 0019     |                | 0         | ପ       |        |
| S) 00(0                                 | 0000          |                | D         | 0       |        |
| 5» 0011                                 | 000) 0100     |                | 0         | 0       |        |
| 54 0100                                 | 0000          |                | 0         | 0       |        |
| 55 0101                                 |               |                | 0         | 0       |        |
|                                         |               |                | 0         | D       |        |
| 56 0110                                 | 0101 0(1(     |                | 0         | 1       |        |
| 57 0111                                 | 1000 1010     |                | 0         | 0       |        |
| G 1000                                  | 0001 100(     |                | 0         | 0       |        |
| 59 1001                                 | 00(1 0(1)     |                | 0         | 0       |        |
| 610 1010                                | 0000   000    |                | U         | 0       |        |
|                                         |               |                |           |         |        |
| P.S. AtBt                               | tot Da        | D              | Ь         | De      | Do     |
|                                         | = 1 X=0 X=1   | X=0            | X=1       | X=0 X=1 | X=0 X= |
| 00000000                                | 0000 0 0      | 0              | 0         | 0 0     | / /    |
| 0001 0001                               | 00(0 0 0      | 0              | 0         | 0 1     | 1 0    |
| 1100 0 1 0 0                            | 0000 0 0      | D              | 0         | 10      | 1 0    |
| 00110001                                | 0(00 0 0      | 0              | 1         | 00      | 1 0    |
|                                         |               | )              | 0         | 0 0     | 10     |
|                                         |               | <i>b</i>       |           | 0 /     | 10     |
| , , , , , , , , , , , , , , , , , , , , |               | ,              |           | ,       | ,      |
| 0 ( ( 0 0 0 0 1 0 1                     |               |                | 0         | 0 /     |        |
| 0 1 ( 1 1000                            | (0(0          | 0              |           |         | 0 0    |
| 1000 0001                               | 1001 0 1      | 0              | 0         | 0 0     | 1   (  |
| 1001001                                 | 011) 0 0      | 0              | /         | / /     |        |
| 10010 0001                              | 0000 D 0      | 0              | 0         | 0 0     | 1 0    |
|                                         |               |                |           |         |        |

有了這張表格,接下來就可以畫出 Kmap 了!不過這次的輸入輸出總共有 5 個變數,這個 Kmap 比較複雜一點。





根據上面的 Kmap 我們得到了每個輸入輸出的結果,那麼接下來只需要實作 D F/F 以及每個輸入輸出即可完成。

```
\begin{cases} D_A = BCD + AB'C'D'X \\ D_B = A'B'CDX + A'BCD' + BD'X' + BC'DX + ADX \\ D_C = B'C'DX + A'B'CD'X' + A'BCX + A'BDX + AD \\ D_D = A'B'X' + A'BCD' + A'BC'X' + AD'X' + AD + AB' \\ Z = A'BCDX \end{cases}
```

首先是 D Flip Flop 的部份,在接收到 reset 訊號的時候將 Q, Qbar 分別設為 1,0。

接下來輸入輸出的部分就依照上方的等式構造就完成了。

```
module PAT(clk, reset, data, flag);
   input clk, reset, data;
    output reg flag;
   wire AQ, AQbar, BQ, BQbar, CQ, CQbar, DQ, DQbar;
   always @(posedge clk, posedge reset) begin
        if(reset == 1) begin
                flag <= 0;
               flag <= AQbar & BQ & CQ & DQ & data;
   D_FF A(
       (BQ & CQ & DQ) | (AQ & BQbar & CQbar & DQbar & data),
        clk, reset, AQ, AQbar
   D FF B(
        (AQbar & BQbar & CQ & DQ & data) | (AQbar & BQ & CQ & DQbar) | (BQ & DQbar & (~data)) |
(BQ & CQbar & DQ & data) | (AQ & DQ & data),
       clk, reset, BQ, BQbar
    );
   D_FF C(
       (BQbar & CQbar & DQ & data) | (AQbar & BQbar & CQ & DQbar & (~data)) | (AQbar & BQ & CQ
& data) | (AQbar & BQ & DQ & data) | (AQ & DQ),
       clk, reset, CQ, CQbar
    );
   D FF D(
        (AQbar & BQbar & (~data)) | (AQbar & BQ & CQ & DQbar) | (AQbar & BQ & CQbar & (~data)) |
(AQ & DQbar & (~data)) | (AQ & DQ) | (AQ & BQbar),
       clk, reset, DQ, DQbar
    );
```

### 遇到的問題

### 1. State Diagram 有點難第一次就知道哪裡會有問題

一開始覺得只需要先畫基本的 State Diagram · 再來補完剩下的狀態就可以很快完成了 · 但是沒有想到中間會遇到還需要多加一些 State 才能畫出正確的 State Diagram · 除此之外 · 補完剩下的狀態其實也很吃力 · 要去考慮要轉移到哪個狀態才是正確的 ·

### 2. 實作簡化版本

實作簡化版本的時候我曾寫了下面的 Code

```
module PAT(clk, reset, data, flag);

input clk, reset, data;
output reg flag = 0;

wire AQ = 0, AQbar = 1;
wire BQ = 0, BQbar = 1;
wire CQ = 0, CQbar = 1;
wire DQ = 0, DQbar = 1;

// 略
endmodule
```

一開始我想說也許這樣可以確保第一次執行的時候初始值為 0 和 1 · 但是這樣的做法實際上是把這個接線的值變成一個 constant · 因此跟我原先預想的設計是有出入的 · 在當時一直遇到輸出內容包含  $\mathbf{x}$  或  $\mathbf{z}$  的錯誤訊息 · 花了不少時間 debug · 後來和學長討論過後才發現到原來是這個地方出了問題 。

#### 3. Kmap

這次的 Kmap 是有 5 個變數的,在求出  $D_B$  的等式的時候我原本預計這樣做,但是卻意外發現沒有辦法這樣化簡,最後只好只看 1X 而已。



## 想問助教的問題

### 1. 為什麼 always block 當中會需要一個 if statement

在設計的過程當中我寫了下列的 code,在 sim 都會是正常的,我也覺得運算起來是合理的,但是要透過 dc\_shell 產生 syn 檔案的時候就會出現下面的錯誤訊息,我想知道為什麼。

```
module PAT(clk, reset, data, flag);

input clk, reset, data;
output reg flag;
wire AQ, AQbar, BQ, BQbar, CQ, CQbar, DQ, DQbar;

always @(posedge clk, posedge reset) begin
    flag <= AQbar & BQ & CQ & DQ & data;
end
// 略
endmodule</pre>
```

Error: /users/course/20225/LD17100000/u110062126/Assignment/3\_Pattern Maching/PAT.v:24: The statements in this 'always' block are outside the scope of the synthesis policy. Only an 'if' statement is allowed at the top level in this always block. (ELAB-302)