```
KURSACH
    PAMYATI LIL PIPA
    YA NAKODIL ETO DLYA TEBYA BRAT
    РВ7, РВ6, РВ5, РВ4 - выходы, управляющие драйвером
    PD0 - RXD0, PD1 - TXD0, PD2 - FLOW CONTROL
    PA0 - ADC0
.include "m164Adef.inc"
.def tempL
                    = R16
.def tempH
                   = R17
.def rxBytes
                   = R18
.def rxBytes = R18
.def txBytes = R19
.def rxChecksum = R20
.def flagReg = R21
.def ConvCount = R22
                             ; Счетчик принятых байт
                             ; Счетчик переданных байт
                             ; Контрольная сумма принятых байт
                             ; Регистр флагов
                             ; Счетчик измерений аналого-цифрового преобразователя
                    = R23
.def ADC1
                             ; Сумма значений АЦП
.def ADC2
                   = R24
.equ FLAG_RECEIVE = 0
                             ; Флаг принятого запроса
.equ FLAG_TRANSMIT = 1
                             ; Флаг завершения передачи
.equ FLAG_ADC_READY = 2
                             ; Флаг завершения замера АЦП
                   = 5
                            ; Количество байт для обмена
.equ VAL TX
                    = 3
.equ VAL RX
.equ VAL_TIMEOUT = 35
                             ; Таймаут (35 переполнений - 1 секунда)
.equ VAL_CONVERTER = 8
                             ; Количество измерений аналого-цифрового преобразователя
.equ VAL_CONV_SHIFT = 3
                             ; Сдвиг для среднего арифметического результатов (квадратный корень
 ot VAL_CONVERTER)
                          ; Пин flow control
.equ PIN FLOW CTRL = 3
.equ MCU_ADDRESS
                             ; Адрес микроконтроллера
.DSEG
varBuf_Rx: .BYTE 8
                             ; Буфер приема
varBuf_Tx: .BYTE 8
                             ; Буфер передачи
.CSEG
; Reset
.org $0000
    rjmp Init
; Output Compare1A Interrupt Vector Address
.org $001A
    rjmp RX_Timeout
; UART Receive Complete Interrupt Vector Address
.org $0028
    rjmp RX_complete
; UART Data Register Empty Interrupt Vector Address
.org $002A
    rjmp UDR_empty
; UART Transmit Complete Interrupt Vector Address
.org $002C
    rjmp TX_complete
; Окончание считывания АЦП
```

```
.org $0030
    rjmp ADC_complete
Init:
; Инициализация стека (выбор вершины)
            tempL, LOW(RAMEND)
    out
            SPL, tempL
    ldi
            tempL, HIGH(RAMEND)
            SPH, tempL
    out
; Инициализация портов ввода/вывода В
    ; РВ4-РВ7 - выходы,
    ldi
            tempL, 0b11110000
    out
            DDRB, tempL
    ; Отключена подтяжка на всех выходах
            tempL, 0b00000000
    1di
            PORTB, tempL
    out
; Инициализация портов ввода/вывода D
    ; PD1, PD2 - выходы (TXD0, FLOW CONTROL), PD0 - вход (RXD0)
    ldi
            tempL, 0b00000110
    out
            DDRD, tempL
    ; Вкл подтяжка на PD0 (RXD0)
    ldi
            tempL, 0b00000001
    out
            PORTD, tempL;
    ; Включение приема
            PORTD, PIN_FLOW_CTRL
    sbi
; Инициализация портов ввода/вывода А
                                         ; ?!
            tempL, 0b11111111
    ldi
            DDRC, tempL
    out
; Инициализация UART
    ; Разрешение прерывания по завершению приема
    ; Установка режима межпроцессорного обмена
            tempL, (1<<MPCM0)
    ldi
            UCSR0A, tempL
    sts
    ; Установка режима приема данных
            tempL, (1<<RXCIE0)|(1<<UDRIE0)|(1<<RXEN0)|(1<<MPCM0)
            UCSR0B, tempL
    ; Асинхронный режим, бит четности, 8 бит информации
            tempL, (1<<UPM00)|(1<<UCSZ00)|(1<<UCSZ10)
    ldi
            UCSROC, tempL
    ; Частота тактирования - 8 МГц
    ; Частота обмена - 19200 бод, одинарная скорость
    ldi
            tempL, 25
            tempH, 00
    ldi
    sts
            UBRR0L, tempL;
            UBRR0H, tempH
    sts
; Инициализация таймера TCNT1
    ; Выходы OCnA и OCnB отключены
    ldi
            tempL, 0
    sts
            TCCR1A, tempL;
    ; Нет деления частоты, верхний предел счета - OCR1A
            tempL, (1<<WGM12)
    sts
            TCCR1B, tempL
    ; Верхний предел счета = 0,006*8000000=48000(0хВВ80)
    ldi
            tempH, 0xBB
            tempL, 0x80
    ldi
    sts
            OCR1AH, tempH
            OCR1AL, tempL
    sts
```

```
; Инициализация аналого-цифрового конвертера
    ; Вход - ADC0, AREF включен
           tempL, 0
   ldi
   sts
           ADMUX, tempL
; Обнуление участка буфера Rx в SRAM
   ldi
           YL, LOW(varBuf_Rx)
   ldi
           YH, HIGH(varBuf_Rx)
   ldi
           tempL, VAL_RX
BufRxdNull:
   st
           Y+, tempL
   dec
           tempL
           tempL, 0x00
   cpi
           BufRxdNull
   brne
; Обнуление участка буфера Тх в SRAM
           YL, LOW(varBuf_Tx)
   ldi
   ldi
           YH, HIGH(varBuf_Tx)
   ldi
           tempL, VAL TX
BufTxdNull:
   st
           Y+, tempL
   dec
           tempL
   cpi
           tempL, 0x00
   brne
           BufTxdNull
; Обнуление переменных
   clr
           tempL
   clr
           tempH
   clr
           rxBytes
   clr
           txBytes
   clr
           rxChecksum
   clr
           flagReg
; Разрешаем прерывания
   sei
; Начало цикла программы
Start:
   ; Ожидание приема запроса
   sbrc
           flagReg, FLAG_RECEIVE
   rjmp
           Received
   rjmp
           Start
; Запрос принят
Received:
   ; Загрузка адреса устройства из буфера приема
           tempL, Y+
   ld
   ; Загружаем информационный байт из буфера приема
           tempL, Y+
   ld
   ; Очищаем все кроме четырех младших битов
           tempL, 0x0F
   ; Выводим на порт
   out
           PORTB, tempL
   ; Включение АЦП, разрешение прерывания по окончанию считывания, начало замера
           tempL, (1<<ADEN)|(1<<ADIE)|(1<<ADSC)
   ldi
   sts
           ADCSRA, tempL
; Ожидание окончания замеров
Wait ADC:
   sbrc
           flagReg, FLAG_ADC_READY
   rjmp
           Transmit
           Wait_ADC
   rjmp
```

```
; Формирование посылки для отправления
Transmit:
    ; Загрузка адреса начала буфера отправки в адресный регистр
            YL, LOW(varBuf_Tx)
    ldi
            YH, HIGH(varBuf Tx)
    ; Запись адреса устройства в первый байт
    ldi
            tempL, MCU_ADDRESS
    st
            Y+, tempL
    ; Запись состояния портов ввода/вывода во второй байт
            tempL, PORTB
            Y+, tempL
    ; Запись результата измерения АЦП в третий и четвертый байты
    st
            Y+, ADC2
    st
            Y+, ADC1
    ; Вычисление контрольной суммы
            convCount, VAL_TX
    ldi
    clr
            tempH
Checksum_calc:
    ld
            tempL, -Y
    add
            tempH, tempL
            convCount
    dec
    cpi
            convCount, 1
    breq
           Checksum_end
            Checksum_calc
; Добавление контрольной суммы в последний байт
Checksum end:
    com
            tempH
            varBuf_Tx + VAL_TX - 1, tempH
    sts
    ; Flow control на передачу
            PORTD, PIN FLOW CTRL
    cbi
    ; Заполнение регистра данных USART
    ld
            tempL, Y+
    sts
            UDR0, tempL
    ; Разрешение прерывания по окончанию приема и опустошению регистра данных
           tempL, (1<<TXEN1)|(1<<UDRIE1)
    sts
          UCSR0B, tempL
Wait_transmit:
    sbrc
            flagReg, FLAG_TRANSMIT
    rjmp
    rjmp
            Wait_transmit
End:
    clr
            flagReg
    rjmp
            Start
; Конец цикла программы
; Прерывание окончания приема по USART
RX complete:
    ; Сохранение регистров в стэк
    push
            tempL
    push
            tempH
    in
            tempL, SREG
    push
            tempL
; Загрузка принятой информации из регистра данных
RX_UDR_in:
    lds
            tempL, UDR1
; Проверка статусного регистра USART на наличие ошибок
RX check:
    1ds
            tempH, UCSR1A
            tempH, (1<<FE1) | (1<<DOR1) | (1<<UPE1)
    andi
            RX_no_error
    breq
```

```
rjmp
            RX_regs_exit
; При отсутствии ошибок приема
RX_no_error:
    st
            Y+, tempL
    inc
            rxBytes
            rxBytes, 1
    cpi
    breq
            RX_first_byte
            tempH, VAL_RX
    cpi
    breq
            RX_checksum
    add
            rxChecksum, tempL
    rjmp
            RX regs exit
; При приеме первого байта
RX first byte:
    ; Проверка адреса
            tempL, MCU_ADDRESS
    cpi
    brne
            RX_regs_exit
    ; Сброс бита межпроцессорного обмена
    ldi
            tempL, 0
    sts
            UCSR0A, tempL
    ; Добавление значения байта в контрольную сумму
    add
            rxChecksum, tempL
    lds
            tempL, TIMSK1
    ; Сброс таймера
    clr
            tempH
    sts
            TCNT1H, tempH
            TCNT1L, tempH
    sts
    ; Разрешить прерывание по каналу А
    bld
            tempL, OCIE1A
            TIMSK1, tempL
    sts
    rjmp
            RX_regs_exit
; Проверка контрольной суммы
RX checksum:
    ; Инверсия последнего принятого байта
            tempL
    com
    ; Сравнение контрольных сумм
            tempL, rxChecksum
    ср
    brne
            RX_end
    ; Установка флага успешного приема данных
            flagReg, (1<<FLAG_RECEIVE)</pre>
; Окончание приема данных
RX end:
    ; Запрет прерывания таймера по переполнению канала А
    1ds
            tempL, TIMSK1
            tempL, ~(1<<OCIE1A)
TIMSK1, tempL</pre>
    andi
    sts
    clr
            rxBytes
    clr
            rxChecksum
    ; Установка указателя на начало буфера отправки
            YL, LOW(varBuf_Tx)
    ldi
    ldi
            YH, HIGH(varBuf_Tx)
; Загрузка регистров из стэка
RX_regs_exit:
    pop
            tempL
    out
            SREG, tempL
            tempH
    pop
            tempL
    pop
    reti
; Прерывание по опустошению регистра данных
UDR empty:
    ; Сохранение регистров в стэк
            tempL
    push
```

```
in
            tempL, SREG
    push
            tempL
    ; Разрешение прерывания по завершению приема
            tempL, (1<<TXEN1)|(1<<TXCIE1)
            UCSR0B, tempL
    ; Загрузка адреса начала буфера передачи в адресный регистр
    ldi
            YL, low(varBuf_Tx)
    ldi
            YH, high(varBuf_Tx)
            tempL, Y+
    ld
            UDR0, tempL
    sts
    ; Загрузка регистров из стэка
            tempL
    pop
            SREG, tempL
    out
    pop
            tempL
    reti
; Прерывание по завершению приема
TX_complete:
    ; Сохранение регистров в стэк
            tempL
    push
    in
            tempL, SREG
    push
            tempL
    push
            tempH
    ; Инкремент счетчика отправленных байтов
            txBytes
    ; Проверка на последний байт
    cpi
            txBytes, VAL_TX
    breq
            TX end
    ; Отправление данных
            tempL, Y+
    1d
            UDR1, tempL
    sts
    rjmp
            TX regs exit
; Завершение отправки
TX_end:
    clr
            txBytes
    ; Установка режима межпроцессорного обмена
            tempL, (1<<MPCM0)
    ldi
    sts
            UCSR0A, tempL
    ; Разрешение прерывания по завершению приема
    ; Установка режима приема данных
    ldi
            tempL, (1<<RXCIE1) | (1<<RXEN1)
            UCSR0B, tempL
    sts
    ; Загрузка адреса начала буфера приема в адресный регистр
            YL, LOW(varBuf_Rx)
    ldi
            YH, HIGH(varBuf Rx)
    ldi
    ori
            flagReg, (1<<FLAG_TRANSMIT)</pre>
    ; Flow control на прием
    sbi
            PORTD, PIN_FLOW_CTRL
; Загрузка регистров из стэка
TX_regs_exit:
    pop
            tempH
            tempL
    pop
    out
            SREG, tempL
    pop
            tempL
    reti
; Прерывание таймера по совпадению канала А
RX timeout:
    ; Сохранение регистров в стэк
            tempL
    push
    push
            tempH
            tempL, SREG
    in
```

```
push
            tempL
    ; Запрет прерывания по совпадению канала А
    lds
            tempL, TIMSK1
            tempL, ~(1<<0CIE1A)
    andi
            TIMSK1, tempL
    sts
    ; Обнуление регистров
    clr
            rxBytes
    clr
            rxChecksum
    ; Установка адресного регистра на адрес начала буфера приема
            YL, LOW(varBuf_Rx)
    ldi
    ldi
            YH, HIGH(varBuf Rx)
    ; Загрузка регистров из стэка
    pop
            tempL
            SREG, tempL
    out
            tempH
    pop
            tempL
    pop
    reti
; Прерывание по завершению измерения АЦП
ADC complete:
    ; Сохранение регистров в стэк
    push
            tempL
    push
            tempH
    in
            tempL, SREG
    push
            tempL
    ; Получение результатов измерения
    lds
            tempL, ADCL
    1ds
            tempH, ADCH
    ; Сложение результатов с предыдущими результатами
            ADC1, tempL
    add
            ADC2, tempH
    adc
    ; Прибавление счетчика
            ConvCount
    ; Достигнуто ли максимальное количество измерений
    cpi
            ConvCount, VAL_CONVERTER
            ADC_max_measures
    breq
    ; Начало следующего замера
    ldi
            tempL, (1<<ADEN)|(1<<ADIE)|(1<<ADSC)
    sts
            ADCSRA, tempL
; Загрузка регистров из стэка
ADC_regs_exit:
    pop
            tempH
            tempL
    pop
            SREG, tempL
    out
    pop
            tempL
    reti
; Достигнуто максимальное количество измерений
ADC_max_measures:
    ldi
            ConvCount, VAL_CONV_SHIFT
    clr
            tempL
; Вычисление среднего арифметического (деление на степень двойки сдвигом)
ADC middle:
    lsr
            ADC2
    brcc
            ADC mid skip
    ldi
            tempL, 0b1000000
ADC_mid_skip:
            ADC1
    lsr
            ADC1, tempL
    or
    dec
            ConvCount
            ConvCount, 0
    cpi
    breq
            ADC_end
            ADC_middle
    rjmp
```

## ADC\_end:

; Установка флага окончания вычисления значения АЦП ori flagReg, (1<<FLAG\_ADC\_READY) rjmp ADC\_regs\_exit