Національний університет "Львівська політехніка" Кафедра електронних обчислювальних машин (EOM)

# Автоматизоване проектування комп'ютерних систем

спеціальність 123 "Комп'ютерна інженерія" спеціалізація 123.01 "Комп'ютерні системи" 4-ий курс

Лекція 3. Високорівневі засоби системного проектування (1)

### **Лекція 3.** Високорівневі засоби системного проектування (1)

- 01. Системний рівень проектування(ESL) та моделювання рівня транзакцій(TLM).
- 02. Засоби системного рівня проектування(ESL) та моделювання рівня транзакцій(TLM).
- 03. Високорівневий синтез(HLS).
- 04. Засоби HLS. Використання Celoxica Agility Compiler.
- 05. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.
- 06. Сумісне проектування апаратури і програм (hardware/software co-design)
- 07. Засоби сумісного проектування апаратури і програм.
- 08. Застосування MATLAB для системного проектування.

### 01.1. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).

#### Electronic System Level(ESL)

Засоби системного проектування електронних систем, які базуються на Сі-подібному синтаксисі, з можливістю моделювання і автоматизованим синтезом є поширеними при проектуванні сучасних цифрових систем. Вони дозволяють прискорити розробку складних електронних продуктів, якими наповнена сучасна економіка.

Популярними цільовими пристроями поведінкового дизайну і синтезу, окрім VLSI, є ПЛІС (Field Programmable Gate Array, FPGA), спеціалізовані по застосуваннях інтегральні схеми ASIC і системи на кристалі (System on Chip, SoC).

### 01.2. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).



### 01.3. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).

ISS (Instruction Stream Simulator) це симулятор програмної частини проекту. RTL (Register Transfer Level) є симулятором апаратної частини проекту. Virtex-4 MicroBlaze є софт-ядром 32-х бітового процесора, що імплементується до ПЛІС Virtex-4. 3 імплементуванням до ПЛІС процесора MicroBlaze отримуємо комп'ютерну систему. Вона містить апаратну і програмну частини. Програмну частину опрацьовує апаратне обладнання на основі MicroBlaze (софт-процесор плюс пам'ять). Апаратна частина, як правило, містить апаратні прискорювачі (наприклад, апаратуру виконання операцій рухомої коми, цифрові фільтри тощо), що спільно працюють функціонують з програмою частиною.

### 01.4. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).



### 01.5. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).



### 01.6. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).

Складність, особливо на найвищому рівні проектування за допомогою незалежних від фізичного рівня специфікацій та моделювання, спонукала до появи методів моделювання рівня транзакцій (*Transaction Level Modeling — TLM*). ТLМ використовує код на основі С, щоб описати з достатньою кількістю деталей апаратне та програмне забезпечення. Це відокремлює функціональні одиниці від комунікації, абстрагує інтерфейси з акцентом на функціональність передачі даних.

### 01.7. Системний рівень проектування(ESL) та моделювання рівня транзакцій(TLM).



### 01.8. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).

Мови на основі С у поєднанні з блоковими підходами є найпопулярнішим методом опису проектування ESL та моделей рівня транзакцій (TLM).

Handel-C та SystemC – популярні мови на основі C для проектування та синтезу ESL.

**Handel-C**, заснована на стандарті ANSI-C, – мова високого рівня, яка додає мінімальну кількість простих апаратно-орієнтованих конструкцій для реалізації дизайну.

**SystemC** – це бібліотека класів для С++, яка визначає синтаксис опису обладнання для моделей С++.

### 01.9. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).



ANSI / ISO C Language Standard

### 01.10. Системний рівень проектування (ESL) та моделювання рівня транзакцій (TLM).

### SystemC

#### Core Libraries

SCV, TLM, Master/Slave...

#### Standard Channels for Various MOC

Kahn Process Networks, Static Dataflow...

#### **Primative Channels**

Signal, Timer, Mutex, Semaphore, FIFO, etc.

#### Core Language

Modules, Ports,
Processes, Events,
Interfaces, Channels,
Event Driven Sim Kernel

#### Data Types

4-valued Logic / Vectors,Bits and Bit-Vectors,Arbitary Width Integers,Fixed Point,C++ User Defined Types

ANSI / ISO C Language Standard

### 02.1. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).

При ELS-проектуванні для TLM-моделювання часто використовують спеціалізовані засоби розробки, але(приміром у випадку використання SystemC) можна застосовувати довільне середовище розробки програмного забезпечення, яке підтримує відповідну мову програмування(у випадку SystemC цією мовою є C++). Для налаштування середовища програмування потрібно підключити відповідні бібліотеки.

Для більшої зручності часто використовується додаткове програмне забезпечення (наприклад для відображення часових діаграм сигналів).



### 02.2. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).



### 02.3. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).



### 02.4. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).



### 02.5. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).



### 02.6. Засоби системного рівня проектування (ESL) та моделювання рівня транзакцій (TLM).



### 03.1. Високорівневий синтез(HLS)

Синтез високого рівня (HLS) – автоматизований процес проектування, який приймає абстрактну поведінкову специфікацію цифрової системи та будує RTL-опис системи. Синтез високого рівня працює на більш високому рівні абстракції(ніж RTL), починаючи з алгоритмічного опису на мовах високого рівня, таких як SystemC та ANSI C/C++. Дизайнер зазвичай розробляє функціональні можливості модуля та протокол взаємозв'язку. Інструменти синтезу перетворюють з високого рівня функціональний код у повністю синхронізовані RTL-моделі, які потім використовуються безпосередньо у логічному синтезі для створення реалізації на рівні логічних вентилів.

#### 04.1. Засоби HLS. Застосування Celoxica Agility Compiler.

Agility Compiler для SystemC є рішенням для проектування рівня електронної системи (ESL). Він пов'язує ESL із імплементацією у FPGA та ефективно відображає модель при проектування SoC/ASIC. Компілятор Agility дозволяє моделям рівня транзакцій (TLM), описаним у SystemC, впроваджуватись у реальний кристал на самому початку проектування. Компілятор Agility дозволяє проектувати складні системи швидше, з меншим ризиком та з меншими витратами.

#### 04.2. Засоби HLS. Застосування Celoxica Agility Compiler.



#### 04.3. Засоби HLS. Застосування Celoxica Agility Compiler.



### 05.1. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

Існує можливість "перехоплення" процесу проектування на себе від засобів автоматичного синтезу. Після цього відбувається керований людиною, неавтоматичний синтез ПЛІС засобами WebPack відповідно до цільового проекту. Перехоплення дозволяє ще раз верифікувати проект, але вже не на рівні мови Сі, а на звичному нам рівні апаратного проектування. В ручному запуску САПР WebPack до САПР завантажують згенерований Agility Compiler EDIF-файл, для якого знадобиться ще "обгортка" (wrapper) у даному середовищі.

### 05.2. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

Вікно навігатора проектів Xilinx ISE WebPack з завантаженим вручну результатом роботи Celoxica Agility Compiler



### 05.3. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

Інтерфейс синтезованої вручну мікросхеми (САПР ISE WebPack)



### 05.4. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

Результати часового симулювання поведінки синтезованої вручну мікросхеми



### 05.5. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

Топологія синтезованого вручну проекту для ПЛІС Virtex-II (САПР ISE WebPack)



### 05.6. Засоби HLS. Сумісне використання Celoxica Agility Compiler та Xilinx ISE WebPack.

САПР ISE WebPack: звіт з споживання електроенергії для ПЛІС Virtex-II (80 тис. вентилів)



### 06.1. Сумісне проектування апаратури і програм.

Сумісне проектування апаратури і програм (hardware/software co-design) є важливим елементом процесу проектування для сучасних електронних систем, які містять як мікропроцесори, керовані програмним забезпеченням, так і програмоване обладнання. За їх допомогою компоненти можна розділити між апаратним та програмним забезпеченням, функціонально перевірити у різних засобах моделювання, а потім ітеративно перенести до засобів імплементації.

### 06.2. Сумісне проектування апаратури і програм.

Texнoлогія Platform Abstraction Layer (PAL) абстрагує деталі апаратних периферійних пристроїв та пристроїв введення/виведення, щоб зробити можливою розробку незалежного від платформи опису системи. PAL абстрагує інженерів-розробників від апаратних інтерфейсів низького рівня, щоб полегшити інтеграцію прототипів ПЛІС з фізичними засобами. Це робиться шляхом розробки бібліотеки низькорівневих інтерфейсів для певних ресурсів платформи, таких як введення/виведення або пам'ять. Потім до цієї бібліотеки, яка називається бібліотекою підтримки платформи (PSL), можна отримати доступ із програм за допомогою простого інтерфейсу програмування API PAL.

# 07.1. Засоби сумісного проектування апаратури і програм

Сеloxica DK Design Suite — повнофункціональне середовище розробки для програмно-компільованого проектування систем. Це дозволяє всім членам команди, від системних архітекторів та розробників апаратного забезпечення до розробників системного програмного забезпечення та прикладного програмного забезпечення, ділитися кодом від специфікації системи до реалізації. Ця методологія призначена для проектування сучасних електронних систем, які містять як мікропроцесори, керовані програмним кодом, так і ПЛІС.

# 07.2. Засоби сумісного проектування апаратури і програм



# 07.3. Засоби сумісного проектування апаратури і програм

**Nexus-PDK** — інструмент спільного проектування(HW/SW co-design) для розробки, HW/SW-розподілу та моделювання систем за допомогою мов моделювання високого рівня на основі С.

Комплект для розробників платформи (PDK), що входить до складу продукту Nexus-PDK, містить ключові технології системної інтеграції: PAL (Platform Abstraction Layer) та DSM (Data Stream Manager).

# 07.4. Засоби сумісного проектування апаратури і програм



## 08.1. Застосування MATLAB для системного проектування.

САПР MATLAB містить засіб візуального програмування системних моделей, що має назву Simulink. В свою чергу, існує так званий Simulink HDL Coder, за допомогою якого візуально складену і змодельовану систему можна автоматично перетворити на поведінкову VHDL або Verilog модель з подальшим втіленням останньої до ПЛІС (FPGA) або до спеціалізованої мікросхеми класу ASIC. Отже, MatLab Simulink створює ефективний міст над прірвою, що розділяє результати моделювання на системному рівні і низькорівневу розробку відповідних моделі апаратних засобів. Simulink HDL Coder автоматично генерує поведінковий VHDL опис налаштованої попереднім високорівневим моделюванням Simulink моделі системи. Це дозволяє розробникам швидко і акуратно перетворювати високорівневі абстракції візуальних моделей Simulink models на VHDL або Verilog імплементації, що далі синтезуються до ПЛІС або ASIC.

## 08.2. Застосування MATLAB для системного проектування.



## 08.3. Застосування MATLAB для системного проектування.



## 08.4. Застосування MATLAB для системного проектування.



## 08.5. Застосування MATLAB для системного проектування.

```
Stateflow (subchart) hdlcodercfir/cfir_system/fsm.state2_action
File Edit View Simulation Tools Add Help
☞ 🔛 😂 | ¾ 🖦 📵 | 🕁 → ↑ | 🔤 🔤 | ▶ || ■ | 🛗 🕸 🛗 | 🔯 🛞 🚜 ◎ | 🦫
       function state2 action
                coeff14 2 6 10 = c2;coeff15 3 7 11 = c3;
                data0_3 = d1;data4_7 = d5;data8_11 = d9;data12_15 = d13;
                data16_19 = d17;data20_23 = d21;data24_27 = d25;data28_31 = d29;
Move
```

## 08.6. Застосування MATLAB для системного проектування.





### Selection of Configurable Processor Extendable Architecture



\*\* Dataflow machine (DFM)

# Intron's system for automatic generation of programming models



The design flow of system for automatic generation of programming models is divided into hardware and software subsystems development:

One of the main hardware subsystem elements is expandable configurable processor architecture which would afford to create specialized processors for executing given algorithm, accordingly to given configuration parameters. The result of designing system software part is specialization of configurable processor parameters and instruction ROM, which allows generating of optimal certain algorithm oriented VHDL device model.