## DCSE - Grupo especial

Trabajo con herramientas de diseño CAD-VHDL.

Memoria del proyecto Madrid, Noviembre 2012

Autor: Adrián Pérez Orozco

# Índice general

| Co | Contenidos                |                                                                 |    |  |  |  |  |  |
|----|---------------------------|-----------------------------------------------------------------|----|--|--|--|--|--|
| In | $\operatorname{trod}_{1}$ | ucción                                                          | 2  |  |  |  |  |  |
|    | Desc                      | cripción del proyecto                                           | 2  |  |  |  |  |  |
| 1. | Dise                      | eño y caracterización de filtros                                | 5  |  |  |  |  |  |
|    | 1.1.                      | Descripción de filtros para las distintas bandas de frecuencias | 5  |  |  |  |  |  |
|    | 1.2.                      | Implementación de los filtros en VHDL                           | 5  |  |  |  |  |  |
|    | 1.3.                      | Comprobación de la validez de los filtros                       | 9  |  |  |  |  |  |
|    | 1.4.                      | Detalle de los programas para la prueba de los filtros          | 17 |  |  |  |  |  |
|    |                           | 1.4.1. Programa ModelSim utilizado para la simulación           | 17 |  |  |  |  |  |
|    |                           | 1.4.2. Programa MATLAB utilizado para la comprobación           | 22 |  |  |  |  |  |

### Introducción

#### Descripción del proyecto

En esta memoria vamos a tratar un proyecto realizado para la asignatura Diseño de Circuitos y Sistemas Electrónicos impartida en la ETSI de Telecomunicación de la Universidad Politécnica de Madrid.

El proyecto se propone como trabajo adicional a la asignatura, para tratar los temas de diseño de circuitos digitales de una forma más práctica y obtener conocimientos mucho más amplios sobre tecnologías relacionadas con estos campos.

En concreto, la propuesta consiste en el diseño y simulación de un sistema utilizando VHDL. El sistema propuesto consiste en un ecualizador de audio, del cual se implementarán algunos subsistemas de procesado digital en VHDL. Esta práctica se apoya sobre el trabajo realizado en el año anterior en el *Laboratorio de Sistemas Electrónicos Digitales*, donde se realizó este sistema utilizando un microcontrolador.

El esquema de dicho sistema puede verse en la figura 1. El proyecto que nos ocupa se centrará en la realización del subsistema de procesado digital de audio, cuyo esquema puede verse en la figura 2.

El proyecto se ha estructurado en 5 hitos, correspondientes al diseño de cada uno de los subsistemas necesarios, de la forma siguiente:

Hito 1 Diseño y caracterización de filtros

Hito 2 Subsistema de ecualización

Hito 3 Reverberación

Hito 4 Integración global

Hito 5 Mejoras

Además, se propone un  $hito\ 0$  de introducción a VHDL, con el objetivo de familiarizarse con el lenguaje VHDL y las herramientas que se utilizarán para el desarrollo y simulación del sistema.

Para la realización del proyecto se utilizará la herramienta ModelSim. De forma auxiliar, se utilizará la herramienta MATLAB para obtener de forma más sencilla y eficiente información sobre las respuestas de los filtros tanto en el tiempo como en el dominio de la frecuencia.



Figura 1: Descripcción del sistema completo



Figura 2: Descripcción del subsistema de procesado digital

### Capítulo 1

### Diseño y caracterización de filtros

En este capítulo vamos a detallar el proceso de diseño y caracterización de los filtros digitales, lo que corresponde al Hito 1 de nuestro proyecto.

#### 1.1. Descripción de filtros para las distintas bandas de frecuencias

El sistema propuesto se trata de un ecualizador de audio, por lo que las señales de entrada que tendremos estarán comprendidas en el rango de frecuencias audibles por el hombre. En concreto, la especificación del sistema propuesto propone señales cuya frecuencia estará comprendida aproximadamente entre los 22 Hz y los 2.8 KHz.

Este rango de frecuencias se dividirá en 7 bandas, para lo cual utilizaremos filtros IIR de segundo orden. Las bandas de frecuencias se detallan en la tabla 1.2, y los coeficientes para la realización de los filtros IIR en la tabla 1.2.

#### 1.2. Implementación de los filtros en VHDL

Para una implementación más sencilla de los filtros, utilizaremos la *Forma directa II*. El detalle de esta implementación se puede ver en la figura 1.1.

A la hora de implementar estos filtros digitales, tenemos que tener en cuenta una limitación muy importante. Debemos definir un ancho de palabra fijo para la representación de las señales de entrada y de salida. En nuestro caso, hemos escogido un ancho de palabra de 16 bits, correspondientes a 6 bits enteros y 10 bits fraccionarios. Esto es especialmente conveniente a la hora de representar los coeficientes de los filtros, ya que para todos ellos tenemos que  $a_0 = 1024$ . Normalizar los coeficientes realizando una división por 1024 equivale a desplazar los

| Banda | $f_0$ | $f_{c1}$ | $f_{c2}$ |  |
|-------|-------|----------|----------|--|
| 0     | 31.25 | 22.10    | 44.19    |  |
| 1     | 62.5  | 44.19    | 88.39    |  |
| 2     | 125   | 88.39    | 176.78   |  |
| 3     | 250   | 176.78   | 353.55   |  |
| 4     | 500   | 323.55   | 704.11   |  |
| 5     | 1000  | 707.11   | 1414.21  |  |
| 6     | 2000  | 1414.21  | 2828.43  |  |

Cuadro 1.1: Descripción de las distintas bandas y sus filtros asociados

| Filtro | Ganancia | $a_0$ | $a_1$ | $a_2$ | $b_0$ | $b_1$ | $b_2$ |
|--------|----------|-------|-------|-------|-------|-------|-------|
| 0      | 8        | 1024  | -2029 | 1006  | 1024  | 0     | -1024 |
| 1      | 17       | 1024  | -2011 | 988   | 1024  | 0     | -1024 |
| 2      | 34       | 1024  | -1970 | 955   | 1024  | 0     | -1024 |
| 3      | 66       | 1024  | -1878 | 890   | 1024  | 0     | -1024 |
| 4      | 125      | 1024  | -1660 | 772   | 1024  | 0     | -1024 |
| 5      | 227      | 1024  | -1115 | 569   | 1024  | 0     | -1024 |
| 6      | 392      | 1024  | 141   | 239   | 1024  | 0     | -1024 |

Cuadro 1.2: Descripción de los coeficientes de los filtros IIR



Figura 1.1: Diagrama de bloques de un filtro IIR de segundo orden

bits 10 lugares a la derecha (o lo que es lo mismo, la coma decimal 10 lugares a la izquierda). De esta forma, cuando representemos los coeficientes enteros como palabras binarias de 16 bits, bastará como tomar los 10 bits menos significativos como fraccionarios para tener el coeficiente normalizado a 1024.

A continuación se muestra el código de la implementación de los filtros en VHDL. La implementación de los 7 filtros es idéntica, cambiando únicamente el valor de las constantes  $a_1$ ,  $a_2$  y G, ya que el resto de coeficientes son iguales en todos los casos.

```
library ieee;
   use ieee.std_logic_1164.all;
2
   use ieee.std_logic_arith.all;
   use ieee.std_logic_signed.all;
5
   entity filterX is
6
   port (
7
        sin : in std_logic_vector (15 downto 0);
        sout : out std_logic_vector (15 downto 0);
        clk : in bit);
10
   end;
11
12
   architecture filterarchX of filterX is
13
        signal historia0 : std_logic_vector (15 downto 0)
14
                     := conv_std_logic_vector(0,16);
15
        signal historia1 : std_logic_vector (15 downto 0)
```

```
:= conv_std_logic_vector(0,16);
17
        constant b0 : std_logic_vector (15 downto 0)
18
                     := conv_std_logic_vector(XXX,16);
19
        constant b1 : std_logic_vector (15 downto 0)
                     := conv_std_logic_vector(XXX,16);
        constant b2 : std_logic_vector (15 downto 0)
22
                     := conv_std_logic_vector(XXX,16);
23
        constant a1 : std_logic_vector (15 downto 0)
24
                     := conv_std_logic_vector(XXX,16);
25
        constant a2 : std_logic_vector (15 downto 0)
26
                     := conv_std_logic_vector(XXX,16);
        constant gs : std_logic_vector (15 downto 0)
                     := conv_std_logic_vector(XXX,16);
29
30
   begin
31
        filter_proc: process(clk)
32
            variable sum1 : std_logic_vector (31 downto 0);
33
            variable sum2 : std_logic_vector (31 downto 0);
34
            variable mult : std_logic_vector (31 downto 0);
35
36
        begin
37
            if (clk'event and clk = '1') then
                sum1 := b0*sin - a1*historia0 - a2*historia1;
39
                sum2 := sum1 + b1*historia0 + b2*historia1;
                historia1 <= historia0;</pre>
                historia0 <= sum1(25 downto 10);
42
                mult := gs*sum2(25 downto 10);
43
                sout <= mult(25 downto 10);</pre>
44
            end if;
45
        end process;
46
   end filterarchX;
```

#### 1.3. Comprobación de la validez de los filtros

Finalmente, tras haber implementado los 7 filtros en VHDL, debemos comprobar mediante simulación que su funcionamiento es el correcto. Para ello, nos ayudaremos de la herramienta MATLAB, que nos permite fácilmente realizar filtros dados los coeficientes a y b de los que disponemos.

Para comprobar que el funcionamiento de nuestros filtros es el correcto, obtendremos sus respuestas al impulso colocando en la simulación a la entrada una función  $\delta[n]$ . Realizaremos la misma operación en MATLAB y comprobaremos que ambas respuestas sean iguales.

En las figuras 1.2, 1.3, 1.4, 1.5, 1.6, 1.7 y 1.8 se pueden ver las comprobaciones realizadas. Para cada filtro, se ha representado: La respuesta al impulso obtenida en la simulación con ModelSim (arriba a la izquierda); la respuesta al impulso obtenida con MATLAB (arriba a la derecha); y la diferencia en valor absoluto de ambas señales (debajo).

Para todas ellas, se puede apreciar que la diferencia es de un valor cientos de veces menor que el de la señal. Esto se debe al error de cuantificación introducido al limitar nuestro sistema a palabras de 16 bits con 10 bits fraccionarios. El error se va acumulando tras las diferentes iteraciones del filtro, y se empieza a compensar cuando la respuesta al impulso es negativa y el error se produce con el signo contrario.



Figura 1.2: Comprobación del filtro 0



Figura 1.3: Comprobación del filtro 1



Figura 1.4: Comprobación del filtro 2



Figura 1.5: Comprobación del filtro 3



Figura 1.6: Comprobación del filtro 4



Figura 1.7: Comprobación del filtro 5



Figura 1.8: Comprobación del filtro 6

# 1.4. Detalle de los programas para la prueba de los filtros

En esta sección vamos a describir más detalladamente los programas utilizados para comprobar que los filtros se han realizado correctamente.

En concreto, hemos realizado un programa de simulación en ModelSim, donde definimos la señal de entrada al sistema y obtenemos la señal de salida de cada filtro. Esta señal deberá ser posteriormente exportada, y utilizaremos MATLAB para comparar esta señal con la respuesta la impulso que generaría un filtro creado con la función filter(B,A) de MATLAB.

A continuación describiremos el procedimiento seguido en ambos programas.

#### 1.4.1. Programa ModelSim utilizado para la simulación

En primer lugar vamos a describir el programa utilizado en ModelSim para la simulación de los filtros anteriormente descritos. Con este fin se ha utilizado un programa de prueba en el que se incluyen los 7 filtros y se estimulan con una señal  $\delta[n]$ . La salida de los 7 filtros es convertida a un número entero para mayor comodidad.

Los resultados de la simulación se exportaran en forma de lista para ser importados en MATLAB y evaluados como hemos visto anteriormente. Es importante tener en cuenta que aunque nosotros estamos exportando números enteros, en nuestra representación de vectores de bits habíamos tomado 6 bits enteros y 10 bits fraccionarios. Como consecuencia, habrá que dividir los valores obtenidos por 1024 antes de poder comparar la respuesta al impulso en MATLAB.

A continuación se muestra el programa VHDL que obtiene la respuesta al impulso de los filtros diseñados.

```
library ieee;
   use ieee.std_logic_1164.all;
2
   use ieee.numeric_std.all;
5
6
    entity test_filter is
7
        PORT (
                  iout0 : out integer;
9
                 iout1 : out integer;
10
                 iout2 : out integer;
11
                 iout3 : out integer;
12
```

```
iout4 : out integer;
13
                iout5 : out integer;
14
                iout6 : out integer);
15
   end;
17
   architecture only of test_filter is
18
19
   signal sout0 : std_logic_vector (15 downto 0);
20
   signal sout1 : std_logic_vector (15 downto 0);
21
   signal sout2 : std_logic_vector (15 downto 0);
22
   signal sout3 : std_logic_vector (15 downto 0);
   signal sout4 : std_logic_vector (15 downto 0);
   signal sout5 : std_logic_vector (15 downto 0);
25
   signal sout6 : std_logic_vector (15 downto 0);
26
27
   signal out0 : signed (15 downto 0);
28
   signal out1 : signed (15 downto 0);
29
   signal out2 : signed (15 downto 0);
30
   signal out3 : signed (15 downto 0);
31
   signal out4 : signed (15 downto 0);
32
   signal out5 : signed (15 downto 0);
33
   signal out6 : signed (15 downto 0);
34
35
   COMPONENT filterO
36
        port (
            sin : in std_logic_vector (15 downto 0);
38
            sout : out std_logic_vector (15 downto 0);
39
            clk : in bit);
40
   END COMPONENT ;
41
42
   COMPONENT filter1
43
        port (
44
            sin : in std_logic_vector (15 downto 0);
45
            sout : out std_logic_vector (15 downto 0);
46
            clk : in bit);
47
   END COMPONENT ;
48
49
   COMPONENT filter2
50
        port (
51
            sin : in std_logic_vector (15 downto 0);
52
```

```
sout : out std_logic_vector (15 downto 0);
53
             clk : in bit);
54
    END COMPONENT:
55
    COMPONENT filter3
57
        port (
58
             sin : in std_logic_vector (15 downto 0);
59
             sout : out std_logic_vector (15 downto 0);
60
             clk : in bit);
61
    END COMPONENT;
62
63
    COMPONENT filter4
64
        port (
65
             sin : in std_logic_vector (15 downto 0);
66
             sout : out std_logic_vector (15 downto 0);
67
             clk : in bit);
68
    END COMPONENT;
69
70
    COMPONENT filter5
71
        port (
72
             sin : in std_logic_vector (15 downto 0);
73
             sout : out std_logic_vector (15 downto 0);
74
             clk : in bit);
75
    END COMPONENT;
76
77
    COMPONENT filter6
78
        port (
79
             sin : in std_logic_vector (15 downto 0);
80
             sout : out std_logic_vector (15 downto 0);
81
             clk : in bit);
    END COMPONENT ;
83
                 : bit := '0';
    SIGNAL clk
85
                : std_logic_vector (15 downto 0)
    SIGNAL sin
86
                 := "000000000000000";
87
    begin
89
    out0 <= signed(sout0);</pre>
    out1 <= signed(sout1);</pre>
    out2 <= signed(sout2);</pre>
```

```
out3 <= signed(sout3);</pre>
93
     out4 <= signed(sout4);</pre>
94
     out5 <= signed(sout5);</pre>
95
     out6 <= signed(sout6);</pre>
97
     iout0 <= to_integer(out0);</pre>
98
     iout1 <= to_integer(out1);</pre>
99
     iout2 <= to_integer(out2);</pre>
100
     iout3 <= to_integer(out3);</pre>
101
     iout4 <= to_integer(out4);</pre>
102
     iout5 <= to_integer(out5);</pre>
103
     iout6 <= to_integer(out6);</pre>
104
105
     dut0 : filter0
106
        PORT MAP (
107
         sin => sin,
108
         clk => clk,
109
         sout => sout0);
110
111
     dut1 : filter1
112
        PORT MAP (
113
        sin => sin,
114
         clk => clk,
115
         sout => sout1);
116
117
     dut2 : filter2
118
        PORT MAP (
119
         sin => sin,
120
         clk => clk,
121
         sout => sout2);
122
123
     dut3 : filter3
124
        PORT MAP (
125
         sin => sin,
126
         clk => clk,
127
         sout => sout3);
128
129
     dut4 : filter4
130
        PORT MAP (
131
           sin => sin,
132
```

```
clk => clk,
133
          sout => sout4);
134
135
     dut5 : filter5
136
        PORT MAP (
137
        sin => sin,
138
        clk => clk,
139
        sout => sout5);
140
141
     dut6 : filter6
142
        PORT MAP (
143
        sin => sin,
144
        clk => clk,
145
        sout => sout6);
146
147
     clock : PROCESS
148
        begin
149
        wait for 10 ns; clk <= not clk;</pre>
150
     end PROCESS clock;
151
152
     stimulus : PROCESS
153
        begin
154
        sin <= "000000000000000";</pre>
155
        wait for 5 ns; sin <= "0000010000000000";</pre>
        wait for 10 ns; sin <= "0000000000000000";</pre>
157
        wait;
158
     end PROCESS stimulus;
159
160
     end only;
161
```

#### Programa MATLAB utilizado para la comprobación 1.4.2.

Obtener la respuesta al impulso de los filtros en MATLAB es muy sencillo. MATLAB permite crear filtros a partir de sus coeficientes A y B, los mismos que hemos utilizado para la implementación en VHDL. Para obtener la respuesta al impulso simplemente deberemos generar una función  $\delta[n]$  y calcular la salida del filtro utilizándola como entrada.

A continuación se muestra el código del programa MATLAB utilizado con este fin.

NOTA: La respuesta al impulso obtenida en ModelSIM de los filtros implementados, se encuentra en el archivo responses.lst, que será carqado para realizar la comparación.

```
A = [1024 - 2029 \ 1006;
        1024 -2011 988;
2
        1024 -1970 955;
3
        1024 -1878 890;
        1024 -1660 772;
        1024 -1115 569;
        1024 141 239];
   B = [1024 \ 0 \ -1024;
        1024 0 -1024;
        1024 0 -1024;
10
        1024 0 -1024;
        1024 0 -1024;
        1024 0 -1024;
13
        1024 0 -1024;];
14
15
16
17
   h = dlmread('responses.lst');
18
   h = h . / 1024;
   for i = 1:7,
20
        delta = zeros(1,200);
21
        delta(2) = 1;
22
        hi = transpose(h(:,i))
23
        Bi = B(i,:)
24
        Ai = A(i,:)
25
        yi = filter(Bi, Ai, delta)
        diff = yi-hi;
        subplot(2,2,1); stem(hi);
```

28

```
title('Respuesta obtenida en la simulacion')
29
        xlabel('n')
30
        ylabel('h[n]')
31
        subplot(2,2,2); stem(yi);
        title('Respuesta obtenida en MATLAB')
33
        xlabel('n')
34
        ylabel('h[n]')
35
        subplot(2,2,[3:4]); stem(diff);
36
        title('Diferencia entre ambas respuestas')
37
        xlabel('n')
        ylabel('|h_1[n]-h_2[n]|')
        pause
        subplot
41
    end
42
```