

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.04 Программная инженерия

### ОТЧЕТ

по лабораторной работе № 2

Название: Исследование дешифраторов

Дисциплина: Архитектура ЭВМ

Студент <u>ИУ7И-41Б</u> <u>Чыонг Ван Хао</u> (Группа) (И.О. Фамилия)

 Преподаватель
 А. Ю. Попов

 (И.О. Фамилия)

**Цель работы** — изучение принципов построения и методов синтеза дешифраторов; макетирование и экспериментальное исследование дешифраторов

### Задание 1

#### Исследование линейного двухвходового дешифратора с инверсными выходами:

- а) собрать линейный стробируемый дешифратор на элементах 3И-НЕ; наборы входных адресных сигналов  $A_0$ ,  $A_1$  задать в выходов  $Q_0$ ,  $Q_1$  четырехразрядного счетчика; подключить световые индикаторы к выходам счетчика и дешифратора;
- б) подать на вход счетчика сигнал с выхода ключа (Switch) лог. 0 и 1 как генератора одиночных импульсов; изменяя состояние счетчика с помощью ключа, составить таблицу истинности нестробируемого дешифратора (т.е. при EN=1);
- в) подать на вход счетчика сигнала генератора и снять временные диаграммы сигналов дешифратора; временные диаграммы здесь и в дальнейшем наблюдать на логическом анализаторе;
- г) определить амплитуду помех, вызванных гонками, на выходах дешифратора;
- д) снять временные диаграммы сигналов стробируемого дешифратора; в качестве стробирующего сигнала использовать инверсный сигнал генератора, задержанный линией задержки логических элементов (повторителей и инверторов);
- е) опередить время задержки, необходимое для исключения помех на выходах дешифратора, вызванных гонками.

#### Схемы





Таблица переходов

| Е | A1 | A2 | F1 | F2 | F3 | F4 |
|---|----|----|----|----|----|----|
| 0 | *  | *  | 1  | 1  | 1  | 1  |
| 1 | 0  | 0  | 0  | 1  | 1  | 1  |
| 1 | 0  | 1  | 1  | 0  | 1  | 1  |
| 1 | 1  | 0  | 1  | 1  | 0  | 1  |
| 1 | 1  | 1  | 1  | 1  | 1  | 0  |

Так как моделирование осуществляется на компьютере, а не в жизни, то можно не устранять гонки сигналов. Чтобы их не было, нужно чтобы стобирующий сигнал не был равен единице во время переключения сигналов. Получается, ср. время задержки равно сумме средних времен сигнала через НЕ и И-НЕ.

## Задание 2

Исследование дешифраторов ИС К155ИД4 (74LS155).

- а) снять временные диаграммы сигналов двухвходового дешифратора, подавая на его адресные входы 1 и 2 сигналы  $Q_0$  и  $Q_1$  выходов счетчика, а на стробирующие входы  $\overline{E}_3$  и  $\overline{E}_4$  импульсы генератора , задержанные линией задержки;
- б) определить время задержки стробирующего сигнала, необходимое для исключения помех на выходах дешифратора;
- в) собрать схему трехвходового дешифратора на основе дешифратора К155ИД4 (см. рис. 8), задавая входные сигналы  $A_0$ ,  $A_1$ ,  $A_2$  с выходов  $Q_0$ ,  $Q_1$ ,  $Q_2$  счетчика; снять временные диаграммы сигналов дешифратора и составить по ней таблицу истинности.

#### Схемы:

#### Двухвходовый





#### Трехвходовый





## Таблица переходов

| A1 | A2 | A3 | F1 | F2 | F3 | F4 | F5 | F6 | F7 | F8 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 1  |
| 0  | 0  | 1  | 1  | 0  | 1  | 1  | 1  | 1  | 1  | 1  |
| 0  | 1  | 0  | 1  | 1  | 0  | 1  | 1  | 1  | 1  | 1  |
| 0  | 1  | 1  | 1  | 1  | 1  | 0  | 1  | 1  | 1  | 1  |
| 1  | 0  | 0  | 1  | 1  | 1  | 1  | 0  | 1  | 1  | 1  |
| 1  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 0  | 1  | 1  |
| 1  | 1  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 0  | 1  |
| 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 0  |

Задание 3

Исследование дешифраторов ИС КР531ИД14

Схема





## Задание 4

Исследовать работоспособность дешифраторов ИС 533ИД7

- а) снять временные диаграммы сигналов нестробируемого дешифратора DC 3-8 ИС 533ИД7, подавая на его адресные входы 1, 2, 4 сигналы  $Q_0$ ,  $Q_1$ ,  $Q_2$  с выходов счетчика, а на входы разрешения  $E_1$ ,  $E_2$ ,  $E_3$  сигналы лог. 1, 0, 0 соответственно;
- б) собрать схему дешифратора DC 5-32 согласно методике наращивания числа входов и снять временные диаграммы сигналов, подавая на его адресные входы сигналы Q<sub>0</sub>, Q<sub>1</sub>, Q<sub>2</sub>, Q<sub>3</sub>, Q<sub>4</sub> с выходов 5-разрядного счетчика, а на входы разрешения импульсы генератора \_\_\_\_\_\_\_, задержанные линией задержки макета.

#### А, Схема



#### Логический анализатор



# Б, Схема построения дешифратора DC 5-32 согласно методике наращивания входов



Logic Analyzer-XLA1





#### Вывод

Были изучены принципы построения и методы синтеза дешифраторов, произведено макетирование и экспериментальное исследование дешифраторов.

## Ответы на контрольные вопросы

#### 1. Что называется дешифратором?

Дешифратором называется комбинационный узел с п входами и N выходами, преобразующий каждый набор двоичных входных сигналов в активный сигнал на выходе, соответствующий этому набору.

## 2. Какой дешифратор называется полным (неполным)?

Дешифратор, у которого 2n выходов называется полным, остальные — неполными.

## 3. Определите закон функционирования дешифратора аналитически и таблично.

Аналитически дешифратор можно описать с помощью логических функций в

| Входы |           |           |           |  |       | Выходы |       |       |       |  |           |           |
|-------|-----------|-----------|-----------|--|-------|--------|-------|-------|-------|--|-----------|-----------|
| EN    | $A_{n-1}$ | $A_{n-2}$ | $A_{n-3}$ |  | $A_1$ | $A_0$  | $F_0$ | $F_1$ | $F_2$ |  | $F_{N-2}$ | $F_{N-1}$ |
| 0     | X         | X         | X         |  | X     | X      | 0     | 0     | 0     |  | 0         | 0         |
| 1     | 0         | 0         | 0         |  | 0     | 0      | 1     | 0     | 0     |  | 0         | 0         |
| 1     | 0         | 0         | 0         |  | 0     | 1      | 0     | 1     | 0     |  | 0         | 0         |
| 1     | 0         | 0         | 0         |  | 1     | 0      | 0     | 0     | 1     |  | 0         | 0         |
|       |           |           |           |  |       |        |       |       |       |  |           |           |
|       |           |           |           |  |       |        |       |       |       |  |           |           |
|       |           |           |           |  |       |        |       |       |       |  |           |           |
| 1     | 1         | 1         | 1         |  | 1     | 0      | 0     | 0     | 0     |  | 1         | 0         |
| 1     | 1         | 1         | 1         |  | 0     | 1      | 0     | 0     | 0     |  | 0         | 1         |

СДНФ:

$$F_{0} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot \overline{A}_{0},$$

$$F_{1} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot A_{0},$$

$$F_{2} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot A_{1} \cdot \overline{A}_{0},$$

$$\dots$$

$$F_{N-2} = EN \cdot A_{n-1} \cdot A_{n-2} \cdot \dots \cdot A_{i} \cdot A_{1} \cdot \overline{A}_{0},$$

$$F_{N-1} = EN \cdot A_{n-1} \cdot A_{n-2} \cdot \dots \cdot A_{i} \cdot A_{1} \cdot A_{0},$$

### 4. Поясните основные способы построения дешифраторов.

Линейный дешифратор строится в соответствии с системой(см. Вопрос 2) и представляет собой 2<sup>n</sup> коньюнкторов или логических элементов ИЛИ-НЕ с п-входами каждый при отсутствии стробирования и с n + 1 входами - при его наличии. Пирамидальный дешифратор строится на основе последовательной (каскадной) реализации выходных функций. На первом этапе реализуются конъюнкции двух переменных. На втором все конъюнкции трех переменных путем логического умножения каждой ранее полученной конъюнкции двух переменных на переменную.. Таким образом, на каждом следующем этапе получают вдвое больше конъюнкции, чем на предыдущем. Пирамидальные дешифраторы независимо от числа их входов строятся на основе только двухвходовых конъюнкторов.

## 5. Что называется гонками и как устраняются ложные сигналы, вызванные гонками?

Из-за переходных процессов и временных задержек сигналов в цепях логических элементов могут возникнуть «гонки», которые приводят к появлению ложных сигналов на выходах схемы. Средством, которое позволяет исключить гонки, является стробирование (выделение из информационного сигнала той части, которая свободна от искажений, вызываемых гонками). Стробирующий сигнал на этом

- входе не должен быть активным во время переходных процессов в дешифраторе.
- 6. Каковы способы наращивания дешифраторов по количеству входов и выходов и как они реализуются схемотехнически?
  - Принцип наращивания числа адресных входов дешифратора. Пусть для построения сложного дешифратора DC n-N используются простые дешифраторы DC n 1-N 1, причем n1<< n, следовательно и N1<< N.
- 1. Число каскадов равно K = n/n1. Если K целое число, то во всех каскадах используются полные дешифраторы DC n1-N1. Если K правильная или смешанная дробь, то во входном каскаде используется неполный дешифратор DC n1-N1.
- 2. Количество простых дешифраторов DC n1-N1 в выходном каскаде равно N/N1, в предвыходном N/N1 2, в предпредвыходном N/N1 3 и т.д.; во входном каскаде N/N1 к. Если N/N1 к правильная дробь, то это означает, что во входном каскаде используется неполный простой дешифратор.
- 3. В выходном каскаде дешифрируются n1 младших разрядов адреса сложного дешифратора, в предвыходном следующие n1 младших разрядов адреса сложного дешифратора и т.д. Во входном каскаде дешифрируется полная или неполная группа старших разрядов адреса. Поэтому n1 младших разрядов адреса сложного дешифратора подаются параллельно на адресные входы всех дешифраторов выходного каскада, следующие n1 младших разрядов адреса на адресные входы всех дешифраторов предвыходного каскада и т.д.; группа старших разрядов адреса подается на адресные входы дешифратора.
- 4. Выходы дешифраторов предвыходного каскада соединяются с входами разрешения простых дешифраторов выходного каскада, выходы дешифраторов предпредвыходного каскада с входами разрешения простых дешифраторов предвыходного каскада и тд.