

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение

## высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.04 Программная инженерия

### ОТЧЕТ

по лабораторной работе № \_\_4\_

Название: Исследование мультиплексоров.

Дисциплина: Архитектура ЭВМ

 
 Студент
 ИУ7И-41Б (Группа)
 03.06.2022 (Подпись, дата)
 Чыонг Ван Хао (И.О. Фамилия)

 Преподаватель
 А. Ю. Попов (Подпись, дата)
 (И.О. Фамилия)
 **Цель работы** — изучение принципов построения, практического применения и экспериментального исследования мультиплексоров.

# 1.Исследование ИС ADG408 или ADG508 (рис.6) в качестве коммутатора MUX 8 – 1 цифровых сигналов:



- а) На информационные входы D0 ...D7 мультиплексора подать комбинацию сигналов, заданную преподавателем из табл. 2. Логические уровни 0 и 1 задавать источниками напряжения U=5 В и 0 В (общая);
- b) На адресные входы A2, A1, A0 подать сигналы Q3, Q2. Q1 соответственно с выходов 4-разрядного двоичного счетчика (младший разряд Q0). На вход счетчика подать импульсы генератора с частотой 500 кГц.
- с) Снять временную диаграмму сигналов при EN=1 и провести ее анализ. Наблюдение сигналов выполнить на логическом анализаторе.

что по 23 варианту будем подавать комбинацию сигналов 0000 1101.



 $puc.\ 1$  Временная диаграмма (рисунок 2).



puc. 2

Проводя анализ полученных данных, можно заметить, что на самом деле мультиплексор выполняет функцию адресного коммутатора, т.е. выполняет передачу на выход того информационного сигнала, адрес которого установлен на адресных входах.

# 2. Исследование ИС ADG408 или ADG508 (рис.6) в качестве коммутатора MUX 8 – 1 аналоговых сигналов:

- а) На информационные входы D0 ...D7 мультиплексора подать дискретные уровни напряжений с источников напряжения UCC (приложение Multisim): 0 B; 0.7 B; 1.4 B; 2.1 B; 2.8 B; 3.5 B; 4.2 B; 5.0 B;
- b) На адресные входы A2, A1, A0 подать сигналы Q3, Q2. Q1 соответственно с выходов 4-разрядного двоичного счетчика (младший разряд Q0). На вход счетчика подать импульсы генератора с частотой 500 кГц;
- с) Снять временную диаграмму сигналов при EN=1 и провести ее анализ. Наблюдение сигналов выполнить на логическом анализаторе, выходного сигнала мультиплексора на логическом анализаторе и осциллографе. Совместить развертки сигналов, регистрируемых логическим анализатором и осциллографом.

Составим схему (рисунок 3) для изучения ИС ADG508 в качестве коммутатора аналоговых сигналов.



*puc.* 3

## Проведём анализ и получим следующую диаграмму (рисунок 4).



рис. 4 Анализ с осциллографа (рисунок 5).



*puc.* 5

Исходя из приведенных выше данных можно сделать вывод о том, что на самом деле выходной сигнал имеет не дискретную природу, а представляет собой некую функциональную зависимость.

# 3.Исследование ИС ADG408 или ADG508 (рис.6) как коммутатора MUX 8 – 1 цифровых сигналов в качестве формирователя ФАЛ четырех переменных. ФАЛ задается преподавателем из табл. 2.

Проверить работу формирователя в статическом и динамическом режимах. Снять временную диаграмму сигналов формирователя ФАЛ и провести ее анализ.

# Логическая функция по варианту 23: 0,1,2,5,8,10,12,13,14 По варианту : f(1110 0100 1010 1110)

| <i>X</i> <sub>4</sub> | <i>x</i> <sub>3</sub> | $x_2$ | $x_1$ | f | Примечание       |
|-----------------------|-----------------------|-------|-------|---|------------------|
| 0                     | 0                     | 0     | 0     | 1 | $D_0=1$          |
| 0                     | 0                     | 0     | 1     | 1 |                  |
| 0                     | 0                     | 1     | 0     | 1 | $D_1 = \sim x_1$ |
| 0                     | 0                     | 1     | 1     | 0 |                  |
| 0                     | 1                     | 0     | 0     | 0 | $D_2 = x_1$      |
| 0                     | 1                     | 0     | 1     | 1 |                  |
| 0                     | 1                     | 1     | 0     | 0 | $D_3 = 0$        |
| 0                     | 1                     | 1     | 1     | 0 |                  |
| 1                     | 0                     | 0     | 0     | 1 | $D_4 = \sim x_1$ |
| 1                     | 0                     | 0     | 1     | 0 |                  |
| 1                     | 0                     | 1     | 0     | 1 | $D_5 = \sim x_1$ |
| 1                     | 0                     | 1     | 1     | 0 |                  |
| 1                     | 1                     | 0     | 0     | 1 | $D_6 = 1$        |
| 1                     | 1                     | 0     | 1     | 1 |                  |
| 1                     | 1                     | 1     | 0     | 1 | $D_7 = \sim x_1$ |
| 1                     | 1                     | 1     | 1     | 0 |                  |

# Схема (рисунок 6).



рис. 6

# Временная диаграмма (рисунок 7) для схемы на рисунке 6.



*puc.* 7

Исходя из данных полученных с логического анализатора, построенная схема работает верно.

## 4. Наращивание мультиплексора.

Построить схему мультиплексора MUX 16-1 на основе простого мультиплексора MUX 4-1 и дешифратора DC 2-4 (рис.2, второй вариант наращивания, см. выше). Исследовать мультиплексор MUX 16-1 в динамическом режиме. На адресные входы подать сигналы с 4-разрядного двоичного счетчика, на информационные входы  $D0 \dots D15-$  из табл. 2. Провести анализ временной диаграммы сигналов мультиплексора MUX 16-1. мультиплексора MUX 16-1.

## По варианту №23: f(1110 0100 1010 1110)

Схема (рисунок 8).



*puc.* 8



Исходя из данных логического анализатора, наша построенная схема работает верно, соответственно, можно сделать вывод о том, что построение было выполнено верно.

Таким образом, используя данный метод наращивания, можно реализовать мультиплексор любой сложности.

#### Вывод

В результате данной лабораторной работы были изучены принципы построения и практического применения, а также экспериментально исследованы мультиплексоры.

## Контрольные вопросы

- 1. Что такое мультиплексор?
  - Мультиплексор это функциональный узел, имеющий n адресных входов и  $N=2^n$  информационных входов и выполняющий коммутацию на выход того информационного сигнала, адрес (т.е. номер) которого установлен на адресных входах. Мультиплексор переключает сигнал с одной из N входных линий на один выход
- 2. Какую логическую функцию выполняет мультиплексор?

$$Y = EN \bigvee_{j=0}^{2^{n}-1} D_{j} m_{j}(A_{n-1}, A_{n-2}, ..., A_{i}, ..., A_{1}, A_{0})$$

 $A_i$  - адресные входы и сигналы

 $D_{j}$  - информационные входы и сигналы

 $m_{j}$  - конституента числу, образованному двоичным кодом сигналов на адресных входах

EN - вход и сигнал разрешения (стробирования)

3. Каково назначение и использование входа разрешения?

Вход EN используется для:

- о разрешения работы мультиплексора
- о стробирования
- о наращивания числа информационных входов

При EN = 1, разрешается работа мультиплексора, при EN - работа запрещена.

4. Какие функции может выполнять мультиплексор?

Мультиплексоры широко применяются для построения:

- о коммутаторов-селекторов,
- о постоянных запоминающих устройств емкостью бит
- о комбинационных схем, реализующих функции алгебры логики
- о преобразователей кодов (например, параллельного кода в последовательный) и других узлов.
- 5. Какие способы наращивания мультиплексоров?

Существует два способа наращивания коммутируемых каналов:

- о по пирамидальной схеме соединения мультиплексоров меньшей размерности
- о путем выбора мультиплексора группы информационных входов по адресу (т.е. номеру) мультиплексора с помощью дешифратора адреса мультиплексора группы, а затем выбором информационного сигнала мультиплексором группы по адресу информационного сигнала в группе.
- 6. Поясните методику синтеза формирователя  $\Phi A \Pi$  на мультиплексоре? Для реализации  $\Phi A \Pi n + 1$  переменных на адресные входы мультиплексора подаются n переменных, на информационных входы n+1-ая переменная (или ее инверсия), константы 0 или 1 (в соответствии со значениями  $\Phi A \Pi$ )
- 7. Почему возникают ложные сигналы на выходе мультиплексора? Как их устранить?

Для исключения на выходе ложных сигналов (их вызывают гонки входных сигналов), вход EN используется как стробирующий. Для выделения 18 полезного сигнала на вход EN подается сигнал в интервале времени, свободном от действия ложных сигналов