# 第3章 组合逻辑电路



### 前言:

### 组合逻辑电路的定义

逻辑电路按其功能分为: 组合逻辑电路和时序逻辑电路

电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。

组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。



### 3.1 SSI构成的组合逻辑电路的 分析和设计

- 一、组合电路的分析
- 1.分析目的
- 2.分析步骤
- 二、组合电路的设计
- 1.设计目的
- 2.设计步骤

# 3.1 SSI构成的组合逻辑电路的 分析和设计

- 3.1.1 组合逻辑电路的分析
- 1.分析目的:确定电路实现的逻辑功能
- 2.分析步骤:



- (1) 从输入到输出,逐级地推导输出函数表达式
- (2) 利用代数法和卡诺图法对表达式进行化简
- (3) 列出真值表
- (4) 逻辑功能分析, 电路评估

# 例3.1.1 分析如图所示的逻辑电路的逻辑功能。



图 3.1.1(a)



解: (1)写出逻辑表达式

$$S = \overline{A} \overline{A} \overline{B} \overline{B} \overline{A} \overline{B} = A \overline{A} \overline{B} + B \overline{A} \overline{B} = A \overline{B} + A \overline{B}$$
  
 $C = \overline{A} \overline{B} = A \overline{B}$  表 4.1.1

- (2) 列真值表
- (3) 确定逻辑功能

A、B 为一位二进制数,S为本位和,C为本位向高位的进位。

| 输入 |   | 输出 |   |
|----|---|----|---|
| A  | В | C  | S |
| 0  | 0 | 0  | 0 |
| 0  | 1 | 0  | 1 |
| 1  | 0 | 0  | 1 |
| 1  | 1 | 1  | 0 |

М

因此,此电路完成半加运算,是一个一位 *半加器*。半加器的逻辑符号如下图所示。



图 3.1.1 (b)

自学课本第47页例3.1.2 (注意分析的步骤)

# М

## 3.1 SSI构成的组合逻辑电路的 分析和设计

### 3.1.2 组合逻辑电路的设计

- 1.设计目的:确定满足一定逻辑功能的电路
- 2.设计步骤



- (1) 分析逻辑问题的功能要求,设置逻辑变量并逻辑赋值
- (2) 列出真值表
- (3) 写出逻辑表达式,并化简
- (4) 画出逻辑图(有时要求画输入输出波形)



例 3.1.4 试设计一个1位全加器电路。

解: (1)分析要求,设置变量并赋值。



图 3.1.4 (b) 全加器逻辑符号



## (2) 列真值表

| 输       |                | λ         | 输  | 出  |
|---------|----------------|-----------|----|----|
| $A_{i}$ | B <sub>i</sub> | $C_{i-1}$ | Ci | Si |
| 0       | 0              | 0         | 0  | 0  |
| 0       | 0              | 1         | 0  | 1  |
| 0       | 1              | 0         | 0  | 1  |
| 0       | 1              | 1         | 1  | 0  |

| 输  |                | λ         | 输  | 出  |
|----|----------------|-----------|----|----|
| Ai | B <sub>i</sub> | $C_{i-1}$ | Ci | Si |
| 1  | 0              | 0         | 0  | 1  |
| 1  | 0              | 1         | 1  | 0  |
| 1  | 1              | 0         | 1  | 0  |
| 1  | 1              | 1         | 1  | 1  |



### (3)写最简表达式;



$$S_{i} = A_{i} \overline{B}_{i} \overline{C}_{i-1} + \overline{A}_{i} \overline{B}_{i} C_{i-1} + A_{i} B_{i} C_{i-1} + \overline{A}_{i} B_{i} \overline{C}_{i-1}$$

$$C_{i} = A_{i} B_{i} + B_{i} C_{i-1} + A_{i} C_{i-1}$$



#### 变换Si、Ci,可得:

$$S_{i} = A_{i} \overline{B}_{i} \overline{C}_{i-1} + \overline{A}_{i} \overline{B}_{i} C_{i-1} + A_{i} B_{i} C_{i-1} + \overline{A}_{i} B_{i} \overline{C}_{i-1}$$

$$= A_{i} (\overline{B}_{i} \overline{C}_{i-1} + B_{i} C_{i-1}) + \overline{A}_{i} (\overline{B}_{i} C_{i-1} + B_{i} \overline{C}_{i-1})$$

$$=A_{i} \overline{B_{i} \oplus C_{i-1}} + \overline{A_{i}} (B_{i} \oplus C_{i-1})$$

$$= \mathbf{A}_{i} \oplus \mathbf{B}_{i} \oplus \mathbf{C}_{i-1}$$

$$C_i = A_i B_i + B_i C_{i-1} + A_i C_{i-1}$$

$$= A_i B_i + (A_i + \overline{A_i}) B_i C_{i-1} + (B_i + \overline{B_i}) A_i C_{i-1}$$

$$=A_{i}B_{i}+A_{i}B_{i}C_{i-1}+\overline{A}_{i}B_{i}C_{i-1}+A_{i}B_{i}C_{i-1}+A_{i}\overline{B}_{i}C_{i-1}$$

$$= \mathbf{A}_{i} \mathbf{B}_{i} + \mathbf{C}_{i-1} (\mathbf{A}_{i} \oplus \mathbf{B}_{i})$$

## (4)画逻辑电路,如下图(a)所示。







例 用最少的与非门实现函数  $F = AB + \overline{B}C$ 

解:由于函数已是最简与或式,直接将F两次取

反,得 
$$F = \overline{AB + BC} = \overline{\overline{BC}}$$

画逻辑电路图,如下图所示。





#### 例 用与非门实现函数

$$F = AB + BC + B\overline{D} + \overline{A}\overline{B}\overline{C}D$$

解:由于函数已是最简与

或式,直接将F两次取反,

得

$$F = \overline{AB} \cdot \overline{BC} \cdot \overline{BD} \cdot \overline{\overline{ABCD}}$$

画逻辑电路图,

如右图(a)所示。





#### 对函数还可做如下变换:

$$F = AB + BC + B\overline{D} + \overline{A}\overline{B}\overline{C}D$$

$$= B (A + C + \overline{D}) + \overline{A}\overline{B}\overline{C}D$$

$$= B \overline{\overline{A}}\overline{\overline{C}D} + \overline{\overline{A}}\overline{B}\overline{\overline{C}D}$$

$$= B \overline{\overline{A}}\overline{\overline{C}D} \cdot \overline{\overline{A}}\overline{\overline{B}}\overline{\overline{C}D}$$

$$= \overline{B} \overline{\overline{A}}\overline{\overline{C}D} \cdot \overline{\overline{A}}\overline{\overline{B}}\overline{\overline{C}D}$$

相应的逻辑电路图,

如右图所示。





"门电路的数量最少"和"级数最少"通常相互矛盾。

若不特别指明,即按"级数最少"解题



## 内容回顾

- 什么是组合逻辑电路?
- 分析和设计组合逻辑电路的一般思路是?