# 16-pt FFT 결과보고서

전기전자공학부 201810528 고려욱 201810845 박종혁

#### <SDK 출력 결과>

```
<16-point Fourier Transform>
<Number of Iterations: 256>

Measured Accuracy (vs Floating Point): NSR(dB) = -64.206

Measured Accuracy (vs RTL): NSR(dB) = -inf
----Benchmarking Start----
Case 0: FFT Reference
Nr, Max, Min, Average, Fltr Avg, Fltr_Avg(us)
5, 254960, 254539, 254743, 254737, 764.211
Case 1: FFT Optimization
Nr, Max, Min, Average, Fltr Avg, Fltr_Avg(us)
5, 141989, 141835, 141899, 141890, 425.670
----Benchmarking Complete----
HW FFT is x1.80 faster than Reference
```

## ▶ ILA 파형 - 처음 Input data가 FFT module에 들어가는 부분



## ▶ ILA 파형 - FFT module의 마지막 출력 부분



#### <Behavioral Simulation>

#### ▶ IDLE, Stage1, Stage2



# ► Stage3, Stage4, Stage1



4095 : signal : 00d83051a13c6 Temp : 00000ff581cb1

noise: 0000000000000-dec: 0, signal: 00d83051a13c6-dec: 14856377471942

NSR : -inf

\dot run: Time (s): cpu = 00:00:09 ; elapsed = 00:00:05 . Memory (MB): peak = 2343.930 ; gain = 0.000

# <Synthesis Timing simulation 결과>

# ▶ 처음 input 값이 들어가는 부분

|                               |          |          | 400,000 ns |       |          |          |          |          |          |          |          |          |          |           |                   |          |
|-------------------------------|----------|----------|------------|-------|----------|----------|----------|----------|----------|----------|----------|----------|----------|-----------|-------------------|----------|
| Name                          | Value    |          | 400 ns ,   | [4    | 420 ns , | 440 ns , | 460 ns   | 480 ns   | 500 ns , | 520 ns , | 540 ns   | 560 ns , | 580 ns , | 600 ns ,  | 620 ns ,          | 640 ns , |
| V <sub>e</sub> cstate_out     | 0        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| 1€ clk                        | 1        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| 16 nrst                       | 1        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| 16 in_vid                     | 1        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| ₩ out_vid                     | 0        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| ₩ in_rdy                      | 0        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| 16 out_rdy                    | 1        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| > Mi ext_data_input[31:0]     | 0000000  | 00000000 | (xxxx      | XX    | 00007fff | 00007bde | 00007004 | 00005dfe | 0000481f | 00003129 | 00001be7 | 00000ac6 | 0000ff7c | 0000f ad0 | 0000f c82         | 00000362 |
| > 📢 output_mux_input[31:0]    | 0000000  | 00000000 | XXX        | cxxx  | 00007fff | 00007bde | 00007004 | 00005dfe | 00004811 | 00003129 | 00001be7 | 00000ac6 | 0000ff7c | 0000f ad0 | 00001 c82         | 00000362 |
| > 🛂 dina[31:0]                | 0000000  | 00000000 | XXX        | CXXXX | 00007fff | 00007bde | 00007004 | 00005dfe | 0000481f | 00003129 | 00001be7 | 00000ac6 | 0000ff7c | 0000f ad0 | 0000f c82         | 00000362 |
| > 喘 douta[31:0]               | 0000000  | 01       | 000000     |       | 00007fff | 00007bde | 00007004 | 00005dfe | 0000481f | 00003129 | 00001be7 | 00000ac6 | 0000ff7c | 0000f ad0 | 0000f c82         | 00000362 |
| > Nd cnt_in[4:0]              | 0        |          | $\sim$     |       | 0 2      | Д 3      |          |          |          | 7        |          | 9        |          | 11        | X <sub>□</sub> 12 |          |
| > Md cnt_out(4:0)             | 0        |          |            |       |          |          |          |          |          | 0        |          |          |          |           |                   |          |
| ¼ we_AMEM                     | 0        |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
| > Maddr_AMEM[3:0]             | 0        |          | 0          |       | 8        | 4        | 12       | 2        | 10       | 6        | 14       | X 1      | 9        | 5         | 13                | 3        |
| > Md addr_BMEM[3:0]           | 0        |          |            |       |          |          |          |          |          | 0        |          |          |          |           |                   |          |
| > Maddr_OMEM[3:0]             | 0        |          |            |       |          |          |          |          |          | 0        |          |          |          |           |                   |          |
| > Maddr_CROM[2:0]             | 0        |          |            |       |          |          |          |          |          | 0        |          |          |          |           |                   |          |
| > Midata_rd_AMEM[31:0]        | 0000000  | 0        | 000000     |       | 00007fff | 00007bde | 00007004 | 00005dfe | 0000481f | 00003129 | 00001be7 | 00000ac6 | 0000ff7c | 0000f ad0 | 0000f c82         | 00000362 |
| > Md data_rd_BMEM[31:0]       | 0000000  |          |            |       |          |          |          |          | 00       | 000000   |          |          |          |           |                   |          |
| > Md data_rd_CROM[31:0]       | 00007ffe |          |            |       |          |          |          |          | 00       | 007ffe   |          |          |          |           |                   |          |
| > Md data_rd_OMEM[31:0]       | 0000000  |          |            |       |          |          |          |          | 00       | 000000   |          |          |          |           |                   |          |
| > Media ext_data_output[31:0] | 0000000  |          |            |       |          |          |          |          | 00       | 000000   |          |          |          |           |                   |          |
| > 👹 data_cnt[31:0]            | 4294967  | 42949    | 67295      |       | 0        |          | 2        | 3        | 4        | 5        | 6        | 7        | 8        | 9         | 10                | 11       |
| > M out_FFTcore[31:0]         | 0000000  |          |            |       |          |          |          |          | 00       | 000000   |          |          |          |           |                   |          |
|                               |          |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
|                               |          |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |
|                               |          |          |            |       |          |          |          |          |          |          |          |          |          |           |                   |          |

# ▶ 마지막 output 값이 나오는 부분



4095 : signal : 00d83051a13c6 Temp : 00000ff581cb1

noise: 000000000000-dec: 0, signal: 00d83051a13c6-dec: 14856377471942

NSR : -inf

in run: Time (s): cpu = 00:00:12 ; etapsed = 00:00:24 . Memory (MB): peak = 2165.402 ; gain = 0.000

#### < Post - Implementation Simulation Timing >

# ▶ 처음 input 값이 들어가는 부분



# ▶ 마지막 output 값이 나오는 부분



# < Timing Summary - Clock period : 20ns >

#### **Design Timing Summary**

| Setup                        |          | Hold                         |          | Pulse Width                              |          |
|------------------------------|----------|------------------------------|----------|------------------------------------------|----------|
| Worst Negative Slack (WNS):  | 8.323 ns | Worst Hold Slack (WHS):      | 0.022 ns | Worst Pulse Width Slack (WPWS):          | 8.750 ns |
| Total Negative Slack (TNS):  | 0.000 ns | Total Hold Slack (THS):      | 0.000 ns | Total Pulse Width Negative Slack (TPWS): | 0.000 ns |
| Number of Failing Endpoints: | 0        | Number of Failing Endpoints: | 0        | Number of Failing Endpoints:             | 0        |
| Total Number of Endpoints:   | 25754    | Total Number of Endpoints:   | 25754    | Total Number of Endpoints:               | 13894    |

## · Positive Slack

| Summary         |                                                                                                                                                          |
|-----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| Name            | ¹₄ Path 1                                                                                                                                                |
| Slack           | <u>8.323ns</u>                                                                                                                                           |
| Source          | b design_1_i/axis_fft_test9_0/inst/TopFFT/BMEM/U0/inst_blk_mem_gen/gnbram.gnativebmg.native_blk_mem_gen/valid.cstr/ramloop[0].ram.r/prim_noinit.ram/Dt   |
| Destination     | b design_1_i/axis_fft_test9_0/inst/TopFFT/FFTcore/FFT/MULT/MULT_re/C[40] (rising edge-triggered cell DSP48E1 clocked by clk_fpga_0 {rise@0.000ns fall@10 |
| Path Group      | clk_fpga_0                                                                                                                                               |
| Path Type       | Setup (Max at Slow Process Corner)                                                                                                                       |
| Requirement     | 20.000ns (clk_fpga_0 rise@20.000ns - clk_fpga_0 rise@0.000ns)                                                                                            |
| Data Path Delay | 9.660ns (logic 6.419ns (66.447%) route 3.241ns (33.553%))                                                                                                |
| Logic Levels    | 2 (DSP48E1=1 LUT4=1)                                                                                                                                     |
| Clock Path Skew | <u>-0.014ns</u>                                                                                                                                          |
| Clock Unrtainty | <u>0.302ns</u>                                                                                                                                           |

· Critical path delay: 9.660ns

## <DMA - Max burst size: 4>



## < Verilog Code >

#### > cnt addr, cnt cr

- · cnt\_addr: Stage 2, 4의 addr\_AMEM와 Stage1, 3의 addr\_BMEM를 위한 카운터
- · cnt\_cr : addr\_CROM을 위한 카운터

## ▶ cnt, cnt\_cr 선언

- · cnt: 0~18 카운터
- · cnt\_cr : cnt의 1 clock delay된 카운터
- ·in\_vld와 out\_rdy가 모두 0일때만 카운터 종료

## ▶ cnt\_addr 선언

- · IDLE & in\_rdy==1 & in\_vld==1 : 일반적인 카 운터로 작동
- · **나머지 state** : cnt의 2 clock period delay된 카 운터로 동작
- · cstate == IDLE & in\_rdy == 1
  - in\_vld == 1 : 카운터로 작동
  - in\_vld == 0 : 카운터 값 유지

# ▶ cnt\_in 선언

- · hand shake 성립 안될 시 종료
- · IDLE: hand shake 성립 시, 0~15 카운터로 작동
- · Stage 4 : cnt=3일 때 0부터 시작

## ▶ cnt\_out 선언

- · hand shake 성립 안될 시 종료
- · cstate\_out == RUN 일때, 카운터 동작

#### ▶ F/F 선언

```
always @(posedge clk)
begin
if(!nrst) begin
cstate <= IDLE;
cstate_in <= IDLE[0];
cstate_out <= IDLE;
end
else if (in_vld == 1'b0 && out_rdy == 1'b0) begin // hand shake 설립 안될 시, 모든 state = IDLE, FFT 종료
cstate_in <= IDLE[0];
cstate_out <= IDLE;
cstate_out <= IDLE;
end
else begin
cstate <= nstate;
cstate_in <= nstate_in;
cstate_out <= nstate_out;
end
end
end
end
```

· hand shake 성립 안될 시, 모든 state를 IDLE 처리해 FFT module를 종료한다.

# ▶ Next State를 위한 Combination Logic 선언 – cstate

```
/* cstate, cstate_in, cstate_out */
always @(*) begin
    case(cstate)
             IDLE : begin
                  if(in_vld == 1'b1 && cnt_in == 5'd15) begin
                    nstate <= Stage1;</pre>
             end
             Stage1 : begin
                  if(cnt == 5'd18) begin
                     nstate <= Stage1;
             end
             Stage2 : begin
                      nstate <= Stage3;</pre>
                  else begin
             end
             Stage3 : begin
                     nstate <= Stage4;
                      nstate <= Stage3;</pre>
             end
             Stage4 : begin
                      nstate <= Stage4;
             end
             default : nstate <= IDLE;</pre>
```

- · default를 설정하므로써, 불필요한 Latch 제거
- · IDLE일때는 맨 처음 입력값이 들어오는 단계 이므로, 15가 될 때 state 변경
- · 나머지 state에서는 cnt가 18이 될 때마다 state 바뀌도록 설정

# ▶ Next State를 위한 Combination Logic 선언 - cstate\_in

```
IDLE[0]: begin

if((cstate == IDLE && in_vld == 1) || (cstate == Stage4 && cnt == 2)) begin

nstate_in <= RUN[0];
end
else begin
nstate_in <= IDLE[0];
end
end

RUN[0]: begin

if((cstate == IDLE || cstate == Stage4) && cnt_in == 5'd15) begin // 15 달성씨 IDLE로 복구
nstate_in <= IDLE[0];
end
else begin
nstate_in <= RUN[0];
end
end
default: nstate_in <= RUN[0];
```

- ·IDLE: cnt이 2일때 RUN으로 변화
- ·RUN: cnt\_in이 15일 때, 다시 IDLE로 변화

# ▶ Next State를 위한 Combination Logic 선언 - cstate\_out

```
| IDLE[0]: begin | if(cstate == Stage4 && cnt == 5'd18) begin | nstate_out <= RUN[0]; end | else begin | nstate_out <= IDLE[0]; end | else begin | end | end | else begin | if(cnt_out == 16) begin | nstate_out <= IDLE[0]; end | end | else begin | nstate_out <= IDLE[0]; end | end | else begin | nstate_out <= RUN[0]; end | en
```

\* 전부 하나의 always문 안에 있다.

을 때, RUN으로 변화

·IDLE: 현재 state가 Stage4이고, cnt가 18가 됐

· RUN : 16개의 출력을 위한, 카운트가 끝난 후, 다시 IDLE로 변화

#### en\_REG\_A, en\_REG\_B, en\_REG\_C

- ·en\_REG\_A를 cnt의 LSB로 설정
- ·non-blocking 할당문을 통해 delay를 걸어주었다.

## ▶ addr\_CROM 할당

- · 삼항 연산자를 통해 여러 조건에 따라 addr CROM 할당
- · 기본 전제 : 0 < cnt < 17 일때만 참
- · Stage 1 : 전부 0
- · Stage 2 : cnt\_cr[1]를 활용해 주소 나타내었다
- · Stage 3 : cnt\_cr[1]과 cnt\_cr[2] 활용해 주소를 나타내었다
- · Stage 4: cnt\_cr[1], cnt\_cr[2], cnt\_cr[3] 활용해 주소를 나타내었다

## ▶ out\_vld, in\_rdy 할당

```
314
315 assign out_vld = cstate_out && cnt_out; // cnt_out >= 1 부터 참
316 assign in_rdy = cstate_in; // cstate_in == RUN 일때 in_rdy = 1
317
```

- · out\_vld: cstate\_out = RUN이고 cnt\_out가 1 이상일 때부터 참
- · in\_rdy : cstate\_in = RUN일 때 참

## ▶ we\_AMEM, we\_BMEM, we\_OMEM 할당

```
assign we_AMEM = (cstate == Stage1 || cstate == Stage3) ? 1 : (cstate == IDLE ? 0 : (cnt < 3 ? 1 : 0));
assign we_BMEM = (cstate == Stage2 || cstate == Stage4) ? 1 : (cstate == IDLE ? 1 : (cnt < 3 ? 1 : 0));
assign we_OMEM = (cstate == Stage4 && cnt >= 3) ? 0 : 1;
```

· 제공된 Timing diagram을 참고해 삼항 연산자를 통해 신호 할당

#### ▶ sel\_input, sel\_res, sel\_mem 할당

```
assign sel_input = in_rdy;
assign sel_res = en_REG_C;
assign sel_mem = (cstate == Stage2 || cstate == Stage4) ? 1 : 0;
```

· 제공된 Timing diagram을 참고해 신호를 알맞게 할당하였다.

#### ▶ addr AMEM, addr BMEM, addr OMEM 할당

```
// stage1 : 그대로, stage2 : 3201, stage3 : 3021, stage4 : 0123
assign addr_AMEM = we_AMEM ? (cstate == Stage1 ? {cnt[3], cnt[2], cnt[1], cnt[0]} : (cstate == Stage3 ? {cnt[3], cnt[0], cnt[1], cnt[1]} : (cnt_addr[1], cnt_addr[2], cnt_addr[3]); // AMEM IN

// stage1 : 그대로, stage2 : 3201, stage3 : 3021, stage4 : 0321
assign addr_BMEM = we_BMEM ? (cstate == Stage2 ? {cnt[3], cnt[2], cnt[0], cnt[1]} : (cstate == Stage4 ? {cnt[0], cnt[3], cnt[2], cnt[1]} : 0) // BMEM OUT

assign addr_BMEM = we_BMEM ? (cstate == Stage2 ? {cnt[3], cnt[2], cnt_addr[2], cnt_addr[1], cnt_addr[0]} : {cnt_addr[3], cnt_addr[2], cnt_addr[1]} : {cnt_addr[0]} : {cnt_addr[0], cnt_addr[2], cnt_addr[1]} : {cnt_out[2], cnt_out[1], cnt_out[0]};

### AMEM IN

assign addr_OMEM = !(we_OMEM) ? {cnt_addr[0], cnt_addr[2], cnt_addr[1]} : {cnt_out[3], cnt_out[2], cnt_out[1], cnt_out[0]};

### AMEM IN

assign addr_OMEM = !(we_OMEM) ? {cnt_addr[0], cnt_addr[2], cnt_addr[1]} : {cnt_out[3], cnt_out[2], cnt_out[0]};

### AMEM IN

assign addr_OMEM = !(we_OMEM) ? {cnt_addr[0], cnt_addr[2], cnt_addr[1]} : {cnt_out[3], cnt_out[2], cnt_out[0]};

### AMEM OUT

###
```

- · addr\_AMEM: Stage1, Stage3일때는 cnt을 활용해 규칙성을 찾아 신호 설정, Stage2, Stage4일때는 cnt\_addr를 활용해 신호 설정하였다.
- · addr\_BMEM: addr\_BMEM과 마찬가지로, Stage1, Stage3에서는 cnt을 활용, Stage2, Stage4에서는 cnt\_addr를 활용해 신호를 설정하였다.
- · addr\_OMEM: cnt\_addr과 cnt\_out를 활용해 신호를 설정하였다.