Nama: Helmi Asyam Nuruddin

Nim : L200180168

## KEGIATAN PRAKTIKUM

# Percobaan 1. NOR Latch

 Buat dan simulasikan NOR latch seperti pada gambar! Dan kemudian klik switch SW-SPDT untuk mengoperasikan Latch.



2. Berdasarkan simulasi anda, isi titik-titik pada tabel berikut!

|   | S (Set) | R (Reset) | Ou | tput |
|---|---------|-----------|----|------|
|   |         |           | Q  | Q'   |
| 1 | 0       | 1         | 0  | 1    |
| 2 | 0       | 0         | 0  |      |
| 3 | 1       | 0         | 1  | n    |
| 4 | 0       | 0         | 1  | 0    |
| 5 | 1       | 1         | 0  | 0    |

- 3. Jawab pertanyaan berikut!
  - a. Apa yang akan terjadi jika kita berikan kondisi S = R = 0?

Output a monjadi 6 dan output a = 1

b. Kenapakondisi S = R = 1 tidak diperbolehkan?

Dapat mematankan persamaan logika Q = not &

# Percobaan 2. NAND Latch

 Buat dan simulasikan NOR latch seperti pada gambar! Dan kemudian klik switch SW-SPDT untuk mengoperasikan Latch.



Berdasarkan simulasi anda, isi titik-titik pada tabel berikut!

|   | S (Set) | R (Reset) | Output |    |
|---|---------|-----------|--------|----|
|   | 5 (501) | K (Keset) | Q      | Q' |
| 1 | 0       | 1         | 1      | 0  |
| 2 | 1       | 1         | 1      | 0  |
| 3 | 1       | 0         | 0      | 1  |
| 4 | 1       | 1         | 0      | 1  |
| 5 | 0       | 0         | 1      | 1  |

- 3. Jawab pertanyaan berikut!
  - a. Apa yang akan terjadi jika kita berikan kondisi S = R = 1?

Q = 0 dan Q' = 1

b. Kenapakondisi S = R = 0tidak diperbolehkan?

Karena output a don a' menjadi 1

4. Berdasarkan analisis rangkaian flip-flop di atas, apa opini/pendapat anda tentang pernyataan "Flip-flop dan latch digunakan sebagai elemen penyimpanan data":

Digonakan sebagai penyimpan data sate

#### Percobaan 3. Flip-Flop RS

 Buat dan simulasikan Flip-Flop RS seperti pada gambar! Dan kemudian klik switch SW-SPDT untuk mengoperasikan Flip-Flop RS.



2. Berdasarkan simulasi anda, isi titik-titik pada tabel berikut!

|   | 2.2     | 200       | OY O CYF | Output |             |
|---|---------|-----------|----------|--------|-------------|
|   | S (Set) | R (Reset) | CLOCK    | Q      | $Q_{(t+1)}$ |
| 1 | 0       | 0         | 0        | ×      | ×           |
| 2 | 0       | 0         | 1        | ×      | ×           |
| 3 | 0       | 1         | 0        | X      | ×           |
| 4 | 0       | 1         | 1        | 0      | ١           |
| 5 | 1       | 0         | 0        | P      | 1           |
| 6 | 1       | 0         | 1        | 1      | O           |
| 7 | 1       | 1         | 0        | ×      | ×           |
| 8 | 1       | 1         | 1        | 0      | 0           |

3. Jawab pertanyaan berikut!

|    | Apa yang akan terjadi jika kita beri kondisi 3 – K – 1 dan clock berubah dari 1 ke vi         |
|----|-----------------------------------------------------------------------------------------------|
|    |                                                                                               |
|    | Bagaimana kondisi diatas dapat terjadi?  Jika Clock diruban menjadi o, akan terjadi logi crae |
| 4. | Jelaskan bagaimana Flip-flop RS bekerja! Output & telah dapat merospon inputs dan k           |
|    | sabalum input clock                                                                           |

#### Percobaan 4. Flip-Flop D

 Buat dan simulasikan Flip-Flop D seperti pada gambar! Dan kemudian klik switch SW-SPDT untuk mengoperasikan flip-flop.



2. Berdasarkan simulasi anda, isi titik-titik pada tabel berikut!

|   | D | CLOCK | Output |             |  |
|---|---|-------|--------|-------------|--|
|   | D | CLOCK | Q      | $Q_{(t+1)}$ |  |
| 1 | 0 | 0     | ×      | *           |  |
| 2 | 0 | 1     | 0      | 1           |  |
| 3 | 1 | 0     | 0      | 1           |  |
| 4 | 1 | 1     | 1      | 0           |  |
| 5 | 0 | 0     | 0      | 1           |  |
| 6 | 0 | 1     | 0      | -1          |  |
| 7 | 1 | 0     | 0      | 1           |  |
| 8 | 1 | 1     |        | 0           |  |

| 5. | multivibrator dengan keadaan ganda                                     |
|----|------------------------------------------------------------------------|
| 4. | Apa fungsi NOT gate pada Flip-Flop D dibandingkan dengan Flip-Flop SR! |
|    | monghemat Saldar                                                       |

## Percobaan 5. Flip-Flop JK

 Buat dan simulasikan JK Flip-Flop seperti pada gambar! Dan kemudian klik switch SW-SPDT untuk mengoperasikan flip-flop.



2. Berdasarkan simulasi anda, isi titik-titik pada tabel berikut!

| Day Class I To 1 |   | K | CLOCK | Output |             |
|------------------|---|---|-------|--------|-------------|
|                  | 7 | K | CLOCK | Q      | $Q_{(t+1)}$ |
| 1                | 0 | 0 | 0     | 0      | 1           |
| 2                | 0 | 0 | 1     | 0      | 1           |
| 3                | 0 | 1 | 0     | 0      | 1           |
| 4                | 0 | 1 | 1     | 0      | 1           |
| 5                | 1 | 0 | 0     | 1      | 0           |
| 6                | 1 | 0 | 1     | 1      | 0           |
| 7                | 1 | 1 | 0     | 1      | 0           |
| 8                | 1 | 1 | 1     | 0      | 1           |

| ъ |      |      |            | 4 14    |       |
|---|------|------|------------|---------|-------|
| 8 | 3. ] | awah | pertanyaan | bertku  | f ini |
|   | F    | awau | pertunyaum | COLLEGE |       |

| a. | Apa yang a | kan terjadi jika | J = K = 0, dan clock rise up (change from 0 to 1)? |  |
|----|------------|------------------|----------------------------------------------------|--|
|    | fidak      |                  | aparapa                                            |  |

.....

| b. | Apa yang akar | n terjadi | I J I ka J = I | K = 1, C | ian clock fise | up:     |  |
|----|---------------|-----------|----------------|----------|----------------|---------|--|
|    | OUTPUT        | a         | dan            | a'       | akan           | berubah |  |

# Jelaskan bagaimana Flip-flop JK bekerja! flip flop master dipico oten sisi naik dan flip flip dipica Oleh sisi forun