# MODUL 9 dan TUGAS DECODER

Nama: Cecylia Ivanka Hermanita

NIM : L200180210

Kelas: G Praktikum



Berdasarkan rangkaian dan tabel diatas, coba buat decoder yang mempunyai output sehagaimana fungsi decoder berikut :

$$F = 1$$
; jika kondisi  $A = 0$ ,  $B = 1$ ,  $C = 1$ ,  $D = 1$ . (F=A'BCD)



#### Percobaan 2

Buat kombinasi gerbang logika seperti pada gambar!



2 Isi kolom kosong dalam tabel!

| Inp  | ut      | Output LED |    |    |    |  |  |  |  |
|------|---------|------------|----|----|----|--|--|--|--|
| SWF2 | SW21 DI |            | D2 | D3 | D4 |  |  |  |  |
| 0    | 0       | 0          | 0  | 0  | 1  |  |  |  |  |
| 0    | 1       | 0          | 0  | 1  | 0  |  |  |  |  |
| 1    | 0       | 0          | 1  | 0  | 0  |  |  |  |  |
| 1    | 1       | 1          | 0  | 0  | 0  |  |  |  |  |

3. Masing-masing dioda(LED) menunjukan hasil output dari rangkaian kombinasi :

D1 = SW1.SW2

D2 = SW1.SW2

D3 = SW1. 5W2

D4 = SW1. SW2

## Percobaan 3

l. Buat kombinasi gerbang logika seperti pada gambar!



2 Isi kolom kosong pada tabel

| Input |      |    | Output LED |    |    |  |  |  |  |
|-------|------|----|------------|----|----|--|--|--|--|
| SW22  | SW21 | D1 | D2         | D3 | D4 |  |  |  |  |
| 0     | 0    | 1  | 1          | 1  | 0  |  |  |  |  |
| 0     | 1    | t  | 1          | 0  | 1  |  |  |  |  |
| 1     | 0    | 1  | 0          | l  | 1  |  |  |  |  |
| 1     | 1    | 0  | 1          | 1  | 1  |  |  |  |  |

3. Masing-masing dioda(LED) menunjukan hasil output dari rangkaian kombinasi :

DI = SW1. SW2

D2 = SW1 . SW2

D3 = SW1 . SW2

D4 = SW1 . SW1

4. Bandingkan hasil tabel kebenaran padapercobaan 2 dan percobaan 3! Buat kesimpulan dari

Percobaan 2 lampu LED hanya menyala satu dan lainnya mati Sedangkan pada percobaan 3 terjadi sebaliknya lampu LED hanya mati satu dan yang lainnya menyala

Percobaan 4. IC 7442 Decoder BCD-to-decimal

1 Buat rangkaian sebagaimana terlihat pada gambar gunakan IC 7442 (BCD to decimal decoder)



pecoder 7442 : Common anode LED circuit

Common Cathode LED circuit

- 1. Isi kolom kosong pada tabel kebenaran decoder 7442 dibawah ini :
- a. Rangkaian common anode LED

|     | In  | put |     |   |   |   |   | Out | put |   |   |   |     |
|-----|-----|-----|-----|---|---|---|---|-----|-----|---|---|---|-----|
| SW4 | SW3 | SW2 | SW1 | 0 | 1 | 2 | 3 | 4   | 5   | 6 | 7 | 8 | 9   |
| 0   | 0   | 0   | 0   | 1 |   |   |   |     |     |   |   |   | 100 |
| 0   | 0   | 0   | 1   |   | 1 |   |   |     |     |   |   |   | ì   |
| 0   | 0   | 1   | 0   |   |   | 1 |   |     |     |   |   | Т |     |
| 0   | 0   | 1   | 1   |   |   |   | 1 |     |     |   |   |   | T   |
| 0   | 1   | 0   | 0   |   |   |   |   | 1   |     | - |   |   | T   |
| 0   | 1   | 0   | 1   |   |   |   |   |     | 1   |   |   |   | Ü   |
| 0   | 1   | 1   | 0   |   |   |   |   |     |     | 1 |   |   | T   |
| 0   | 1   | 1   | 1   |   |   |   |   |     |     |   | 1 |   | 100 |
| 1   | 0   | 0   | 0   |   |   |   |   |     |     |   |   | 1 |     |
| 1   | 0   | 0   | 1   |   |   |   |   |     |     |   |   |   | 1   |
| 1   | 0   | 1   | 0   |   |   |   |   |     |     |   |   |   |     |
| 1   | 0   | 1   | 1   |   |   |   |   |     |     |   |   |   |     |
| 1   | 1   | 0   | 0   |   |   |   |   |     |     |   |   |   | 1   |
| 1   | 1   | 0   | 1   |   |   |   |   |     |     |   |   |   | 1   |
| 1   | 1   | 1   | 0   |   |   |   |   |     |     |   |   |   | 1   |
| 1   | 1   | 1   | 1   |   |   |   |   |     |     |   |   |   |     |

b. Rangkaian common cathode LED

|     | Input |     |     |   | Output |   |   |   |   |   |   |   |   |
|-----|-------|-----|-----|---|--------|---|---|---|---|---|---|---|---|
| SW4 | SW3   | SW2 | SW1 | 0 | 1      | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
| 0   | 0     | 0   | 0   | 0 |        |   |   |   | - |   | - |   | H |
| 0   | 0     | 0   | 1   |   | 0      |   | L | L |   |   |   | H | H |
| 0   | 0     | 1   | 0   |   |        | 0 | - | H | + | H | + |   | t |
| 0   | 0     | 1   | 1   |   |        |   | 0 |   | _ | 1 | 1 | - | - |



# 1. TUGAS

#### **TUGAS**

- 1. Carilah datasheet IC 7442! Cari schematic yang menunjukkan gerbang logika penyusun IC 7442!
  - Datasheet IC 7422





- Gerbang logika penyusun IC 7422

Pernahkah kamu melihat jenis-jenis IC digital yang dijual di pasaran?

Seperti:

IC 7447

IC 7442

IC 7473 dan IC 7390.

Semua IC di atas dibentuk dari berberapa gerbang logika dasar sebagai penyusunya!

Perhatikan soal-soal berikut ini.



2. Gambarkan simbol dari gerbang OR!

Untuk menjawab pertanyaan di atas harus terlebih dahulu mempelajari Gerbang Logika dasar beserta fungsinya.

#### A. MACAM-MACAM GERBANG LOGIKA DASAR BESERTA FUNGSINYA

#### Kegiatan 1. Pemahaman

Gerbang logika merupakan dasar pembentuk sistem digital. Gerbang logika beroperasi pada bilangan biner 1 dan 0. Gerbang logika digunakan dalam berbagai rangkaian elektronik dengan sistem digital. Berkaitan dengan tegangan yang digunakan maka tegangan tinggi berarti 1 dan tegangan rendah adalah 0.

Semua sistem digital disusun hanya menggunakan tiga gerbang yaitu: NOT, AND dan OR.

#### 1. Fungsi Gerbang AND

Fungsi *AND* dapat digambarkan dengan rangkaian listrik menggunakan saklar seperti dibawah ini:



Jika saklar dibuka maka berlogika 0, jika saklar ditutup disebut berlogika 1. Fungsi logika yang dijalankan rangkaian *AND* adalah sebagai berikut:

1. Jika kedua saklar A & B dibuka maka lampu padam

- 2. Jika salah satu dalam keadaan tertutup maka lampu padam
- 3. Jika kedua saklar tertutup maka lampu nyala

Simbol Gerbang AND

A - Y=A B

Tabel Kebenaran

| INF | TUT | OUTPUT |
|-----|-----|--------|
| А   | В   | Y      |
| 0   | 0   | 0      |
| 0   | 1   | 0      |
| 1   | 0   | 0      |
| 1   | 1   | 1      |

**Gerbang AND** merupakan gerbang yang digunakan untuk menghasilkan logika 1 jika semua masukan mempunyai logika 1, jika tidak maka akan dihasilkan logika 0.

## 2. Fungsi Gerbang OR

Fungsi OR dapat digambarkan dengan rangkaian seperti dibawah ini.



Jika saklar dibuka maka berlogika 0, jika saklar ditutup disebut berlogika 1.

Simbol Gerbang OR



Tabel kebenaran

| INF | PUT | OUTPUT |
|-----|-----|--------|
| А   | В   | Y      |
| 0   | 0   | 0      |
| 0   | 1   | 1      |
| 1   | 0   | 1      |
| 1   | 1   | 1      |

**Gerbang OR** merupakan gerbang yang memberikan keluaran 1 jika salah satu dari masukannya pada keadaan 1. Jika diinginkan keluaran bernilai 0, maka semua masukan harus dalam keadaan 0.

## 3. Fungsi Gerbang NOT

Fungsi NOT dapat digambarkan dengan rangkaian seperti gambar dibawah ini:



Jika saklar dibuka maka berlogika 0, jika saklar ditutup disebut berlogika 1.

Simbol Fungsi NOT



Tabel Kebenaran

| INPUT | OUTPUT |
|-------|--------|
| Α     | Y      |
| 0     | 1      |
| 1     | 0      |

Karakteristik: Jika adalah input, output adalah kebalikan dari input. Artinya Jika input berlogika 1 maka output akan berlogika 0 dan sebaliknya.

#### 4. Fungsi Gerbang NAND

*NAND* adalah rangkaian dari *NOT AND*. Gerbang *NAND* merupakan gabungan dari *NOR* dan *AND* digambarkan sebagai berikut:



Menjadi:



Fungsi NAND dapat digambarkan dengan rangkaian seperti gambar dibawah ini:



NAND sebagai sakelar

Dari Gambar d iatas dapat dibuat tabel kebenaran sebagai berikut:

|   | C | Output |
|---|---|--------|
| А | В | Υ      |
| 0 | 0 | 1      |
| 0 | 1 | 1      |
| 1 | 0 | 1      |
| 1 | 1 | 0      |

Gerbang NAND merupakan gerbang yang mempunyai keluaran 0 bila semua masukan pada logika 1. Sebaliknya, jika ada sebuah logika 0 pada sembarang masukan pada gerbang NAND, maka keluarannya akan bernilai 1.

## 5. Fungsi Gerbang NOR

NOR adalah singkatan dari NOT OR. Gerbang NOR merupakan gabungan dari gerbang NOT dan OR. Digambarkan sebagai berikut:



menjadi:



Fungsi NOR dapat digambarkan dengan rangkaian seperti gambar dibawah ini:



NOR dengan saklar

Dari rangkaian diatas dapat dibuat tabel kebenaran sebagai berikut:

| Inj | out | Output |
|-----|-----|--------|
| A   | В   | Y      |
| 0   | 0   | 1      |
| 0   | 1   | 0      |
| 1   | 0   | 0      |
| 1   | 1   | 0      |

Gerbang NOR merupakan gerbang yang memberikan keluaran 0 jika salah satu dari masukanya pada keadaan 1. Atau output gerbang *NOR* merupakan kebalikannya output gerbang *OR* 

## 6. Fungsi EX-OR (Exlusive OR)

Gerbang *X-OR* akan memberikan output berlogika 1 jika masukan-masukanya mempunyai keadaan yang berbeda. Rangkaian *EX-OR* disusun dengan menggunkan gerbang *AND*, *OR*, *NOT* seperti dibawah ini.

Simbol Gerbang EX-OR



Dari gambar diatas dapat dibuat tabel kebenaran sebagai berikut:

| Inp | out | Output |
|-----|-----|--------|
| А   | В   | Υ      |
| 0   | 0   | 0      |
| 0   | 1   | 1      |
| 1   | 0   | 1      |
| 1   | 1   | 0      |

#### 7. Fungsi EX-NOR

Gerbang *X-NOR* akan memberikan output berlogika 0 jika masukan-masukanya mempunyai keadaan yang berbeda. Dan akan berlogika 1 jika kedua inputnya sama.

Rangkaian *EX-NOR* disusun dengan menggunka gerbang *AND*, *OR*, *NOT* seperti dibawah ini.

# Simbol Gerbang EX-NOR



Dari gambar di atas dapat dibuat tabel kebenaran sebagai berikut:

| Ir | put | Output |
|----|-----|--------|
| A  | В   | Y      |
| 0  | 0   | 1      |
| 0  | 1   | 0      |
| 1  | 0   | 0      |
| 1  | 1   | 1      |



Gambar 5.2 "Bentuk dan Diagram Blok IC 7442."

|                |                | _              | _              |   |   |   |   |   |   |   |   |   |   |
|----------------|----------------|----------------|----------------|---|---|---|---|---|---|---|---|---|---|
| A <sub>3</sub> | A <sub>2</sub> | A <sub>1</sub> | A <sub>0</sub> | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
| L              | L              | L              | L              | L | Н | Н | Н | Н | Н | Н | Н | Н | Н |
| L              | L              | L              | Н              | Н | L | Н | Н | H | H | Н | H | H | H |
| L              | L              | Н              | L              | Н | Н | L | Н | Н | H | Н | Н | Н | Н |
| L              | L              | Н              | Н              | Н | Н | Н | L | Н | H | Н | Н | Н | Н |
| L              | Н              | L              | L              | Н | Н | Н | Н | L | H | Н | H | Н | H |
| L              | Н              | L              | Н              | Н | Н | Н | Н | Н | L | Н | Н | Н | Н |
| L              | Н              | Н              | L              | Н | Н | Н | Н | Н | Н | L | Н | Н | Н |
| L              | Н              | H              | Н              | Н | H | H | Н | H | H | Н | L | Н | H |
| H              | L              | L              | L              | L | Н | Н | Н | Н | Н | Н | Н | L | Н |
| н              | L              | L              | Н              | Н | Н | Н | Н | Н | Н | Н | Н | Н | L |
| H              | L              | Н              | L              | H | Н | Н | H | Н | Н | Н | Н | Н | H |
| н              | L              | Н              | Н              | Н | Н | Н | Н | н | Н | Н | Н | Н | Н |
| H              | Н              | L              | L              | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н |
| H              | Н              | L              | н              | Н | Н | Н | Н | н | Н | н | Н | Н | Н |
| н              | Н              | Н              | L              | Н | Н | н | Н | н | н | н | н | н | н |
| н              | Н              | Н              | н              | Н | Н | Н | Н | Н | Н | н | Н | Н | Н |