# ΗΥ220: Εργαστήριο Ψηφιακών Κυκλωμάτων

Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Εαρινό Εξάμηνο 2025

# Εργαστήριο 1 (2 εβδομάδες)

• Εβδομάδα 1 (αναλόγως το εργαστηριακό τμήμα που έχετε δηλώσει)

```
(Γκρουπ Δ) Πέμπτη 27/03 16:00 - 18:00 στην αίθουσα B.110 (Γκρουπ A) Τρίτη 01/04 12:00 - 14:00 στην αίθουσα B.110 (Γκρουπ B) Τρίτη 01/04 16:00 - 18:00 στην αίθουσα B.110 (Γκρουπ Γ) Τρίτη 01/04 18:00 - 20:00 στην αίθουσα B.110
```

• Εβδομάδα 2 (αναλόγως το εργαστηριακό τμήμα που έχετε δηλώσει)

Κατά τη διάρκεια των εργαστηρίων θα υλοποιήσετε σε τρεις φάσεις το παιχνίδι «Λαβύρινθος» (Maze). Περιληπτικά, το τελικό παιχνίδι θα εμφανίζει σε VGA οθόνη ένα λαβύρινθο και τη φιγούρα ενός παίκτη. Ο χρήστης θα μπορεί να μετακινήσει τον παίκτη με τα κουμπιά που υπάρχουν πάνω στην πλακέτα και ο σκοπός είναι να τον οδηγήσει στην έξοδο το ταχύτερο δυνατόν.

Στο Εργαστήριο 1 θα υλοποιήσετε την πρώτη φάση (σε 2 εβδομάδες εργαστηρίων) που περιλαμβάνει την οδήγηση μιας οθόνης VGA για την εμφάνιση οριζόντιων γραμμών με διαφορετικά χρώματα. Για το εργαστήριο αυτό θα σας δοθεί ο σκελετός αρκετών κομματιών σε SystemVerilog, ένα κατάλληλο testbench, reference outputs και ένας προσομοιωτής VGA (VGA Simulator) που σας δίνει τη δυνατότητα να βλέπετε τι θα εμφανίζονταν σε μια πραγματική οθόνη από τον κώδικά σας.

### Χρονισμός VGA 640 x 480 @ 60Hz

Ένα πλήρες frame (εικόνα) αποτελείται από pixels που το καθένα περιέχει τιμές για τα χρώματά του σε RGB (red/green/blue). Το frame αποτελείται από στήλες (columns) και γραμμές (rows). Για κάθε γραμμή πρέπει να δίνονται τα pixels της κάθε στήλης σε διαδοχικούς κύκλους ρολογιού και μόλις ολοκληρωθεί ο απαιτούμενος αριθμός από pixels (columns) τότε πρέπει να σηματοδοτηθεί το τέλος της γραμμής έτσι ώστε να ξεκινήσει η επόμενη γραμμή (N+1) από την αρχή στην στήλη 1. Η σηματοδοσία για το τέλος της γραμμής γίνεται με τον παλμό HSYNC (horizontal synchronization – οριζόντιος συγχρονισμός). Όταν τελειώσουν όλες οι γραμμές τότε πρέπει να σηματοδοτηθεί το τέλος της εικόνας (frame) έτσι ώστε να ξεκινήσει το επόμενο frame από την αρχή στη γραμμή 1 και τη στήλη 1. Η σηματοδοσία για το τέλος του frame γίνεται με τον παλμό VSYNC (vertical synchronization – κατακόρυφος συγχρονισμός). Στην παρακάτω εικόνα φαίνεται το παράδειγμα ενός frame 640 x 480 (δηλαδή 640 στήλες και 480 γραμμές).



Για κάθε γραμμή απαιτείται χρόνος  $T_{HCNT}$  για τα ενεργά pixels που θέλουμε να εμφανίσουμε και μετά πρέπει να ακολουθήσει ο παλμός HSYNC (με κόκκινο στην εικόνα) ο οποίος είναι active-low για χρονισμό VGA 640 x 480. Για τη δημιουργία του παλμού HSYNC (δηλαδή μετά τα ενεργά pixels  $T_{HCNT}$ ) απαιτείται κάποιος κενός χρόνος πριν τον παλμό  $T_{HFP}$  (horizontal front porch), κατά τη διάρκεια του παλμού  $T_{HSP}$  (horizontal sync pulse) και μετά τον παλμό  $T_{HBP}$  (horizontal back porch). Σε όλη αυτή τη διάρκεια τα pixels είναι «κενά» (πρέπει να έχουν τιμή 0), δεν λαμβάνονται υπόψιν και δεν εμφανίζονται (με γκρι στο δεξί μέρος της εικόνας).

Για κάθε εικόνα (frame) απαιτείται χρόνος  $T_{VCNT}$  για τις ενεργές γραμμές που θέλουμε να εμφανίσουμε και μετά πρέπει να ακολουθήσει ο παλμός VSYNC (με πράσινο στην εικόνα) ο οποίος είναι active-low για χρονισμό VGA 640 x 480. Για τη δημιουργία του παλμού VSYNC (δηλαδή μετά τις ενεργές γραμμές  $T_{VCNT}$ ) απαιτείται κάποιος κενός χρόνος πριν τον παλμό  $T_{VFP}$  (vertical front porch), κατά τη διάρκεια του παλμού  $T_{VSP}$  (vertical sync pulse) και μετά τον παλμό  $T_{VBP}$  (vertical back porch). Σε όλη αυτή τη διάρκεια τα pixels είναι «κενά» (πρέπει να έχουν τιμή 0), δεν λαμβάνονται υπόψιν και δεν εμφανίζονται (με γκρι στο κάτω μέρος της εικόνας).

Για ανάλυση (resolution) 640 x 480 με ρυθμό ανανέωσης 60 Hz (60 frames το δευτερόλεπτο) απαιτείται ρολόι 25MHz (περίοδος ρολογιού 40 ns) και οι απαιτούμενοι χρόνοι φαίνονται στους πίνακες παρακάτω:

| Horizontal       | Clock Cycles | Time (ns) |
|------------------|--------------|-----------|
| THCNT            | 640          | 25600     |
| $T_{HFP}$        | 16           | 640       |
| T <sub>HSP</sub> | 96           | 3840      |
| T <sub>HBP</sub> | 48           | 1920      |
| Total            | 800          | 32000     |

| Vertical          | Rows | Clock Cycles | Time (us) |
|-------------------|------|--------------|-----------|
| T <sub>VCNT</sub> | 480  | 384000       | 15360     |
| T <sub>VFP</sub>  | 10   | 8000         | 320       |
| $T_{VSP}$         | 2    | 1600         | 64        |
| $T_{VBP}$         | 29   | 23200        | 928       |
| Total             | 521  | 416800       | 16672     |

## Πρόσβαση στον κώδικα του εργαστηρίου:

Για τον κώδικα και τις παραδόσεις έχουν δημιουργηθεί git repositories στο gitlab του Τμήματος. Στους εγγεγραμμένους φοιτητές στο εργαστήριο αντιστοιχεί ένα private git repository της μορφής:

https://gitlab-csd.datacenter.uoc.gr/hy220\_2025s/lab1\_submits/lab1-csdXYZW
Κάντε git clone το προσωπικό σας repository με το username σας (csdXYZW@csd.uoc.gr
και το password σας). Η πρόσβαση είναι εφικτή από το δίκτυο του Πανεπιστημίου και το VPN.

ΜΗΝ ΚΑΝΕΤΕ FORK – Εργαστείτε απευθείας στο repository που σας δίνεται

### Το σχέδιο του Εργαστηρίου 1:

Για το Εργαστήριο 1 σας δίνεται το σχέδιο που φαίνεται στην παρακάτω εικόνα:



Το σχέδιο έχει την εξής ιεραρχία:

- **vga\_maze\_top** (src/vga\_maze\_top.sv): περιέχει instances από 2 μπλοκ, το **vga\_sync** και το **vga\_frame** (εξηγούνται παρακάτω), τα οποία συνδέονται όπως φαίνεται στο σχήμα. Επίσης έχει ένα σήμα εισόδου enable που συνδέεται σε διακόπτη (dip switch 0) για την εκκίνηση του συστήματος, ένα σήμα εξόδου led που συνδέεται σε λαμπάκι (led 0), και περιέχει και όλες τις παραμέτρους διαμόρφωσης (configuration) των χρονισμών για ανάλυση 640x480 όπως παρουσιάστηκαν στους πίνακες παραπάνω (cfg\_hcnt, cfg\_hfp, cfg\_hsp, cfg\_hbp, cfg\_vcnt, cfg\_vfp, cfg\_vsp, cfg\_vbp).
- **vga\_sync** (src/vga\_sync.sv): Το μπλοκ αυτό είναι υπεύθυνο για την υλοποίηση του χρονισμού του πρωτοκόλλου VGA για ανάλυση 640 x 480 και πρέπει να δημιουργεί 2 βασικά σήματα: (1) το HSYNC (horizontal synchronization οριζόντιος συγχρονισμός) και (2) το VSYNC (vertical synchronization κατακόρυφος συγχρονισμός) και την έξοδο rgb που είναι οι τιμές για τα χρώματα που πρέπει να εμφανιστούν στην οθόνη (12-bit χρώμα όπου τα 4-MSB είναι κόκκινο/red, τα 4-LSB είναι μπλε/blue και τα 4 μεσαία bits είναι πράσινο/green). Επίσης επικοινωνεί με το μπλοκ **vga\_frame** με 3 σήματα (pix\_rgb\_valid, pix\_rgb\_ready, pix\_rgb\_data) που έχουν τη μορφή πρωτοκόλλου χειραψίας valid/ready.

Οποτε το μπλοκ **vga\_frame** θέλει να στείλει πληροφορία για τα pixels που πρέπει να εμφανιστούν αναθέτει την τιμή του χρώματος στο pix\_rgb\_data και ενεργοποιεί το σήμα pix\_rgb\_valid και περιμένει μέχρι την ενεργοποίηση του pix\_rgb\_ready. Το μπλοκ **vga\_sync** όποτε είναι έτοιμο να δεχτεί τα δεδομένα ενεργοποιεί το σήμα pix\_rgb\_ready για να σηματοδοτήσει/επιβεβαιώσει ότι δέχτηκε τα δεδομένα pix\_rgb\_data τα οποία στη συνέχεια θα πρέπει να τα στείλει στην οθόνη. Λεπτομέρειες για το τι θα πρέπει να υλοποιήσετε για αυτό το μπλοκ περιγράφονται παρακάτω.

- vga\_frame (src/vga\_frame.sv): Το μπλοκ αυτό είναι υπεύθυνο για τη δημιουργία των χρωμάτων RGB (red/green/blue) για κάθε pixel που εμφανίζεται στην οθόνη και σας δίνεται έτοιμο. Το μπλοκ δέχεται σαν είσοδο configuration parameters για την ανάλυση (cfg\_hcnt, cfg\_vcnt) και παράγει σε κάθε κύκλο 12-bit τιμές (pix\_rgb\_data) που περιέχουν τα τρία χρώματα έτσι ώστε να εμφανίζονται στην οθόνη εναλλάξ κόκκινες, πράσινες, μπλε και μαύρες μπάρες που έχουν ύψος 16 γραμμές. Το μπλοκ αυτό επικοινωνεί με το μπλοκ vga\_sync με τα σήματα valid/ready που περιγράψαμε παραπάνω και προχωράει στη γέννηση επόμενης τιμής μόνο εφόσον έχει επιβεβαιωθεί η λήψη της προηγούμενης τιμής, δηλαδή έχει προηγηθεί η «χειραψία/handshake» pix\_rgb\_valid & pix\_rgb\_ready. Στην πλακέτα του εργαστηρίου το κάθε χρώμα είναι 4-bit οπότε μπορούμε να δημιουργήσουμε 2<sup>4</sup> x 2<sup>4</sup> x 2<sup>4</sup> = 4096 διαφορετικά χρώματα. Η τιμή RGB (15, 0, 0) δημιουργεί κόκκινο χρώμα, η τιμή RGB (0, 15, 0) πράσινο χρώμα, η τιμή RGB (0, 0, 15) μπλε χρώμα και η τιμή RGB (0, 0, 0) μαύρο χρώμα. Η τιμή RGB (15, 15, 15) δημιουργεί άσπρο χρώμα και υπάρχουν όλοι οι υπόλοιποι συνδυασμοί που δημιουργούν αποχρώσεις π.χ. το RGB (2, 4, 1) δημιουργεί μια απόχρωση του πράσινου.
- **vga\_tb** (src/vga\_tb.sv): ένα testbench για προσομοίωση που δημιουργεί το ρολόι (25 MHz 40 ns) και το reset. Το testbench αποθηκεύει την έξοδο του κυκλώματός σας σε ένα αρχείο (vga\_log.txt) με το κατάλληλο format έτσι ώστε να μπορείτε να χρησιμοποιήσετε τον VGA Simulator για να βλέπετε τι θα εμφανίζεται στην οθόνη από τον κώδικά σας. Περισσότερες λεπτομέρειες για τον VGA Simulator παρακάτω.
- **Reference output**: Στο φάκελο ref υπάρχει ένα πρότυπο **vga\_log.txt** output που είναι αυτό που θα πρέπει να δημιουργεί ένας σωστός κώδικας. Μπορείτε να κάνετε diff αυτό που παράγει ο δικός σας κώδικάς με το reference output για να εντοπίσετε λάθη κατά την προσομοίωση. Το format είναι συμβατό με τον VGA Simulator και είναι πολύ απλό. Σε κάθε γραμμή περιέχει το χρόνο σε ns ακολουθούμενο από τις τιμές των σημάτων hsync (1-bit), vsync (1-bit), red (4-bits), green (4-bits), blue (4-bits).
- VGA Simulator: Μέσα στο φάκελο ref/vga-simulator υπάρχει μια ιστοσελίδα που μπορείτε να ανοίξετε τοπικά στον web browser σας. Εκεί μπορείτε να επιλέξετε το log file που έχει δημιουργηθεί από την προσομοίωσή σας και όταν πατήσετε το κουμπί submit τότε θα εμφανιστεί σε μια εικονική VGA οθόνη η έξοδός σας. Μπορείτε να το δοκιμάσετε επίσης με το reference output. Μην αλλάξετε τις παραμέτρους που υπάρχουν ήδη στη σελίδα! Credits: Ο VGA Simulator έχει δημιουργηθεί από τον Eric Eastwood στο παρακάτω website <a href="http://ericeastwood.com/lab/vga-simulator/">http://ericeastwood.com/lab/vga-simulator/</a>
- Δίνεται επίσης ο φάκελος **run** με έτοιμο Makefile για να τρέξετε την προσομοίωση και να δείτε αν βγάζετε σωστά αποτελέσματα (make και μετά make check) με τους υποστηριζόμενους προσομοιωτές όπως αναφέρονται στη σελίδα του μαθήματος.

#### Τι πρέπει υλοποιήσετε και να προσομοιώσετε πριν πάτε στα εργαστήρια:

Για το εργαστήριο αυτό θα πρέπει να υλοποιήσετε το μπλοκ **vga\_sync** του οποίου ένα άδειο module σας δίνεται. Με βάση τις προδιαγραφές του χρονισμού VGA 640 x 480 που παρουσιάστηκαν παραπάνω σας δίνεται το παρακάτω σχηματικό με πύλες που υλοποιεί τις προδιαγραφές. Περιλαμβάνει 2 μετρητές τον hent και τον vent που μετρούν τις στήλες και τις

γραμμές αντίστοιχα και οι οποίοι πρέπει να γίνονται reset στην τιμή 1. Μετά τους μετρητές υπάρχουν set-clear flip-flops για να δημιουργηθούν κατάλληλα οι παλμοί HSYNC και VSYNC. Επίσης πρέπει να δημιουργείται το σήμα o\_pix\_rgb\_ready που πηγαίνει στο μπλοκ vga\_frame (σας δίνεται έτοιμο). Το σήμα o\_pix\_rgb\_ready πρέπει να είναι ενεργό μόνο τους κύκλους που θα παρέχουμε στην οθόνη ενεργά pixels και οι τιμές RGB πρέπει να προέρχονται από την είσοδο i\_pix\_rgb\_data διαφορετικά πρέπει να είναι «κενά» (πρέπει να έχουν τιμή 0). Για τον παλμό HSYNC έχει προστεθεί ένας κύκλος καθυστέρηση έτσι ώστε το μπλοκ vga\_frame να βγάλει την έξοδό του (pixel) συγχρονισμένα με το μπλοκ vga\_sync.



Θα πρέπει να υλοποιήσετε σε SystemVerilog RTL το κύκλωμα για το μπλοκ **vga\_sync**. Πριν πάτε στο εργαστήριο θα πρέπει να προσομοιώσετε και να επαληθεύσετε με το έτοιμο testbench και τα reference outputs τον κώδικά σας. Θα πρέπει να μπορείτε να δείτε την έξοδο που θα έβγαζε το κύκλωμα με τον προσομοιωτή VGA Simulator. Μη ξεχάσετε να βάλετε reset στους καταχωρητές!

#### Τι πρέπει να κάνετε στο εργαστήριο:

Θα πρέπει να πάτε στο εργαστήριο με τον **κώδικά σας έτοιμο και προσομοιωμένο από πριν** και να ακολουθήσετε την ροή του εργαλείου Xilinx Vivado και τα βήματα που χρειάζεται για να «κατεβάσετε» το σχέδιο στην FPGA και να το δείτε να δουλεύει. Δείξτε το κύκλωμα που δουλεύει στο βοηθό.

Σημείωση: Το ρολόι του κυκλώματος πρέπει να είναι 25MHz (περίοδος ρολογιού 40ns) για τη σωστή υλοποίηση του χρονισμού VGA με ανάλυση 640x480 (resolution) και ρυθμό ανανέωσης 60Hz (refresh rate), δηλαδή 60 VGA frames per second. Η πλακέτα του εργαστηρίου όμως έχει εξωτερικό ρολόι 100 MHz οπότε υπάρχει ένα επιπλέον block από τον «Clocking Wizard» του Vivado (src/clk\_wiz.sv) το οποίο είναι ήδη συνδεδεμένο στο top και ενεργοποιείται μόνο κατά την σύνθεση. Για την ανάθεση pins (pin assignment) χρησιμοποιείστε το constraint file που σας δίνεται (constr/lab1.xdc).

### Παράδοση του κώδικα του εργαστηρίου:

Πρέπει να παραδώσετε στο τέλος του εργαστηρίου τα αρχεία στον φάκελο src όπως έχουν προκύψει/αλλάξει. Η παράδοση θα πρέπει να γίνει μέχρι τη  $2^{\eta}$  εβδομάδα των εργαστηρίων (Πέμπτη 03/04 ή Τρίτη 08/04 αναλόγως το Γκρουπ που ανήκετε) στο τέλος της ώρας που έχετε εργαστήριο και πρέπει να έχετε εξεταστεί από τον βοηθό – δεν αρκεί μόνο να παραδώσετε στο gitlab!

Οι παραδόσεις θα γίνονται μόνο μέσω του gitlab. ΜΗΝ προσθέσετε το Vivado project ή το φάκελο "run" στο git!!!

## Ενδεικτικές εντολές

- git status (για να δείτε τι έχει αλλάξει)
- git config user.email csdXYZW@csd.uoc.gr (MHN χρησιμοποιήσετε το --global flag)
- git config user.name "Name Surname" (MHN χρησιμοποιήσετε το --global flag)
- git add src (για να προσθέσετε τα αρχεία που αλλάξατε στο φάκελο src)
- git commit -m "lab1 delivery" (commit και μήνυμα)
- git push (θα πρέπει πάλι να χρησιμοποιήσετε το username και το password σας)
- Επιβεβαιώστε ότι το push έγινε και ότι τα αρχεία έχουν ανέβει στο gitlab στο repository που σας δόθηκε και ΟΧΙ ΣΕ FORK

Μετά την πάροδο της ημερομηνίας του Εργαστηρίου σας ΔΕΝ θα μπορείτε να παραδώσετε και να κάνετε push στο gitlab!