

# INF1600 Architecture des micro-ordinateurs

Laboratoire 5

Soumis par: Ioana Daria Danciu - 2081744

Alexandre Gélinas - 2083465

Groupe de Laboratoire: 02

Le 25 avril 2020

# 1.2 Barème

| TP5        |       | /4,00 |
|------------|-------|-------|
| Q1         | /1,00 |       |
| Q2         | /1,00 |       |
| Q3         | /1,00 |       |
| Q4         | /1,00 |       |
| Q5 (bonus) | /1,00 |       |

## Q1:

| INSTRUCTION/TYPE D'INSTRUCTION CI | IN | STRUCTIO! | N/TYPE I | <b>D'INSTRUCTION</b> | CPI |
|-----------------------------------|----|-----------|----------|----------------------|-----|
|-----------------------------------|----|-----------|----------|----------------------|-----|

| OP_ALU    | 3 |
|-----------|---|
| LDI       | 3 |
| READ_MEM  | 4 |
| WRITE_MEM | 4 |

# **Q2**:

Nous avons changé l'instruction suivant le decode pour fetch pour réduire le CPI à 2 (L3)

Nous avons changé le process pour pouvoir faire une réaction lorsque notre s\_op\_ual change. De plus, nous avons modifié la condition pour faire les instructions de OP\_ALU pour qu'il teste si la valeur du signal à changé pour '1'.

```
process( state, s_op_ual, rmem_confirmed ) is
   wFLAG <= '0';
   if( s_op_ual = '1' ) then
  choixSource <= 0;</pre>
      wreg <= '1';
wFLAG <= '1';
      wFLAG
   elsif( rmem confirmed = '1' ) then
      choixSource <= 1;</pre>
                  <= '1';
      wreg
   elsif( state = ldi ) then
      choixSource <= 2;</pre>
      wreg
                   <= '1';
      choixSource <= 3;</pre>
               <= '0';
      wreg
```

#### Q3:

Afin de réduire le CPI de read\_mem de 1 cycle d'horloge, nous avons retiré la condition ci-dessous, qui faisait en sorte que le programme passait à l'instruction fetch que lorsque l'instruction read\_mem a été complétée. Ainsi, lorsqu'on est en train de lire dans la mémoire, on va également chercher la prochaine instruction, ce qui permet d'éviter de passer par un registre intermédiaire et de réduire le CPI de 1.

```
when read_mem =>
     --if( rmem_confirmed = '1' ) then
     state <= fetch;
     --end if;</pre>
```

#### Q4:

Afin de réduire le CPI de write\_mem à deux cycles d'horloge, nous avons remplacé le changement d'état de write mem à fetch.

Ensuite, nous avons ajouté un « elsif » , qui modifiait le moment où nous allions chercher la prochaine instruction. En effet, lorsque nous sommes dans un front descendant de l'horloge, lors du dernier état d'une instruction, nous rendons le flag wIR égal à 1, ce qui permet de régénérer le IR au début du « fetch » suivant.

Finalement, nous avons modifié le « elsif » ci-dessous afin qu'il s'effectue à chaque événement d'horloge, et non que lors des fronts montants. Ainsi, nous pouvons directement commencer à lire ou à écrire dans la mémoire, à partir d'un front descendant.

```
-- Ne pas modifier de preference
process (clk)
begin

if rst = 'l' then

wmem <= '0';
rmem <= '0';
elsif clk'event then

wmem <= s_op_wmem;
rmem <= s_op_rmem;
end if;
```

De plus, nous avons dû corriger l'instruction du jump pour que celle-ci puisse se faire au même rythme que la lecture des instructions. De ce fait, nous avons commencé le doBranch avant l'instruction du jump pour qu'il ait le temps de changer l'adresse de lecture du PC.

### Q5 (bonus):

Il est impossible de pouvoir faire un CPI de 2 pour le read\_mem étant donné que l'opération de mettre A à MA prend un cycle autre que ceux de base. Ainsi, nous n'obtenons pas notre donnée assez rapidement pour pouvoir l'utiliser sans encombrer les prochaines instructions. De plus, même si nous arrivions à recevoir l'instruction plus tôt, nous ne pouvions pas écrire assez rapidement dans la mémoire des registres avant que la prochaine instructions change celle-ci. De ce fait, il est impossible de réduire à un CPI de 2 l'instruction du read mem