# 计算机系统结构实验报告 Lab05

简单的类 MIPS 单周期处理器的实现-整体调试

### 徐阳 521021910363

## 2023年5月3日

# 目录

| 1 | 简介  |                  | 3 |
|---|-----|------------------|---|
| 2 | 实验  | 目的               | 3 |
| 3 | 实验  | <b>京理与功能实现</b>   | 3 |
|   | 3.1 | 主控制器单元 Ctr       | 3 |
|   |     | 3.1.1 原理分析       | 3 |
|   |     | 3.1.2 代码实现       | 3 |
|   | 3.2 | 运算单元控制器单元 ALUCtr | 5 |
|   |     | 3.2.1 原理分析       | 5 |
|   |     | 3.2.2 代码实现       | 6 |
|   | 3.3 | 算数逻辑运算单元 ALU     | 6 |
|   |     | 3.3.1 原理分析       | 6 |
|   |     | 3.3.2 代码实现       | 7 |
|   | 3.4 | 寄存器 Registers    | 8 |
|   |     | 3.4.1 原理分析       | 8 |
|   |     | 3.4.2 代码实现       | 8 |
|   | 3.5 | 数据存储器 dataMemory | 8 |
|   |     | 3.5.1 原理分析       | 8 |
|   |     | 3.5.2 代码实现       | 8 |
|   | 3.6 | 指令存储器 InstMemory | 9 |
|   |     | 3.6.1 原理分析       | 9 |
|   |     | 3.6.2 代码实现       | 9 |
|   | 3.7 | 有符号扩展单元 signext  | 9 |

| F | 录   |
|---|-----|
| Н | //~ |

|   |      | 3.7.1  | 原理分析    |    |    |      | <br> |  |  |  |       |  |  |  | 9  |
|---|------|--------|---------|----|----|------|------|--|--|--|-------|--|--|--|----|
|   |      | 3.7.2  | 代码实现    |    |    |      | <br> |  |  |  |       |  |  |  | 9  |
|   | 3.8  | 多路选    | 择器 Mux  |    |    |      | <br> |  |  |  |       |  |  |  | 10 |
|   |      | 3.8.1  | 原理分析    |    |    | <br> | <br> |  |  |  |       |  |  |  | 10 |
|   |      | 3.8.2  | 代码实现    |    |    | <br> | <br> |  |  |  |       |  |  |  | 10 |
|   | 3.9  | 程序计    | 数器 PC   |    |    |      | <br> |  |  |  |       |  |  |  | 11 |
|   |      | 3.9.1  | 原理分析    |    |    |      | <br> |  |  |  | <br>• |  |  |  | 11 |
|   |      | 3.9.2  | 代码实现    |    |    |      | <br> |  |  |  |       |  |  |  | 11 |
|   | 3.10 | 顶层模    | 块 Top . |    |    |      | <br> |  |  |  |       |  |  |  | 12 |
|   |      | 3.10.1 | 原理分析    |    |    |      | <br> |  |  |  |       |  |  |  | 12 |
|   |      | 3.10.2 | 代码实现    |    |    |      | <br> |  |  |  |       |  |  |  | 12 |
| 4 | 仿真   | 验证     |         |    |    |      |      |  |  |  |       |  |  |  | 15 |
| 5 | 总结   | 与思考    |         |    |    |      |      |  |  |  |       |  |  |  | 17 |
| 6 | 致谢   |        |         |    |    |      |      |  |  |  |       |  |  |  | 17 |
| 7 | 附录   | : 会敷   | 的 Top v | 化和 | L. |      |      |  |  |  |       |  |  |  | 18 |

# 1 简介

在本实验中,以实验 3、4 为基础,我理解并实现了简单的类 MIPS 单周期处理器。该处理器支持 16 条 MIPS 指令 (lw, sw, beq, add, sub, and, or, slt, j, addi, andi, ori, sll, srl, jal, jr)。最后进行整体调试并通过行为仿真验证了程序的正确性。

# 2 实验目的

- 1. 理解简单的类 MIPS 单周期处理器的工作原理理(即几类基本指令执行时所需的数据通路和与之对应的控制线路及其各功能部件间的互联定义、逻辑选择关系)
- 2. 完成简单的类 MIPS 单周期处理器,从 9 条指令拓展为 16 条指令
- 3. 掌握激励文件的编写,使用行为仿真验证程序正确性

## 3 实验原理与功能实现

#### 3.1 主控制器单元 Ctr

#### 3.1.1 原理分析

主控制器单元 Ctr 的输入为指令的高六位 OpCode, 输出与实验三中的 Ctr 模块相近。主控制器单元 Ctr 根据指令高六位的 OpCode 初步判断指令是 R 型, I 型还是 J 型指令,并产生相应的处理器各部分控制信号。

除了原有的目标寄存器的选择信号 regDst、ALU 第二个操作数的来源 ALUSrc、写寄存器的数据来源 memToReg、内存读使能信号 memRead、内存写使能信号 memWrite、条件跳转信号 branch、无条件跳转信号 Jump 之外,为了实现 16 条 MIPS 指令,我们还要新加入符号拓展信号 extSign,jal 指令信号 JalSign,

同时因为指令的增多,ALUOp 需要由两位拓展为三位才能满足中间的解码需求。由于指令数量的增多,在这里特别给出 ALUOp 和指令类型的对应关系如表 1所示,剩余控制信号的解码详见 Ctr.v 文件。

#### 3.1.2 代码实现

用 case 语句判断指令类型,在这里给出了 R 类型指令的解码代码。

同样地,我们要在 case 语句最后加上 default 指令,在列出的情况外的指令将被视为 nop 指令(空指令),我们将 ALUOp 设置为 111 (未定义的运算操作),这样 ALU 不会执行任何操作。

———ALU.v——

表 1: ALUop 与指令的对应及作用

| ALUOp   | 指令           | ALU 运算类型       |  |  |  |  |  |  |  |
|---------|--------------|----------------|--|--|--|--|--|--|--|
| 000/010 | lw, sw, addi | add            |  |  |  |  |  |  |  |
| 001     | beq          | sub            |  |  |  |  |  |  |  |
| 011     | andi         | and            |  |  |  |  |  |  |  |
| 100     | ori          | or             |  |  |  |  |  |  |  |
| 101     | R-Type       | 在 ALUCtr 中具体分析 |  |  |  |  |  |  |  |
| 110     | j,jal        | ALU 不进行运算      |  |  |  |  |  |  |  |

```
always @ (opCode)
      begin
2
           case(opCode)
               6'b000000:
                                // R Type
               begin
                   regDst = 1;
                   aluSrc = 0;
                   memToReg = 0;
                   regWrite = 1;
9
                   memRead = 0;
                   memWrite = 0;
11
                   branch = 0;
12
                   aluOp = 3'b101;
                   jump = 0;
                   extSign = 0;
15
                   jalSign = 0;
16
               end
18
                                // default
               default:
19
               begin
20
                   regDst = 0;
                   aluSrc = 0;
                   memToReg = 0;
23
                   regWrite = 0;
24
                   memRead = 0;
                   memWrite = 0;
26
                   branch = 0;
27
                   aluOp = 3'b111;
```

```
jump = 0;
jump = 0;
sextSign = 0;
jalSign = 0;
end
end
endcase
end
```

### 3.2 运算单元控制器单元 ALUCtr

#### 3.2.1 原理分析

运算单元控制器单元 ALUCtr 输入为三位 ALUOp, 指令低六位的 funct, 输出为给 ALU 的运算控制信号 ALUCtrOut, 该控制信号作用于 ALU, 指定其运算类型, 因为指令类型的增加, 我们需要加入 shamtSign 和 jrSign 这两个输出的控制信号。

具体的解析及型号对应如表 2所示,除去表中所示的 ALUCtrOut, 如果指令为 sll 或 srl 则 shamtSign 置一, 如果指令为 jr 则 jrSign 置零, 其余情况两者皆为 0。

| <br>指令               | 表 2:<br>ALUOp | funct  | <u>中的信号解析</u><br>ALUCtrOut | 运算类型 |
|----------------------|---------------|--------|----------------------------|------|
| lw                   | 000           | XXXXXX | 0010                       | add  |
|                      |               |        |                            |      |
| sw                   | 000           | XXXXXX | 0010                       | add  |
| beq                  | 001           | XXXXXX | 0110                       | sub  |
| addi                 | 010           | xxxxxx | 0010                       | add  |
| andi                 | 011           | XXXXXX | 0000                       | and  |
| ori                  | 100           | XXXXXX | 0001                       | or   |
| sll                  | 101           | 000000 | 0011                       | sll  |
| $\operatorname{srl}$ | 101           | 000010 | 0100                       | srl  |
| jr                   | 101           | 001000 | 0101                       | nop  |
| add                  | 101           | 100000 | 0010                       | add  |
| sub                  | 101           | 100010 | 0110                       | sub  |
| and                  | 101           | 100100 | 0000                       | and  |
| or                   | 101           | 100101 | 0001                       | or   |
| slt                  | 101           | 101010 | 0111                       | slt  |
| j                    | 110           | xxxxxx | 0101                       | nop  |
| jal                  | 110           | xxxxxx | 0101                       | nop  |

表 2: ALUCtr 中的信号解析

#### 3.2.2 代码实现

和实验三中一样采用支持通配符 x 的 casex 语句实现 ALUCtr, 以下是代码的关键 部分。

注意最后要判断是否产生 shamtSign 和 jrSign 信号, 如果指令为 sll 或 srl 则 shamt-Sign 置一, 如果指令为 jr 则 jrSign 置零。

```
----ALUCtr.v----
```

```
always @ (aluOp or funct)
      begin
          casex ({aluOp, funct})
              9'b000xxxxxx: // lw or sw
                  aluCtrOut = 4'b0010;
                                          // add
              9'b001xxxxxx: // beq
                  aluCtrOut = 4'b0110;
                                          // sub
8
              9'b110xxxxxx: // j or jal
9
                  aluCtrOut = 4'b0101;
                                           // not change
          endcase
11
12
          if ({aluOp, funct} == 9'b101000000 || {aluOp, funct} == 9'b101000010)
       // sll or srl
              shamtSign = 1;
          else
15
              shamtSign = 0;
          if ({alu0p, funct} == 9'b101001000)
                                               // jr
18
              jrSign = 1;
19
          else
              jrSign = 0;
21
      end
```

### 3.3 算数逻辑运算单元 ALU

#### 3.3.1 原理分析

算数逻辑运算单元 ALU 的输入为两个 32 位操作数 input1 和 input2,以及运算控制信号 ALUCtr,输出为 zero 标志位和 32 位结果 aluRes。其根据 ALUCtr 的类型对两个操作数进行相应的算数逻辑运算,并将结果输出到 output,若运算结果为 0,则将 zero 标志位置一,否则其为零,该标志位将在之后的实验中用于条件转移指令的判断。

对比实验 3,我们加入了左移、右移运算和不进行运算,在 ALU 中,ALUCtr 信号与 ALU 执行的运算类型的对应关系如表 3所示。

|        | ,    |
|--------|------|
| ALUCtr | 运算类型 |
| 0000   | and  |
| 0001   | or   |
| 0010   | add  |
| 0011   | sll  |
| 0100   | srl  |
| 0101   | nop  |
| 0110   | sub  |
| 0111   | slt  |
|        | I    |

表 3: ALUCtr 与 ALU 中的运算类型

#### 3.3.2 代码实现

在 Verilog 中已有左移和右移操作,只要对原代码稍作修改即可。

1100

———ALU.v——

nor

```
1 always @ (input1 or input2 or aluCtr) begin
          case(aluCtr)
          4'b0011
              ALURes = input2 << input1;
          4'b0100:
                     //srl
              ALURes = input2 >> input1;
          4'b0101:
                     //not change
              ALURes = input1;
          default: ALURes = 0;
          endcase
12
          if(ALURes == 0)
              Zero = 1;
          else
15
              Zero = 0;
16
      end
```

### 3.4 寄存器 Registers

#### 3.4.1 原理分析

Registers 的原理与实验 4 中的基本相同,不再赘述。唯一需要改动的是需要加入一个 reset 信号,在 reset 信号为高电平时将寄存器初始化为全 0。

#### 3.4.2 代码实现

只需要加入 reset 的判断即可,在这里给出,注意 reset 的判断要写在已有的判断是否写数据的 always 模块中,不然新加入一个 always 模块,当个两个"写" always 同时满足时,就会混乱不知赋什么值了。后续 dataMery 模块的 reset 与此相同。

```
---Registers.v---
```

```
always @ (negedge clk)
begin

for(i = 0; i <= 31; i = i+1) begin
RegFile[i] = 0;
end
end
else

...
end
end
else</pre>
```

### 3.5 数据存储器 dataMemory

#### 3.5.1 原理分析

dataMemory 的原理与实验 4 中的基本相同,不再赘述。需要注意的是因为仿真测试的代码是按字节寻址的,所以这里在寻址时输入的地址需要除以四。

#### 3.5.2 代码实现

dataMemory 的实现与实验 4 中的基本相同,不再赘述。

### 3.6 指令存储器 InstMemory

#### 3.6.1 原理分析

指令存储器 InstMemory 与数据存储器 dataMemory 相近,不过更为简单,其输入为 32 位地址,输出为地址所指向的空间存储的 32 位指令,如果地址超出空间则返回空指令。其接口如图 1所示。



图 1: 指令存储器 InstMemory

InstMemory.v-

#### 3.6.2 代码实现

```
imput [31:0] address,
  output [31:0] inst

input [31:0] inst

reg [31:0] instFile [0:63];
  integer i;
  assign inst = (address / 4 <= 63) ? instFile[address / 4]: 0;
endmodule</pre>
```

# 3.7 有符号扩展单元 signext

#### 3.7.1 原理分析

有符号扩展单元 signext 原理与实验 4 中的基本相同,只需要加入一个是否为有符号拓展的输入信号 extSign 即可,这个信号也就是 Ctr 中新加入的产生的信号。

#### 3.7.2 代码实现

具体实现代码如下所示,依然使用了花括号的拼接功能,用三目运算符实现了是否 为有符号拓展的判断。

```
---signext.v---
```

```
i module signExt(
input extSign,
input [15:0] inst,

output [31:0] data

);

//extSign为1则有符号数位拓展,为0则是无符号数位拓展
assign data = extSign ? { {16{inst[15]}}, inst[15 : 0] } : { 16'h0000, inst[15 : 0] };
```

### 3.8 多路选择器 Mux

#### 3.8.1 原理分析

多路选择器 Mux 的作用是根据输入的控制信号 select 和待选择数据 input1 和 input2, 若 select 为 1, 则输出 input1, 否则输出 input2, 示例图如图 2所示。



图 2: 多路选择器 Mux

#### 3.8.2 代码实现

Mux 的实现比较简单,一个三目运算符即可。根据输入数据的大小,我们实现了 32 位 Mux 和 5 位 Mux, 以下给出 32 位 Mux 的代码, 5 位的数据同理, 只要把数据大小改为五位即可。

```
----Mux32.v----
```

```
1 module Mux32(
2    input sel,
3    input [31 : 0] input1,
4    input [31 : 0] input2,
5    output [31 : 0] out
6   );
```

```
assign out = sel ? input1 : input2; endmodule
```

### 3.9 程序计数器 PC

#### 3.9.1 原理分析

程序计数器 PC 在每个时钟上升沿加 4,转移指令同样也会改变 PC,是这个简单 CPU 能够跑起来的关键,PC 可以用模块来实现,也可以在 Top.v 中实现,在本次实验中我们用模块来实现它。

#### 3.9.2 代码实现

利用时钟进行 PC 的更新,时钟上升沿时,将下一时刻的 PC (加 4 或者跳转到别的地址)写入 PC 的输出。PC 模块中也要加入 reset 信号,触发时将 PC 重置。

注意在 always 模块中,敏感列表最好同时为触发沿或者同时为稳定电平而不是两者混杂。

```
———PC.v——
```

```
1 module PC(
      input clk,
      input reset,
      input [31 : 0] pcIn,
      output reg [31 : 0] pcOut
      );
6
      initial begin
          pcOut = -4;
      end
10
      always @ (posedge clk or posedge reset)
11
      begin
          if (reset)
13
               pcOut = -4;
          else
15
               pcOut = pcIn;
      end
18 endmodule
```

### 3.10 顶层模块 Top

#### 3.10.1 原理分析

顶层模块 Top 是最关键的模块,其作用为将之前提到的模块实例化并进行合理的连接组装,这里给出单周期 MIPS 处理器的原理图如图 3所示,我们需要做的就是定义合适的变量将图中的元件连接起来。



图 3: 简单的 MIPS 单周期处理器电路设计图

#### 3.10.2 代码实现

根据已定义的模块定义其需要用到的变量并进行相应的实例化,根据设计图,除去基本的模块外,我们需要 7 个 32 位多路选择器和 2 个五位多路选择器来连接各部分。

<sup>1 //</sup>PC

wire [31 : 0] PCIn;

wire [31 : 0] PCOut;

```
wire [31 : 0] PCTemp1;
      wire [31 : 0] PCTemp2;
      //InstMemory
      wire [31 : 0] Inst;
      wire [31 : 0] InstAddr;
8
      //dataMemory
      wire [31 : 0] MemReadData;
      //Ctr
11
      wire RegDst, AluSrc, MemToReg, RegWrite, MemRead, MemWrite, Branch, Jump,
12
     ExtSign, JalSign;
      wire [2 : 0] AluOp;
13
      //ALUCtr
14
      wire [2 : 0] ALUOp;
15
      wire [3 : 0] ALUCtrOut;
      wire ShamtSign, JrSign;
17
      //ALU
18
      wire [31 : 0] ALUInput1;
      wire [31 : 0] ALUInput2;
      wire [31 : 0] Zero;
      wire [31 : 0] ALURes;
22
      //signExt
      wire [31 : 0] ExtRes;
24
      //Registers
25
      wire [31 : 0] RegWriteData;
26
      wire [31 : 0] RegWriteDataTemp;
      wire [4 : 0] WriteReg;
      wire [4 : 0] WriteRegTemp;
      wire [31 : 0] RegOut1;
                                    // rs
      wire [31 : 0] RegOut2;
                                    // rt
```

在这里给出 Ctr 模块和 ALUCtr 模块和的实例化,可见 Ctr 输入为指令的高 6 位, ALUCtr 输入为 Ctr 输出的 ALUOp 和指令低六位 funct,而他们的输出又将作为其余 各模块的输入控制信号。其余模块的实例化将在附录中给出。

```
——Top.v—
```

```
// Ctr
Ctr mainController(
copCode(Inst[31 : 26]),
regDst(RegDst),
aluSrc(AluSrc),
```

```
.memToReg(MemToReg),
           .regWrite(RegWrite),
           .memRead(MemRead),
           .memWrite(MemWrite),
           .branch(Branch),
10
           .extSign(ExtSign),
11
           .jalSign(JalSign),
12
           .aluOp(ALUOp),
13
           .jump(Jump)
      );
15
16
      // ALUCtr
17
      ALUCtr aluController(
18
           .aluOp(ALUOp),
           .funct(Inst[5 : 0]),
20
           .aluCtrOut(ALUCtrOut),
21
           .shamtSign(ShamtSign),
22
           .jrSign(JrSign)
      );
```

# 4 仿真验证

编写激励文件,进行仿真验证,代码如下。在 innitial 模块中利用 \$readmemh 和 \$readmemb 分别读取十六进制和二进制文件,初始化内存数据 memFIle 和指令 instFile。

```
—__Top_tb.v—
```

data.txt 和 instruction.txt 中数据均来自于老师和助教给出的材料,其具体内容如下。

---data.txt---

```
1 00000009
```

2 000000D

#### ——汇编指令内容——

```
1 lw $1, 0($3)
2 lw $2, 4($3)
3 srl $4, $2, 1
4 sll $5, $4, 1
5 beq $5, $2, 1
6 add $8, $8, $1
7 srl $2, $2, 1
8 sll $1, $1,1
9 beq $2, $3,1
10 j 2
11 sw $8, 8($3)
```

- з 00000000000000100010000001000010
- 4 0000000000001000010100001000000
- 6 00000010000001010000000100000
- 7 000000000000001000010000010
- 8 0000000000000010000100001000000
- 9 0001000001100010000000000000001

仿真初始化时,所有 Registers 被置为 0。这是一个乘法程序,将 memFile 中的前两个程序相乘,乘法结果存在第 3 个数据中。memFile 第一个数据是 9,第二个数据是 13,预期最后结果是 117。

文件在仿真中对多种情况进行了检验,仿真结果如图 4所示。仿真结果正确,我们实现了简单的类 MIPS 单周期处理器。



图 4: 仿真结果

# 5 总结与思考

本实验的目标是理解并实现支持 16 条指令的简单的 MIPS 单周期处理器,并通过编写激励文件,进行行为仿真验证了他们的正确性。

以实验 3、4 为基础,对已有模块进行修改,并适当引入新模块,最后进行连接组装的整个过程深入浅出,让我学到了很多,也惊叹于 MIPS 处理器的精妙。

在连接的过程中,老师提供的形象化的电路设计图给了我许多帮助,让我少走了许多弯路,这也让我认识到,直接进行代码上的抽象的设计或许是困难的,但是我们可以 先做出相应的示意图,可以大大的减少难度,也更容易掌握目前工作的进度。

另一个我学到的技巧就是要善用行为仿真中的信号数据进行调试。在仿真中我曾经遇到这样的一个情况,运行仿真数据不符合预期。我发现有的数据中出现了 x, 而不是具体地 0 或 1。通过不符合预期的那部分数据的控制信号,我定位到了出现问题的变量和相应的代码,才发现我少写了一个多路选择器。这样的调试过程给我的经验就是:遇到问题可以一点点的寻根溯源,找到出现问题的数据乃至代码进行更正,这或许就是执行仿真测试的作用。

总之,这次工程量颇大的实验让我受益匪浅,相信它也会给我的下一次实验提供不少经验。

# 6 致谢

感谢老师课堂上对于相关内容的教学。 感谢助教课堂上对于我的疑问的解答。 感谢老师与助教提供的实验手册对于实验的指导。

# 7 附录: 完整的 Top.v 代码

——Top.v——

```
1 module Top(
      input clk,
      input reset
      );
5
      //PC
      wire [31 : 0] PCIn;
      wire [31 : 0] PCOut;
      wire [31 : 0] PCTemp1;
      wire [31 : 0] PCTemp2;
11
      //InstMemory
12
      wire [31 : 0] Inst;
      wire [31 : 0] InstAddr;
15
      //dataMemory
16
      wire [31 : 0] MemReadData;
18
      //Ctr
19
      wire RegDst, AluSrc, MemToReg, RegWrite, MemRead, MemWrite, Branch, Jump,
     ExtSign, JalSign;
      wire [2 : 0] AluOp;
21
22
      //ALUCtr
23
      wire [2 : 0] ALUOp;
      wire [3 : 0] ALUCtrOut;
      wire ShamtSign, JrSign;
26
      //ALU
      wire [31 : 0] ALUInput1;
      wire [31 : 0] ALUInput2;
      wire [31 : 0] Zero;
      wire [31 : 0] ALURes;
33
      //signExt
      wire [31 : 0] ExtRes;
```

```
36
      //Registers
37
      wire [31 : 0] RegWriteData;
      wire [31 : 0] RegWriteDataTemp;
      wire [4 : 0] WriteReg;
40
      wire [4 : 0] WriteRegTemp;
41
      wire [31 : 0] RegOut1;
                                     // rs
      wire [31 : 0] RegOut2;
                                     // rt
43
      // PC
45
      PC pc(
           .pcIn(PCIn),
           .clk(clk),
48
           .reset(reset),
           .pcOut(PCOut)
50
      );
51
52
      // InstMemory
      InstMemory instMemory (
           .address(PCOut),
55
           .inst(Inst)
      );
58
      // dataMemory
59
      dataMemory dataMemory (
           .clk(clk),
           .address(ALURes),
62
           .writeData(RegOut2),
           .memWrite(MemWrite),
           .memRead(MemRead),
65
           .readData(MemReadData)
66
      );
      // Register
69
      Registers registers (
70
           .readReg1(Inst[25 : 21]),
           .readReg2(Inst[20 : 16]),
           .writeReg(WriteReg),
73
           .writeData(RegWriteData),
```

```
.regWrite(RegWrite & (~JrSign)),
75
            .clk(clk),
76
            .reset(reset),
            .readData1(RegOut1),
78
            .readData2(RegOut2)
79
       );
80
       // signExt
82
       signExt signExt (
83
            .extSign(ExtSign),
            .inst(Inst[15 : 0]),
            .data(ExtRes)
       );
87
       // Ctr
89
       Ctr mainController(
90
            .opCode(Inst[31 : 26]),
            .regDst(RegDst),
            .aluSrc(AluSrc),
            .memToReg(MemToReg),
94
            .regWrite(RegWrite),
            .memRead(MemRead),
            .memWrite(MemWrite),
            .branch(Branch),
            .extSign(ExtSign),
            .jalSign(JalSign),
100
            .aluOp(ALUOp),
101
            .jump(Jump)
102
       );
103
104
       // ALUCtr
105
       ALUCtr aluController(
            .aluOp(ALUOp),
107
            .funct(Inst[5 : 0]),
108
            .aluCtrOut(ALUCtrOut),
109
            .shamtSign(ShamtSign),
            .jrSign(JrSign)
111
       );
112
```

```
// ALU
114
      ALU alu(
115
           .input1(ALUInput1),
           .input2(ALUInput2),
           .aluCtr(ALUCtrOut),
118
           .zero(Zero),
119
           .aluRes(ALURes)
      );
121
122
      //Mux32 and Mux5
123
      Mux32 rs_shamt_selector (
125
           .sel(ShamtSign),
126
           .input2(RegOut1),
128
           .out(ALUInput1)
129
               // ShamtSign ? Inst[10 : 6] : RegOut1(rs)
      );
130
      Mux32 rt_ext_selector (
132
           .sel(AluSrc),
133
           .input1(ExtRes),
           .input2(RegOut2),
           .out(ALUInput2)
136
               // AluSrc ? ExtRes : RegOut2(rt)
      );
137
      Mux5 rt_rd_selector (
139
           .sel(RegDst),
140
           .input1(Inst[15 : 11]),
141
           .input2(Inst[20 : 16]),
           .out(WriteRegTemp)
143
      );
               // RegDst ? rd : rt
144
      Mux5 rtrd_31_selector (
146
           .sel(JalSign),
147
           .input1(5'b11111),
148
           .input2(WriteRegTemp),
           .out(WriteReg)
150
      );
               // JalSign ? 31 : (rt or rd)
151
```

```
Mux32 mem_alu_selector (
153
            .sel(MemToReg),
154
            .input1(MemReadData),
155
            .input2(ALURes),
            .out(RegWriteDataTemp)
157
       );
                // MemToReg ? MemReadData : ALURes
158
       Mux32 jal_selector (
160
            .sel(JalSign),
161
            .input1(PCOut + 4),
162
            .input2(RegWriteDataTemp),
            .out(RegWriteData)
164
       );
                // JalSign ? PCOut + 4 : RegWriteDataTemp
165
       Mux32 branch_selector (
167
            .sel(Branch & Zero),
168
            .input1(PCOut + 4 + (ExtRes << 2)),</pre>
169
            .input2(PCOut + 4),
            .out(PCTemp1)
171
       );
                // Branch and Zero ? Branch Jemp : Branch not Jump
172
173
       Mux32 jump_selector (
174
            .sel(Jump),
175
            .input1(((PCOut + 4) & 32'hf0000000) + (Inst[25 : 0] << 2)),
176
            .input2(PCTemp1),
            .out(PCTemp2)
178
       );
                // Jump ? JumpPC : PC
179
180
       Mux32 jr_selector (
181
            .sel(JrSign),
182
            .input1(RegOut1),
183
            .input2(PCTemp2),
            .out(PCIn)
185
                // Jr ? JrPC : PC
       );
187 endmodule
```