# 華中科技大學

2018

# 计算机组成原理

# 课程设计报告

题 目: 5 段流水 CPU 设计 专 11/: 计算机科学与技术 级: 班 CS1501 学 뮹: U20151477 姓 名: 华龙 电 话: 15927598966 邮 件: 709603507@qq.com 完成日期: 2018-03-09



计算机科学与技术学院

# 目 录

| 1 |     | 课程设计概述            | 3  |
|---|-----|-------------------|----|
|   | 1.1 | L 课设目的            | 3  |
|   | 1.2 | 2 设计任务            | 3  |
|   | 1.3 | 3 设计要求            | 3  |
|   | 1.4 | 1 技术指标            | 4  |
| 2 |     | 总体方案设计            | 6  |
|   | 2.1 | L 单周期 CPU 设计      | 6  |
|   | 2.2 | 2 流水 CPU 设计       | 10 |
|   | 2.3 | 3 理想流水线设计         | 12 |
|   | 2.4 | 1 气泡式流水线设计        | 12 |
|   | 2.5 | 5 重定向流水线设计        | 14 |
| 3 |     | 详细设计与实现           | 16 |
|   | 3.1 | L 单周期 CPU 实现      | 16 |
|   | 3.2 | 2 理想流水 CPU 实现     | 29 |
|   | 3.3 | 3 气泡式流水线实现        | 30 |
|   | 3.4 | 1 重定向流水线实现        | 32 |
| 4 |     | 实验过程与调试           | 35 |
|   | 4.1 | L 单周期 CPU 上板测试    | 35 |
|   | 4.2 | 2 理想流水线 CPU 功能测试  | 35 |
|   | 4.3 | 3 气泡流水线 CPU 功能测试  | 36 |
|   | 4.4 | 4 重定向流水线 CPU 功能测试 | 37 |
|   | 4.5 | 5 性能分析            | 37 |
|   | 4.6 | 5 实验进度            | 38 |
| 5 |     | 设计总结与心得           | 39 |
|   | 5.1 | L 课设总结            | 39 |

| 5.2 | 课设心得     | 39 |
|-----|----------|----|
| 参考文 | <b>清</b> | 41 |

# 1 课程设计概述

# 1.1 课设目的

计算机组成原理是计算机专业的核心基础课。该课程力图以"培养学生现代计算机系统设计能力"为目标,贯彻"强调软/硬件关联与协同、以 CPU 设计为核心/层次化系统设计的组织思路,有效地增强对学生的计算机系统设计与实现能力的培养"。课程设计是完成该课程并进行了多个单元实验后,综合利用所学的理论知识,并结合在单元实验中所积累的计算机部件设计和调试方法,设计出一台具有一定规模的指令系统的简单计算机系统。所设计的系统能在 LOGISIM 仿真平台和 FPGA 实验平台上正确运行,通过检查程序结果的正确性来判断所设计计算机系统正确性。

课程设计属于设计型实验,不仅锻炼学生简单计算机系统的设计能力,而且通过进行中央处理器底层电路的实现、故障分析与定位、系统调试等环节的综合锻炼,进一步提高学生分析和解决问题的能力。

# 1.2 设计任务

本课程设计的总体目标是利用 FPGA 以及相关外围器件,设计五段流水 CPU,要求所设计的流水 CPU 系统能支持自动和单步运行方式,能正确地执行存放在主存中的程序的功能,对主要的数据流和控制流通过 LED、数码管等适时的进行显示,方便监控和调试。尽可能利用 EDA 软件或仿真软件对模型机系统中各部件进行仿真分析和功能验证。在学有余力的前提下,可进一步扩展相关功能。

# 1.3 设计要求

- (1) 根据课程设计指导书的要求,制定出设计方案;
- (2) 分析指令系统格式,指令系统功能。
- (3) 根据指令系统构建基本功能部件,主要数据通路。
- (4) 根据功能部件及数据通路连接,分析所需要的控制信号以及这些控制信号 的有效形式:
- (5) 设计出实现指令功能的硬布线控制器;
- (6) 调试、数据分析、验收检查:
- (7) 课程设计报告和总结。

# 1.4 技术指标

- (8) 支持表 1.1 所中的前 27 条基本 32 位 MIPS 指令;
- (9) 支持教师指定的 4 条扩展指令;
- (10) 支持多级嵌套中断,利用中断触发扩展指令集测试程序;
- (11) 支持5段流水机制,可处理数据冒险,结构冒险,分支冒险;
- (12) 能运行由自己所设计的指令系统构成的一段测试程序,测试程序应能涵盖 所有指令,程序执行功能正确。
- (13) 能运行教师提供的标准测试程序,并自动统计执行周期数

能自动统计各类分支指令数目,如不同种类指令的条数、冒险冲突次数、插入气泡数目、load-use 冲突次数、动态分支预测流水线能自动统计预测成功与失败次数。

表 1.1 指令集

| #  | 指令助记符 | 简单功能描述  | 备注                          |
|----|-------|---------|-----------------------------|
| 1  | ADD   | 加法      |                             |
| 2  | ADDI  | 立即数加    |                             |
| 3  | ADDIU | 无符号立即数加 |                             |
| 4  | ADDU  | 无符号数加   |                             |
| 5  | AND   | 与       |                             |
| 6  | ANDI  | 立即数与    |                             |
| 7  | SLL   | 逻辑左移    |                             |
| 8  | SRA   | 算数右移    | 长人拉子会老 MIDC22 长             |
| 9  | SRL   | 逻辑右移    | 指令格式参考 MIPS32 指<br>令集,最终功能以 |
| 10 | SUb   | 减       | MARS 模拟器为准。                 |
| 11 | OR    | 或       | WIARS (关)从前/划性。             |
| 12 | ORI   | 立即数或    |                             |
| 13 | NOR   | 或非      |                             |
| 14 | LW    | 加载字     |                             |
| 15 | SW    | 存字      |                             |
| 16 | BEQ   | 相等跳转    |                             |
| 17 | BNE   | 不相等跳转   |                             |
| 18 | SLT   | 小于置数    |                             |

| #  | 指令助记符   | 简单功能描述        | 备注                     |
|----|---------|---------------|------------------------|
| 19 | STI     | 小于立即数置数       |                        |
| 20 | SLTU    | 小于无符号数置数      |                        |
| 21 | J       | 无条件转移         |                        |
| 22 | JAL     | 转移并链接         |                        |
| 23 | JR      | 转移到指定寄存器      |                        |
| 24 | CVCCALI | で (大) 国 田     | If \$v0==10 halt(停机指令) |
| 24 | SYSCALL | 系统调用          | else 数码管显示\$a0 值       |
| 25 | MFC0    | 访问 CP0        | 中断相关,可简化,选做            |
| 26 | MTC0    | 访问 CP0        | 中断相关,可简化,选做            |
| 27 | ERET    | 中断返回          | 异常返回,选做                |
| 28 | SRLV    | 逻辑可变右移        |                        |
| 29 | SLTIU   | 小于立即数置 1(无符号) |                        |
| 30 | LH      | 加载半字          |                        |
| 31 | BLTZ    | 小于 0 转移       |                        |

# 2 总体方案设计

# 2.1 单周期 CPU 设计

结构设计采用指令存储器与数据存储器分开的哈佛结构,控制器采用硬布线电路 实现,总体结构图如图 2.1 所示。



图 2.1 单周期 CPU 总体结构图

### 2.1.1 主要功能部件

### 1. 程序计数器 PC

PC 计数器只需一个 32 位输入引脚和一个 32 位输出引脚, 然后用一个 32 位加法器使输出的一直比输入的值多 4 即可。

### 2. 指令存储器 IM

指令存储器用 ROM 实现,指令存放好后不能再修改,所以只需一个 12 位的地址输入和一个 32 位的指令输出。

# 3. 数据存储器 DM

数据存储器用 RAM 实现,给定地址即输出数据,而数据只在时钟下降沿且写信号有效的情况下才存入对应的地址中,DM 的引脚与功能描述见表 2.1。

表 2.1 DM 引脚与功能描述

| 引脚      | 输入/输出 | 位宽 | 功能描述             |
|---------|-------|----|------------------|
| Address | 输入    | 32 | 要访问的地址           |
| DataIn  | 输入    | 32 | 要存入的数据           |
| WE      | 输入    | 1  | 写使能端,为1有效        |
| clk     | 输入    | 1  | 时钟输入,数据在时钟下降沿写入  |
| clr     | 输入    | 1  | 清零端,为1时清空 RAM 数据 |
| DataOut | 输出    | 32 | 数据输出             |

# 4. 运算器 ALU

运算器包含基本的运算功能,给定输入即开始计算,最终的输出依据 ALUOP 用 多路选择器选择,其引脚与功能描述见表 2.2。

引脚 输入/输出 位宽 功能描述 输入 操作数 X Χ 32 输入 操作数Y 32 运算器功能码,具体功能见下表 ALU\_OP 输入 4 Result 输出 32 ALU 运算结果 ALU 结果第二部分,用于乘法指令结果高位或除 输出 Result2 32 法指令的余数位, 其他操作为零 有符号加减溢出标记, 其他操作为零 OF 输出 1 UOF 输出 1 无符号加减溢出标记,其他操作为零

表 2.2 ALU 引脚与功能描述

# 5. 寄存器堆 RF

Equal

输出

寄存器堆共包含 32 个寄存器,一旦指定要读取的寄存器的编号,便从对应输出寄存器的值。其中的 0 号寄存器一直为 0,不可被修改,其他寄存器均可在写使能端有效时,在时钟下降沿被修改为输入的数据。RF 的引脚与功能描述见表 2.3。

1

Equal=(x==y)?1:0, 对所有操作有效

表 2.3 RF 引脚与功能描述

| 引脚  | 输入/输出 | 位宽 | 功能描述              |
|-----|-------|----|-------------------|
| clk | 输入    | 1  | 时钟输入,在下降沿将数据写入寄存器 |

| 引脚 | 输入/输出 | 位宽 | 功能描述            |
|----|-------|----|-----------------|
| rA | 输入    | 5  | 要在 A 输出的寄存器编号   |
| rB | 输入    | 5  | 要在 B 输出的寄存器编号   |
| rW | 输入    | 5  | 要写入的寄存编号        |
| W  | 输入    | 32 | 要写入寄存器的 数据      |
| WE | 输入    | 1  | 写使能端,为1有效       |
| А  | 输出    | 32 | 输出 rA 指定的寄存器中的值 |
| В  | 输出    | 32 | 输出 rB 指定的寄存器中的值 |

# 2.1.2 数据通路的设计

使用工程化方法,绘制主要功能部件输入来源表,用于描述各部件之间的连接关系,记录各部件输入端数据来源,并将表中部件输入按列进行合并,对于多输入来源的输入,引入多路选择器,同时新增多路选择器选择控制信号,对于空输入,或其他输入不影响指令执行,可直接忽略,否则需要增加额外的控制电路。主要功能部件的输入来源表框架如表 2.4 所示。

表 2.4 指令系统数据通路框架

### 2.1.3 控制器的设计

指令

首先对于控制信号进行统计,包括各个主要部件所需要输入的控制信号,以及数据通路合并表中所示的具有多输入的主要部件需要进行输入选择的控制信号,并且对各个统计信号的各种取值情况进行定义,统计得到的控制信号以及说明如表 2.5 所示。

| 双 2.3 江南清江市河南与北河市 为北河下市 机炉 |      |                      |  |  |  |  |  |  |
|----------------------------|------|----------------------|--|--|--|--|--|--|
| 控制信号                       | 取值   | 说明                   |  |  |  |  |  |  |
|                            | 0000 | Result = X << Y 逻辑左移 |  |  |  |  |  |  |
|                            | 0001 | Result = X >>>Y 算术右移 |  |  |  |  |  |  |
| ALUOP                      | 0010 | Result = X >> Y 逻辑右移 |  |  |  |  |  |  |
|                            | 0101 | Result = $X + Y$     |  |  |  |  |  |  |
|                            | 0110 | Result = $X - Y$     |  |  |  |  |  |  |

表 2.5 控制器控制信号的作用说明

| 控制信号            | 取值   | 说明                             |
|-----------------|------|--------------------------------|
|                 | 0111 | Result = X & Y                 |
|                 | 1000 | Result = X   Y                 |
|                 | 1010 | $Result = \sim (X   Y)$        |
|                 | 1011 | Result = (X < Y) ? 1:0 符号比较    |
|                 | 1100 | Result = (X < Y) ? 1 : 0 无符号比较 |
| 4 A <-\$2.0     | 0    | A 引脚输出\$v0 寄存器的值               |
| rA<=\$v0        | 1    | A 引脚输出 rs 指定的寄存器的值             |
| "D <-¢-0        | 0    | B 引脚输出\$a0 寄存器的值               |
| rB<=\$a0        | 1    | B 引脚输出 rt 指定的寄存器的值             |
| "W/<-"d         | 0    | 将数据写入 rt 指定的寄存器                |
| rW<=rd          | 1    | 将数据写入 rd 指定的寄存器                |
| W.<-CDD[21]     | 0    | 将数据写入 rt 或 rd 指定的寄存器           |
| rW<=GPR[31]     | 1    | 将数据写入 31 号寄存器                  |
| DE WE           | 0    | 不修改寄存器的值                       |
| RF_WE           | 1    | 在时钟下降沿修改寄存器的值                  |
| Din <-DC+1      | 0    | 将 ALU 输出的值存入寄存器                |
| Din<=PC+1       | 1    | 将 PC+1 的值存入寄存器                 |
| Din<=DM         | 0    | 将 ALU 输出或 PC+1 的值存入寄存器         |
| Dili<-Divi      | 1    | 将 DM 输出内容存入寄存器                 |
| Din<=DM.half    | 0    | 将 DM 输出的字内容存入寄存器               |
| Din\-Divi.naii  | 1    | 将 DM 输出的半字内容存入寄存器              |
| V <-DE D        | 0    | ALU 的操作数 X 为 RF 的 A 的输出        |
| X<=RF.B         | 1    | ALU 的操作数 X 为 RF 的 B 的输出        |
| V-DEA           | 0    | ALU 的操作数 Y 为 RF 的 B 的输出        |
| Y<=RF.A         | 1    | ALU 的操作数 Y 为 RF 的 A 的输出        |
| V-C FVT         | 0    | ALU 的操作数 Y 为 RF 的 A 或 B 的输出    |
| Y<=S_EXT        | 1    | ALU 的操作数 Y 为位扩展器的输出            |
| outo:: 1/-1. () | 0    | 扩展立即数 0xa                      |
| extend(shamt)   | 1    | 扩展 shamt 字段                    |

| 控制信号          | 取值 | 说明                       |
|---------------|----|--------------------------|
|               | 0  | 扩展 shamt 字段或立即数 0xa      |
| extend(IMM)   | 1  | 扩展 IMM 字段                |
| (D.M.A)       | 0  | 符号扩展 IMM 字段              |
| zero_ext(IMM) | 1  | 补 0 扩展 IMM 字段            |
| •             | 0  | PC 的输入为 PC+1 或有条件跳转的目标地址 |
| jump          | 1  | PC 的输入为无条件跳转的目标地址        |
| ·             | 0  | 不是 jr 指令                 |
| jump register | 1  | 是 jr 指令                  |
| 1             | 0  | 不是 beq 指令                |
| beq           | 1  | 是 beq 指令                 |
| 1             | 0  | 不是 bne 指令                |
| bne           | 1  | 是 bne 指令                 |
| bltz          | 0  | 不是 bltz 指令               |
| DILZ          | 1  | 是 bltz 指令                |
| arva a a 11   | 0  | 不是 syscall 指令            |
| syscall       | 1  | 是 syscall 指令             |

对照所有控制信号,依次分析各条指令,分析该指令执行过程中需要哪些控制信号,对于与本条指令无关的控制信号,控制信号的取值默认为 0,以简化控制器电路的设计。该控制信号表的框架如表 2.6 所示。

表 2.6 主控制器控制信号框架

| 指令 | R | RW | WE | X | EXT | Y | ALUop | MemWrite | MemRead | Din | Branch | SYSCALL |
|----|---|----|----|---|-----|---|-------|----------|---------|-----|--------|---------|
|    |   |    |    |   |     |   |       |          |         |     |        |         |

# 2.2 流水 CPU 设计

# 2.2.1 总体设计

如图 2.2 所示,将指令执行过程细分为取指令 IF、指令译码 ID、指令执行 EX、访存 MEM、写回 WB 共五个阶段,其中 IF 段包括程序计数器 PC,NPC 下址逻辑,指令存储器等功能模块; ID 段包括控制器逻辑、取操作数逻辑; EX 段主要包括运算

器模块; MEM 段主要包括内存读写模块, 写回 WB 段主要包括寄存器写入控制模块。 在每个阶段的后面增加一个锁存器,即流水接口部件,用于锁存本段的处理完成的数 据或结果,以保证该阶段的执行结果给下一个阶段使用。依据如图 2.1 所示的单周期 CPU 结构图,增加流水部件后的五段流水线 CPU 总体结构图如图 2.3 所示。



图 2.2 指令流水线逻辑架构



图 2.3 五段流水线 CPU 总体结构

### 2.2.2 流水接口部件设计

流水接口部件需要包含三个控制输入引脚、若干个数据输入引脚和数据输出引脚,内部用若干个寄存器实现锁存功能,以 IF/ID 接口部件为例,其电路原理图如图 2.4 所示,其中 CLK 引脚为同步时钟输入端,lock 为锁定引脚,当 lock 为 1 时,寄存器在时钟上升沿更新为输入的内容,当 lock 为 0 时,寄存器的值变,同步清零引脚则实现的是寄存器的同步清零功能,当 lock 和同步清零端都为 1 时,寄存器的值清零,这个设计对后面的非理想流水线中插入气泡的实现,起着至关重要的作用。其他流水接口部件与 IF/ID 接口部件类似,不同之处仅仅在于保存的数据不同。



图 2.4 IF/ID 流水接口部件原理图

# 2.3 理想流水线设计

由于理想流水线 CPU 无需考虑冲突冒险的处理,因此只需根据上一结的大概设计,将单周期 CPU 的数据通路改造成分为五段的流水线数据通路即可。

需要补充的是,流水线通过流水接口部件为后段提供数据信息,控制信息,向前段传递反馈信息,流水线后段对数据的加工处理依赖于前段通过流水接口部件传递过来的信息。最主要的是 ID 段译码生成该指令的所有控制信号,该控制信号需要通过锁存器逐段向后传递,从而后段功能部件所需的控制信号不需要单独生成,直接从锁存器获取即可。

再者,为了方便调试,各阶段的 PC 值也应当逐段向后传递,以便获得程序运行过程的时空图。

# 2.4 气泡式流水线设计

在理想流水线 CPU 的基础上,增加数据相关检测逻辑、插入气泡逻辑、流水暂停逻辑和分支冲突处理逻辑,使得该流水线能处理数据冲突,控制冲突,结构冲突等所有流水冲突。

### 2.4.1 数据相关检测逻辑

由于 ID 段需要取操作数, 所以数据相关检测逻辑应设置在 ID 段。图 2.3 所示的

五段流水结构中,数据只能在 WB 段写入,所以 ID 段正在处理的指令与 EX、MEM、WB 段的指令都存在数据相关。但是 ID 段与 WB 段的数据相关,可通过设置寄存器的值在时钟下降沿跟新,各阶段 PC 在时钟上升沿更新来解决,所以只需在 ID 段检测当前指令与 EX 段和 MEM 段的指令是否存在数据相关即可。判断数据相关的依据则是比较当前指令是否存在源操作数和后续段的目的操作数是否相同。

数据相关检测模块的引脚定义及说明如表 2.7 所示。

引脚 输入/输出 位宽 功能描述 输入 ID 段指令的源操作数 5 rΑ 输入 ID 段指令的源操作数 rΒ 5 ID OP 输入 6 ID 段指令的操作码,用于解析指令类型 ID\_Funct 6 ID 段指令的功能码,用于解析指令类型 输入 EX OP 输入 6 EX 段指令的操作码,判断 Load-Use 情况 EX rW 输入 5 EX 段指令的目的操作数 EX\_WE 输入 1 EX 段指令的寄存器写使能端控制信号 MEM\_rW 输入 5 MEM 段指令的目的操作数 MEM WE 输入 MEM 段指令的寄存器写使能端控制信号 1 Load-Use 输出 1 Load-Use 情况 Bubble 输出 1 存在数据冲突

表 2.7 数据相关检测模块引脚定义

# 2.4.2 插入气泡和流水暂停逻辑

当出现数据冲突的时候,需要暂停流水先,插入气泡,以等待冲突解除,具体实现可通过在 EX 段插入气泡,IF、ID 段暂停,即,使 PC 计数器的使能端和 IF/ID 接口部件的传输端无效,以保存当前的值,即暂停流水,而令 ID/EX 接口部件的输出清零,以实现插入气泡。

# 2.4.3 分支冲突处理逻辑

由于在 EX 段处理分支跳转,所以指令成功跳转时,需要将误取到 IF 和 ID 段的指令清除,相当于插入两个气泡,具体实现为 IF/ID 接口部件和 ID/EX 接口部件的清零端都置为有效,如此一来,在下一个时钟上升沿到来的时候,IF 段的指令就为正确的指令,ID 与 EX 段的指令为 nop 指令,程序就得以正确运行。

# 2.5 重定向流水线设计

进一步改造气泡流水线 CPU,增加重定向机制和 Load-Use 数据相关检测机制,使得流水线能在不插入气泡的情况下处理除 Load-Use 情况之外的其他数据相关问题。

# 2.5.1 重定向数据通路

将 EX/MEM 中锁存的运算器运算结果、MEM/WB 中锁存的运算器运算结果和访存数据,传回 ID 段,寄存器堆读取的数据与传回到 ID 段的数据,依据是否要进行重定向来进行多路选择,然后再传入 ID/EX 流水部件,以实现重定向传输到 EX 段的数据。

# 2.5.2 重定向控制逻辑

重定向可控制模块包括两个部分,即重定向判断和重定向数据选择,重定向判断的实现与上一节中的数据冲突检测逻辑大致相同,只是在其基础上细分出普通数据相关和 Load-Use 数据相关。对与普通的数据相关,可通过数据重定向解决,而对于 Load-Use 类型的数据相关,必须得插入一个气泡消除相关。

至于重定向的数据选择,有四种情况: ID 段的 rA 源操作数与 EX 段的目的操作数相同时,将 EX 段的数据重定向到 RF\_A 的输入; ID 段的 rB 源操作数与 EX 段的目的操作数相同时,将 EX 段的数据重定向到 RF\_B 的输入; ID 段的 rA 源操作数与MEM 段的目的操作数相同时,将 MEM 段的数据重定向到 RF\_A 的输入; ID 段的 rB 源操作数与 MEM 段的目的操作数相同时,将 MEM 段的数据重定向到 RF\_B 的输入。

重定向控制模块的引脚定义及说明如表 2.8 所示。

引脚 输入/输出 位宽 功能描述 输入 5 ID 段指令的源操作数 rA 输入 5 ID 段指令的源操作数 rВ 输入 ID 段的控制信号,用于解析指令类型 Ctrl 32 输入 EX 段指令的操作码,用于判断 Load-Use 情况 EX\_OP 6  $EX_rW$ 输入 5 EX 段指令的目的操作数 EX\_WE 输入 EX 段指令的寄存器写使能端控制信号 1 MEM\_rW 输入 5 MEM 段指令的目的操作数 MEM\_WE 输入 1 MEM 段指令的寄存器写使能端控制信号

表 2.8 重定向控制模块引脚定义

| 引脚       | 输入/输出       | 位宽 | 功能描述               |
|----------|-------------|----|--------------------|
| EX_Data  | 输入          | 32 | EX 段传回的数据          |
| MEM_Data | 输入          | 32 | MEM 段传回的数据         |
| rd_RF_A  | 输出          | 32 | 要重定向到 RF_A 的数据     |
| r_RF_A   | 输出          | 1  | 重定向 RF_A 的控制端,为1有效 |
| rd_RF_B  | 输出          | 32 | 要重定向到 RF_B 的数据     |
| r_RF_B   | 输出          | 1  | 重定向 RF_B 的控制端,为1有效 |
| Load-Use | ad-Use 输出 1 |    | Load-Use 情况,控制插入气泡 |

# 3 详细设计与实现

# 3.1 单周期 CPU 实现

# 3.1.1 主要功能部件实现

- 1) 程序计数器 (PC)
- ① Logism 实现:

使用一个 32 位寄存器实现程序计数器 PC, 触发方式为上升沿触发,输入为下一条将要执行的指令的地址,输出为当前执行指令的地址。Halt 为停机信号,将此控制信号通过非门取反之后和时钟相与,当需要进行停机时,Halt 控制信号为 1,经过非门之后为 0,与时钟信号相与,屏蔽时钟信号,使整个电路停机。如图 3.1 所示。



图 3.1 程序计数器 (PC)

# ② FPGA 实现:

程序计数器 PC 的 Verilog 代码如下:

```
reg [31:0]PC;
initial PC = 0;
always @(posedge clk)

if(reset) PC <= 0;
else if(!halt) PC <= PC_in;
```

- 2) 运算器 (ALU)
- ① Logism 实现:

ALU 的电路设计图如图 3.2 所示,图中的隧道各表示一个引脚,各引脚的定义和功能描述见表 2.2 ALU 引脚与功能描述,操作数传入后,就传到各运算部件计算所有运算的结果,但最终结果通过操作码配合多路选择器进行输出。



图 3.2 运算器原理图(ALU)

# ② FPGA 实现:

各种运算均可直接通过 Verilog 语言的运算符直接实现,最后的输出则是实例化两个 16 路选择器,根据 ALUOP 的值进行选择,其中 16 路选择器可用 case 语句简单实现,具体实现见 16 路选择器的 Verilog 代码。

运算器 ALU 的 Verilog 代码如下:

# module ALU( S, X, Y, Result, Result2, Equal, Overflow, UOF); input [3:0]S; input signed [31:0]X; input signed [31:0]Y; output [31:0]Result; output [31:0]Result2;

```
output Equal;
output Overflow;
output UOF;
wire[31:0] const 32bit 0;
wire[30:0] const 31bit 0;
assign const_32bit_0 = 32'd0;
assign const_31bit_0 = 31'd0;
wire[31:0] BUF logical left;
wire[31:0] BUF arithmetic right;
wire[31:0] BUF logical right;
wire[31:0] BUF_product_lower;
wire[31:0] BUF_product_upper;
wire[31:0] BUF_quotient;
wire[31:0] BUF_remainder;
wire[31:0] BUF add result;
wire[31:0] BUF_sub_result;
wire[31:0] BUF_and_32_bit;
wire[31:0] BUF or 32 bit;
wire[31:0] BUF_xor_32_bit;
wire[31:0] BUF nor 32 bit;
wire[31:0] BUF signed comparator;
wire[31:0] BUF unsigned comparator;
Multiplexer 16 #(.NrOfBits(32))
   MUX Result (.Enable(1'b1),
           .MuxIn_0(BUF_logical_left),
           .MuxIn 1(BUF arithmetic right),
           .MuxIn_2(BUF_logical_right),
```

```
.MuxIn 3(BUF product lower),
           .MuxIn 4(BUF quotient),
           .MuxIn 5(BUF add result),
           .MuxIn 6(BUF sub result),
           .MuxIn 7(BUF and 32 bit),
           .MuxIn 8(BUF or 32 bit),
           .MuxIn_9(BUF_xor_32_bit),
           .MuxIn_10(BUF_nor_32_bit),
           .MuxIn_11(BUF_signed_comparator),
           .MuxIn 12(BUF unsigned comparator),
           .MuxIn 13(const 32bit 0),
           .MuxIn 14(const 32bit 0),
           .MuxIn 15(const 32bit 0),
           .MuxOut(Result),
           .Sel(S));
Multiplexer 16 #(.NrOfBits(32))
   MUX Result2 (.Enable(1'b1),
           .MuxIn 0(const_32bit_0),
           .MuxIn_1(const_32bit_0),
           .MuxIn 2(const 32bit 0),
           .MuxIn_3(BUF_product_upper),
           .MuxIn 4(BUF remainder),
           .MuxIn_5(const_32bit_0),
           .MuxIn 6(const 32bit 0),
           .MuxIn 7(const 32bit 0),
           .MuxIn_8(const_32bit_0),
           .MuxIn 9(const 32bit 0),
           .MuxIn 10(const 32bit 0),
           .MuxIn_11(const_32bit_0),
           .MuxIn 12(const 32bit 0),
           .MuxIn 13(const 32bit 0),
```

```
.MuxIn 14(const 32bit 0),
                .MuxIn 15(const 32bit 0),
                .MuxOut(Result2),
               .Sel(S));
   assign BUF logical left = X \ll Y[4:0];
   assign BUF arithmetic right = X >>> Y[4:0];
   assign BUF logical right = X >> Y[4:0];
   assign {BUF product upper,BUF product lower} = X * Y;
   assign BUF_quotient = X / Y;
   assign BUF remainder = X \% Y;
   assign BUF add result = X + Y;
   assign BUF sub result = X - Y;
   assign BUF and 32 bit = X \& Y;
   assign BUF or 32 bit = X \mid Y;
   assign BUF_xor_32_bit = X ^ Y;
   assign BUF nor 32 bit = \sim(X | Y);
   assign BUF signed comparator = (\$signed(X) < \$signed(Y));
   assign BUF_unsigned_comparator = (\sup_{X} BUF_unsigned(X) < \sup_{X} BUF_unsigned(Y));
   assign Equal = (X == Y);
   assign Overflow = 0;
   assign UOF = 0;
endmodule
```

# 16 路多路选择器的 Verilog 代码如下:

```
module Multiplexer_16( Enable,

MuxIn_0,

MuxIn_1,

MuxIn_10,

MuxIn_11,

MuxIn_12,

MuxIn_13,
```

```
MuxIn 14,
                          MuxIn_15,
                          MuxIn 2,
                          MuxIn 3,
                          MuxIn_4,
                          MuxIn_5,
                          MuxIn_6,
                          MuxIn_7,
                          MuxIn_8,
                          MuxIn 9,
                          Sel,
                          MuxOut);
parameter NrOfBits = 1;
input Enable;
input[NrOfBits-1:0]
                    MuxIn 0;
input[NrOfBits-1:0]
                    MuxIn 1;
input[NrOfBits-1:0]
                   MuxIn_10;
                   MuxIn_11;
input[NrOfBits-1:0]
input[NrOfBits-1:0]
                   MuxIn_12;
input[NrOfBits-1:0] MuxIn_13;
input[NrOfBits-1:0] MuxIn 14;
input[NrOfBits-1:0]
                    MuxIn_15;
input[NrOfBits-1:0]
                    MuxIn 2;
input[NrOfBits-1:0]
                    MuxIn 3;
input[NrOfBits-1:0]
                    MuxIn_4;
input[NrOfBits-1:0]
                    MuxIn_5;
input[NrOfBits-1:0]
                    MuxIn_6;
input[NrOfBits-1:0]
                    MuxIn_7;
input[NrOfBits-1:0]
                    MuxIn 8;
input[NrOfBits-1:0]
                    MuxIn_9;
```

```
input[3:0] Sel;
   output[NrOfBits-1:0] MuxOut;
   reg[NrOfBits-1:0] s selected vector;
   assign MuxOut = s selected vector;
   always @(*)
   begin
      if (\simEnable) s selected vector \leq 0;
      else case (Sel)
          4'b0000: s selected vector <= MuxIn 0;
          4'b0001: s selected vector <= MuxIn 1;
          4'b0010: s selected vector <= MuxIn 2;
          4'b0011: s selected vector <= MuxIn 3;
          4'b0100: s selected vector <= MuxIn 4;
          4'b0101: s selected vector <= MuxIn 5;
          4'b0110: s selected vector <= MuxIn 6;
          4'b0111: s_selected_vector <= MuxIn_7;
          4'b1000: s selected vector <= MuxIn 8;
          4'b1001: s selected vector <= MuxIn 9;
          4'b1010: s selected vector <= MuxIn 10;
          4'b1011: s selected vector <= MuxIn 11;
          4'b1100: s selected vector <= MuxIn 12;
          4'b1101: s selected vector <= MuxIn 13;
          4'b1110: s selected vector <= MuxIn 14;
          default: s_selected_vector <= MuxIn_15;
       endcase
   end
endmodule
```

# 3.1.2 数据通路的实现

根据总体方案设计中数据通路设计那一小节的详细内容,具体分析每一条指令在执行过程中各个主要部件的输入和输出端口的连接,完成指令系统数据通路表如表 3.1 所示,再在 Logisim 和 Vivado 上进行数据通路的实现。

# ① Logism 实现:

在完成指令系统数据通路表的填写之后,根据列出的数据通路表,进行多指令数据通路的合并输入数,表,将各个主要功能部件进行连接,根据数据通路合并表的最终结果,对于所有的多输入部件使用多路选择器进行输入选择。最终便可以完成数据通路的搭建,如错误!未找到引用源。所示。



图 3.3 单周期 CPU 数据通路 (Logism)

### ② FPGA 实现:

根据**错误!未找到引用源。**所示的原理图,实例化已实现的主要模块,并进行数据通路的连接。

在 Vivado 中使用 Verilog 语言搭建的数据通路的原理图如图 3.4 所示。



图 3.4 单周期 CPU 数据通路(FPGA)

表 3.1 数据通路表

| 刘       | Č                                   | 2  |          |          | RF       |                    | A    | ALU   | C DVT                | DM   | ſ    |
|---------|-------------------------------------|----|----------|----------|----------|--------------------|------|-------|----------------------|------|------|
| 7月7     | N                                   | IM | rA#      | ‡₽‡      | rW#      | Din                | X    | Y     | o_EA1                | Addr | Din  |
| add     | PC+1                                | PC | rs       | ıt       | rd       | ALU                | RF.A | RF.B  |                      |      |      |
| addi    | PC+1                                | PC | rs       |          | ıt       | ALU                | RF.A | S EXT | {INM[15];IMM[15:0]}  |      |      |
| addiu   | PC+1                                | PC | rs       |          | ıt       | ALU                | RF.A | S EXT | {INM[15],IMM[15:0]}  |      |      |
| addu    | PC+1                                | PC | fS       | μ        | rd       | ALU                | RF.A | RF.B  |                      |      |      |
| and     | PC+1                                | PC | fS       | ıt       | td       | ALU                | RF.A | RF.B  |                      |      |      |
| andi    | PC+1                                | PC | fS       |          | ıt       | ALU                | RF.A | S_EXT | $\{1.50,IMM[15:0]\}$ |      |      |
| sll     | PC+1                                | PC |          | μ        | rd       | ALU                | RF.B | S_EXT | {12'b0,IMM[10:6]}    |      |      |
| Sfa     | PC+1                                | PC |          | μ        | rd       | ALU                | RF.B | S_EXT | {12'b0,IMM[10:6]}    |      |      |
| srl     | PC+1                                | PC |          | μ        | rd       | ALU                | RF.B | S_EXT | {12'b0,IMM[10:6]}    |      |      |
| qns     | PC+1                                | PC | fS       | μ        | rd       | $\Omega TV$        | RF.A | RF.B  |                      |      |      |
| 0f      | PC+1                                | PC | fS       | μ        | rd       | $\Omega TV$        | RF.A | RF.B  |                      |      |      |
| ori     | PC+1                                | PC | fS       |          | ıţ       | $\Omega TV$        | RF.A | S_EXT | $\{1.90'IMM[15:0]\}$ |      |      |
| nor     | PC+1                                | PC | fS       | μ        | rd       | ALU                | RF.A | RF.B  |                      |      |      |
| lw      | PC+1                                | PC | ſS       |          | rt       | DM.word            | RF.A | S EXT | {IMM[15],IMM[15:0]}  | ALU  |      |
| SW      | PC+1                                | PC | fS       | μ        |          |                    | RF.A | S EXT | {INM[15];IMM[15:0]}  | ALU  | RF.B |
| ped     | ALU.Equal ? (PC + S_EXT<<2): PC+1   | PC | ſS       | ıt       |          |                    | RF.A | RF.B  | {IMM[15],IMM[15:0]}  |      |      |
| bne     | !ALU.Equal ? (PC + S_EXT<<2) : PC+1 | PC | ſS       | ıt       |          |                    | RF.A | RF.B  | {IMM[15],IMM[15:0]}  |      |      |
| sit     | PC+1                                | PC | ſS       | ıt       | rd       | ALU                | RF.A | RF.B  |                      |      |      |
| slti    | PC+1                                | PC | ſS       |          | ıt       | ALU                | RF.A | S EXT | {IMM[15],IMM[15:0]}  |      |      |
| sltu    | PC+1                                | PC | ſS       | u        | rd       | ALU                | RF.A | RF.B  |                      |      |      |
| j       | {PC[31:28],IM[25:0], 2'b0}          | PC |          |          |          |                    |      |       |                      |      |      |
| jal     | {PC[31:28],IM[25:0], 2'b0}          | PC |          |          | 5'b11111 | PC+1               |      |       |                      |      |      |
| jť      | RF.A                                | PC | fS       |          |          |                    |      |       |                      |      |      |
| syscall | PC+1                                | PC | 5'500010 | 5'500100 |          |                    | RF.A | S EXT | {13'b0,4'b1010}      |      |      |
| BLTZ    | ALU.R[0] ? (PC + S_EXT<<2) : PC+1   | PC | fS       | ıt       |          |                    | RF.A | RF.B  | {IMM[15],IMM[15:0]}  |      |      |
| SRLV    | PC+1                                | PC | rs       | μ        | rd       | ALU                | RF.B | RF.A  |                      |      |      |
| SLTIU   | PC+1                                | PC | rs       |          | u        | ALU                | RF.A | S EXT | {IMM[15],IMM[15:0]}  |      |      |
| ΗT      | PC+1                                | PC | rs       |          | u        | DM.signed_halfword | RF.A | S EXT | {IMM[15],IMM[15:0]}  | ALU  |      |
| 本位      | 4 輸入                                | PC | 2輸入      | 2輸入      | 3輸入      | 4輸入                | 2额入  | 3輸入   | 4輸入                  | ALU  | RF.B |

# 3.1.3 控制器的实现

根据总体方案设计中控制器的设计那一小节的相关内容,在 Logism 和 Vivado 上进行控制器的具体实现。其中,完整的控制信号表见表 3.2。

# ① Logisim 实现

用比较器比较 OP 和 Funct 字段的值以解析出当前的指令,然后对控制信号输出的每一位,使其为需要该信号为真的指令相或的结果,如 控制器原理图(Logisim)图 3.5 所示。



图 3.5 控制器原理图 (Logisim)

# ② FPGA 实现

根据在 Logism 中的原理图,可用简单的逻辑运算得到每一位控制信号的输出,在 Vivado 中使用 Verilog 语言构成的主控制器原理图如图 3.6 所示。



图 3.6 控制器原理图 (FPGA)

٠ ٠ ٠ ٠ ٠ • • • ٠ oui ٠ ٠ • • ٠ ٠ ٠ • SLTIU ٠ pue ٠ ٠ jaj •|•|• • BLTZ sit • • ٠ • nor ٠ • ٠ • ä and • ٠ ٠ ٠ ٠ syscall SRLV Sra μs • ٠ • ٠ ٠ • extend(IMM)
zero\_ext(IMM) Din<=DM.half extend(shamt) rW<=GPR[31] RF WE Din<=PC+1 jump register Y<=S EXT ALUOP[1] Din<=DM ALUOP[3] ALUOP[2] ALUOP[0] X<=RF.B rA<=\$v0 Y<=RF.A rW<=rd rB<=\$a0 bne bltz syscall dumi bed

表 3.2 空制信号表

# 3.1.4 控制器的 Verilog 代码如下:

```
module controller(
     input [5:0] OP,
    input [5:0] Funct,
    output [27:0] control signal
    );
    wire op0,bltz,j,jal,beq,bne,addi,addiu,slti,sltiu,andi,ori,lh,lw,sw;
     wire f1,f2,f3,f4,f5,f6,f7,f8,f9,f10,f11,f12,f13,f14;
     wire sll,srl,sra,srlv,jr,syscall,add,addu,sub,c and,c or,c nor,slt,sltu;
     assign op0 = (OP == 6'h00);
    assign bltz = (OP == 6'h01);
     assign j = (OP == 6'h02);
    assign jal = (OP == 6'h03);
     assign beq = (OP == 6'h04);
     assign bne = (OP == 6'h05);
     assign addi = (OP == 6'h08);
     assign addiu = (OP == 6'h09);
     assign slti = (OP == 6'h0a);
     assign sltiu = (OP == 6'h0b);
     assign and i = (OP == 6'h0c);
    assign ori = (OP == 6'h0d);
     assign lh = (OP == 6'h21);
     assign lw = (OP == 6'h23);
     assign sw = (OP == 6'h2b);
     assign f1 = (Funct == 6'h00);
     assign f2 = (Funct == 6'h02);
     assign f3 = (Funct == 6'h03);
    assign f4 = (Funct == 6'h06);
    assign f5 = (Funct == 6'h08);
     assign f6 = (Funct == 6'h0c);
     assign f7 = (Funct == 6'h20);
```

```
assign f8 = (Funct == 6'h21);
 assign f9 = (Funct == 6'h22);
 assign f10 = (Funct == 6'h24);
 assign f11 = (Funct == 6'h25);
 assign f12 = (Funct == 6'h27);
 assign f13 = (Funct == 6'h2a);
 assign f14 = (Funct == 6'h2b);
 assign sll = op0&f1;
 assign srl = op0\&f2;
 assign sra = op0&f3;
 assign srlv = op0&f4;
 assign ir = op0\&f5;
 assign syscall = op0\&f6;
 assign add = op0&f7;
 assign addu = op0&f8;
 assign sub = op0&f9;
 assign c and = op0&f10;
 assign c or = op0&f11;
 assign c nor = op0&f12;
 assign slt = op0&f13;
assign sltu = op0&f14;
 assign control signal[27] = ori|sltiu|slti|bltz|sltu|slt|c nor|c or;
 assign control signal[26] =
lw|sw|lh|andi|sltiu|addiu|addi|sltu|c and|sub|addu|add|syscall;
 assign control signal[25] = andi|slti|bltz|slt|c nor|c and|sub|syscall|srlv|srl;
 assign control signal[24] = lw|sw|lh|andi|slti|addiu|addi|bltz|slt|c and|addu|add|sra;
 assign control signal[23] = syscall;
 assign control signal[22] = syscall;
 assign control signal[21] = sltu|slt|c nor|c or|c and|sub|addu|add|srlv|sra|srl|sll;
 assign control signal[20] = jal;
 assign control signal[19] =
```

```
lh|lw|ori|andi|sltiu|slti|addiu|addi|jal|sltu|slt|c nor|c or|c and|sub|addu|add|srlv|sra|srl|sll;
     assign control signal[18] = jal;
     assign control signal[17] = lh|lw;
     assign control signal[16] = lh;
     assign control signal[15] = srlv|sra|srl|sll;
     assign control signal[14] = srlv;
     assign control signal[13] = lw|sw|lh|ori|andi|sltiu|slti|addiu|addi|syscall|sra|srl|sll;
     assign control signal[12] = sra|srl|sll;
     assign control signal[11] = sw|lw|lh|ori|andi|sltiu|slti|addiu|addi|bne|beq|bltz;
     assign control signal[10] = ori|andi;
     assign control signal[9] = jal|j|jr;
     assign control signal[8] = ir;
     assign control signal[7] = beq;
     assign control signal[6] = bne;
     assign control signal[5] = bltz;
     assign control signal[4] = syscall;
     assign control signal[3] = sw;
     assign control signal[2] = 1'b0;
     assign control signal[1] = 1'b0;
     assign control signal[0] = 1b0;
endmodule
```

# 3.2 理想流水 CPU 实现

依据总体设计方案中理想流水线 CPU 设计的那一小节,在 单周期 CPU 数据通路 (Logism) 的基础上,将数据通路改造成流水线形式,在 Logisim 平台上实现的理想流水线电路图如图 3.7 所示。



图 3.7 理想流水线 CPU 电路图

# 3.3 气泡式流水线实现

# 3.3.1 数据相关检测逻辑的实现

依据表 2.7 中的引脚定义和 2.4.1 小节的设计,在 Logisim 平台上实现的数据相关检测部件如图 3.8 所示。其中隧道 read\_rA 表示 ID 段指令需要从 rA 指定的寄存器读取数据,隧道 read\_rB 表示 ID 段指令需要从 rB 指定的寄存器读取数据,隧道 syscall表示 ID 段指令为系统调用指令,这几个隧道通过解析输入引脚 ID\_OP 和 ID\_Funct 来得到。

# 3.3.2 插入气泡和流水暂停逻辑的实现

按照 2.4.2 和 2.4.1 小节的设计,在 Logisim 平台上实现插入气泡逻辑和流水暂停逻辑,其电路图如图 3.9 所示,当需要在 EX 段插入气泡时,IF/ID 接口部件的 lock端被置位 0,而 ID/EX 接口部件的 clr 清零端被置位 1;当需要处理分支冲突时,IF/ID 接口部件和 ID/EX 接口部件的清零端都被置位 1。



图 3.8 数据相关检测部件电路图



图 3.9 气泡插入和流水暂停实现

# 3.3.3 气泡流水功能的实现

将数据冲突检查部件和冲突处理逻辑加入流水线 CPU 电路中,即得到了气泡流水先的电路,如图 3.10 所示。



图 3.10 气泡流水线 CPU 电路图

# 3.4 重定向流水线实现

# 3.4.1 重定向数据通路的实现

依据 2.5.1 小节的设计,在 Logisim 平台上实现重定向数据通路如图 3.11 所示。 其中 EX\_Data 和 MEM\_Data 分别是 EX 段和 MEM 段传回的数据,这两个数据传入 重定向控制模块,然后依据重定向的判断结果,决定是否要将 RF\_A 和 RF\_B 的输入 结果重定向,并在重定向模块内决定要重定向的数据。



图 3.11 重定向数据通路电路图

# 3.4.2 重定向控制逻辑的实现

依据 2.5.2 小节的设计方案,在 Logisim 平台上实现重定向控制模块的电路图如 3.12 所示。

其中,根据传入的 ID 段控制信号判断当前指令是否要读取 rA 或 rB 指定的寄存器的数据,再判断源操作数与 EX 段和 MEM 段的目的操作数是否相同,来判断数据相关,特别的,根据 EX\_OP 判断当前处于 EX 段的指令是否为访存指令,当 EX 段的指令是访存指令,而且 ID 段指令与 EX 段指令存在数据相关是,即判断该情况为 Load-Use 相关。

重定向数据的选择则是根据 ID 段的指令与 EX 段的指令存在数据相关,还是与 MEM 段的指令存在数据相关来进行选择,见图 3.12 的最右部分。



图 3.12 重定向控制模块电路图

# 3.4.3 重定向功能的实现

将气泡流水线 CPU 中的气泡插入控制模块改造为重定向数据通路和重定向控制模块,即得到了重定向流水线 CPU 的电路,如图 3.13 所示。



图 3.13 重定向流水线电路图

# 4 实验过程与调试

# 4.1 单周期 CPU 上板测试

# 4.1.1 测试程序和理论结果

测试程序为 benchmark 程序,将程序机器码加载入指令存储器 IM 后,进行 CPU 模块的功能仿真,理论结果是指令总周期数为 1546,无条件分支跳转指令数为 38,有条件分支指令数为 338,有条件分支指令成功跳转次数为 276,且最后系统调用输出的十六进制数为 0x00000038,最后 PC 停止在 0x000032dc 地址处。

# 4.1.2 测试结果与分析

在 Vivado 平台上对 CPU 模块进行功能测试,行为仿真的波形图如图 4.1 所示。从图中可以看到,CPU 停机后,指令总周期数 v\_total\_cycles 为 1546,无条件分支跳转指令数为 38,有条件分支指令数为 338,有条件 v\_branch\_cycles 分支指令成功跳转次数 v\_branch\_success\_cycles 为 276,且最后系统调用输出 v\_Syscall\_out 为 0x00000038,最后 v\_PC 停止在 0x000032dc 地址处。测试结果与理论结果完全相符,因此得出单周期 CPU 的功能正确。



图 4.1 单周期 CPU 功能测试结果

# 4.2 理想流水线 CPU 功能测试

### 4.2.1 测试程序和理论结果

测试程序为理想流水线 CPU 测试程序,程序中所有指令均无相关性,一共 17 条指令,执行完后理论周期数为 21,且内存中的前四个字数据应分别为 0x00000000、0x00000001、0x00000002 和 0x00000003。

### 4.2.2 测试结果与分析

在 Logisim 平台上进行仿真测试,测试程序运行结果如图 4.2 和图 4.3 所示,从图中可以看到仿真结果与理论结果相符,即理想流水线 CPU 功能正确。



图 4.2 理想流水线 CPU 测试结果



图 4.3 理想流水程序运行结束后 DM 的状态

# 4.3 气泡流水线 CPU 功能测试

# 4.3.1 测试程序和理论结果

测试程序为 benchmark 程序,将程序机器码加载入电路中的指令存储器 IM 后,启动时钟进行 CPU 模块的功能仿真,理论结果是指令总周期数为 3624 或 3623,无条件分支跳转指令数为 38,有条件分支指令成功跳转次数为 276,插入的气泡数为 1446,且最后系统调用输出的十六进制数为 0x00000038,且最后数据存储器 DM 中前 16 个字的内容依次为十进制的 14 到-1 的降序。

### 4.3.2 测试结果与分析

在 Logisim 平台上进行气泡流水线 CPU 的功能测试, 仿真结果如图 4.4 和图 4.5 所示, 从图中各可以看出仿真结果与理论结果相符。其中, 总周期是为 3623 是因为 停机指令在 EX 段就已执行完毕, 从 WB 段流出时没有对该指令计数。



图 4.4 气泡流水线 CPU 仿真结果

000 0000000e 0000000d 0000000c 0000000b 0000000a 00000009 00000008 00000007
008 00000006 00000005 00000004 00000003 00000002 00000001 00000000 fffffffff

图 4.5 气泡流水线仿真后 DM 中的内容

# 4.4 重定向流水线 CPU 功能测试

# 4.4.1 测试程序和理论结果

测试程序为 benchmark 程序,将程序机器码加载入电路中的指令存储器 IM 后,启动时钟进行 CPU 模块的功能仿真,理论结果是指令总周期数为 2298,无条件分支 跳转指令数为 38,有条件分支指令成功跳转次数为 276,插入的气泡数和 Load-Use 次数都为 120,且最后系统调用输出的十六进制数为 0x00000038,且最后数据存储器 DM 中前 16 个字的内容依次为十进制的 14 到-1 的降序。

# 4.4.2 测试结果与分析

在 Logisim 平台上进行气泡流水线 CPU 的功能测试, 仿真结果如图 4.6 和图 4.7 所示, 从图中各可以看出仿真结果与理论结果相符。



图 4.6 重定向流水线 CPU 仿真结果

图 4.7 重定向流水线仿真后 DM 中的内容

# 4.5 性能分析

对于同样的 benchmark 测试程序,单周期 CPU 的总周期数虽然最少,但是其单时钟周期长度是以速度最慢的指令需要的时钟周期长度来设计的,所以它是性能最差的一种方案设计;

气泡流水线 CPU 的总周期数为 3623,虽然对于单周期 CPU 来说,性能有了不少的提升,但是其有 1446 个周期是插入的气泡,有效周期只占总周期的 60%,效率比较低;

重定向流水线 CPU 的总周期数为 2298, 比气泡流水线 CPU 的总周期数减少了大

概三分之一,插入的气泡数为120个,有效周期占总周期的95%,性能和效率都比气泡流水想高很多。

# 4.6 实验进度

表 4.1 课程设计进度表

| 时间  | 进度                                     |
|-----|----------------------------------------|
| 第一天 | 完成了 ALU 的设计                            |
| 第二天 | 完成了数据通路和 CPU 模块                        |
| 第三天 | 完成了单周期 CPU 上板子测试,着手写理想流水线 cpu          |
| 第四天 | 完成了理想流水线,了解了气泡流水的原理                    |
| 第五天 | 完成了气泡流水线,开始做重定向流水线设计                   |
| 第六天 | 完成了重定向流水线,开始做动态分支预测设计                  |
| 第七天 | 完成了动态分支预测逻辑设计和 LRU 算法的设计               |
| 第八天 | 完成了带动态分支预测功能的流水线设计                     |
| 第九天 | 完成了数据重定向的 Verilog 代码并成功烧入 FPGA 板内,测试成功 |
| 第十天 | 完成了单周期 CPU 多级中断机制的实现                   |

# 5 设计总结与心得

# 5.1 课设总结

# 5.1.1 完成的设计方案

本次课程设计主要完成了一下方案的设计:

- 1. 单周期 CPU 的设计
- 2. 理想流水线 CPU 的设计
- 3. 气泡流水线的设计
- 4. 重定向流水线 CPU 的设计

# 5.1.2 实现的工作

- 1. 单周期 CPU 上板实验
- 2. 在 Logisim 平台上实现了理想流水线 CPU 的设计
- 3. 在 Logisim 平台上实现了气泡流水线 CPU 的设计
- 4. 在 Logisim 平台上实现了重定向流水线 CPU 的设计

# 5.2 课设心得

从大二开始就听说了组成原理的课程设计非常难,这两个星期一做,觉得它真的 是迄今为止所有实验以及课程设计中难度最大的一门,也是设计内容最多的一门课设, 感觉如果只用两个星期中课堂内的时间,根本完成不了,毕竟我可是通宵了两天才将 除流水中断之外的内容都做完。

不过,不得不承认,这门课设所用到了知识和从中另外学到的知识比做过的其他课程设计都要多的多,上学期老师在组成原理课上没有讲过流水线,想不到通过做课程设计的过程中,我就掌握了经典 5 段 MIPS 流水线 CPU 的设计方法,并且掌握了解决数据相关、结构相关和分支相关的简单方法,以及数据重定向流水线 CPU 的的原理与设计。在扩展内容的完成过程中,我在 FPGA 开发板上实现了重定向流水线 CPU,还了解并实现了流水线 CPU 的动态分支预测机制,这些扩展内容都非常有趣,而且都有一定的难度,做完之后很是有成就感。

第一个任务的单周期上板实验比较简单,但是由于将 Logisim 电路用 Verilog 代码描述很是繁琐,在加上对 Vivado 的使用还不是很熟练,所以还是花了不少时间,期间遇到过不少坑,觉得写代码时,端口的命名规范很重要,不然在连接数据通路是,

很容易连错,导致找 bug 要花很多时间。

第二个任务理想流水线 CPU 的设计并没有什么难度,但是使用插入气泡、数据重定向技术对于流水线 CPU 进行冒险处理时,因为这些方法老师都没讲过,书上也没有,还好课程设计指南上讲的比较清楚易懂,学习了一段时间后就可以按照上面的步骤和思想设计电路了。

至于对本次课程设计的建议,我觉得第一个任务通过小组合作完成这个机制比较好,不仅能减轻每个人的工作负担,而且锻炼了我们的团队合作能力,建议一直保留这个机制。另外,我建议实验内容减少一点,或者每一项扩展内容的分数加一点,虽然说扩展的内容可以选择不做,但大家都想要高一点的分数嘛。而且,我觉得完成的内容太多,报告好难写呀,模版给的也不是很详细,不知道每个任务具体什么要写在报告里,所有内容都写的话太费时间了,而且格式控制也汉繁琐,所以建议以后的课程设计报告能给一个更加详细模版,或者说清楚对每一个任务,要在报告上说清楚的内容。

总之,组成原理课程设计绝对是大学里最难忘的一次经历。

# 参考文献

- [1] DAVID A. PATTERSON(美). 计算机组成与设计硬件/软件接口(原书第 4 版). 北京: 机械工业出版社.
- [2] 秦磊华,吴非,莫正坤. 计算机组成原理. 北京:清华大学出版社,2011年.
- [3] 袁春风编著. 计算机组成与系统结构. 北京: 清华大学出版社, 2011年.
- [4] 张晨曦, 王志英. 计算机系统结构. 高等教育出版社, 2008年.

# • 指导教师评定意见 •

# 一、原创性声明

本人郑重声明本报告内容,是由作者本人独立完成的。有关观点、方法、数据和文献等的引用已在文中指出。除文中已注明引用的内容外,本报告不包含任何其他个人或集体已经公开发表的作品成果,不存在剽窃、抄袭行为。

特此声明!

作者签字: 华龙