

# Pràctica 3:

# Disseny de la CPU

Arnau Plans Castelló Marc Estiarte Salisi Eloi Galan Badiella

# Índex

| Introducció                         | 2  |
|-------------------------------------|----|
| Exercicis                           | 3  |
| Ex 1 - Unitat de Control de la CPU  | 3  |
| Ex 2 - Unitat de Control de l'ALU   | 4  |
| Ex 3 - Passos previs a seguir       | 5  |
| Ex 4 - Disseny del microprocessador | 5  |
| Disseny amb símbols                 | 6  |
| Disseny amb Codi                    | 10 |
| Ex 5 - Simulació del projecte       | 11 |
| Codi complet                        | 15 |
| VHD                                 | 15 |
| UnitatControl CPU                   | 15 |
| ControlALU                          | 17 |
| microprocessador                    | 18 |
| VHT (TestBench)                     | 25 |
| UnitatControl CPU                   | 25 |
| ControlALU                          | 25 |
| microprocessador                    | 26 |



# 1. Introducció

En aquesta pràctica realitzarem el disseny de la Unitat de Control iel Control de l'ALU pel processador monocicle i el camí complert de dades del processador.





2. Exercicis

# 2.1. Ex 1 - Unitat de Control de la CPU

### Simulació (UnitatControl de la CPU)



#### Explicació de la simulació de la UnitatControl de la CPU:

**0 - 100 ns** → Hem fet esperar 100ns per evitar errors a l'hora d'iniciar les proves.

**100 - 200 ns** → En aquest període de temps hem simulat el codi d'operació de la instrucció ADD, la qual ens activa els flags EscTeg i RegDest mentres els altres els manté a desactivats. L'ALUOP val 10 tal com diu la pràctica.

**200 - 300 ns** → En quest cas hem provat la instrucció LW, i els flags activats han estat: FontALU, LlegMem i MemaReg. El valor de l'ALUOP és 00.

**300 - 400 ns** → En l'ultim periode de 100ns hem comprovat que la operació BRNE actives els flags corresponents. Com podem veure a la simulació l'unic flag activat ha estat el de SaltCondicional, mentres que la ALUOP pren per valor 01.



## 2.2. Ex 2 - Unitat de Control de l'ALU

La seguent taula mostra el resultat de l'Operació qua hara de tenir la Unitat de Control de l'ALU.

| ALU    | Юр            |   | Car | np de | la fun | ció |    | Operació |
|--------|---------------|---|-----|-------|--------|-----|----|----------|
| ALUOp1 | ALUOp1 ALUOp0 |   | F4  | F3    | F2     | F1  | F0 |          |
| 0      | 0 0           |   |     | Х     | Х      | Х   | Х  | 010      |
| Х      | 1             | Х | Х   | Х     | Х      | Х   | Х  | 110      |
| 1      | х             | Х | Х   | 0     | 0      | 0   | 0  | 010      |
| 1      | х             | Х | Х   | 0     | 0      | 1   | 0  | 110      |
| 1      | х             | Х | Х   | 0     | 1      | 0   | 0  | 000      |
| 1      | х             | Х | Х   | 0     | 1      | 0   | 1  | 001      |
| 1      | х             | Х | Х   | 1     | 0      | 1   | 0  | 111      |

Per aconseguir-ho hem posat en pràctica l'implementació següent:





La implementació en codi de l'esquema anterior seria la següent:

```
Control(0) := ((funcio(3) OR funcio(0)) AND CodiOP(1));
Control(1) := ((NOT funcio(2)) OR (NOT CodiOP(1)));
Control(2) := ((funcio(1) AND CodiOP(1)) OR codiOP(0));
Operacio <= Control(2 downto 0);</pre>
```

## Simulació (ControlALU)



### Explicació de la simulació del ControlALU:

Com podem observar a la simulació l'implementació de l'esquema és correcte ja que el resultat de l'Operació en la simulació concorda amb els resultats de la taula anterior.

## 2.3. Ex 3 - Passos previs a seguir

Fet.

## 2.4. Ex 4 - Disseny del microprocessador

Per a realitzar el disseny del microprocessador vam començar creant els simbols de tots els moduls i creant un block de simbols. Pero ens vam trobar amb molts problemes a l'hora de simular. Per aquest motiu vam redissenyarlo a partir d'un nou modul VHD que col·lecciona tots els elements del microprocessador i els relaciona entre ells.

En el seguent apartat "Disseny amb simbols" hem adjuntat una imatge de com ens ha quedat el disseny amb simbols no finalitzar, i mes endebant a l'apartat "disseny amb codi" expliquem com hem realitzat el codi base del microprocessador i les seves simulacions corresponents.

Disseny amb símbols







## Disseny amb Codi

Per a la realització del modul microprocessador amb codi hem hagut d'assignar noms a tots els busos de dades i bits que relacionen uns moduls amb altres. En la seguent imatge es pot obserbar el nom de tots els busos que farem servir per l'implementació del codi.





2.5. Ex 5 - Simulació del projecte

En aquest apartat explicarem com s'ha comportat els elements del nostre microprocessador a partir de les següents instruccions donades.

00: 20070040 addi \$7, \$0, 0x40 04: 20080048 addi \$8, \$0, 0x48 08: 20090060 addi \$9, \$0, 0x60 0c: 8cea0000 lw \$10, 0(\$7) 10: 00006020 add \$12, \$0, \$0 14: 8d0b0000 lw \$11, 0(\$8) 18: 016c6020 add \$12, \$11, \$12 1c: 214affff addi \$10, \$10, -1 20: 21080004 addi \$8, \$8, 4 24: 1540fffb bne \$10, \$0, -16 28: ad2C0000 sw \$12, 0(\$9)

## Memòria de dades a nivel de byte

| 40H: 00000005 | 5    | 0x40: 00; 0x41: 00; 0x42:00; 0x43: 05 |
|---------------|------|---------------------------------------|
| 44H: 00000000 |      |                                       |
| 48H: 0000016d | 365  |                                       |
| 4CH: 000005d4 | 1492 |                                       |
| 50H: 000007d1 | 2001 |                                       |
| 54H: 000002c7 | 711  |                                       |
| 58H: 00000799 | 1945 |                                       |
| 5CH: 00000000 |      |                                       |
| 60H: 00000000 | 0    |                                       |



Com podem observar a les imatges que hem adjuntat a continuació, el microprocessador es comporta de la manera desitjada. En les primeres instruccions podem veure com realitza correctament el carregament de diferents valors als registres 7, 8 i 9. A continuació ens realitza el load d'una posició de la memòria en el registre 10.

Anant comparant arribaríem a comprovar com es desenvolupen correctament totes les instruccions.

| CLK       | 0     |          |          |          |          |          |          |          |          |          |          |    |          |          |
|-----------|-------|----------|----------|----------|----------|----------|----------|----------|----------|----------|----------|----|----------|----------|
| Reset     | 1     |          |          |          |          |          |          |          |          |          |          |    |          |          |
| Instr     | 20    | 20070040 |          |          | 20080048 |          | 20090060 |          | 8CEA0000 |          | 00006020 |    | 8D0B0000 |          |
| Dout      | XX    | XXXXXXXX | 00000000 |          | 00000004 |          | 80000000 |          | 000000C  |          | 00000010 |    | 00000014 |          |
| bancr(12) | 00    | 00000000 |          |          |          |          |          |          |          |          |          |    |          | ,        |
| bancr(11) | 00    | 00000000 |          |          |          |          |          |          |          |          |          |    |          | 0000016D |
| bancr(10) | 00    | 00000000 |          |          |          |          |          |          |          | 00000005 |          |    |          |          |
| bancr(9)  | 00    | 00000000 |          |          |          |          |          | 00000060 |          |          |          |    |          |          |
| bancr(8)  | 00    | 00000000 |          |          |          | 00000048 |          |          |          |          |          |    |          |          |
| bancr(7)  | 00    | 00000000 |          | 00000040 |          |          |          |          |          |          |          |    |          |          |
| Operacio  | 010   | 010      |          |          |          |          |          |          |          |          |          |    |          |          |
| Resultat  | 00    | 00000040 |          |          | 00000048 |          | 00000060 |          | 00000040 |          | 00000000 |    | 00000048 |          |
| address   | 40    | 40       |          |          | 48       |          | 60       |          | 40       |          | 00       |    | 48       |          |
| Now       | 00 ns | ns       | 100      | Ons      | 200      | ) ns     | 300      | ns) ns   | 400      | ns )     | 500      | ns | 600      | ns e     |

| CLK       | 0     | -        |          |            |          |          |          |          |      |            |          |          |          |          |
|-----------|-------|----------|----------|------------|----------|----------|----------|----------|------|------------|----------|----------|----------|----------|
| Reset     | 1     |          |          |            |          |          |          |          |      |            |          |          |          |          |
| Instr     | 20    | 016C6020 |          | 214AFFFF   |          | 21080004 |          | 1540FFFB |      | 8D0B0000   |          | 016C6020 |          | 214AFFFF |
| Dout      | XX    | 00000018 |          | 0000001C   |          | 00000020 |          | 00000024 |      | 00000014   |          | 00000018 |          | 000000   |
| bancr(12) | 00    | 00000000 | 0000016D |            |          |          |          |          |      |            |          |          | 00000741 |          |
| bancr(11) | 00    | 0000016D |          |            |          |          |          |          |      |            | 000005D4 |          |          |          |
| bancr(10) | 00    | 00000005 |          |            | 00000004 |          |          |          |      |            |          |          |          |          |
| bancr(9)  | 00    | 00000060 |          |            |          |          |          |          |      |            |          |          |          |          |
| bancr(8)  | 00    | 00000048 |          |            |          |          | 0000004C |          |      |            |          |          |          |          |
| bancr(7)  | 00    | 00000040 |          |            |          |          |          |          |      |            |          |          |          |          |
| Operacio  | 010   | 010      |          | 010        |          |          |          | 110      | 1    | 010        |          |          |          | 010      |
| Resultat  | 00    | 0000016D | 000002DA | 00000004   | 00000003 | 0000004C | 00000050 | 00000004 |      | 0000004C   |          | 00000741 | 00000D15 | 000000   |
| address   | 40    | 6D       | DA       | 04         | 03       | 4C       | 50       | 04       |      | 4C         |          | 41       | 15       | 03       |
| Now       | 00 ns | 700      | ns       | 1111111111 | ns       |          | ns       | 100      | 0 ns | 1111111111 | 0 ns     | 120      | 0 ns     | THEFT    |

| 01.14     |       | _        |          |          |          | _     |          |          |          |          |          |          |          |        |
|-----------|-------|----------|----------|----------|----------|-------|----------|----------|----------|----------|----------|----------|----------|--------|
| CLK       | 0     | 4        |          |          |          |       |          |          |          |          |          |          |          |        |
| Reset     | 1     |          |          |          |          |       |          |          |          |          |          |          |          |        |
| Instr     | 20    | 214AFFFF | 21080004 |          | 1540FFFB |       | 8D0B0000 |          | 016C6020 |          | 214AFFFF |          | 21080004 |        |
| Dout      | XX    | 0000001C | 00000020 |          | 00000024 |       | 00000014 |          | 00000018 |          | 0000001C |          | 00000020 |        |
| bancr(12) | 00    | 00000741 |          |          |          |       |          |          |          | 00000F12 |          |          |          |        |
| bancr(11) | 00    | 000005D4 |          |          |          |       |          | 000007D1 |          |          |          |          |          |        |
| bancr(10) | 00    | 00000003 |          |          |          |       |          |          |          |          |          | 00000002 |          |        |
| bancr(9)  | 00    | 00000060 |          |          |          |       |          |          |          |          |          |          |          |        |
| bancr(8)  | 00    | 0000004C |          | 00000050 |          |       |          |          |          |          |          |          |          | 000000 |
| bancr(7)  | 00    | 00000040 |          |          |          |       |          |          |          |          |          |          |          |        |
| Operacio  | 010   | 010      |          |          | 110      |       | 010      |          |          |          | 010      |          |          |        |
| Resultat  | 00    | 00000002 | 00000050 | 00000054 | 00000003 |       | 00000050 |          | 00000F12 | 000016E3 | 00000002 | 00000001 | 00000054 | 000000 |
| address   | 40    | .02      | 50       | 54       | 03       |       | 50       |          | 12       | E3       | 02       | 01       | 54       | 58     |
| Now       | 00 ns | 00 ns    | 140      | 0 ns     | 1500     | ns ns | 160      | 0 ns     | 170      | 0 ns     | 180      | 0 ns     | 190      | 0 ns   |



| 61.17     |       |          |          |          |          |          |          |          |          |          |          |      |        |
|-----------|-------|----------|----------|----------|----------|----------|----------|----------|----------|----------|----------|------|--------|
| CLK       | 0     | -        | _        |          |          |          |          |          | -        |          |          |      |        |
| Reset     | 1     |          |          |          |          |          |          |          |          |          |          |      |        |
| Instr     | 20    | 1540FFFB | 8D0B0000 |          | 016C6020 |          | 214AFFFF |          | 21080004 |          | 1540FFFB |      | 8D0B00 |
| Dout      | XX    | 00000024 | 00000014 |          | 00000018 |          | 0000001C |          | 00000020 |          | 00000024 |      | 000000 |
| bancr(12) | 00    | 00000F12 |          |          |          | 000011D9 |          |          |          |          |          |      |        |
| bancr(11) | 00    | 000007D1 |          | 000002C7 |          |          |          |          |          |          |          |      |        |
| bancr(10) | 00    | 00000002 |          |          |          |          |          | 00000001 |          |          |          |      |        |
| bancr(9)  | 00    | 00000060 |          |          |          |          |          |          |          |          |          |      |        |
| bancr(8)  | 00    | 00000054 |          |          |          |          |          |          |          | 00000058 |          |      |        |
| bancr(7)  | 00    | 00000040 |          | ·        |          |          |          |          |          |          |          |      |        |
| Operacio  | 010   | 110      | 010      |          |          |          | 010      |          |          |          | 110      |      | 010    |
| Resultat  | 00    | 00000002 | 00000054 |          | 000011D9 | 000014A0 | 00000001 | 00000000 | 00000058 | 0000005C | 00000001 |      | 000000 |
| address   | 40    | 02       | 54       |          | D9       | A0       | 01       | 00       | 58       | 5C       | 01       |      | 58     |
| Now       | 00 ns | 2000 ns  | 2100     | ns       | 220      | 0 ns     | 230      | 0 ns     | 240      | 0 ns     | 250      | 0 ns |        |

| CLK       | 0     |                 |          |          |          |          |          |          |          |      |          |      |            |
|-----------|-------|-----------------|----------|----------|----------|----------|----------|----------|----------|------|----------|------|------------|
| Reset     | 1     |                 |          |          |          |          |          |          |          |      |          |      |            |
| Instr     | 20    | 8D0B0000        | 016C6020 |          | 214AFFFF |          | 21080004 |          | 1540FFFB |      | AD2C0000 |      | 00000000   |
| Dout      | XX    | 00000014        | 00000018 |          | 0000001C |          | 00000020 |          | 00000024 |      | 00000028 |      | 0000002C   |
| bancr(12) | 00    | 000011D9        |          | 00001972 |          |          |          |          |          |      |          |      |            |
| bancr(11) | 00    | 000002C7 000007 | 99       |          |          |          |          |          |          |      |          |      |            |
| bancr(10) | 00    | 00000001        |          |          |          | 00000000 |          |          |          |      |          |      |            |
| bancr(9)  | 00    | 00000060        |          |          |          |          |          |          | i e      |      | k        |      |            |
| bancr(8)  | 00    | 00000058        |          |          |          |          |          | 0000005C |          |      |          |      |            |
| bancr(7)  | 00    | 00000040        |          |          |          |          |          |          |          |      |          |      |            |
| Operacio  | 010   | 010             |          |          | 010      |          |          |          | 110      |      | 010      |      |            |
| Resultat  | 00    | 00000058        | 00001972 | 0000210B | 00000000 | FFFFFFF  | 0000005C | 00000060 | 00000000 |      | 00000060 |      | 00000000   |
| address   | 40    | 58              | .72      | OB       | 00       | FF       | 5C       | 60       | 00       |      | 60       |      | 00         |
| Now       | 00 ns | 2600 ns         | 270      | 0 ns     | 280      | 0 ns     | 290      | 0 ns     | 300      | 0 ns | 310      | 0 ns | 1111111111 |

Per ultim en aquesta pràctica se'ns demanava que omplíssim els valors de la següent taula corresponents a l'ultima fase de l'última instrucció:

|             | Valor (hex) |
|-------------|-------------|
| PC          | 0x00000028  |
| Instrucció  | 0xAD2C0000  |
| Registre 7  | 0x00000040  |
| Registre 8  | 0x0000005C  |
| Registre 9  | 0x00000060  |
| Registre 10 | 0x00000000  |
| Registre 11 | 0x00000799  |
| Registre 12 | 0x00001972  |
| Registre 13 | 0x00000000  |



| Adreces de memòria |            |
|--------------------|------------|
| 0x40               | 0x00000005 |
| 0x44               | 0x0000000  |
| 0x48               | 0x0000016D |
| 0x4C               | 0x000005D4 |
| 0x50               | 0x000007D1 |
| 0x54               | 0x000002C7 |
| 0x58               | 0x00000799 |
| 0x5C               | 0x0000000  |
| 0x60               | 0x00001972 |



## 3. Codi complet

### 3.1. VHD

#### UnitatControl CPU

```
library ieee;
  use ieee.std_logic_1164.all;
  use ieee.numeric_std.all;
entity UnitatControl is
        Port (
                 co: in STD_LOGIC_VECTOR (5 downto 0);
                 --z : in STD_LOGIC; -- colocarem el flag z i c fora de la Unitat de Control tal com esta a l'esquema
                 --c: in STD_LOGIC;
                 RegDest : out STD_LOGIC;
                 SaltInc : out STD_LOGIC;
                 MemaReg: out STD_LOGIC;
                 LlegMem : out STD_LOGIC;
                 EscrMem: out STD_LOGIC;
                 SaltCon: out STD_LOGIC;
                 FontALU : out STD_LOGIC;
                 ALUOP: out STD_LOGIC_VECTOR(1 downto 0);
                 EscrReg: out STD_LOGIC
        );
end UnitatControl;
architecture behav of UnitatControl is
begin
        process (co)
        begin
                 case co is
                         when "000000" => --Tipus R -> add, sub, and, or, nop fet
                                  RegDest <= '1';
                                  SaltInc
                                                   <= '0';
                                                   <= '0':
                                  MemaReg
                                  LlegMem
                                                   <= '0';
                                  EscrMem
                                                   <= '0';
                                                   <= '0';
                                  SaltCon
                                  FontALU <= '0';
                                  ALUOP
                                                   <= "10";
                                                   <= '1';
                                  EscrReg
```



when "001000" => --Tipus I -> addi fet RegDest <= '0'; SaltInc <= '0': MemaReg <= '0'; <= '0'; LlegMem EscrMem <= '0'; SaltCon <= '0'; FontALU <= '1'; **ALUOP** <= "10"; **EscrReg** <= '1'; when "100011" => --Tipus I -> lw fet RegDest <= '0'; SaltInc <= '0'; <= '1': MemaReg <= '1'; LlegMem EscrMem <= '0'; SaltCon <= '0'; FontALU <= '1'; ALUOP <= "00"; <= '1'; **EscrReg** when "101011" => --Tipus I -> sw fet RegDest <= '0'; SaltInc <= '0'; MemaReg <= '0'; <= '0'; LlegMem <= '1'; EscrMem SaltCon <= '0'; FontALU <= '1'; ALUOP <= "00"; EscrReg <= '0'; when "000100" => --Tipus I -> bne fet RegDest <= '0'; <= '0'; SaltInc MemaReg <= '0'; LlegMem <= '0': EscrMem <= '0'; <= '1'; SaltCon FontALU<= '0'; ALUOP <= "01"; EscrReg <= '1';



<= '0'; LlegMem EscrMem <= '0'; SaltCon <= '0'; FontALU <= '1'; ALUOP <= "11"; <= '1'; EscrReg when "000010" => --Tipus J -> J fet RegDest <= '0'; SaltInc <= '1'; MemaReg <= '0'; LlegMem <= '0'; EscrMem <= '0'; <= '0'; SaltCon FontALU <= '0'; <= "00"; **ALUOP EscrReg** <= '0'; when others => RegDest <= '0'; SaltInc <= '0'; <= '0'; MemaReg <= '0'; LlegMem <= '0'; EscrMem <= '0'; SaltCon FontALU<= '0'; ALUOP <= "00"; **EscrReg** <= '0'; end case;

#### ControlALU

end behav;

end process;

```
library ieee;
    use ieee.std_logic_1164.all;
    use ieee.numeric_std.all;

entity ControlALU is
    Port (
        funcio : in STD_LOGIC_VECTOR (5 downto 0);
        CodiOP : in STD_LOGIC_VECTOR (1 downto 0); -- ALUOP
        Operacio : out STD_LOGIC_VECTOR (2 downto 0) -- Sortida control alu
    );
end ControlALU;
```



architecture behav of ControlALU is begin process (funcio,CodiOP) variable Control: STD\_LOGIC\_VECTOR(2 downto 0); begin Control(0) := ((funcio(3) OR funcio(0)) AND CodiOP(1)); Control(1) := ((NOT funcio(2)) OR (NOT CodiOP(1))); Control(2) := ((funcio(1) AND CodiOP(1)) OR codiOP(0)); Operacio <= Control(2 downto 0); end process; end behav; microprocessador library ieee; use ieee.std\_logic\_1164.all; use ieee.numeric\_std.all; entity microprocessador2 is port ( Reset: in STD\_LOGIC; CLK: in STD\_LOGIC); end microprocessador2; architecture Behavioral of microprocessador2 is component ALU32 is --fet Port ( Op1, Op2: in signed (31 downto 0); Control\_ALU: in signed (2 downto 0); Resultat: out signed (31 downto 0); Z: out STD\_LOGIC; C: out STD\_LOGIC); end component; component UnitatControl is --fet Port ( co: in STD\_LOGIC\_VECTOR (5 downto 0); RegDest : out STD\_LOGIC; SaltInc : out STD\_LOGIC; MemaReg : out STD\_LOGIC;



LlegMem : out STD\_LOGIC; EscrMem: out STD\_LOGIC; SaltCon: out STD\_LOGIC; FontALU: out STD\_LOGIC; ALUOP: out STD\_LOGIC\_VECTOR(1 downto 0); EscrReg : out STD\_LOGIC); end component; component ControlALU is --fet Port ( funcio: in STD\_LOGIC\_VECTOR (5 downto 0); CodiOP: in STD\_LOGIC\_VECTOR (1 downto 0); -- ALUOP Operacio: out signed (2 downto 0) -- Sortida control alu ); end component; component sumador is --fet suma1 Port ( A, B: in std\_logic\_vector(31 downto 0); S: out std\_logic\_vector(31 downto 0) ); end component; component mux2x1\_5bits is --fet mux1 Port ( sel: in std\_logic; A, B: in std logic vector(4 downto 0); O: out std\_logic\_vector(4 downto 0) ); end component; component mux2x1 is --fet mux2 Port ( sel: in std logic; A, B: in std\_logic\_vector(31 downto 0); O: out std\_logic\_vector(31 downto 0) ); end component; component MemInst is --fet Port ( address: in STD\_LOGIC\_VECTOR (31 downto 0); Instr: out STD\_LOGIC\_VECTOR (31 downto 0) ); end component; component memData is --fet



Port ( clock, MemRead, MemWrite: in std\_logic; address: in std\_logic\_vector(7 downto 0); write\_data: in std\_logic\_vector(31 downto 0); read\_data: out std\_logic\_vector(31 downto 0) ); end component; component extSig is Port ( entrada: in std\_logic\_vector(15 downto 0); sortida: out std\_logic\_vector(31 downto 0) ); end component; component ComptadorPrograma is Port ( Reset: in STD\_LOGIC; clk: in STD\_LOGIC; Din: in STD\_LOGIC\_VECTOR(31 downto 0); Dout: out STD\_LOGIC\_VECTOR(31 downto 0) ); end component; component BancRegistres is Port ( Rf1: in STD\_LOGIC\_VECTOR(4 downto 0); Rf2: in STD\_LOGIC\_VECTOR(4 downto 0); Rdest: in STD\_LOGIC\_VECTOR(4 downto 0); Sor1: out STD\_LOGIC\_VECTOR(31 downto 0); Sor2 : out STD\_LOGIC\_VECTOR(31 downto 0); Dades: in STD\_LOGIC\_VECTOR(31 downto 0); Esc: in STD\_LOGIC; Reset: in STD\_LOGIC; clk: in STD\_LOGIC ); end component; -- Senyals ALU32 signal D1: SIGNED (31 downto 0); signal D2: SIGNED (31 downto 0); signal carry: STD\_LOGIC; signal zero : STD\_LOGIC;



signal adreca: SIGNED (31 downto 0); signal contALU: SIGNED (2 downto 0); -- Senyals UnitatControl signal RegDest : STD\_LOGIC; signal SaltInc: STD LOGIC; signal MemaReg: STD\_LOGIC; signal LlegMem : STD\_LOGIC; signal EscrMem: STD\_LOGIC; signal SaltCon: STD LOGIC; signal FontALU : STD\_LOGIC; signal ALUOP: STD\_LOGIC\_VECTOR(1 downto 0); signal EscrReg : STD\_LOGIC; -- senyals controlALU signal funcio: STD\_LOGIC\_VECTOR (31 downto 0); signal CodiOP: STD\_LOGIC\_VECTOR (1 downto 0); --signal contALU: signed (2 downto 0); --suma1 4+Dout signal Dout : std\_logic\_vector(31 downto 0); --inicialitzar a signal S1 : std\_logic\_vector(31 downto 0); --mux1 signal om1 : std\_logic\_vector(4 downto 0); signal funcio: STD\_LOGIC\_VECTOR (31 downto 0); --MemoriaPrograma signal Dout : std\_logic\_vector(31 downto 0); signal funcio: STD\_LOGIC\_VECTOR (31 downto 0); --ComptadorPrograma signal Din: STD\_LOGIC\_VECTOR(31 downto 0); --signal Dout : STD\_LOGIC\_VECTOR(31 downto 0); --BancRegistres --signal om1: STD\_LOGIC\_VECTOR(4 downto 0); signal sor2 : STD\_LOGIC\_VECTOR(31 downto 0); signal DadaEsc: STD\_LOGIC\_VECTOR(31 downto 0); --Extsigne signal sExt : std\_logic\_vector(31 downto 0); --mux2 --signal D2: std logic vector(31 downto 0); --MemoriaPrograma



signal readDat :std\_logic\_vector(31 downto 0); --Suma2 signal S2: std\_logic\_vector(31 downto 0); signal B2 : std\_logic\_vector(31 downto 0); --mux4 signal S3 : std\_logic\_vector(31 downto 0); signal selmux4 : std\_logic; --mux5 signal B3: std\_logic\_vector (31 downto 0); begin selmux4 <= (SaltCon AND (not zero)); B3 <= ((S1(31 downto 28))&(funcio(25 downto 0) & "00")); B2 <= (sExt(29 downto 0) & "00"); ALU: ALU32 port map ( Op1 => D1, Op2 => D2, Control\_ALU => contALU, Resultat => adreca, Z => zero,C => carry); UC: UnitatControl port map( co => funcio(31 downto 26), RegDest => RegDest, SaltInc => SaltInc, MemaReg => MemaReg, LlegMem => LlegMem, EscrMem => EscrMem, SaltCon => SaltCon, FontALU => FontALU, ALUOP => ALUOP, EscrReg => EscrReg); ContrALU: ControlALU port map( funcio => funcio(5 downto 0), CodiOP => ALUOP, Operacio => contALU); suma1: sumador port map(



```
A => Const4,
               B => Dout,
              S => S1);
      mux1: mux2x1_5bits port map(
              sel => RegDest,
              A => funcio(20 downto 16),
               B => funcio(15 downto 11),
               O => om1);
      PC: ComptadorPrograma port map(
               Reset => Reset,
              clk => CLK,
               Din => Din,
               Dout => Dout);
      BancReg: BancRegistres port map(
              Rf1 => funcio(25 downto 21),
               Rf2 => funcio(20 downto 16),
               Rdest => om1,
              signed(Sor1) => D1,
               Sor2 => sor2.
               Dades=> DadaEsc,
               Esc => EscrReg,
              Reset => Reset,
              clk => CLK
      );
ExSig : extSig port map(
              entrada => funcio(15 downto 0),
              sortida => sExt
      );
      mux2: mux2x1 port map(
              sel => FontALU,
              A => Sor2,
               B => sExt,
              signed(O) \Rightarrow D2
      );
      MemoriaPrograma: MemInst port map(
              address => Dout,
               Instr => funcio
      );
      MemDades: memData port map(
              clock => clk,
              write_data => sor2,
               read_data => ReadDat,
```



MemRead => LlegMem, MemWrite => EscrMem, address => std\_logic\_vector(adreca(7 downto 0)) ); mux3: mux2x1 port map( sel => MemaReg, A => std\_logic\_vector(adreca), B => ReadDat, O => DadaEsc ); suma2: sumador port map( A => S1, B => B2, S => S2 ); mux4: mux2x1 port map( sel => selmux4, A => S1, B => S2, O => S3 ); mux5: mux2x1 port map( sel => SaltInc,  $A \Rightarrow S3$ B => B3, O => Din );

end architecture;



## 3.2. VHT (TestBench)

Clock de 100ns de periode.

#### UnitatControl CPU

```
wait for 100 ns;

co <= "000000"; --Add

wait for 100 ns;

co <= "100011"; --Iw

wait for 100 ns;

co <= "000100"; --brne
```

## **ControlALU**

```
CodiOP <= "00";
funcio <= "000000";
wait for 100 ns; -- 010
CodiOP <= "01";
funcio <= "000000";
wait for 100 ns; -- 110
CodiOP <= "10";
funcio <= "000000";
wait for 100 ns; --010
CodiOP <= "10";
funcio <= "000010";
wait for 100 ns; --110
CodiOP <= "10";
funcio <= "000100";
wait for 100 ns; --000
CodiOP <= "10";
funcio <= "000101";
wait for 100 ns; --001
CodiOP <= "10";
funcio <= "001010";
```



wait for 100 ns; --111

## microprocessador

En el testbench d'aquest modul nomes hem afegit el clock que sens proporciona a la pràctica i un reset inicial amb la durada que especifica la pràctica.

```
clock: PROCESS
-- variable declarations
BEGIN
        clk <= '0';
        wait for 50 ns;
        clk <= '1';
        wait for 50 ns;
END PROCESS clock;
always: PROCESS
-- optional sensitivity list
-- ( )
-- variable declarations
BEGIN
        reset <= '1';
        wait for 120 ns;
        reset <= '0';
        wait for 3200 ns;
WAIT;
END PROCESS always;
```