#### 电子电路与系统基础

理论课第九讲

分段折线法: MOSFET电流镜、反相器电路

李国林 清华大学电子工程系

#### MOSFET电流镜、反相器电路 大纲

- · MOSFET的分段折线电路模型
  - 晶体管物理结构
  - 端口伏安特性
    - 分段折线描述
- MOSFET电流源
  - 电流镜
- MOSFET反相器
  - NMOS反相器
  - CMOS反相器

#### NMOSFET结构

- Metal-Oxide-Semiconductor Field-Effect Transistor
  - 金属-氧化物-半导体 结构的场效应晶体管
  - Transistor: Transfer Resistor
    - 晶体管, 转移电阻器
    - 受控的非线性电阻
      - MOS电容
      - 沟道形状变化





## NMOSFET伏安特性方程



$$\beta_n = \frac{1}{2} \mu_n C_{ox} \frac{W}{L} \qquad \qquad \qquad G = \sigma \frac{S}{l}$$

沟道宽长比 电子迁移率 单位







$$i_G = 0$$
 栅衬为电容结构,低频开路

$$i_{D} = \begin{cases} 0 \\ 2\beta_{n} \left( (v_{GS} - V_{TH}) v_{DS} - 0.5 v_{DS}^{2} \right) \\ \beta_{n} \left( v_{GS} - V_{TH} \right)^{2} \left( 1 + \lambda v_{DS} \right) \end{cases}$$

$$v_{GS} < V_{TH}$$
 导电沟道未形成, $v_{GS} > V_{TH}, v_{GD} > V_{TH}$  直通沟道,欧姆区  $v_{GS} > V_{TH}, v_{GD} < V_{TH}$  夹断沟道,恒流区

$$v_{GS} < V_{TH}$$
 导电沟道未形成,截止区  $v_{GS} > V_{TH}$  直通沟道,欧姆区

$$v_{OD} = v_{GS} - V_{TH}$$
 过驱动电压  $v_{DS,sat} = v_{GS} - V_{TH}$  饱和电压

$$V_{TH}$$
 阈值电压

$$V_E = \frac{1}{\lambda}$$
 厄利电压

#### NMOS和PMOS



**PMOS**的元件约束方程和NMOS的形式一致: PMOS方程中,只要将NMOS方程中的 $v_{cs}$ 换成 $v_{sg}$ ,将 $v_{ds}$ 块成 $v_{sd}$ ,将 $v_{h}$ 块成 $v_{g}$ ,将 $v_{h}$ 块成 $v_{h}$ ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,将 $v_{h}$  ,

#### 分段线性化电路模型

- 只要元件约束方程有明显的分区特性,原理性分析即可采用分段折线模型
- MOSFET的三个分区有明确的物理含义,故而可三个区域分别线性化处理
  - 三个区均为线性电路模型
    - 截止区: 电流为零, 开路模型
    - 欧姆区: 过原点抛物线方程, 线性化为线性电阻
    - 恒流区: 伏安特性曲线几乎平直, 线性化为诺顿电流源

以NMOSFET为例 PMOSFET等效电路及PMOS电路练习留作作业

## 分段线性化: 截止区电路模型







$$i_G = 0$$

$$v_{GS} < V_{TH}$$

$$i_D = 0$$

## 分段线性化: 欧姆区电路模型







$$i_G = 0$$

$$r_{on} = \left(\frac{di_D}{dv_{DS}}\right)_{v_{DS}=0}^{-1} = \frac{1}{2\beta_n(v_{GS} - V_{TH})}$$

$$v_{GS} > V_{TH}$$

$$v_{DS} < V_{DS,sat}$$

$$i_D = 2\beta_n ((v_{GS} - V_{TH})v_{DS} - 0.5v_{DS}^2)$$
  
 $\approx 2\beta_n (v_{GS} - V_{TH})v_{DS} = v_{DS}/r_{on}$ 

线性化为受控线性电阻

#### 分段线性化: 开关电路模型







$$r_{on} = \frac{1}{2\beta_n (v_{GS} - V_{TH})}$$

$$i_D = 0$$
  $v_{GS} < V_{TH}$ 

很小的 $v_G$ ,沟道未形成,抽象为开路

$$v_{DS} = 0 \qquad v_{GS} > V_{TH}, v_{GD} > V_{TH}$$

很大的v<sub>G</sub>,形成厚沟道,导通电阻很小,抽象为短路

## 分段线性化: 恒流区电路模型



$$i_G = 0$$

$$v_{GS} > V_{TH}$$
 $v_{DS} > V_{DS,sat}$ 

$$i_D = I_{D0} = \beta_n (v_{GS} - V_{TH})^2$$

沟道夹断: 非线性(平方律)受控的压控流源

## 厄利效应

#### 分段折线化模型中,厄利效应大多被忽略不计

#### 局部线性化分析中,厄利效应一般会加以考虑 形成有限的电压增益



$$\begin{split} i_{D} &= \beta_{n} (v_{GS} - V_{TH})^{2} \left( 1 + \frac{v_{DS}}{V_{E}} \right) = I_{D0} \left( 1 + \frac{v_{DS}}{V_{E}} \right) \\ &= I_{D0} + \frac{I_{D0}}{V_{E}} v_{DS} = I_{D0} + g_{ds} v_{DS} = I_{D0} + \frac{v_{DS}}{r_{ds}} \end{split} \qquad \qquad I_{D0} = \beta_{n} (v_{GS} - V_{TH})^{2}$$

#### 二、MOSFET电流源

MOSFET工作在恒流区,即可 等效为恒流源

• MOSFET的二极管连接方式

确保晶体管偏置在恒流区 为了简化分析,下述分析均 不考虑厄利效应

- MOSFET电流镜
- 分压偏置电流源
  - 负反馈

$$N-MOSFET$$

$$P-MOSFET$$

$$egin{aligned} V_{GS}, V_{GD}, V_{DS} \ V_{SG}, V_{DG}, V_{SD} \end{aligned}$$

$$V_{od} = V_{GS} - V_{TH}$$

$$V_{DS,sat} = V_{GS} - V_{TH}$$

| 晶体管分析,         | 截止区               | 导通区                   |                       |
|----------------|-------------------|-----------------------|-----------------------|
| 首先分析在<br>哪个区工作 | $V_{od} < 0$      | $V_{od} > 0$          |                       |
| ,,, <u> </u>   | $V_{GS} < V_{TH}$ |                       | $V_{GS} > V_{TH}$     |
| 熟记             |                   | 欧姆导通                  | 恒流导通                  |
| 工作区            |                   | $V_{GD} > V_{TH}$     | $V_{GD} < V_{TH}$     |
| 工作区<br>条件      |                   | $V_{DS} < V_{DS,sat}$ | $V_{DS} > V_{DS,sat}$ |

#### 例1 MOSFET的二极管连接方式



给出R<sub>D</sub>取值,使得I<sub>D</sub>=1mA

$$I_D = \begin{cases} 0 & V_D \leq V_{TH} \\ \beta_n (V_D - V_{TH})^2 & V_D > V_{TH} \end{cases}$$

$$V_{GD} = 0V < 0.6V = V_{TH}$$

$$I_D = \beta_n (V_{GS} - V_{TH})^2$$



$$I_D = \beta_n (V_{GS} - V_{TH})^2$$

二极管:反偏(V<sub>GS</sub><V<sub>TH</sub>)截止电流 为0,正偏(V<sub>GS</sub>>V<sub>TH</sub>)导通时,端 口电压端口电流具有平方律关系

$$I_D = \beta_n V_{od}^2 = 2V_{od}^2 = 1mA$$

$$V_{od} = 0.71V$$

$$V_D = V_G = V_{GS} = V_{od} + V_{TH}$$
  
= 0.71 + 0.6 = 1.31V

$$R_D = \frac{V_{DD} - V_D}{I_D} = \frac{3.3 - 1.31}{1m} = 1.99k\Omega$$

#### 例2 电流镜current mirror

#### 两个工艺参量一模一样的晶体管

给出 $R_D$ 取值,使得电流源输出电流 $I_{out}$ =1mA



参考电流支路是控制支路(输入)镜像电流支路是受控支路(输出)

$$I_{D1} = \frac{1}{2} \mu_p C_{ox} \left( \frac{W}{L} \right)_1 (V_{SG1} - V_{TH})^2$$

$$I_{D2} = \frac{1}{2} \mu_p C_{ox} \left(\frac{W}{L}\right)_2 (V_{SG2} - V_{TH})^2$$

$$V_{SG1} = V_{SG2}$$

$$\frac{I_{D2}}{I_{D1}} = \frac{\left(\frac{W}{L}\right)_2}{\left(\frac{W}{L}\right)_1} = \frac{50}{10} = 5$$

电流镜特点:镜像电流大小由晶体管尺寸决定 14



$$\frac{I_{D2}}{I_{D1}} = \frac{\left(\frac{W}{L}\right)_2}{\left(\frac{W}{L}\right)_1} = \frac{50}{10} = 5$$

$$I_{D2} = I_{out} = 1mA$$

$$I_{D1} = \frac{I_{D2}}{5} = 200 \mu A$$

$$V_{od1} = V_{SG1} - V_{TH} = \sqrt{\frac{I_{D1}}{\frac{1}{2} \mu_p C_{ox} \left(\frac{W}{L}\right)_1}} = \sqrt{\frac{200}{\frac{1}{2} \times 100 \times 10}} = 0.63V$$

$$V_{SG1} = V_{od1} + V_{TH} = 0.63 + 0.8 = 1.43V$$

$$V_{G2} = V_{D1} = V_{G1} = V_{DD} - V_{SG1} = 3.3 - 1.43 = 1.87V$$

$$R_D = \frac{V_{D1}}{I_{D1}} = \frac{1.87V}{0.2mA} = 9.3k\Omega$$

#### 恒流源等效的限定性条件







$$V_{SD2} \ge V_{SD2,sat} = V_{SG2} - V_{TH} = 0.63V$$

$$V_{D2} = V_{DD} - V_{SD2} \le 3.3 - 0.63 = 2.67V$$

$$R_L \le \frac{V_{D2,\text{max}}}{I_{out}} = 2.67k\Omega$$

#### 只需合适偏置,晶体管即可等效为恒流源



电流镜电路:采用MOSFET的二极管连接方式提供V<sub>GO</sub>直流偏压,有什么好处?

# 分压偏置电路





通过电阻分压网络,实现直流偏置

带负反馈电阻的分压偏置电路

#### 负反馈

环后影则馈影则馈路,响为,响为馈别。环后影则馈别,响为。对低反动强反馈。



假设有一个外来扰动使得晶体管M的漏极。 使得晶体管M的漏及R。 电流增加了压必器体的那么R。 电阻上野YMOS晶体管漏极电压下降。 管漏极电流下降。 极电流下降。

这就是负反馈: 负反 馈环路的存在, 使得 外加扰动的影响力降 低, 电路变得更加稳 定。

串串负反馈:通过反馈电压稳定输出电流…电流源更加稳定可靠(更加接近理想恒流源,更加稳定)

#### 电阻取值确保晶体管工作在恒流区



$$V_{G0} = \frac{R_2}{R_1 + R_2} V_{DD} < V_{DD} - V_{TH}$$

V<sub>SGp</sub>>V<sub>THp</sub>使得沟道形成,进入导通区

$$\frac{R_1}{R_2} > \frac{V_{TH}}{V_{DD} - V_{TH}}$$

$$V_{DG} = V_D - V_{G0} = V_L - V_{G0} < V_{TH}$$

V<sub>DGp</sub><V<sub>THp</sub>使得沟道夹断,进入恒流导通区

电流镜电路比这个电路有什么优势? 为什么要加负反馈电阻?根本原因是稳定性问题

$$V_L < \frac{R_2}{R_1 + R_2} V_{DD} + V_{TH}$$

# 例3 分压偏置电路设计



设计分压偏置电路,使得恒流输出I<sub>out</sub>=1mA 已知W/L=50



$$I_D = \frac{1}{2} \mu_p C_{ox} \frac{W}{L} (V_{SG2} - V_{TH})^2$$

$$V_{SG2} = \sqrt{\frac{2I_D}{\mu_p C_{ox} \frac{W}{L}}} + V_{TH} = \sqrt{\frac{2 \times 1 mA}{100 \, \mu A / V^2 \times 50}} + 0.8$$

$$= \sqrt{\frac{2 \times 1000}{100 \times 50}} + 0.8 = \sqrt{0.4} + 0.8 = 0.63 + 0.8 = 1.43V$$

$$\frac{R_1}{R_1 + R_2} = \frac{V_{SG}}{V_{DD}}$$

$$\frac{R_1}{R_1 + R_2} = \frac{V_{SG}}{V_{DD}} \qquad \frac{R_1}{R_2} = \frac{V_{SG}}{V_{DD} - V_{SG}} = \frac{1.43}{3.3 - 1.43} = \frac{1.43}{1.87}$$

$$\frac{V_{DD}}{R_1 + R_2} \le \frac{1}{10} I_{out} = 100 \mu A$$

$$R_1 + R_2 \ge \frac{3.3V}{100\mu A} = 33k\Omega$$

 $\mathbf{R}_1 = 14.3k\Omega$ 

$$R_2 = 18.7k\Omega$$

同时 
$$V_L \leq 2.67V$$

$$R_L \leq 2.67 k\Omega$$



#### 添加负反馈电阻的优势如何体现?

消除不确定性! 电路变得稳定可靠!

#### 负反馈电阻R<sub>s</sub>不宜取值过大,否则输出端口电压空间过小

取  $R_S = 500\Omega$  输出电压空间压缩**0.5V** 

$$V_L \le 2.17V$$
 代价: 恒流源等  $R_L \le 2.17k\Omega$  效适用范围降低

$$V_{G0} = V_{DD} - I_S R_S - V_{SG} = 3.3 - 0.5 - 1.43 = 1.37V$$

$$\frac{R_2}{R_1 + R_2} V_{DD} = V_{G0} = 1.37V$$

$$\frac{R_2}{R_1} = \frac{1.37}{3.3 - 1.37} = \frac{1.37}{1.93}$$

$$\mathbf{R}_1 = 19.3k\Omega$$

 $R_2 = 13.7k\Omega$ 

#### 工艺参量不确定性的体现

由于工艺参量的不确定性和环境温度的变化, 实际制作的晶体管,其工艺参量将偏离设计值, 提供的各种工艺参量大多是平均值(或有效值)

$$I_{D} = \frac{1}{2} \mu_{p} C_{ox} \frac{W}{L} (V_{SG2} - V_{TH})^{2}$$

$$\mu_{p}C_{ox}=100\mu A/V^{2}$$

W/L=50

 $V_{TH}=0.8V$ 



## 例4负反馈降低电路不确定性

• 由于工艺参数不确定及环境温度的变化,使得 PMOSFET的阈值电压V<sub>TH</sub>偏离设计值0.8V+5%,请分 析确认,有负反馈电阻的分压偏置电路较无反馈电 阻的设计确定性更高:实际输出电流偏离设计值小

特定问题方法:将新的 $V_{TH}$ =0.8V+5%=0.84V代入设计电路,考察两个电流源电路输出电流偏离1mA大小  $I_D = \frac{1}{2} \mu_p C_{ox} \frac{W}{L} (V_{SG2} - V_{TH})^2$ 

无负反馈电阻

原理性分析的通用方法:对非线性方程线性化,只考察线性误差项

$$I_{D} = f(V_{TH}) = f(V_{TH0} + \Delta V_{TH}) = f(V_{TH0}) + f'(V_{TH0}) \Delta V_{TH} + ...$$
  $\approx f(V_{TH0}) + f'(V_{TH0}) \Delta V_{TH} = I_{D0} + \Delta I_{D}$  良好的工艺确保偏差不会太大



$$I_{out} = I_D = \beta_p V_{od}^2 = \beta_p (V_{DD} - V_{G0} - V_{TH})^2$$

$$= \frac{1}{2} \mu_p C_{ox} \frac{W}{L} \left( \frac{R_1}{R_1 + R_2} V_{DD} - V_{TH} \right)^2$$

都有可能存在偏差,导致输出电流偏离设计值

$$\mathbf{R_{L}} \qquad \frac{\partial I_{out}}{\partial V_{TH}} = \frac{\partial I_{out}}{\partial V_{od}} \cdot \frac{\partial V_{od}}{\partial V_{TH}}$$

$$=2\beta_p V_{od} \times (-1) = -2\beta_p V_{od} = -\frac{\partial I_D}{\partial V_{SG}} = -g_m$$

阈值电压的偏差,可以等价为源栅电压的 反向偏差,都会导致输出电流偏离设计值

$$g_m = \frac{\partial I_D}{\partial V_{SG}} = 2\beta_p V_{od} = 2 \times \left(\frac{1}{2} \times 100 \,\mu\text{A}/V^2 \times 50\right) \times 0.63V = 3.17 m\text{S}$$

$$\frac{\Delta I_{out}}{I_{out}} \approx \frac{\frac{\partial I_{out}}{\partial V_{TH}} \Delta V_{TH}}{I_{out}} = -\frac{g_m V_{TH}}{I_{out}} \frac{\Delta V_{TH}}{V_{TH}} = \frac{-3.17 \times 0.8}{1} \times 5\% = -2.54 \times 5\% = -12.7\%$$



$$I_{out} = I_D = \beta_p V_{od}^2 = \beta_p (V_{DD} - I_D R_S - V_{G0} - V_{TH})^2$$

$$= \frac{1}{2} \mu_p C_{ox} \frac{W}{L} \left( \frac{R_1}{R_1 + R_2} V_{DD} - I_{out} R_S - V_{TH} \right)^2$$

串串负反馈:检测输出电流变化,转换为负反馈电压,从输入电压中扣除后,作用于原放大器:输出电流中的不确定性因而降低

$$\frac{\partial I_{out}}{\partial V_{TH}} = \frac{\partial I_{out}}{\partial V_{od}} \cdot \frac{\partial V_{od}}{\partial V_{TH}}$$

$$= 2\beta_p V_{od} \times \left( -\frac{\partial I_{out}}{\partial V_{TH}} R_S - 1 \right) = -g_m \left( \frac{\partial I_{out}}{\partial V_{TH}} R_S + 1 \right)$$

$$\frac{\partial I_{out}}{\partial V_{TH}} = -\frac{g_m}{1+g_m R_S} = -\frac{3.17mS}{1+3.17mS\times0.5k\Omega} = -1.23mS \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} = -1.23mS \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} = -1.23mS \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} = -1.23mS \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} \quad \frac{\text{DD} \text{Chi harmonic density}}{\text{EV}} = -1.23mS \quad \frac{\text{DD} \text{DD} \text{Chi harmonic density}}{\text{EV}} = -1.23mS \quad \frac{\text{DD} \text{Chi har$$

$$\frac{\Delta I_{out}}{I_{out}} = \frac{\frac{\partial I_{out}}{\partial V_{TH}} \Delta V_{TH}}{I_{out}} = -\frac{g_m}{1 + g_m R_S} \frac{V_{TH}}{I_{out}} \frac{\Delta V_{TH}}{V_{TH}} = -0.98 \times 5\% = -4.9\%$$
灵敏度-0.98

## 灵敏度降低了

$$\frac{\Delta I_{out}}{I_{out}} \approx \frac{\frac{\partial I_{out}}{\partial V_{TH}} \Delta V_{TH}}{I_{out}} = -g_m \frac{V_{TH}}{I_{out}} \frac{\Delta V_{TH}}{V_{TH}}$$
 无负反馈电阻 
$$S_{V_{TH}}^{I_{out}} = -g_m \frac{V_{TH}}{I_{out}}$$

$$S_{V_{TH}}^{I_{out}} = -g_m \frac{V_{TH}}{I_{out}}$$

$$\frac{\Delta I_{out}}{I_{out}} \approx \frac{\frac{\partial I_{out}}{\partial V_{TH}} \Delta V_{TH}}{I_{out}} = -\frac{g_m}{1 + g_m R_S} \frac{V_{TH}}{I_{out}} \frac{\Delta V_{TH}}{V_{TH}}$$
有负反馈电阻 
$$S_{V_{TH}}^{I_{out}} = -\frac{g_m}{1 + g_m R_S} \frac{V_{TH}}{I_{out}}$$

$$S_{V_{TH}}^{I_{out}} = -\frac{g_m}{1 + g_m R_S} \frac{V_{TH}}{I_{out}}$$

添加负反馈电阻后,灵敏度降低为原来的  $\frac{1}{1+g}$  倍

定义  $T = g_m R_s$  为环路增益,环路增益越大,电路稳定性改善越明显

 $T = 3.17 mS \times 0.5 k\Omega = 1.59$  本例有改善,但改善程度不高

#### 电流镜是模拟集成电路的特征电路





$$\frac{I_{D2}}{I_{D1}} = \frac{\frac{1}{2} \mu_p C_{ox} \left(\frac{W}{L}\right)_2 (V_{SG2} - V_{TH})^2}{\frac{1}{2} \mu_p C_{ox} \left(\frac{W}{L}\right)_1 (V_{SG1} - V_{TH})^2} = \frac{\left(\frac{W}{L}\right)_2}{\left(\frac{W}{L}\right)_1}$$

- - 参考源支路的电流可以通过某种方式确保稳定
  - 集成电路内部多采用电流镜结构,有一个稳定参考源,其他 支路电流通过电流镜电路,确 保都是这个参考源电流的倍数, 倍数由晶体管尺寸决定

#### 三、MOSFET反相器

- NMOS反相器
  - 线性电阻为偏置负载
  - 非线性电阻为偏置负载
    - · 以PMOS为非线性电阻例
- CMOS反相器
  - 留到习题课讨论
    - 本周作业为PMOS,配合NMOS形成CMOS,讲作业时顺带讨论CMOS反相器(如果有空)

# NMOS反相器







$$i_D = \frac{V_{DD} - v_{OUT}}{R_D}$$







$$\begin{split} i_{D} &= i_{D,p} = f_{PMOS} \big( v_{SG,p}, v_{SD,p} \big) \\ &= f_{PMOS} \big( V_{DD} - V_{G0}, V_{DD} - v_{OUT} \big) \end{split}$$



$$i_{D,n} = \frac{V_{DD} - v_{OUT}}{R_D}$$



$$i_{D,n} = f_{PMOS} (V_{DD} - V_{G0}, V_{DD} - v_{OUT})$$

#### 电阻支路电流 方程联立 $R_D$ **PMOS** 曲线交点 电阻支路电压 负载线方程 联立 $v_R$ NMOS伏安特性方程 x 10<sup>-3</sup> /GSn=1.4V 0.9 $\mathbf{C}$ VDD=3.3V 8.0 RD=3.3kOhm 0.7 B VGSn=1.3V 0.6 VGSp=1.49V +PMOS负载线 $I_{Dn}$ 0.5 非线性内阻戴维南源 VDSn=VGSn-VTHn VGSn=1.2V 0.4 VTHn=0.8V 0.3 VTHp=0.7V VGSn=1.1V 0.2 $v_{IN}=V_{GSn}$ VGSn=1.0V 0.1 VGSn=0.9V 0 0.5 1.5 2 2.5 3 $V_{DSn}$ , $v_{OUT}$

李国林 电子电路与系统基础

清华大学电子工程系 2020年春季学期

V<sub>DD</sub>+R<sub>D</sub>负载线

#### x 10<sup>-3</sup> VGSn=1.4\ 0.9 ,..... 入输出反相 VDD=3.3V 0.8 $\mathbf{O}^{V_{DD}}$ RD=3.3kOhm 0.7 VGSn=1.3V 0.6 VSGp=1.49V $I_{Dn}$ 0.5 VDSn=VGSn-VTHn VGSn=1.2V 0.4 VOUT VTHn=0.8V 0.3 $v_{IN}$ VTHp=0.7V VGSn=1.1V 0.2 $v_{IN}=V_{GSn}$ VGSn=1.0V 0.1 VGSn=0.9V 2.5 0.5 1.5 2 $V_{DSn}$ , $v_{OUT}$ 原理性图解分析 3.5 PMOS Active Load $\bullet^{V_{DD}}$ RD=3.3kOhm 2.5 $V_{G0}$ VOUT 1.5 VIN=1.37V VOUT ВС VGDn=VIN-VOUT=VTHn=0.8V VIN=VTHn=0.8V 0.5 VIN=1.3V 0.5 1.5 2 2.5

 $v_{IN}$ 

#### 例5 用分段折线电路模型分析反相器



NMOSFET:  $\beta_n$ =2.5mA/V<sup>2</sup>,  $V_{THn}$ =0.8V

PMOSFET:  $\beta_p = 1 \text{mA/V}^2$ ,  $V_{THp} = 0.7 \text{V}$ 

## 线性电阻负载: NMOS截止



$$v_{IN} < V_{TH}$$

$$v_{IN} < V_{TH}$$
  $v_{OUT} = V_{DD}$ 



### 线性电阻负载: NMOS恒流导通



$$v_{OUT} > v_{IN} - V_{TH}$$
  $v_{OUT} = V_{DD} - I_{D0}R_{D}$   $= V_{DD} - \beta_{n}(v_{IN} - V_{TH})^{2}R_{D}$ 

 $v_{IN} > V_{TH}$ 



# 恒 流 导通区和 欧 姆 导 通 X

界





$$v_{OUT} = V_{DD} - \beta_n (v_{IN} - V_{TH})^2 R_D = v_{IN} - V_{TH}$$

$$\beta_n (v_{IN} - V_{TH})^2 R_D + (v_{IN} - V_{TH}) - V_{DD} = 0$$

$$\frac{X}{Y} v_{IN,C} = V_{TH} + \frac{-1 + \sqrt{1 + 4\beta_n R_D V_{DD}}}{2\beta_n R_D} = 0.8 + \frac{-1 + \sqrt{1 + 4 \times 2.5 \times 3.3 \times 3.3}}{2 \times 2.5 \times 3.3} = 1.37V$$

### 线性电阻负载: NMOS欧姆导通



$$v_{IN} > 1.37V$$
  $v_{OUT} = \frac{r_{on}}{r_{on} + R_D} V_{DD}$  
$$= \frac{1}{1 + 2\beta_n (v_{IN} - V_{TH}) R_D} V_{DD}$$

VGSn=1.4V

VGSn=1.4V

VGSn=1.4V

VGSn=1.4V

VGSn=1.4V

VGSn=1.4V

VGSn=1.3V

VGSn=1.3V

VGSn=1.3V

VGSn=1.3V

VGSn=1.3V

VGSn=1.1V

李国林 电子电路与系统基础

### 分段折线解



### 非线性电阻负载

#### NMOS截止 PMOS欧姆导通





$$v_{IN} < V_{THn}$$

$$v_{OUT} = V_{DD}$$

清华大学电子工程系 2020年春季学期



李国林 电子电路与系统基础

### 非线性电阻负载

#### NMOS恒流导通 PMOS欧姆导通



$$\begin{aligned} v_{IN} > V_{THn} & v_{OUT} = V_{DD} - I_{D01} r_{on2} \\ = V_{DD} - \frac{\beta_n}{2\beta_p} \frac{\left(v_{IN} - V_{THn}\right)^2}{V_{odp}} \end{aligned}$$

清华大学电子工程系 2020年春季学期



李国林 电子电路与系统基础

### 非线性电阻负载

#### NMOS恒流导通 PMOS欧姆导通与恒流导通分界

$$v_{SD, p, sat} = V_{SG, p} - V_{THp}$$
  
=  $V_{DD} - V_{G0} - V_{THp}$   
=  $3.3 - 1.81 - 0.7 = 0.79V$ 

$$v_{OUT,D} = V_{DD} - v_{SG,p,sat}$$
  
= 3.3 - 0.79 = 2.51V

# =3.3-0.79=2.51V $I_{Dn}=I_{Dp}$ 均进入恒流导通

$$= \beta_n (v_{IN} - V_{THn})^2 = \beta_p (V_{SG,p} - V_{THp})^2$$

$$v_{IN} = V_{THn} + \sqrt{\frac{\beta_p}{\beta_n}} V_{odp} = 0.8 + \sqrt{\frac{1}{2.5}} \times 0.79 = 1.3V$$

3.3V  $V_{DD}$ 1.49V  $V_{G0}$   $M_2$   $V_{SDsat}$ =1.49-0.7=0.79V  $V_{IN} > V_{TH}$   $V_{B}$ =3.3-0.79=2.51V



### 非线性电阻负载 PMOS恒流导通

# NMOS恒流导通



$$v_{IN} = 1.3V$$
 均进入恒流导通

 $v_{GDn} = v_{IN} - v_{OUT} < V_{TH}$  NMOS恒流导通条件

#### NMOS恒流导通和欧姆导通分界点

$$v_{OUT} > v_{IN} - V_{THn} = 1.3 - 0.8 = 0.5V$$



### 非线性电阻负载 PMOS恒流导通

# NMOS欧姆导通





 $v_{IN} > 1.3V$  NMOS进入欧姆导通区

$$v_{OUT} = I_{D02} r_{on1} = \frac{\beta_p}{2\beta_n} \frac{V_{odp}^2}{(v_{IN} - V_{THn})}$$



### 分段折线分析结果



李国林 电子电路与系统基础

清华大学电子工程系 2020年春季学期



 $v_{IN} < V_{TH} = 0.8V$  N截止,P欧姆  $0.8V < v_{IN} < 1.3V$  N恒流,P欧姆  $v_{IN} = 1.3V$  N恒流,P恒流  $v_{IN} > 1.3V$  N欧姆,P恒流



### NMOS反相器小结

无论线性电阻或非线性电阻(如固定偏置的PMOS),只要是单调增电阻(随着支路电流的增加,支路电压是上升的)

支路电流的增加,支路电压是上升的) 则可形成反相器功能 电阻支路电压 截止区 导通区  $v_{GS} < V_{TH}$   $v_{GS} > V_{TH}$ PMOS Active Load  $\mathbf{O}^{V_{\mathrm{DD}}}$ NMOS恒流导通区 V<sub>DD</sub>+PMOS负载线  $v_{GD} = v_{GS} - v_{DS} < V_{TH}$ Load M VOUT  $v_{GD} = v_{GS} - v_{DS} > V_{TH} \label{eq:v_GD}$ VIN=1.37V 止 NMOS欧姆导通区 ВÔ

X

 $v_{GD} = v_{IN} - v_{OUT} = V_{TH}$ 

VOUT

 $v_{IN} = V_{TH}$ 

VIN=VTHn 0.8V

输入-输出转移特性曲线明显分三个区对应NMOS的截止区、恒流区和欧姆区

/GDn=VIN-VOUT=VTHn=0.8V

支路

电流

**PMOS** 

 $R_D$ 

Vpp+Rp负载线

李国林 电子电路与系统基础

 $v_{IN}$ 









李国林 电子电路与系统基础

### NMOS反相器 特点与缺陷



- 1、以PMOS为负载,有较大的电压增益 (有源负载active load)
- 2、NMOS反相器做数字非门时,当其位于欧姆导通区时,电流趋于不变且较大,电路有较大的功耗; PMOS反相器同理

### CMOS反相器做数字非门功耗低





CMOS非门:工作在●区和⑥区,要么NMOS截止,要么PMOS截止,均无电流,均无静态功耗

习题课讨论:不要求掌握,只需理解即可



### 作业1: NMOS晶体管

- (1) 某NMOSFET的过驱动电压为0.5V, 其饱和电压为8少?
- (2)该晶体管的 $\beta_n$ =2mA/V²,厄利电压为 $V_E$ =50V,则在 $V_{DS}$ =1V时,漏极电流为多少?
  - 必做:不考虑厄利效应;选作:考虑厄利效应
- (3) 其等效电路模型中的源电流为多少?源内阻为多少?







# 作业2: PMOS晶体管





- 画表格,一侧NMOS,一侧PMOS
- (1) 画出NMOS、PMOS晶体管电路符号,二端口网络定义 (端口电压、端口电流)
- · (2)写出NMOS、PMOS晶体管的元件约束方程
- (3) 画出伏安特性曲线示意图
- (4)对于图示的PMOS连接,给出二端口网络的元件约束方程, 画出输出端口(有源负载)伏安特性曲线示意图



有源负载:可向外提供能量,具有非线性内阻的电压源,v<sub>G</sub>固定则可作为NMOS的负载,v<sub>G</sub>变化则可实现PMOS反相功能

- 请用分段折线法分析如 图所示PMOS反相器电路, 画出其输入-输出电压转 移特性曲线示意图
  - NMOSFET参量为  $β_n$ =2.5mA/V²,  $V_{THn}$ =0.8V; PMOSFET参量为  $β_p$ =1mA/V²,  $V_{THp}$ =0.7V; 偏置电阻 $R_p$ =3.3kΩ, 电源电压 $V_{DD}$ =3.3V
  - 假设通过某种偏置方式,使得图b所示NMOSFET的 栅极电压被设置为 V<sub>G0</sub>=1.3V,源栅电压为 V<sub>Gsn</sub>=1.3V,过驱动电压为 V<sub>odn</sub>=V<sub>GSn</sub>-V<sub>THn</sub>=0.5V。

### 作业3 PMOS反相器



4 反 馈 定 • (1)验证例4设计:确认两个电流源输出电流都是1mA;确认其等效电路为恒流源

量μ<sub>o</sub>C<sub>ox</sub>偏离设计 值**100**μ**A/V**<sup>2</sup>-5%,



### CAD作业

- · 在库中找一个MOSFET,通过 端口加压求流,获得其伏安特 性曲线,由伏安特性曲线提取 其参量
- · 设计一个100uA电流源
  - 采用图中结构
  - $-V_{DD}=1.8V$
  - 给出详尽的设计过程
- 仿真获得两种结构的输出电阻
  - 说明负反馈结构的输出电阻更大,更接近理想电流源



