# 电子电路与系统基础Ⅱ

理论课7讲 状态记忆单元 (时序逻辑电路中的锁存器、触发器、存储器)

李国林 清华大学电子工程系

# 条主干

电容器,电感器 一阶RC/RL滤波器, 开关电容积分器,整流器,张弛振荡器...

带宽,延时,移相...

# 四个分支

电源,电阻器 分压器, 衰减器, 电桥

理想放大器,理想变压器,理想回旋器,理想回旋器,

增益,阻抗,噪声...

李国林 电子电路与系统基础

#### 数字 抽象

开关, 非门, 与 门, 或门, 锁存 器,

触发器, 存储器

..

状态, 状态转移

...

基本元件 电容,电感 (解析法,相图, 相量法(变换域方法). 针对微分方程)

#### 电路 抽象

基本元件 电源,电阻 (图解法,解析解, 线性化方法... 针对代数方程)

基本电路定律和电路定理基尔霍夫, 欧姆, 戴维南

端口抽象(场路抽象)

电压,电流,功率,有源/无源...

LC谐振腔,负阻器件 二阶RLC滤波器, 阻抗匹配网络, 正弦波振荡器, DC-AC, DC-DC转换器...

谐振,过冲,振荡,最大功率增益,匹配,稳定性...

二极管,晶体管整流器,放大器, 电流镜,运放,缓冲器, 比较器,ADC/DAC...

失真,线性度,灵敏度 负反馈/正反馈.../

定律、定理和方法 元件或器件 功能单元电路 性能或基本电路概念。

# 电容、电感具有记忆功能

• 电容的当前电压(状态变量)不仅和当前输入 电流有关,还和之前输入电流、以及初始电压 有关,它是有记忆的元件

$$C \qquad v(t) = \frac{1}{C} \int_{-\infty}^{t} i(\tau) \cdot d\tau = V_0 + \frac{1}{C} \int_{0}^{t} i(\tau) \cdot d\tau$$

$$Q(t) = \int_{-\infty}^{t} i(\tau) \cdot d\tau = Q_0 + \int_{0}^{t} i(\tau) \cdot d\tau$$

$$L \qquad i(t) = \frac{1}{L} \int_{-\infty}^{t} v(\tau) \cdot d\tau = I_0 + \frac{1}{L} \int_{0}^{t} v(\tau) \cdot d\tau \qquad \text{存储电荷、电舱 状态变量: 电荷、电影 大态变量: 电荷、电影 大态变量: 电荷、电影 大态变量: 电荷、电影$$

$$L \stackrel{\downarrow i(t)}{\geqslant} v(t)$$

$$i(t) = \frac{1}{L} \int_{-\infty}^{t} v(\tau) \cdot d\tau = I_0 + \frac{1}{L} \int_{0}^{t} v(\tau) \cdot d\tau$$

存储电荷、电能 状态变量: 电荷、电压

# 用反馈观点重新考察RC积分电路



$$\frac{V_o(s)}{V_i(s)} = \frac{\frac{1}{sC}}{R + \frac{1}{sC}} = \frac{1}{sRC + 1} = \frac{\omega_0}{s + \omega_0}$$

$$s = j\omega$$

电阻电路处理的信号被电容存储下来,作为内在的激励源用于下一时刻的即时处理,从而形成动态行为:由于存储(记忆),而有状态转移,有时间效应,有频率效应





电信感储一时成于而有频阻号等下时处动存有延率处容元用电从路记转对理态储状时效率 电存下阻而: 忆移,的电存下即形由),有

# 有记忆才能形成状态及状态转移

- 电阻电路以记忆元件为反馈网络则构成动态电路
  - 电阻电路输出仅和当前输入有关
  - 一 动态电路输出不仅和当前输入有关,还和以前输入或当前状态有关
  - 记忆元件包括电容、电感、传输线、...
- 组合逻辑电路以状态记忆单元为反馈网络则构成时序逻辑电路
  - 组合逻辑输出仅和当前输入逻辑有关
  - 一时序逻辑电路输出不仅和当前输入逻辑有关,还和以前输入或当前状态有关
  - 状态记忆单元包括触发器、寄存器、存储器、...

# 状态记忆单元 大纲

- 状态记忆单元
  - 双稳态
    - 计数器设计例
  - 单稳态
  - 无稳态
- 数字系统综合的层次

# 一、分类

- 时序逻辑电路中的状态记忆单元,可分三类
  - 双稳态: bistable
    - 这类记忆单元具有两个稳定状态,用于记忆状态0和状态1
    - 双稳态记忆单元是计算机系统中最常见的状态记忆单元
  - 单稳态: monostable
    - 这类记忆单元只有一个稳定状态,如果在强干扰下偏离了稳定状态,经过一定时间后,该类记忆单元会返回到这个稳定状态
    - 单稳态记忆单元可用来实现定时、振荡等功能
  - 无稳态: astable
    - 这类记忆单元没有可以保持的稳定状态,因而只能在状态间来回转换,从而形成振荡
    - 无稳态记忆单元可用来实现振荡功能

# 二、双稳态记忆单元

- 基本双稳态单元
  - -SR锁存器
  - -D锁存器
    - · 基于SR锁存器
    - 基于多路选择器
  - -D触发器
  - 存储器

# 2.1 基本双稳态单元

• 我们采用正反馈建立双稳态电路,两个稳定状态分别代表**0**和**1** 



# 2.2 SR锁存器

SR Latch

- S: Set, 输出Q置1: 置位

- R: Reset, 输出Q清零: 复位



对输出状态直接

进行操作,对N型



# S置1, R清0

| S | R | Q | Q | 说明                   |
|---|---|---|---|----------------------|
| 0 | 0 | Q | Q | 状态保持不变               |
| 1 | 0 | 1 | 0 | S置1,之后,S可安全<br>返回0状态 |
| 0 | 1 | 0 | 1 | R清0,之后,R可安全<br>返回0状态 |
| 1 | 1 | 0 | 0 | 禁止这种情况出现             |



不考虑寄生电容效 应,门延时为零

李国林 电子电路与系统基础





## 基于与非门的SR锁存器





| S | R | Q | Q | 说明                   |
|---|---|---|---|----------------------|
| 1 | 1 | Q | Q | 状态保持不变               |
| 0 | 1 | 1 | 0 | S置1,之后,S可安全<br>返回0状态 |
| 1 | 0 | 0 | 1 | R清0,之后,R可安全<br>返回0状态 |
| 0 | 0 | 1 | 1 | 禁止这种情况出现             |

NAND based SR Latch



基于与非门的SR锁存器对有效的低电平作出反应,常态是高电平,低电平触发:图中两个圆圈表示低电平触发有效

同样存在禁止态



| S | R | Q | Q |
|---|---|---|---|
| 1 | 1 | Q | Q |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |



时



不考虑寄生电容效 应,门延时为零

# 2.3 D锁存器 D Latch

D触发器是数字电路中最常见的触发器记忆单元,我们首先从D锁存器入手



透明传输的D Latch

当CLK逻辑1时:

| D | Q |
|---|---|
| 0 | 0 |
| 1 | 1 |



D:Delay延时一个时钟周期传输过去 Data,用于数据记忆与传输



李国林 电子电路与系统基础

晶体管个数: 2+4+2+4+2+4+4=22/18个: 降低成本?







八管方案

# 工作原理





#### CLK=1

Q = D

透明传输



**D** Latch

#### CLK=0

Q hold

保持

# 2.4 D触发器 D flip-flop



透明传输的D锁存器 输入到输出是透明的

#### transparent

输入变化,最多两个门延时后,则可反应到输出端:如果不考虑门延时,输出即时对输入的变化作出反应

锁存器latch和触发器flip-flop的 区别就在于输入到输出是否透 明

李国林 电子电路与系统基础



边沿触发的D触发器

CLK线上的三角:表示边沿触发 CLK线上的圆圈:表示下降沿触发

| Q <sub>n</sub> | D | CLK | Q <sub>n+1</sub> |
|----------------|---|-----|------------------|
| ×              | 0 | 1   | 0                |
| ×              | 1 | Ţ   | 1                |
| ×              | X | 1   | $Q_n$            |

仅下数并其都 并根籍 化 并 对 样 , 间

# 主从结构的D触发器



主从结构:两个相同的锁存器级联,但它们的时钟反相:时钟为1时,主锁存器透明传输,从锁存器保持不变;时钟变化为0后,主锁存器保持不变,从锁存器透明传输;显然从锁存器的输出是在时钟下降沿的时候将数据打入到从锁存器并输出



# 时域触发波形



| Q <sub>n</sub> | D | CLK | Q <sub>n+1</sub> |
|----------------|---|-----|------------------|
| ×              | X |     | D                |
| X              | X | 1   | $Q_n$            |



# 例: 用D触发器设计计数器

- D触发器是数字电路系统应用最广泛的触发器
- 计数器是时序电路的典型例子: 我们以3bit计数器的D触发器实现为例,说明时序电路设计的简单流程
- 例:请用D触发器设计一个3bit计数器,该计数器在时钟驱动下,可以依次循环输出5,7,3,2,6

# 状态转移图



时序逻辑电路 离散时间离散(有限)状态转移图 Finite-State Machine:有限状态机

动态模拟电路 连续时间连续状态转移图 phase portrait:相图

# 当前状态与下一状态转移表

当前状态

110

111

下一状态





# 状态转换时域波形



# 如何从现有状态转移到下一状态?

- 在时钟上升沿来临前,用组合逻辑电路根据当前状态计算出下一个状态,作为D触发器的D输入端
- 在时钟上升沿来临时,将触发器**D**输入数据打入触发器,记忆, 传输,获得下一个状态



#### 时钟上升沿来临时的触发器数据输入

当前状态

下一状态

数据输入

|   | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> |   | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> |   | D <sub>2</sub> | $D_1$ | D <sub>0</sub> |
|---|----------------|----------------|----------------|---|----------------|----------------|----------------|---|----------------|-------|----------------|
| 0 | 0              | 0              | 0              | × | ×              | ×              | ×              | × | ×              | ×     | ×              |
| 1 | 0              | 0              | 1              | × | ×              | ×              | ×              | × | ×              | ×     | ×              |
| 2 | 0              | 1              | 0              | 6 | 1              | 1              | 0              | 6 | 1              | 1     | 0              |
| 3 | 0              | 1              | 1              | 2 | 0              | 1              | 0              | 2 | 0              | 1     | 0              |
| 4 | 1              | 0              | 0              | × | ×              | ×              | ×              | × | ×              | ×     | ×              |
| 5 | 1              | 0              | 1              | 7 | 1              | 1              | 1              | 7 | 1              | 1     | 1              |
| 6 | 1              | 1              | 0              | 5 | 1              | 0              | 1              | 5 | 1              | 0     | 1              |
| 7 | 1              | 1              | 1              | 3 | 0              | 1              | 1              | 3 | 0              | 1     | 1              |

由于D触发器是简单的延时传输(简单存储器),因而在时钟上升沿来临前,触发器输入端准备好的数据输入正好就是下一个状态值

如果采用其他类型的触发器,其数据输入并非下一状态值,则需特别设计



状态记忆单元:采用3个D触发器来实现5个状态的循环,这里没有其他输入



|   | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> |   | D <sub>2</sub> | $D_1$ | $D_0$ |
|---|----------------|----------------|----------------|---|----------------|-------|-------|
| 0 | 0              | 0              | 0              | × | X              | ×     | ×     |
| 1 | 0              | 0              | 1              | × | ×              | ×     | ×     |
| 2 | 0              | 1              | 0              | 6 | 1              | 1     | 0     |
| 3 | 0              | 1              | 1              | 2 | 0              | 1     | 0     |
| 4 | 1              | 0              | 0              | × | ×              | ×     | ×     |
| 5 | 1              | 0              | 1              | 7 | 1              | 1     | 1     |
| 6 | 1              | 1              | 0              | 5 | 1              | 0     | 1     |
| 7 | 1              | 1              | 1              | 3 | 0              | 1     | 1     |





$$D_2 = \overline{S_0} + \overline{S_1}$$

李国林 电子电路与系统基础

| $D_1$ |
|-------|
| 1     |

| $S_2S_1$ $S_0$ | 0 | 1 |
|----------------|---|---|
| 00             | X |   |
| 01             | 1 | 1 |
| 11             | 0 | 1 |
| 10             | × | 1 |

$$D_1 = S_0 + \overline{S_2}$$

$$D_1 = S_0 + \overline{S_2}$$

 $D_0$ 

| $S_2S_1$ $S_0$ | 0 | 1 |
|----------------|---|---|
| 00             | × | × |
| 01             | 0 | 0 |
| 11             | 1 | 1 |
| 10             | X | 1 |

$$D_0 = S_2$$

清华大学电子工程系 2019年秋季小班

# 组合逻辑以记忆单元为反馈构成时序逻辑电路: 计数器例



101

# 2.7 存储器 Memory

- 这里的存储器指的是被整合后的可用于计算机运算过程中进行大量数据、地址或其他中间变量存储的记忆单元
  - 寄存器
  - SRAM
  - DRAM
  - ROM
  - FLASH

# 2.7.1 寄存器

- 由时钟边沿触发的记忆单元还被称为寄存器register
  - 寄存: 暂时存储, 便于调用
  - 寄存器往往直接被嵌入在 CPU逻辑电路中,便于CPU快 速调用,可构成单个的寄存 器或寄存器组
    - · 显然,边沿触发的D触发器就 是寄存器
    - 由简单数个晶体管构成的寄存器,这里不再讨论

W上升沿触发后,输入数据被暂时保留在输 出端,之后的时间段内,无论输入数据是否 改变,只要没有新的触发信号,输出就不会 改变,以前的数据被记忆(存储)下来了, 可用于后期调用



### Memory

- 大批量记忆单元以阵列结构形式存在,CPU对其调用需要阵列寻址,这种记忆单元被称为存储器Memory
  - 寄存器也可被称为前台存储器
  - 相应地,后者被称为后台存储器
- 描述存储器的主要指标
  - 容量: Kbyte, Mbyte, Gbyte, Tbyte
  - 时序: 是读出还是写入,需要多长时间才能完成读出和写入
  - 存取方式:读写(RWM),只读(ROM)
    - 随机存取: SRAM, DRAM
    - 非随机存取: FIFO, LIFO, ...
    - 只读: ROM, PROM, EEPROM, FLASH, FeRAM, ...
  - 输入输出结构
    - 单端口: 写入和读出共用
    - 多端口: 写入和读出分离



# 为什么采用阵列结构

- 现在集成电路对存储器的需求很大,很多集成电路内部绝大部分面积都被存储器占据
- 面积就是成本,因此为了降低成本,则需降低单个记忆单元的面积
- 采用阵列结构,可以通过降低记忆单元的某些数字特性来提高记忆单元密度
  - 噪声容限、隔离度、扇出能力、...降低
  - 形成一个记忆单元的晶体管个数降低
    - D触发器: 18个晶体管, ...
    - SRAM Cell: 6个晶体管
    - DRAM Cell: 4、3、2、1个晶体管
- 阵列结构和外界的接口电路将内部记忆单元的变差了的数字特性再纠正到正常状态,便于和其他数字电路连接

#### **2.7.2 SRAM**

• 记忆单元基本结构





# 6管SRAM基本记忆单元



#### **2.7.3 DRAM**

- SRAM: Static Random Access Memory
  - SRAM通过正反馈形成双稳态,形成记忆单元
- DRAM: Dynamic Random Access Memory
  - DRAM则将状态存储于电容之上
  - 通过电容存储电荷形成记忆
  - 电荷有可能泄露,有可能在读出状态时遭到破坏, 因此需要动态刷新(refresh)
  - DRAM有4管、3管、2管和单管结构,下面以当前 最常用的单管结构为例

# DRAM单管记忆单元





#### 2.7.4 ROM

- 易失性存储器volatile memory
  - RAM: Random Access Memory
- 非易失性存储器non-volatile memory
  - 断电重启后,NVM中的记忆保持
  - 计算机的启动程序需装入ROM中
- NVM种类
  - ROM: Mask ROM, 在芯片制作过程中写好,不可更改
  - PROM: Programmable ROM,可编程ROM,在芯片制作完成后,可编程写入
    - Erasable PROM:可擦除PROM,紫外线擦除,可多次写
    - Electrically Erasable PROM: 电可擦除PROM, 1-10万次,慢ms
  - FLASH:和E²PROM相类似,电可擦除
  - FeRAM: Ferroelectric RAM, 铁电存储器,同DRAM结构,利用铁电电容的滞回特性形成记忆

# ROM基本记忆单元晶体管结构



# MEMEROY总结

|       | DRAM         | SRAM      | EPROM        | EEPROM | Flash    | FeRAM |
|-------|--------------|-----------|--------------|--------|----------|-------|
| 数据易失性 | 是            | 是         | 否            | 否      | 否        | 否     |
| 刷新操作  | 需要           | 无需        | 无需           | 无需     | 无需       | 无需    |
| 单元结构  | 1T+1C        | <b>6T</b> | <b>1</b> T   | 2T     | 1T       | 1T+1C |
| 单元密度  | 高            | 低         | 高            | 低      | 高        | 高     |
| 功耗    | 高            | 高/低       | 低            | 低      | 低        | 高     |
| 读取速度  | <b>50</b> ns | 10-70ns   | <b>50</b> ns | 50ns   | 50ns     | 100ns |
| 写入速度  | 40ns         | 5-40ns    | <b>10</b> us | 5ms    | 10us-1ms | 100ns |
| 成本    | 低            | 高         | 低            | 高      | 低        | 低     |
| 系统内写入 | 可            | 可         | 否            | 可      | 可        | 可     |
| 供电电源  | 单            | 单         | 单            | 多      | 单        | 单     |
| 应用例   | 主存储器         | 快速缓存      | 游戏机          | ID卡    | 存储卡,U盘   | 照相机   |

# 二、单稳态记忆单元

- 单稳态monostable记忆单元,是通过延时 形成记忆
  - 只有一个稳定状态: 静态时的状态
  - 另一个是准稳状态,在准稳状态不能停留很长时间
  - 一个触发事件导致一个短时进入准稳状态,形成一个确定脉宽的脉冲,故而又称单脉冲电路 one-shot
    - 上升沿、下降沿检测, 地址变化检测
      - 通过检测变化,产生一个脉冲,启动一个操作

# 简单实现原理



### 三、无稳态记忆单元

- 无稳态astable电路不具可停留的稳定状态
  - 它有两个准稳态, 电路在两个准稳态之间来回转换, 形成振荡
  - 在两个准稳态停留的时间由电路中存在的寄生延时或人为设计的延时决定
    - 延时就是所谓的记忆
- 无稳态记忆单元可形成振荡器电路,用于产生周期性方波信号
  - 方波频率由延时决定

# 环形振荡器

### 环形振荡器由奇数个 反相器头尾相连构成





经过Schmitt触发器, 可形成方波输出

$$f_{osc} = \frac{1}{6\tau_p}$$

### 四、数字系统综合的层次

- 数字系统综合
  - 将某种信号处理的要求转换为数字电路的实现
- 数字系统综合分为四个层次
  - 体系结构级综合
  - 逻辑级综合
  - 电路级综合
  - 版图级综合
- 无论那个层次的综合,都需要经过相同的过程
  - 将行为描述转换为结构描述

# 数字系统综合



ALU: Arithmetic Logic Unit FSM: Finite-State Machine

### 小 结

#### 当前输入和当前状态共同决定当前输出





模拟电路中的积分和 数字电路中的延时是 等价的记忆单元

# 作业01 计数器设计的后验算

- 课件设计的5状态计数器,采用3个D触发器作为记忆单元,3个D触发器共具8个状态,其中有3个状态是不用的,确认剩下的3个状态可并入到状态转移图中
  - 如果这3个状态形成了自闭合的状态转移,形成了自闭合的状态空间,则设计是有问题的,因为加电后初始状态可能是这3个状态之一
    - 如果出现这种情况,计数器设计需要有某种机制使得它自动进入设计的状态空间中

# 作业

- 02 采用和课件完全相同的处理手法,请用D触发器设计一个4bit 的十计数器,该计数器在时钟驱动下,可以依次循环输出 0,1,2,3,4,5,6,7,8,9
  - 画状态转移图
  - 设计组合逻辑电路
  - 检查剩余状态是否可自动进入设计的状态空间,否则重新设计
- 03请用D触发器实现2分频器 先给出状态转移图,再设计组合逻辑电路



53

### 作业04 顺序计数器: 画逻辑电路图



# 作业05 分析电路功能

- 试分析下面电路的功能,已知CLK为输入方波时钟信号,S为输出信号
  - D触发器初始状态任意,可以从000出发进行分析



### CAD仿真

- 构造两个CMOS数字非门,通过调整晶体管尺寸,使得其翻转电压为 0.5V<sub>DD</sub>
  - 建模
  - 理论计算和仿真符合
- 加压求流,仿真确认图示单端口为 N型负阻
- 在该单端口加什么样的器件,可形成振荡器?仿真确认确实振起来了, 且波形符合设计
  - 张弛振荡
  - (选作:正弦振荡)
- 选作:用两个数字非门和其他无源器件,构成振荡电路,仿真波形和分析波形一致。

