# Relatório 4

Nome: Gabriel Cruz Vaz Santos

Matrícula: 200049038

Turma: C

## Questão 1

### Introdução

Foi solicitado a implementação de uma função booleana com 3 bits de entrada (A,B e C) e 2 bits de saída (X e Y), utilizando dois multiplicadores 4x1 e uma porta inversora.

#### **Teoria**

Um multiplexador é uma entidade que com determinada quantidade de entradas, tem um ou mais seletores e possui somente uma saída. Nesse caso, para cada uma das saídas da função booleana será utilizado um multiplexador 4x1, com a porta inversora funcionando como entradas para cada uma dos multiplexadores.

## Código

Os códigos foram programados no ambiente de desenvolvimento integrado Visual Studio Code, na linguagem VHDL e compilados pelo software do ModelSim. A figura 1 e 2 é referente a implementação da entidade e arquitetura da função booleana e do multiplexador, enquanto as demais imagens são do teste da função booleana.

```
library ieee;

use ieee.std_logic_1164.all;

entity funcao_booleana is

port(

A: in std_logic;

B: in std_logic;

C: in std_logic;

Y: out std_logic;

Y: out std_logic

indicao_booleana;

architecture funcao_booleana_arch of funcao_booleana is

component multiplexador is

port(

D: in std_logic_vector (3 downto 0);

S: in std_logic_vector (1 downto 0);

Y: out std_logic

Y: out std_logic

S: in std_logic_vector (1 downto 0);

Y: out std_logic

signal notC: std_logic;

and component;

signal notC: std_logic;

begin

notC <= not C;

saida_1: multiplexador port map ( S(0) >> B, S(1) >> A, D(0) >> '0', D(1) >> C, D(2) >> notC, D(3) >> '1', y >> X );

saida_2: multiplexador port map ( S(0) >> B, S(1) >> A, D(0) >> '1', D(1) >> notC, D(2) >> '0', D(3) >> C, y >> Y );

end funcao_booleana_arch;
```

### Compilação

Os códigos acima foram compilados para garantir seu funcionamento, através do compilador do Modelsim. Não apresentam erros de sintaxe;

```
# Compile of funcao_booleana.vhd was successful.
# Compile of funcao_booleana_tb.vhd was successful.
# Compile of multiplexador.vhd was successful.
# 3 compiles, 0 failed with no errors.
```

## Simulação



## Análise

As entradas A e B são escolhidas como seletores, pois tanto na expressão da saída X e da saída Y, eles aparecem em todos os mintermos.

Podemos observar que quando A e B valem zero, a saída X sempre será zero, independente do valor de C. Enquanto isso, a saída Y sempre será um. Ao

analisarmos um pouco o código, podemos ver que quando o vetor S do multiplexador = "00", a saída do multiplexador será D(0).

Quando a entrada A = 0 e a entrada B = 1, a saída X será o valor da variável C e a saída Y será NOT C. Ao analisarmos um pouco o código, podemos ver que quando o vetor S do multiplexador = "01", a saída do multiplexador será D(1).

Quando a entrada A = 1 e a entrada B = 0, a saída X será NOT C e a saída Y será "0". Ao analisarmos um pouco o código, podemos ver que quando o vetor S do multiplexador = "10", a saída do multiplexador será D(2).

Quando a entrada A = 1 e a entrada B = 1, a saída X será "1" e a saída Y será C.Ao analisarmos um pouco o código, podemos ver que quando o vetor S do multiplexador = "11", a saída do multiplexador será D(3).

#### Conclusão

Nesse experimento conseguimos com êxito descrever a função booleana pedida usando dois multiplexadores. As simulações se comportaram da maneira esperada e não foram encontrados erros de sintaxe no código.

## Questão 2

## Introdução

Foi solicitado a implementação de uma função booleana com 7 bits de entrada (A, B, C, D, E, F G) e uma saída (S), utilizando somente um decodificador 4x16, um multiplexador 8x1 e três portas OR.

#### **Teoria**

Usaremos E, F e G como nossas variáveis de seleção para a expressão fornecida no enunciado e com base nela e em seus mintermos, montamos a tabela verdade. As variáveis A, B, C e D foram as entradas do nosso decodificador 4x16. Com isso em mente, cada um dos possíveis valores do vetor de entrada do decodificador (0000, 0001, 0010, ..., 1111) seria relacionado a um elemento de sua saída. Após isso, teremos o multiplexador, que será responsável por enviar a saída do sistema.

### Código

Os códigos foram programados no ambiente de desenvolvimento integrado Visual Studio Code, na linguagem VHDL e compilados pelo software do ModelSim. As primeiras são referentes a implementação da entidade e arquitetura da função booleana2 e do multiplexador 8x1 e do decodificador 4x16, enquanto as demais imagens são do teste da função booleana2.

```
Y(7) <= '1' when "0111",
'0' when others;
with A select

Y(8) <= '1' when "1000",

'0' when others;
      Y(9) <= '1' when "1001",
'0' when others;
Y(11) <= '1' when "1011",
'0' when others;
with A select

Y(12) <= '1' when "1100",

'0' when others;
with A select

Y(13) <= '1' when "1101",

'0' when others;
with A select

Y(14) <= '1' when "1110",

'0' when others;
```

```
begin

decodificador: decodificador_4x16 port map ( A(3) => A, A(2) => B, A(1) => C, A(0) => D, Y => out_decodificador );

in_multiplexador(7) <= '1';
in_multiplexador(6) <= out_decodificador(10) or out_decodificador(11);
in_multiplexador(5) <= '0';
in_multiplexador(4) <= out_decodificador(9);
in_multiplexador(4) <= out_decodificador(7);
in_multiplexador(2) <= out_decodificador(7);
in_multiplexador(1) <= out_decodificador(15) or out_decodificador(0);
in_multiplexador(0) <= '0';

multiplexador: multiplexador_8x1 port map ( S(2) => E, S(1) => F, S(0) => G,D => in_multiplexador, y => S );

end funcao_booleana2_arch;
```

## Compilação

Os códigos acima foram compilados para garantir seu funcionamento, através do compilador do Modelsim. Não apresentam erros de sintaxe;

```
# Compile of funcao_booleana.vhd was successful.
# Compile of funcao_booleana_tb.vhd was successful.
# Compile of multiplexador.vhd was successful.
# Compile of funcao_booleana2.vhd was successful.
# Compile of decodificador_4x16.vhd was successful.
# Compile of multiplexador_8x1.vhd was successful.
# Compile of funcao_booleana_2_tb.vhd was successful.
# 7 compiles, 0 failed with no errors.
```

### Simulação







### **Análise**

Sejam os seletores EFG = "000", a saída do sistema do sistema também será 0, independente do valor das variáveis A, B, C e D;

Sejam os seletores EFG "001", a saída do sistema será 1 caso A= B = C = D Sejam os seletores EFG "010", a saída do sistema será 1 caso A = 0 e B = C = D = 1. Caso contrário, a saída S será 0.

Sejam os seletores EFG "011", a saída S será "1", independente dos valores A, B, C e D

Sejam os seletores EFG "100", a saída será 1 caso A = B = C = D = 1 ou A = 1 e B = 0 e C = 0 e D = 1

Sejam os seletores EFG "101", a saída será sempre '0', independente dos valores das variáveis A, B, C e D

Sejam os seletores EFG "110", a saída será '1' somente se A = 1, B = 0, C = 1. Independente do valor de D.

Sejam os seletores EFG "111", a saída será sempre '1', independente dos valores das variáveis ABCD.

### Conclusão

Nesse experimento conseguimos com êxito descrever a função booleana pedida usando um multiplexador 8x1, um decodificador 4X16 e 3 portas OR. As simulações se comportaram da maneira esperada e não foram encontrados erros de sintaxe no código.