## 西安电子科技大学 2021年硕士研究生招生考试初试试题

考试科目代码及名称 833 计算机专业基础综合 考试时间 2020年12月27日下午(3小时)

答题要求: 所有答案(填空题按照标号写)必须写在答题纸上,写在试题上一律作废,准考证号写在指定位置!

## 一、单项选择题(25小题,每题2分)

| 1. | 头指针为 head 的非空循环单链表的尾结点                                  | 原满足()。            |                  |  |
|----|---------------------------------------------------------|-------------------|------------------|--|
|    | A. p->next=head B. p->next=NUL                          | C. p=NULL         | D. p=head        |  |
| 2. |                                                         |                   |                  |  |
|    | A. abcd*+- B. abc+*d-                                   | C. abc*+d-        | D+*abcd          |  |
| 3. | 若让元素 1, 2, 3 依次进栈,则出栈次序                                 | 不可能出现()           | 钟情况。             |  |
|    | A. 3, 2, 1 B. 2, 1, 3                                   | C. 3, 1, 2        | D. 1, 3, 2       |  |
| 4. | 假设数组 A[m]为循环队列 Q 的存储空间,                                 | front 为队头指针, rea  | ir 为队尾指针,则       |  |
|    | 执行出队操作后 front 指针的值为(                                    | ).                |                  |  |
|    | A. front = front-1                                      | B. front = front- | -1               |  |
|    | C. front = (front-1) % m                                | D. front = (front | :+1) % m         |  |
| 5. | 二维数组 A 的每个元素是由 6 个字符约                                   | 且成的串, 其行下标 i=     | =0, 1, …, 8, 列下标 |  |
|    | j=1, 2, ···, 10。若 A 按以行序为主序存储, 元素 A[8, 5]的起始地址与当 A 按以列序 |                   |                  |  |
|    | 为主序存储时的元素 ( ) 的起始地                                      | 址相同。设每个字符占·       | 一个字节。            |  |
|    | A. A[8, 5]                                              | B. A[3, 10]       |                  |  |
|    | C. A[5, 8]                                              | D. A[0, 9]        |                  |  |
| 6. | 将有关二叉树的概念推广到三叉树,则一                                      | 一棵有 244 个结点的完     | 全三叉树的高度为         |  |
|    | ( ).                                                    |                   |                  |  |
|    | A. 4 B. 5                                               | C. 6              | D. 7             |  |
| 7. | 如果含 n 个顶点的图只形成一个环,则它共有() 裸生成树。                          |                   |                  |  |
|    | A. n B. n-1                                             | C. 1              | D. 2             |  |
| 8. | n个结点的线索二叉树上含有的线索数为                                      | ( )               |                  |  |
|    | A. 2n B. n-1                                            | C. n+1            | D. n             |  |
| 9. | 关键路径是指 AOE (Activity On Edge) 网中 ( )。                   |                   |                  |  |
|    | A. 最长的回路                                                | B. 最短的回路          |                  |  |
|    | C. 从源点到汇点的最长路径                                          | D. 从源点到汇点的:       | 最短路径             |  |
|    |                                                         |                   |                  |  |

833 计算机专业基础综合 试题 共7页 第1页

| 10. 已知用某种排序方法对关键字序列(图                                                                                                                                                                                                                                         | 51, 35, 93, 24, 13, 68, 56, 42, 77) 进行                        |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|
| 排序时,前两趟排序的结果为                                                                                                                                                                                                                                                 |                                                               |
| (35, 51, 24, 13, 68, 56, 42, 77                                                                                                                                                                                                                               | 7, 93)                                                        |
| (35, 24, 13, 51, 56, 42, 68, 77                                                                                                                                                                                                                               | 7, 93)                                                        |
| 所采用的排序方法是()                                                                                                                                                                                                                                                   |                                                               |
| A. 插入排序                                                                                                                                                                                                                                                       | B. 冒泡排序                                                       |
| C. 快速排序                                                                                                                                                                                                                                                       | D. 归并排序                                                       |
| 11. 计算机的性能可通过基准测试程序进行                                                                                                                                                                                                                                         | 宁评测。某计算机运行基准测试程序 TS 的时间                                       |
| 为 100 秒, 经统计其中 90 秒为 CPU 处理时                                                                                                                                                                                                                                  | 间,其余为 I/0 处理时间。若将 CPU 运行速度                                    |
| 提高到原来的二倍,1/0处理速度不变,则                                                                                                                                                                                                                                          | 引此条件下的加速比约为 ( )。                                              |
| A. 1.82                                                                                                                                                                                                                                                       | B. 1.54                                                       |
| C. 1.67                                                                                                                                                                                                                                                       | D. 2.0                                                        |
| 12. 设 x 为定点小数, [x]+=1, x1 x2 x3 x4 x                                                                                                                                                                                                                          | $x_5 x_6 x_7$ ,若要求 $-\frac{1}{4} \le x < -\frac{1}{8}$ , 应满足的 |
| 条件是()。                                                                                                                                                                                                                                                        | 7                                                             |
| A. x <sub>1</sub> x <sub>2</sub> x <sub>3</sub> 为 110 且 x <sub>4</sub> x <sub>5</sub> x <sub>6</sub> x <sub>7</sub> 至少                                                                                                                                        | 有一个为1                                                         |
| B. x <sub>1</sub> x <sub>2</sub> x <sub>3</sub> 为 110 且 x <sub>4</sub> x <sub>5</sub> x <sub>6</sub> x <sub>7</sub> 任意<br>C. x <sub>1</sub> x <sub>2</sub> x <sub>3</sub> 为 111 且 x <sub>4</sub> x <sub>5</sub> x <sub>6</sub> x <sub>7</sub> 至少 <sup>7</sup> | 有一个为 1                                                        |
| D. x <sub>1</sub> x <sub>2</sub> x <sub>3</sub> 为 111 且 x <sub>4</sub> x <sub>5</sub> x <sub>6</sub> x <sub>7</sub> 任意                                                                                                                                        | 1732                                                          |
| 13. IEEE754 单精度浮点数, 其中规格化浮                                                                                                                                                                                                                                    | 点数阶码 e 的取值范围(真值)是( )。                                         |
| A. −127 ≤ <i>e</i> ≤128                                                                                                                                                                                                                                       | B. −126 ≤ <i>e</i> ≤127                                       |
| C. −128 ≤ e≤127                                                                                                                                                                                                                                               | D. −127 ≤ <i>e</i> ≤126                                       |
| 14. 在单处理器系统中,为始终保持主存与<br>A. 写回法                                                                                                                                                                                                                               | ラ Cache 的数据一致性,可采用 ( )。<br>B. LRU 方式                          |
| C. FIFO方式                                                                                                                                                                                                                                                     | D. 全写法                                                        |
| 15. 某 CPU 机器指令采用单地址格式, 若                                                                                                                                                                                                                                      | 其加法指令的地址码给定了加数,则被加数需                                          |
| 采用 ( )。                                                                                                                                                                                                                                                       |                                                               |
| A. 间接寻址<br>C. 隐含寻址                                                                                                                                                                                                                                            | B. 直接寻址<br>D. 寄存器寻址                                           |
|                                                                                                                                                                                                                                                               | 按字节编址。cache 容量为 64KB,采用直接相                                    |
| 连映射方式, cache 块为 8 个字。若 c                                                                                                                                                                                                                                      |                                                               |
| 单元所在的块可以调入该 cache 块。                                                                                                                                                                                                                                          |                                                               |
| A. 1234356DH                                                                                                                                                                                                                                                  | B. 15625AB2H                                                  |
| C. 13456AC2H                                                                                                                                                                                                                                                  | D. 1638C2A3H                                                  |
|                                                                                                                                                                                                                                                               | 指令长度为 2 字节, 第 1 字节为指令操作码,<br>存按字节编址, CPU 取指令时每从内存读出一          |
| - A LINALHIA FED STO STATE                                                                                                                                                                                                                                    | 14 4 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                        |

833 计算机专业基础综合 试题 共7页 第2页

个字节,程序计数器 PC 自动加 1。若某转移指令的操作码存放于内存地址 2000H 中,

|     | 指令中的相对位移量为 F8H, 则该指令成<br>A. 200EH<br>C. 1FFBH                                                       | 功转移的目的地址是 ( )。<br>B. 200FH<br>D. 1FFAH                                  |
|-----|-----------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------|
| 18. | 下列有关微程序控制技术的说法中,不属于A. 减少微程序执行时间速度 B. 优化微程序设计,提高灵活性 C. 优化微指令设计,减少长度 D. 扩大控制存储器的存储容量                  | 于微指令结构设计所追求的目标是()。                                                      |
| 19. | 某计算机中,CPU 对内存进行读/写的总线储器芯片的存取周期为80ns,则该CPU 的A. 10MHZ<br>C. 40MHZ                                     |                                                                         |
| 20. | 在计算机内部存储器中采用多体存储器的<br>A. 增加存储容量<br>C. 提高可靠性                                                         | 主要目的是 ( )。  B. 提高访问速度  D. 降低内存单价                                        |
| 21. | 某 16 位计算机的数据线 16 位、地址线 2 芯片上有数据线 4 位、地址线 14 位。现希共需要( )片该类型的 SRAM 芯片。A. 4 C. 16                      | 4 位,内存按字节编址。选用的某型 SRAM<br>望构成 5320000H—532FFFFH 的内存区域,<br>B. 8<br>D. 32 |
| 22. | 输入输出系统中可以采用多种 I/O 控制方实现的是()。<br>A. 中断方式<br>C. 通道方式                                                  | 式,下列 I/O 控制方式中,主要通过程序 B. DMA 方式 D. 外围处理机方式                              |
| 23. | 下列关于总线的描述中,错误的是(A. PCI 总线支持猝发式传送方式B. PCIe5.0×16 总线属于并行总线C. 目前最新版本的 USB 总线标准是 USB D. 多总线结构中,总线之间通过桥接 |                                                                         |
| 24. | 磁记录方式 MFM 与 FM 相比较,MFM 方式的 A. 编码效率提高,自同步能力降低 B. 编码效率不变,自同步能力增加 C. 编码效率提高,自同步能力增加 D. 编码效率提高,自同步能力不变  | 的性能指标变化是 ( )。                                                           |
| 25. | 阵列处理机 (array processor) 又称为并的阵列。按照体系结构分类,通常将阵列A. SISD<br>C. MISD                                    | 行处理机,其核心是由多个处理单元构成处理机划归( )计算机。 B. SIMD D. MIMD                          |
|     |                                                                                                     |                                                                         |

## 二、综合应用题

- 1. (13分)已知一棵二叉树的中序遍历序列为 DGBAECHIF, 后序遍历序列为 GDBEIHFCA。
  - (1)(4分)画出该二叉树;
  - (2)(3分)画出该二叉树的中序线索树:
  - (3)(3分)简述如何在中序线索树上查找给定结点\*p的直接前驱
  - (4)(3分)画出该二叉树对应的森林。
- 2. (9分)已知哈希表长度为12,哈希函数 H(key)=key mod 11,将关键字序列(32,13,49,55,22,38,21,23,65,26)按顺序逐个插入初始为空的哈希表中,用线性探测再散列法处理冲突。
  - (1)(5分)试画出构造完成的哈希表。
  - (2)(4分)分别计算在等概率情况下查找成功和不成功时的平均查找长度。
- 3. (17分)一线性表存储在带头结点的双向循环链表中。结点数据结构定义为: typedef struct Node

```
{ int data;
   struct Node *prior;
   struct Node *next;
}LinkNode, *LinkList;
```

L 为头指针, 有如下算法:

- (1)(5分)说明该算法的功能。
- (2)(12分)填写空缺处相应的语句。

void unknown (LinkList L)

4. (16分)试编写算法,在给定的二叉排序树上找出任给的两个不同结点的最近公共祖先(若在两结点 A、B中, A 是 B 的祖先,则认为 A、B 的最近公共祖先就是 A)。(要求尽可能写注释)。

833 计算机专业基础综合 试题 共7页 第4页

已知二叉排序树结点类型定义为:

typedef struct NodeType {

int key;

struct NodeType \*leftChild, \*rightChild;

} BSTNode, \*BSTree:

完成以下函数,在以 root 为根的二叉排序树中,返回结点 A和 B的最近公共祖先,其中 root、A、B及返回值类型均为指向结点的指针类型。

BSTree NearestAncestor (BSTree root, BSTree A, BSTree B)

## 三、分析设计题

1. (15 分) 指令流水线中的某部件如下图 (a) 所示。该部件的逻辑电路需要 300ns, 流水线段间缓冲寄存器 r 需要 20ns。分析发现,该部件是此指令流水线的"速度瓶颈", 现在要求利用流水线技术对该部件内部进行优化设计。



分析该部件内部的逻辑电路,发现其可以分为 6 个模块,依次命名为 A 到 F,延迟时间分别为 80、30、60、50、70 和 10ns,如图 (b) 所示。



假设,在这些模块之间插入流水线段间缓冲寄存器 r,就可以进行子任务段的分段改造,流水线寄存器 r 的延迟时间仍然是 20ns。

- (1)(5分)如果将该部件改造为3任务段流水线,为了使其吞吐率最大化,应该将2个流水线寄存器r分别插在哪里?此时的最大吞吐率是多少?
- (2)(5分)要得到吞吐率最大的设计,该部件内部至少改造为几级流水线? 流水线寄存器 r 插在哪里?此时的最大吞吐率是多少?
- (3)(5分)在(2)小题的优化设计基础上,如果连续完成100个处理,试计算该部件流水线的实际吞吐率,以及加速比(相比改造之前的速度)。

833 计算机专业基础综合 试题 共7页 第5页

- 2. (18分) 设规格化浮点数字长为9位,尾数采用定点小数补码,5位(含1位符号位);阶码采用定点整数移码,4位(含1位符号位)。
  - (1)(5分)在此格式定义下,说明机器零在数轴上表示的区域范围,并且给出机器零的编码值。
  - (2)(4分)若  $X=-0.1101\times2^{-10}$ ,  $Y=0.1010\times2^{-11}$ , 其中尾数和阶码均为二进制真值,请采用本题的格式定义,给出 $[X]_{\#}$ 和 $[Y]_{\#}$ 的规格化浮点数表示。
  - (3)(9分)在上面第(2)小题的基础上,请按照浮点数运算规则,计算 [X×Y] 帮的结果。

要求:给出浮点乘法运算步骤;

舍入处理采用截断法;

尾数相乘采用布斯乘法,运算过程也要给出。

3. (12分) 某计算机的简化结构模型如下图,该计算机采用双总线结构数据通路。



其中, IR 为指令寄存器, PC 为程序计数器 (PC+1 信号控制自增功能), M 为主存(受 RD 信号控制, RD=1 读操作, RD=0 写操作), AR 为地址寄存器, DR 为数据缓冲寄存器, ALU 由加、减控制信号决定完成何种操作,控制信号 G 控制的是一个三态门电路 (G=1 为选通状态)。

另外,XXi 是寄存器 XX 的输入控制信号,XXo 是寄存器 XX 的输出控制信号,例如 Yi 表示 Y 寄存器的输入控制信号,R1o 为寄存器 R1 的输出控制信号;+、-控制信号控制 ALU 完成 X+Y、X-Y 运算;未标字符的线为直通线,不受控制。

该计算机可实现加法和减法运算。

833 计算机专业基础综合 试题 共7页 第6页

例如:

加法指令 ADD R2, R0, 其功能是 (R2) + (R0) → R2, 即完成 R2、R0 寄存器 的值相加,运算结果传送到 R2 寄存器中。

减法指令 SUB R3, R1, 其功能是 (R3) - (R1) →R3, 即完成 R3、R1 寄存器 的值相减,运算结果传送到 R3 寄存器中。

- (1)(3分)分别判断下列各组控制信号的相容性或互斥性。
  - (1) IRo, G, ARi

(相容或互斥)

② IRo, PCo, ARo, ROo (相容或互斥)

③ +. -

(相容或互斥)

(2) (9分)例如,

微操作 RO→R1, 其对应的微操作控制信号可以是: ROo, G, R1i 微操作 M→DR, 其对应的微操作控制信号可以是: RD=1

请参照上述微命令描述形式,分别写出取指令阶段,以及加法指令 ADD R2, R0 与 减 法指令 SUB R3, R1 执行阶段的微操作控制信号流程 (要求都是三个节拍完成)。

| 取指令阶段:       | T1    |    |
|--------------|-------|----|
|              | T2    | -  |
|              | Т3    |    |
| ADD R2, R0 抄 | (行阶段: | T1 |
|              |       | T2 |
|              |       | Т3 |
| SUB R3, R1 抄 | 行阶段:  | T1 |
|              |       | T2 |
|              |       | ТЗ |