# PROVA FINALE

# (PROGETTO DI RETI LOGICHE)

PROF. FABIO SALICE - ANNO 2022/2023



Yang Hao Mao

(Codice Persona: 10705881) (Matricola: 956410)

# Indice

| 1. INTRODUZIONE                      | 1 |
|--------------------------------------|---|
|                                      |   |
| 1.1 Scopo del progetto               |   |
| 1.2 Specifiche generali              | 1 |
| 1.3 Interfaccia del componente       | 2 |
| 1.4 Dati e descrizione della memoria | 3 |
|                                      |   |
| 2. DESIGN                            | 3 |
| 2.1 Stati della macchina             | 3 |
| 2.2 Scelte progettuali               | 4 |
| 3. RISULTATI DEI TEST                | 5 |
| 3.1 Sintesi                          | 5 |
| 3.2 Simulazioni                      | 6 |
|                                      |   |
| 4. CONCLUSIONI                       | 8 |

### 1.1 SCOPO DEL PROGETTO

Lo scopo del progetto è di implementare un componente hardware descritto in VHDL, che il sistema riceve mediante un ingresso seriale da un bit, ed estrae il contenuto indirizzato da una locazione di memoria verso uno o più tra i quattro canali di uscita disponibili in modo parallelo.

### 1.2 SPECIFICHE GENERALI

Specificamente, all'istante iniziale, le uscite z0, z1, z2 e z3 sono 00, 00, 00 e 00 e DONE è 0; gli ingressi START e W vengono letti dal test bench con lunghezza dei bit complessivi compreso tra 2 e 18 bit, dove i primi 2 bit di intestazione identificano il canale di uscita (00 identifica z0, 01 identifica z1, 10 identifica z2, 11 identifica z3), e i restanti che indicano gli indirizzi di memoria di 16 bit (il numero di bit inferiore a 16 viene esteso con 0 sui bit più significativi). Tutti i bit su W validi devono essere letti sul fronte di salita del START e termina quando è basso. Le uscite z0, z1, z2 e z3 tutti sono 00 quando il segnale DONE è 0, e quando quest'ultimo è 1 (rimane per un solo ciclo di clock), il valore associato al rispettivo canale è visibili, e gli altri canali mostreranno l'ultimo valore trasmesso.

Il segnale START è garantito rimanere a 0 fino a che il segnale DONE non è tornato a 0 e il tempo massimo per produrre il risultato è inferiore a 20 cicli di clock. Ogni qual volta viene dato il segnale di RESET (uguale a 1), il modulo viene re-inizializzato.

#### Esempio:



I primi W utile è 10101, tra cui 10 indica il canale d'uscita z2, 101 (esteso in 16 bit: 0000 0000 0000 0101) indica l'indirizzo di memoria. Seguito dal primo DONE=1, il canale z2 scrive il DATO.

Si riscatta il STRAT=1, con W utile 010011, tra cui 01 indica il canale z1 e 0011 (esteso in 16 bit: 0000 0000 0000 0011) il relativo indirizzo.

Concluso con l'ultimo DONE=1, i dati vengono scritti nel canale z1 e z2 contemporaneamente.

#### 1.3 INTERFACCIA DEL COMPONENTE

Il componente da descrivere deve avere la seguente interfaccia:

```
entity project_reti_logiche is
    port (
        i clk
                : in std_logic;
        i_rst : in std_logic;
        i_start : in std_logic;
                : in std_logic;
        i_w
                : out std_logic_vector(7 downto 0);
        o_z0
                : out std logic vector (7 downto 0);
        o z1
                : out std_logic_vector(7 downto 0);
        o z2
        o z3
                : out std_logic_vector(7 downto 0);
        o_done : out std_logic;
        o_mem_addr : out std_logic_vector(15 downto 0);
        i_mem_data : in std_logic_vector(7 downto 0);
        o mem we
                  : out std_logic;
        o_mem_en : out std_logic
    );
end project_reti_logiche;
```

### In particolare:

- i\_clk è il segnale di CLOCK in ingresso generato dal Test Bench;
- i\_rst è il segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;
- i\_start è il segnale di START generato dal Test Bench;
- i\_w è il segnale W precedentemente descritto e generato dal Test Bench;
- o\_z0, o\_z1, o\_z2, o\_z3 sono i quattro canali di uscita;
- o\_done è il segnale di uscita che comunica la fine dell'elaborazione;
- o mem addr è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- i\_mem\_data è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;

- o\_mem\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_mem\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0.

## 1.4 DATI E DESCRIZIONE DELLA MEMORIA

I dati sono di dimensione 8 bit, memorizzati in una memoria data.

# DESIGN

### 2.1 STATI DELLA MACCHINA

#### > s. IDLE

Stato iniziale in cui si attende la risposta della memoria in seguito alla richiesta del primo dato i w "utile".

# > s. GET CAN

Stato in cui si richiede il secondo i\_w "utile" per il completamento dell'acquisizione del canale d'uscita.

# > s. GET ADDR

Stato in cui viene richiesto il bit dell'indirizzo di memoria. Il tutto viene fatto al massimo 16 volte, poiché l'indirizzo di memoria è composto da 16 bit; e al minimo 1 volta ovvero 0 bit dell'indirizzo di memoria, e quindi richiede l'accesso alla memoria.

# > s. ASK MEM

Stato in cui viene richiesto e inseguito la scrittura del dato sul (sui) registro di canale (canali) di uscita dedicato (dedicati) dopo lo scatto di o mem en.

# > s. WRITE OUT

Stato in cui viene effettivamente stampato (stampati) il (i) dato (dati) sul (sui) apposito (appositi) canale (canali) e alza il segnale o\_done.

# > s. DONE

Stato in cui il componente completa il ciclo di lettura e scrittura per poi di tornare allo stato IDLE.

• Il componente è dotato di due processi:

# o Il primo rappresenta la parte sequenziale e la gestione dei registri

Condizione con cui il reset si alza => tutti i segnali ritornano allo stato di default

Condizione con cui il clock si abbassa => tutti i segnali vengono aggiornati dai segnali precedentemente elaborati

# OII secondo rappresenta la FSM che in base allo stato corrente determina il prossimo stato in cui si troverà il componente

Pre-eseguimento (prima che esegue la FSM): tutti i segnali di output assegna in valori di default, e i segnali di "x next" ai segnali attuali. (dove x sono i vari segnali attuali)

Esecuzione della FSM: rielabora i segnali in base allo stato corrente e determina lo stato prossimo.

• La FSM esegue sequenzialmente, dove i primi due stati corrisponde all'acquisizione del canale di uscita ovvero i primi due bit dell'intestazione riconosciuto dal segnale di i\_start; e i successivi bit (da 0 a 16 bit) acquisiti singolarmente nello stato GET\_ADDR; quindi uno stato che legge i dati dalla memoria che termina con il primo i\_start = 0; dopo di che nello stato ASK\_MEM appunto richiede i dati dalla memoria seguito da uno stato WRITE\_OUT per il completamento della scrittura dei dati sugli appositi output dai registri attivati (dal canale di uscita attivati e precedentemente attivati: en\_zN = true, dove N è il numero intero corrispondete al numero di canale: 0, 1, 2, 3); il ciclo si conclude con l'ultimo stato DONE che ritorna allo stato IDLE iniziale.

**Nota**: nello stato GET\_ADDR ho utilizzato UNSIGNED\_VECTOR da 16 bit per lo SHIFT ed AND per incrementare ovvero calcolo dell'indirizzo di memoria richiesto, e il CAST a quest'ultimo per la correttezza del STD\_LOGIC\_VECTOR.



#### 3.1 SINTESI

# • Utilization Report:

il dispositivo progettato è perfettamente sintetizzabile (*FPGA* usato: xc7a200tfbg484-1) senza *inferred latch*, 49 *Look Up Table* e 107 *Flip Flop*.



# • Timing Report:

il tempo esecuzione Worst Negative Slack ci dice che abbiamo ancora 96,989ns tempo al comportamento del ciclo di clock nel peggiore dei paths, con un ciclo di clock di 100 ns abbiamo i seguenti risultati:



# Schema del componente:



Tutti i *Test Bench* forniti sono andati a buon fine superando la *Behavioral Simulation* e la *Post-Synthesis Functional Simulation*.

# Reset con durata più di 1 clock (Test\_Bench\_4):

il test verifica il comportamento del componente quando scatta un reset di lungo periodo durante l' abbassamento di o done e l'alzamento del i start successivo:



# Max read (Test\_Bench\_6):

il test verifica la correttezza della lettura di tutti i 18 bit utili (i\_start = 1) con lo stesso valore di i\_w:



# • Min read (Test\_Bench\_7):

il test verifica la corretteza della lettura di tutti e solo 2 bit utili(i\_start = 1) con lo stesso valore di i w:



Il test simula la lettura solo dei bit di canale, con default di indirizzo uguale a 0.

# • Ri-lettura dei dati (Test\_Bench\_5):

il test di verifica esegue nuovamente la lettura degli stessi dati letti all'istante del reset successivo:





(istante 32600 ns del test bench 5)



# 4. CONCLUSIONI

La realizzazione finale del progetto soddisfa gli obiettivi che è stato posto, il progetto inizialmente è stato difficile a capire del codice VHDL e l'implementazione del modulo, sono riuscito a capire il lavoro e procedere l'implementazione del codice a partire dalla realizzazione dell'automa a stati finiti, la scrittura del codice, la fase di debug e la correzione degli errori trovati. Dopo tutto ciò sono riuscito a far funzionare il modulo correttamente mi ha permesso di ottenere subito un componente funzionante in post-sintesi

È stato utile e interessante a svolgere questo progetto che mi ha fatto capire l'implementazione delle reti sequenziali in modo dettagliato .