

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

| ФАКУЛЬТЕ | тИНФОРМАТИКА                      | И СИСТЕМЫ УПРАВЛІ     | <u> RNHЭ</u>     |
|----------|-----------------------------------|-----------------------|------------------|
| КАФЕДРА  | КОМПЬЮТЕРНЫЕ (                    | СИСТЕМЫ И СЕТИ (ИУ    | (6)              |
| НАПРАВЛЕ | ЕНИЕ ПОДГОТОВКИ <b>09.03.01 И</b> | [нформатика и вычислі | ительная техника |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          | 0                                 | тчет                  |                  |
|          | по лаборато                       | рной работе № 2       |                  |
| Название | : <u>ИССЛЕДОВАНИЕ Д</u> І         | ЕШИФРАТОРОВ           |                  |
| Дисципли | ина: <u>Архитектура ЭВМ</u>       |                       |                  |
| Вариант: | <u>15</u>                         |                       |                  |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          |                                   |                       |                  |
|          | Студент гр. <u>ИУ7-45Б</u>        |                       | О.Н.Талышева     |
|          |                                   | (Подпись, дата)       | (И.О. Фамилия)   |
|          | Преподаватель                     |                       | А.Ю. Попов       |
|          |                                   | (Подпись, дата)       | (И.О. Фамилия)   |

2024 год

<u>Цель работы:</u> изучение принципов построения и методов синтеза дешифраторов; макетирование и экспериментальное исследование дешифраторов.

# В процессе выполнения лабораторной работы было сделано:

1. Исследование линейного двухвходового дешифратора с инверсными выходами



Таблица истинности:

| EN | $A_0$ | $A_1$ | $F_0$ | $F_1$ | F <sub>2</sub> | F <sub>3</sub> |
|----|-------|-------|-------|-------|----------------|----------------|
| 1  | 0     | 0     | 0     | 1     | 1              | 1              |
| 1  | 0     | 1     | 1     | 0     | 1              | 1              |
| 1  | 1     | 0     | 1     | 1     | 0              | 1              |
| 1  | 1     | 1     | 1     | 1     | 1              | 0              |





В качестве стробирующего сигнала используется сигнал генератора:





2. Исследование дешифраторов ИС К155ИД4 (74LS155)





Схема трехвходового дешифратора на основе дешифратора К155ИД4:





#### Таблица истинности:

| $A_2$ | A <sub>1</sub> | A <sub>0</sub> | F <sub>0</sub> | F <sub>1</sub> | F <sub>2</sub> | F <sub>3</sub> | F <sub>4</sub> | <b>F</b> <sub>5</sub> | F <sub>6</sub> | <b>F</b> <sub>7</sub> |
|-------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|-----------------------|----------------|-----------------------|
| 0     | 0              | 0              | 0              | 1              | 1              | 1              | 1              | 1                     | 1              | 1                     |
| 0     | 0              | 1              | 1              | 0              | 1              | 1              | 1              | 1                     | 1              | 1                     |
| 0     | 1              | 0              | 1              | 1              | 0              | 1              | 1              | 1                     | 1              | 1                     |
| 0     | 1              | 1              | 1              | 1              | 1              | 0              | 1              | 1                     | 1              | 1                     |
| 1     | 0              | 0              | 1              | 1              | 1              | 1              | 0              | 1                     | 1              | 1                     |
| 1     | 0              | 1              | 1              | 1              | 1              | 1              | 1              | 0                     | 1              | 1                     |
| 1     | 1              | 0              | 1              | 1              | 1              | 1              | 1              | 1                     | 0              | 1                     |

1 1 1 1 1 1 1 1 1 0

3. Исследование дешифраторов ИС КР531ИД14 (74LS139)



Временная диаграмма:



4. Исследование работоспособность дешифраторов ИС 533ИД7 (74LS138) Схема нестробируемого дешифратора DC 3-8 ИС 533ИД7:





Схема дешифратора DC 5-32:





## Контрольные вопросы

# 1. Что называется дешифратором?

Дешифратором называется комбинационный узел с n входами и N выходами, преобразующий каждый набор двоичных входных сигналов в активный сигнал на выходе, соответствующий этому набору.

2. Какой дешифратор называется полным (неполным)?

Дешифратор, имеющий 2<sup>n</sup> выходов, называется полным, при меньшем числе выходов - неполным.

3. Определите закон функционирования дешифратора аналитически и таблично.

Функционирование дешифратора DC n-N определяется таблицей истинности:

| Входы |                  |           |           |     |       | Выходы |       |       |       |     |                  |                  |
|-------|------------------|-----------|-----------|-----|-------|--------|-------|-------|-------|-----|------------------|------------------|
| EN    | A <sub>n-1</sub> | $A_{n-2}$ | $A_{n-3}$ | ••• | $A_1$ | $A_0$  | $F_0$ | $F_1$ | $F_2$ | ••• | F <sub>N-2</sub> | F <sub>N-1</sub> |
| 0     | ×                | ×         | ×         |     | ×     | ×      | 0     | 0     | 0     |     | 0                | 0                |
| 1     | 0                | 0         | 0         | ••• | 0     | 1      | 1     | 0     | 0     | ••• | 0                | 0                |
| 1     | 0                | 0         | 0         | ••• | 1     | 0      | 0     | 1     | 0     | ••• | 0                | 0                |
| 1     | 0                | 0         | 0         |     | 0     | 0      | 0     | 0     | 1     |     | 0                | 0                |
|       |                  | •         | •         | ••• |       | •      | •     | •     | •     | ••• | •                | •                |
|       | •                | •         | •         | ••• | •     | •      | •     | •     | •     | ••• | •                | •                |
|       |                  |           |           |     |       | •      |       |       |       |     |                  |                  |
| 1     | 1                | 1         | 1         |     | 1     | 0      | 0     | 0     | 0     |     | 1                | 0                |
| 1     | 1                | 1         | 1         |     | 1     | 1      | 0     | 0     | 0     |     | 0                | 1                |

Аналитическое описание дешифратора можно представить совокупностью логических функций в СДНФ:

$$F_0 = EN * \neg A_{n-1} * \neg A_{n-2} * \dots * \neg A_i * \neg A_1 * \neg A_0,$$

$$F_1 = EN * \neg A_{n-1} * \neg A_{n-2} * \dots * \neg A_i * \neg A_1 * A_0,$$

$$F_2 = EN * \neg A_{n-1} * \neg A_{n-2} * \dots * \neg A_i * A_1 * \neg A_0,$$

$$F_{N-2} = EN * A_{n-1} * A_{n-2} * ... * A_i * A_1 * \neg A_0,$$

$$F_{N-1} = EN * A_{n-1} * A_{n-2} * ... * A_i * A_1 * A_0,$$

где  $A_i$   $(i=0\,\dots\,(n-1))$  i - входные сигналы (переменные) дешифратора,

 $F_{j}$  (j=0 ... (N-1)) j - выходные сигналы (функции) дешифратора,

EN- сигнал разрешения (стробирования) работы дешифратора.

Функции являются также минимальными ДНФ и минимальными КНФ.

4. Поясните основные способы построения дешифраторов.

Схемы построения дешифратора. По способу построения дешифраторы разделяют на линейные и каскадные. Разновидностями последних

являются пирамидальные и ступенчатые дешифраторы. Линейный дешифратор строится в соответствии с системой функцией (1) и представляет собой 2n конъюнкторов или логических элементов (ЛЭ) ИЛИ-НЕ с n-входами каждый при отсутствии стробирования и с (n+1) входами - при его наличии.

Пирамидальный дешифратор. Строится на основе последовательной (каскадной) реализации выходных функций. На первом этапе реализуются конъюнкции двух переменных. На втором — все конъюнкции трех переменных путем логического умножения каждой ранее полученной конъюнкции двух переменных на переменную A2 (¬A2). На третьем этапе каждую из полученных выше конъюнкций трех переменных умножают на A3 (¬A3) и т.д. Таким образом, на каждом следующем этапе получают вдвое больше конъюнкции, чем на предыдущем. Пирамидальные дешифраторы независимо от числа их входов строятся на основе только двухвходовых конъюнкторов.

5. Что называется гонками и как устраняются ложные сигналы, вызванные гонками?

Вследствие переходных процессов и временных задержек сигналов в цепях логических элементов могут возникнуть так называемые гонки (состязания), приводящие к появлению ложных сигналов на выходах схемы. Основным средством, позволяющим исключить гонки, является стробирование (выделение из информационного сигнала той части, которая свободна от искажений, вызываемых гонками). На рис. 1 показан вход разрешения EN. Стробирующий сигнал на этом входе не должен быть активным во время переходных процессов в дешифраторе.

6. Каковы способы наращивания дешифраторов по количеству входов и выходов и как они реализуются схемотехнически?

Принцип наращивания числа адресных входов дешифратора.

Пусть для построения сложного дешифратора DC n-N используются простые дешифраторы DC n1-N1, причем n1 n, следовательно и N1 N.

1. Число каскадов равно K = n/n1. Если K - целое число, то во всех каскадах используются полные дешифраторы DC n1-N1. Если K - правильная или смешанная дробь, то во входном каскаде используется неполный дешифратор DC n1-N1.

- 2. Количество простых дешифраторов DC n1-N1 в выходном каскаде равно N/N1, в предвыходном N/N1 2, в предпредвыходном N/N1 3 и т.д.; во входном каскаде N/N1 к. Если N/N1 к правильная дробь, то это означает, что во входном каскаде используется неполный простой дешифратор.
- 3. В выходном каскаде дешифрируются n1 младших разрядов адреса сложного дешифратора, в предвыходном следующие n1 младших разрядов адреса сложного дешифратора и т.д. Во входном каскаде дешифрируется полная или неполная группа старших разрядов адреса. Поэтому n1 младших разрядов адреса сложного дешифратора подаются параллельно на адресные входы всех дешифраторов выходного каскада, следующие n1 младших разрядов адреса на адресные входы всех дешифраторов предвыходного каскада и т.д.; группа старших разрядов адреса подается на адресные входы дешифратора.
- 4. Выходы дешифраторов предвыходного каскада соединяются с входами разрешения простых дешифраторов выходного каскада, выходы дешифраторов предпредвыходного каскада с входами разрешения простых дешифраторов предвыходного каскада и тд.

Также для наращивания дешифратора используется стробирующий вход.