

## Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана (национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

Факультет «Информатика и системы управления» Кафедра «Программное обеспечение ЭВМ и информационные технологии»

### ОТЧЁТ ПО ЛАБОРАТОРНОЙ РАБОТЕ №7

### «Усилители» по курсу «Основы электроники»

| Студент: Талышева Олеся Николаев | на            |                  |
|----------------------------------|---------------|------------------|
| Группа: ИУ7-35Б                  |               |                  |
| Студент                          | подпись, дата | _ Талышева О. Н. |
| Преподаватель                    | подпись, дата | _ Оглоблин Д. И. |
| Оценка                           |               |                  |

#### СОКРАЩЕНИЯ ТЕРМИНОВ, АББРЕВИАТУРЫ:

- АЧХ амплитудно-частотная характеристика;
- •ПОС положительная обратная связь
- •ВАХ вольтамперная характеристика
- •ООС отрицательная обратная связь
- •ОБ схема включения транзистора с обшей базой
- •ОЭ схема включения транзистора с общим эмиттером
- •ОК схема включения транзистора с общим коллектором
- •РТ рабочая точка БП,
- •BJT биполярный транзистор (Bipolar Junction Transistor)
- •ПТ, JFET полевой транзистор с управляющим p-n переходом (Junction Field Effect Transistor)
- МОП (МДП), MOSFET, NMOS, PMOS полевой транзистор с структурой металл окись (диэлектрик) полупроводник.
- КМОП комплементарные (дополняющие) полевые транзисторы, имеющие разную проводимость и зеркальные характеристики.

#### ЦЕЛЬ ПРАКТИКУМА:

Получить навыки в использовании базовых возможностей программы Microcap и знания при исследовании и настройке усилительных, ключевых и логических устройств на биполярных и полевых транзисторах.

#### НОМЕР ВАРИАНТА ЗАДАНИЯ:

#### \* Variant 14

| № Фамилия   | Имя   | Группа  | Диоды вар./тип | ВЈТ вариант/тип | NJFET | PJFET | NMOS   | PMOS    |
|-------------|-------|---------|----------------|-----------------|-------|-------|--------|---------|
| 14 Талышева | Олеся | ИУ7-35Б | 125 - D2C133B  | 85 - KT502v     |       | J271  | IRF531 | IRF9531 |

### <u>ЧАСТЬ 2. ЭКСПЕРИМЕНТ 7. ХАРАКТЕРИСТИКИ ПОЛЕВОГО</u> ТРАНЗИСТОРА.

1. В режиме DC определила переходные характеристики полевого транзистора с управляющим p-n — переходом (JFET) и MOП — транзистора



- Определила, при каких напряжениях на затворе запирается JFET для вашего варианта.

При напряжении на затворе 4,5 В.

Значение начального тока стока зависит от подаваемого напряжения между стоком и истоком. Определяется при нулевом значении напряжения между затвором и истоком.

При 
$$U_{cu} = -15B$$
,  $I_{\text{нач}} = -19,2mA$ 

При 
$$U_{cu}$$
 = -10B,  $I_{\text{нач}}$  = -15,4mA

При 
$$U_{cu} = -5B$$
,  $I_{\text{нач}} = -11,5mA$ 

J271 MOSFET - описание производителя. Даташиты. Основные параметры и характеристики. Поиск аналога. Справочник

Наименование прибора: J271

Тип транзистора: JFET

Полярность: Р

Максимальная рассеиваемая мощность (Pd): 0.35 W

Предельно допустимое напряжение сток-исток |Uds|: 30 V

Предельно допустимое напряжение затвор-исток |Ugs|: 4.5 V

Максимально допустимый постоянный ток стока |Id|: 0.05 A

Максимальная температура канала (Тj): 150 °C

Сопротивление сток-исток открытого транзистора (Rds): 50 Ohm

Тип корпуса: ТО-92

2. Для JFET транзистора своего варианта вывела выходные характеристики (Plot) и выбрала (провела) нагрузочную прямую



- выбрала рабочую точку (PT), определила сопротивление стока Rd (исходя из правил Кирхгофа) Rd = (Епит - Upт)/Id.

$$Rd = (20 - 10) / (7.5 * 10^3) = 1.43 * 10^3 Om$$

Выбрала стандартное значение сопротивления резистора 1,5 кОм.

- по выходным характеристикам определила требуемое напряжение затвора Vgs=1,5.
- собрала схему усилителя на транзисторе JFET с рассчитанным сопротивлением стока и напряжением затвора Vgs, подала сигнал с амплитудой 0.1 В и с частотой, соответствующей варианту ЛР 5 и определила усиление каскада.



Модель 1М $\Gamma$ ц, A = 0,1, F = 12k

Нашла коэффициент усиления: Kyc = (9,46-8,68) / (1,6-1,4) = 0,78 /  $0,2 \approx 4$ 



2. Для MOS транзистора своего варианта вывела переходные характеристики:



- вывела выходные характеристики (Plot) и выбрала (провела) нагрузочную прямую.



Наименование прибора: IRF531

Тип транзистора: MOSFET

Полярность: N

Максимальная рассеиваемая мощность (Pd): 79 W

Предельно допустимое напряжение сток-исток |Uds|: 80 V

Предельно допустимое напряжение затвор-исток |Ugs|: 20 V

Пороговое напряжение включения |Ugs(th)|: 4 V

Максимально допустимый постоянный ток стока |Id|: 14 A

Максимальная температура канала (Тj): 150 °C

Общий заряд затвора (Qg): 30(max) пС

Время нарастания (tr): 75(max) пѕ

Выходная емкость (Cd): 260(max) pf

Сопротивление сток-исток открытого транзистора (Rds): 0.16 Ohm

- определила сопротивление стока Rd в режиме полного открытия транзистора Rd =  $\sim$  (Епит)/Id.

$$Rd = \sim 20/14 = 1.5 \text{ Om}$$

- установила требуемое для полного открытия транзистора напряжение импульсного сигнала Vone = Vgs = 8B.
- собрала схему ключа на транзисторе MOS, подала импульс амплитудой Vgs = 8B и длительностью 2 мкс.



Проверила, что напряжение открытого транзистора не соответствует уровню «0» (>1.5 В). Поэтому я увеличила рассчитанное сопротивление до значения, при котором напряжение на стоке транзистора в открытом состоянии стало не более 1 В (2,7 Ом).



### <u>ЭКСПЕРИМЕНТ 8. КОМПЛЕМЕНТАРНЫЕ СХЕМЫ. ИНВЕРТОР НА</u> ОСНОВЕ КМОП КЛЮЧА.

1. Собрала схему КМОП цифрового ключа и подала на вход последовательность прямоугольных импульсов длительностью 1-2 мкс.





- Оценила быстродействие данной комплементарной пары, рассчитав задержку Тзад = (t10+t01)/2, где t10 - задержка перехода из 1 в 0; t01 – задержка перехода из 0 в 1.

Тзад = 
$$(t10+t01)/2 = ((1,831-1,062) + (2,032-2,009)) / 2 = 0,396$$

2. Получила передаточную характеристику



- Определила при значении входного напряжения равном 3,48 В открываются транзисторы, максимальный ток через комплементарную пару для заданного напряжения источника питания 20,8 µA.

Транзисторы из задания условно комплементарны, поэтому характеристики отличаются от идеальных.

3. Собрала стенд для исследования работы логического элемента 2И-НЕ на полевых транзисторах NMOS и PMOS своего варианта:



- Исследовала работу схемы, выполняющей логическую функцию 2И-НЕ и получила напряжения на входах 3 и 5 и выходе 2 в режиме Transient



- Таблица истинности логического элемента:

| A | В | A^B | A^B |
|---|---|-----|-----|
| 0 | 0 | 0   | 1   |
| 0 | 1 | 0   | 1   |
| 1 | 0 | 0   | 1   |
| 1 | 1 | 1   | 0   |

- Стандартное обозначение логического элемента в схемотехнике.



Напряжения соответствуют требуемым для КМОП. Переключения на входах и выходах выполняются одновременно.

### <u>ЭКСПЕРИМЕНТ</u> 9. <u>УСТРОЙСТВО ЯЧЕЙКИ ТРИГГЕРА</u> СТАТИЧЕСКОЙ ПАМЯТИ.

Собрала схему со своим транзистором, подала сигналы на входы S и R и получила результат на выходе Q для своего варианта транзистора nMOS.

