# Exécuter un programme en assembleur

### Programme assembleur

- Dans ce chapitre, nous allons étudier comment un processeur exécuter un programme assembleur.
- Le programme assembleur est codé en RAM

#### Exemple

L1: .word a .word b .word c .comm a,4,4 .comm b,4,4 .comm c,4,4 mov r0,#10 Idr r1,L1 str r0,[r1] mov r0,#20 Idr r1,L1+4 str r0,[r1]

Idr r0,L1 Idr r1,[r0] Idr r0,L1+4 Idr r2,[r0] add r1,r1,r2 Idr r0,L1+8 str r1,[r0]

# Comment ce programme est-il codé en RAM

- 1) mov r0,#10
- 2) Idr r1,L1
- 3) str r0,[r1]
- 4) mov r0,#20
- 5) Idr r1,L1+4
- 6) str r0,[r1]

- 7) Idr r0,L1
- 8) Idr r1,[r0]
- 9) Idr r0,L1+4
- 10) Idr r2,[r0]
- 11) add r1,r1,r2
- 12) Idr r0,L1+8
- 13) str r1,[r0]

#### CODE\_OP

- Chaque instruction est codée par un CODE\_OP qui contient le codage
  - du nom de l'instruction
  - des modes d'adressage
  - des valeurs des registres
- Ensuite il pet y avoir ou non un paramètre
  - une cconstante
  - une adresse
- Chacun de ces éléments occupe 32 bits.

### Les étiquettes

 Lors du transfert du programme en RAM, le système d'exploitation choisit la valeur de L1 et calcule les valeur de L1+4, L1+8, ....

# Codage à partir de l'adresse 0001 0000

```
0001 0000-> CODE OP1 CONSTANTE 10
0001 0008 -> CODE OP2 ADRESSE L1
0001 0010 -> CODE OP3
0001 0014-> CODE OP4 CONSTANTE 20
0001 001C -> CODE OP5 ADRESSE L1+4
0001 0024 -> CODE OP6
0001 0028 -> CODE OP7 ADRESSE L1
0001 0030 -> CODE OP8
0001 0034 -> CODE OP9 ADRESSE L1+4
0001 003C -> CODE OP10
0001 0040 -> CODE OP11
0001 0044 -> CODE OP12 ADRESSE L1+8
0001 004C -> CODE OP13
```

#### Traduction en micro-instructions

- Chaque instruction assembleur est traduite en micro-instructions qui est un langage encore plus rudimentaire que l'assembleur.
- Liste des micro-instructions
  - registre0 <- registre1 copie registre1 dans registre0</li>
  - registre0 <- [registre1] copie le contenu de la case mémoire registre1 dans registre0
  - registre0 -> [registre1] écrit registre0 dans la case mémoire numéro registre1
  - registre0 <- registre1+registre2 calcule la somme de registre1 et de registre2 et stocke le résultat dans registre2
  - registre0 <- registre1+4</li>

# 1) mov r0,#10

- 1) ri <- co ; co <- co+4
- 2) décodage
- 3) r0<- [co]; co<-co+4

# 2) Idr r1,L1

- 4) ri <- [co]; co <- co+4
- 5) décodage
- 6) rp <-[co]; co<- co+4
- 7) r1 <- [rp]

# 3) str r0,[r1]

8) ri <- [co]; co <- co+4 9) décodage 10) r0 -> [r1]

# 4) mov r0,#20

11) ri <- co ; co <- co+4 12) décodage 13) r0<- [co] ; co<-co+4

# 5) Idr r1,L1+4

14) ri <- [co]; co <- co+4 15) décodage 16) rp <-[co]; co<- co+4 17) r1 <- [rp]

# 6) str r0,[r1]

18) ri <- [co]; co <- co+4 19) décodage 20) r0 -> [r1]

# 7) Idr r0,L1

21) ri <- [co]; co <- co+4 22) décodage 23) rp <-[co]; co<- co+4 24) r0 <- [rp]

# 8) Idr r1,[r0]

25) ri <- [co]; co <- co+4 26) décodage 27) r1<-[r0]

# 9) Idr r0,L1+4

28) ri <- [co]; co <- co+4 29) décodage 30) rp <-[co]; co<- co+4 31) r0 <- [rp]

# 10) Idr r2,[r0]

- 32) ri <- [co]; co <- co+4 33) décodage
- 34) r2<-[r0]

# 11) add r1,r1,r2

- 35) ri <- [co]; co <- co+4
- 36) decodage
- 37) r1<-r2+r3

### 12) Idr r0,L1+8

35) ri <- [co]; co <- co+4 36) decodage 37) rp <-[co]; co<- co+4 38) r0 <- [rp]

# 13) str r1,[r0]

38) ri <- [co]; co <- co+4 39) décodage 40) r0 -> [r1]

#### Conclusion

- Un ensemble de 5 micro-intructions suffit à traduire un tel programme.
- L'assembleur est donc traduit à la volée dans un tel langage plus simple.