

# 实验项目



主讲教师: 章复嘉

# ❖ 1、实验目的

- 掌握灵活运用 Verilog HDL 语言进行各种 描述与建模的技巧和方法;
- 学习在ISE中使用 Memory IP 核生成存储器的方法;
- 学习存储器的结构及读写原理,掌握存储器的设计方法。

## ❖ 2、实验内容与原理

为 MIPS 处理器设计一个 256×8 位的物理存储器 ,具有读写功能,按字节编址,按字访问,即 64 ×32 位 Mem Read



存储器模块输入输出端

字地址小端格

18/4/18

式

3

3

## ❖2、实验内容与原理

#### 存储器功能表

|         | 输入         | 输出信号         |              |          |     |
|---------|------------|--------------|--------------|----------|-----|
| Mem_Rea | Mem_Writ e | Mem_Add<br>r | M_W_Dat<br>a | M_R_Data | 操作  |
| 0       | 0          |              |              |          | 无操作 |
| 1       | 0          | 有效地<br>址     |              | 读出数据     | 读操作 |
| 0       | 1          | 有效地址         | 有效数<br>据     |          | 写操作 |

## \*2、实验内容与原理

- 注意:虽然存储器是按照每个单元 32 位来组织的,但是字地址是按照 0、 4、 8...... 等 4 的整数倍来递增的,给出的 8 位存储器地址,只按照高 6 位访问存储器,而低 2 位必须为 00。
- MIPS CPU 只有 LWL (取左半字)、 LWR (取右半字)、 SWL (存左半字)、 SWR (存右半字)可以不按 4 字节边界访问存储器。

18/4/18 **5** 5

- \*2、实验内容与原理
  - 在实现方法上,存储器可以使用两种方法构造:
    - ■方法一: 采用 Verilog 语言中存储器类型 (即 reg 的数组类型) 定义,并自行管理 ;
    - ■方法二:使用 FPGA 内置的存储器 IP 核来实现。

18/4/18 **6 6** 

- 两者的区别:
  - ■前者(采用 Verilog 语言中存储器类型)
    - 存储器模块需要简单编程来完成读写操作, 且其中的数据(或指令)的初始化,也需要 在模块内编程赋值完成;
  - ■后者(使用 FPGA 内置的存储器 IP 核)
    - 无需编程,通过向导自动生成了一个存储模 块,只需引用其实例即可,且其中的数据 (或指令)的初始化操作可以和外部的一个 格式化文件关联,ISE会自动从该文件装载 程序或数据。另外,由 Memory IP 核实现的 存储器模块性能更好、更可靠。

- \*实验内容与原理
  - 以 RAM 存储块为例:方法二
- (1)新建并编辑一个关联文档。

工程目录下新建 \*.coe 的纯文本文件 (如 Test\_Mem.coe) 格式如下:

memory\_initialization\_radix=<Radix>; memory\_initialization\_vector=<data1>, <data2>, ... <data

n>;

第一行说明数据格式:即第二行的 <data> 采用的进制;

第二行定义初始化向量。

### ❖譬如:

memory\_initialization\_radix=16
memory\_initialization\_vector=00000820, 00632020,
00010fff, 20006789, FFFF0000, 0000FFFF, 88888888,
99999999, aaaaaaaa, bbbbbbbb;

含义:预备要初始化存储器的前十个单元的数据,数据在第二行"="右边,且以16进制表示,各数据以逗号分隔,以分号结束,数据依次装入地址为0开始的各单元。

18/4/18 **9** 9

## (2)新建一个 Memory IP 核。

Project→New S ource 菜单,弹 NewSource Wiz ard 对框, Sele ctSource Type 列表中,选择 I P,输入存储器 IP核的名称 (本例 RAM B) IP 核存放位置 的缺省路径为工 程目录的子目录 \ipcore\_dir 下。



18/4/18 **10 10** 

❖选择 IP 核类型

依次选择 Memori es&StorageElem ents→ RAMs &ROMs→ BlockMemoryGe nerator



18/4/18 **11 11** 

### (3) Memory IP 核参数设置。



18/4/18 **12 12** 



(3) Memory IP 核参数设置。



18 / 4 / 18 **13 13** 



Documents View

2. 点击 Browse 接钮 选择第一步生成的 CO E 文档 (Test\_Mem.co e) 作为关联初始化参 数。

3.RAM\_B IP 生成后,ISE 会用这个文档内的数据初始化 RAM 值

注意: 当该关联文件 内容修改后,都需重 新执行一次 Regenera te Core, 才能重新初 始化左键器









双击过程管理区的 View HDL Instruction Template,在右侧代码区会给出 RAM\_B的调用模板(示范代码),将其拷贝到顶层模块中,修改模块实例名称和连接端口参数,就可以像一般模块那样引用

## ❖ 3、实验要求

- 按照方法一,编程实现基本的存储器模块 ,并通过仿真验证
- 按照方法二,生成一个 RAM\_B 存储器模块,关联文件中输入 64 个 32 位数据, 16 进制表示
- 编写一个实验验证的顶层模块,调用方法 二生成的存储器模块;
- 课前任务:编程、仿真、验证,确保逻辑 正确性;

- ❖3、实验要求
  - ■实验室任务:
    - ■配置管脚:见下表
    - 生成 \*.bit 文件, 下载到 Nexys3 实验板中

0

- ■完成板级验证。
- 撰写实验报告。

#### \* 信号配置表

|          | 信号            | 配置设备管脚      | 功能说明                                          |
|----------|---------------|-------------|-----------------------------------------------|
| 输入信号     | Mem_Addr[7:2] | 6 个逻辑开<br>关 | 读写存储器地址                                       |
|          | 选择信号          | 2个逻辑开<br>关  | 读操作时,选择显示的字节;<br>写操作时,选择要写入的数<br><sub>矩</sub> |
|          | Mem_Write     | 1个按钮        | =1 为写操作; =0 为读操作                              |
|          | Clk           | 1个按钮        | 时钟引脚                                          |
| 输出<br>信号 | LED[7:0]      | 8个 LED 灯    | 显示读出数据的字节                                     |

### ❖ 4、实验步骤

- 使用合适的建模方法和语句进行编程、仿真;
- 启动计算机,拷贝工程文件到硬盘上;
- 实验准备:
  - 设置 N3 板卡电源跳线 J1,从 USB 取电;
  - 用 USB 电缆连接 PC 机和 N3 板卡;
  - 开 N3 实验板的电源开关;
- 在 PC 机上打开工程文件,进行管脚配置。
- 生成编程文件 \*.bit, 下载到板卡中。
- 实验。

- ❖ 5、思考与探索:必做(1)、(2)
  - (1)选择8个存储器单元执行读操作,将实验结果记录到表中的第二列和第三列,分析你的读出数据是否和初始化关联文件中的数据一致;若不一致,分析原因。
  - (2)对上面的8个存储器单元执行写操作,覆盖初始化数据,然后再执行读操作,将读出数据记录到表的第四列和第五列中。这些单元的数据有否改写?分析读出数据是否和写入数据一致;如果不一致,请分析原因。

### ❖5、思考与探索:

- (3) 若设计实现一个 ROM , 考虑端口信号有何不同? 尝试分别使用方法一和方法二设计实现一个ROM
- (4)考虑调用实验三所实现的基本 ALU 模块、实验四实现的寄存器堆模块和本实验所实现的存储器模块,编写一个顶层模块,完成 Ri θ (addr)
  - → Rj的操作。尝试编写代码,仿真调试通过。



101010

# The Endi