

# 实验项目



主讲教师: 章复嘉

#### ❖ 1、实验目的

- 学习使用 Verilog HDL 语言进行时序电路的设计 方法;
- 掌握灵活运用 Verilog HDL 语言进行各种描述与 建模的技巧和方法;
- 学习寄存器堆的数据传送与读写工作原理,掌握 寄存器堆的设计方法。

18/4/18 **2** 2

#### ❖ 2、实验内容与原理

设计一个 32×32 位的寄存器堆(即含有 32 个寄存器,每个寄存器 32 位)



输入输出端口示意图

❖ 双端口读: 2个读端

❖ 单端口写: 1个写端

- ❖ 读访问操作: 无需时钟同步,只要给出寄存器地址,即可读出寄存器中的数据。
- 写访问操作: 需要时钟同步,所有写入操作的输入信号必须在时钟边沿来临时,已经有效 (Write\_Reg=1、地址和数据)。



18/4/18 **4** 4

#### ❖2、实验内容与原理

#### 寄存器堆功能表

|              | ;            | 输入信号          | 输出信号       |            |              |              |          |
|--------------|--------------|---------------|------------|------------|--------------|--------------|----------|
| R_Ad<br>dr_A | R_Ad<br>dr_B | Write<br>_Reg | W_Ad<br>dr | W_Da<br>ta | R_Dat<br>a_A | R_Dat<br>a_B | 操作       |
| 寄存器号         | _            |               | _          | _          | A 口数<br>据    |              | 读 A<br>口 |
| —            | 寄存器号         |               | _          | _          |              | B 口数<br>据    | 读 B<br>口 |
| _            | _            | 1             | 寄存器号       | 写入数<br>据   |              |              | 写操<br>作  |

18/4/18 **5** 5

#### ❖ 2、实验内容与原理<sub>寄存器堆逻辑结构图</sub>



18/4/18

6

## \*实验内容与原理

- 实验实现:
  - ■寄存器堆: reg 类型信号的数组 reg [31:0] REG\_Files[0:31];
  - ■读操作: 组合逻辑电路
    assign R\_Data\_A = REG\_Files[R\_Addr\_A];
    assign R\_Data\_B = REG\_Files[R\_Addr\_B];
  - ■写操作: 时序逻辑电路
    - ■需要 Reset 信号: 用于初始化寄存器(全部清零)
    - ■需要 clk 信号: 用于写入寄存器

18/4/18 **7** 7

```
always @(posedge Clk or posedge Reset)
begin
  if(Reset) // 高电平有效, =1 则初始化
       .....// 初始化 32 个寄存器
   else
       begin
            if (Write Reg)
                 .....//写入寄存器:
       end
end
```

18 / 4 / 18 **8** 8

#### ❖ 3、实验要求

- 编程实现基本的寄存器堆模块,并通过仿真验证;
- 编写一个实验验证的顶层模块,调用该寄存器堆 模块
- 参考方法如下:
  - 使用 5 位开关提供读写的寄存器地址;
  - 1位开关提供 Write\_Reg 信号;指定 Write\_Reg=0 时执 行读操作; =1 时执行写操作;
  - 2位开关作为复用控制: 若为读操作时,用于选择读出的 32位数据的某个字节到 8位 LED 灯显示;若为写操作,则选择 4个指定数据之一作为写入数据。
  - 1个按钮提供 Clk; 1个按钮提供 Reset;一个按钮作 为读 A 端口 /B 端口的选择;

- ❖3、实验要求
  - 实验室任务:
    - ■配置管脚:见下表
    - 生成 \*.bit 文件, 下载到 Nexys3 实验板中。
    - ■完成板级验证。
  - 撰写实验报告。

18/4/18 **10 10** 

#### \* 信号配置表

|   |          | 信号           | 配置设备管脚      | 功能说明                                          |  |  |  |  |
|---|----------|--------------|-------------|-----------------------------------------------|--|--|--|--|
|   |          | 地址信号         | 5 个逻辑开<br>关 | 提供读 A、读 B、写地址                                 |  |  |  |  |
|   |          | 写信号          | 1个逻辑开<br>关  | =1 为写操作; =0 为读操作                              |  |  |  |  |
|   | 输入<br>信号 | 选择信号         | 2个逻辑开关      | 读操作时,选择显示的字节;<br>写操作时,选择要写入的数<br><sub>据</sub> |  |  |  |  |
|   |          | Clk 、 Reset  | 2个按钮        | 必须连接到时钟引脚 BTND<br>(C9)或 BTNR (D9)             |  |  |  |  |
|   |          | A/B读端口选<br>择 | 1个按钮        | 选择读出A端口还是B端口                                  |  |  |  |  |
| 8 | LA viv   |              |             |                                               |  |  |  |  |

#### ❖ 4、实验步骤

- 在 Xilinx ISE 中创建工程,编源码,然后编译、 综合
- 编写激励代码,观察仿真波形,直至验证正确
- 实验准备:
  - 设置 N3 板卡电源开关跳线 J1,选择从 USB 取电;
  - 用 USB 电缆连接 PC 机和 N3 板卡;
  - 开 N3 实验板的电源开关;
- 在 PC 机上打开工程文件,进行管脚配置。
- 生成编程文件 \*.bit , 下载到板卡中。
- 实验。

18/4/18 **12 12** 

- ❖ 5、思考与探索:必做(1)和(2)
  - (1)选择8个寄存器执行读写操作,将实验结果记录到表中,结果是否符合预期;如果不符,分析原因。
  - (2)修改基本寄存器堆模块,实现 MIPS 计算机的寄存器堆,以供后续 MIPS CPU 的设计使用。
  - (3) 谈谈实验中读操作和写操作在时序上有何 区别? 反映到电路实现上,又有何不同?

18/4/18 **13** 13

#### \*思考与探索

(4)利用实验三 ALU 模块和本实验的寄存器堆模块,编写一个顶层模块,完成 RiθRj→ Rk的操作(即2个寄存器数据做某种运算,结果送回第3个寄存器中)运算功能θ由 ALU 模块中的 ALU\_O



101010

# The Endi

18/4/18 **15**