## 第五章

例 5.4

设存储器容量为 32 字,字长 64 位,模块数 M=4,采用交叉方式进行组织。存储周期 T=200ns,数据总线宽度为 64 位,总线传送周期  $\tau=50$ ns。问存储器的带宽是多少?如果不采用交叉方式进行组织,存储器的带宽又是多少?

解: 4体交叉存储器连续读出N个字的信息总量是:

q=N×64 位

4 体交叉存储器连续读出N个字所需的时间是:

 $t1=T+(N-1)\tau$ 

当N大到一定程度,上式可约为

 $t1 = N \tau = N \times 50 ns$ 

则 4 体交叉存储器的带宽是:

W1=q/t1= N ×64 位/(N×50ns)=128×10<sup>7</sup> 位/秒

若不采用交叉方式进行组织,则存储器连续读出N个字的信息总量是 $q=N\times 64$ 位。存储器连续读出N个字所需的时间是:

 $t2=N T=N \times 200ns$ 

存储器的带宽是:

W2=q/t2= N×64 位/(N×200ns)=32×10<sup>7</sup> 位/秒

## 例 5.5

小型计算机字长 16 位,常规设计的存贮空间≤32K,若将存贮空间扩展到 256K,请提出一种可能方案。

解:可采用多体交叉存取方案,即将主存分为8个相互独立、容量相同的模块M0,M1,M2,……,M7,每个模块32K×16位。它们各自具备一套地址寄存器、数据寄存器,各自以等同的方式与CPU传递信息。其组成结构类似图5-32。CPU访问8个存贮模块,可采用两种方式:一种是在一个存取周期内,同时访问8个存贮模块,由存贮器控制器控制它们分时使用总线进行信息传递。另一种方式是:在一个存取周期内分时访问每个体,即每经过1/8存取周期就访问一个模块。这样,对每个模块而言,从CPU给出访存操作命令直到读出信息,仍然是一个存取周期时间。而对CPU来说,它可以在一个存取周期内连续访问8个存贮体,各体的读写过程将并行进行。