

实验 2 进位控制实验

#### 实验 2 进位控制实验

- 一、实验目的
- 二、实验过程描述
- 三、相关单元
- 四、实验原理
- 五、实验要求
- 六、思考

#### 一、实验目的

- 1. 掌握算术运算器的带进位控制的设计方法。
- 2. 根据模型机上标志位的存放、显示电路
  - ,以及带进位和不带进位的运算控制电路
  - , 了解这些电路的工作原理并验证其正确 性。



**有有力能有有有力**有力多行

#### 二、实验过程描述



#### 二、实验过程描述

- 1. 在实验一的基础上,做双操作数的加法运算,通过控制信号来控制带 / 不带当前进位标志进行加法运算。
- 2. 根据本次加法结果置 / 不置标志位





#### 三、相关单元

- 1. ALU Unit
- 2. Input Device
- 3. BUS Unit
- 4. Manual Unit
- 5. Clock Unit





#### 1 、 ALU Unit

- ■运算器构成:
  - ①ALU:由2片74LS181芯片组成(8位)
  - ②暂存器:由2片74LS273组成
  - ③三态门:由 74LS245 组成
  - ④标志产生及进位电路
- ■移位器: 1片74LS299组成。



进位控制电路 0页1



Cy'

Zi'

#### 标志产生及进位电路

- ■(1) 标志位
- ■(2)运算器(最低位)进位

\*\*\*

#### (1)标志位

- ■有什么标志位?
- ■标志位如何产生?
- ■标志位如何控制?

#### 中中的数有中非用中介上行

#### 有什么标志位?

- ①FC: 进位/借位标志
  - a) 做算术加时:为进位标志, =1, 有进位; =0, 无进位
  - b) 做算术减时:为借位标志, =1,有借位; =0,无借位
- ②FZ: 结果为零标志
  - a)=1: 运算结果全零
  - b)=0:运算结果不全为零
- ③标志位的保存:使用两个触发器



#### \*\*\*\*\*

#### 标志位如何产生?

- ①进位状态 Cy'产生方法:
  - a) 当进行算术加运算时,若 74LS181 的 CN + 4 信号= 0 , 则 Cy' = 1; CN + 4=1 , 则 Cy' = 0;
  - b) 当进行算术减运算时,若 74LS181 的 CN + 4 信号= 1,则 Cy' = 1; CN + 4=0,则 Cy' = 0;
  - c) 当进行逻辑运算 (M=1) 时, Cy'=0。
- ②结果为零状态 Zi' 高生方法:
  - 当运算结果 F 为全零时, Zi' = 1 ;否则

#### 标志位如何控制?

①保存: 2个触发器(在T4上跳沿打

入)

②指示灯: Cy、Zi, 0灭1

不带进位运算, 且根据结果 置标志位

③控制方法:

带进位运算, 且根据结果 置标志位

a) CyCn#=0 或者 CyNCn#=0:则

Cy'→FC, Zi'→FZ ; (运算影

响标志位)

b) CyCn#=1 且 CyNCn#=1:则FC、

FZ 不变; (运算不影响标志位)

c) MANUAL UNIT 中的总清开关

#### **有有力能有有有力力**有多行

#### (2)运算器(最低位)进位-Cn181

- Cn181: 低位 74LS181 芯片的最低位进位 Cn
- Cn181 的来源有 2 种: (0 一有进位, 1 一无进位)
  - ①上一次运算结果的 FC 标志
  - ②Ci (通过微码产生或者人为设置)
- Cn181 的控制:
  - ①CyCn # = 1, 则 Cn181 = Ci
  - ②CyCn # = 0 且 Ci = 1, 则 Cn181 = /
  - ③CyCn # = 0 且 Ci = 0,则 Cn181 = 0 (有进位

强制带进位

#### 标志产生及进位控制逻辑表

| 控制信号  |        |    | 输出结果  |           |             |
|-------|--------|----|-------|-----------|-------------|
| CyCn# | CyNCn# | Ci | Cn181 | FC        | FZ          |
| 0     | 0      | X  | 无意义   | 本次<br>Cy' | 本次<br>Zi'   |
| 0     | 1      | 0  | 0     | 本次<br>Cy' | 本次<br>Zi'   |
| 0     | 1      | 1  | FC    | 本次<br>Cy' | 本次<br>Zi'   |
| 1     | 0      | X  | Ci    | 本次<br>Cv' | 本次<br>7 i ' |

## AMAN 总结

|                          | 带进位加法            | 不带进位加法             |  |
|--------------------------|------------------|--------------------|--|
|                          | (DA1加DA2加<br>FC) | (DA1 加DA2 加<br>Ci) |  |
| 影响标志                     | CyCn#=0          | CyCn#=1            |  |
| (Cy' → FC<br>, Zi' → FZ) | CynCn#=1         | CynCn#=0           |  |
| , ∠ı →FZ)                | C i = 1          |                    |  |
| 不影响标志                    | 不能实现             | CyCn#=1            |  |
| (FC和FZ不<br>变)            |                  | CynCn#=1           |  |

#### 5 、 Clock Unit

- 单脉冲产生及消抖电路: 每按动一下微动开 关 KK, 就产生一个稳定的单脉冲 KK2 (正 )和 KK1 (负)
- 时序信号产生电路: 根据方波信号源 Φ 产生四个等间隔的 T1、 T2、 T3、 T4



#### 5 Clock Unit

- 时序信号的控制: 由连续/单步开 关"RUN#/STEP"控制
  - ①当 "RUN#/STEP" = 0 (RUN)时,按动微动开关 "START",产生连续的时序信号 T1~ T4;
  - ②当 "RUN#/STEP"=1 (STEP)时,每按 动开关"START"一次,产生一组时序信号 T1~T4。
- ■Clock Unit的T1~ T4或KK1、KK2可根据需要连接到Main-Control Unit的T1~ T4,当

\*\*\*\*\*

#### 四、实验原理

红色:运算器控制信

号



#### **申申介持有中**本中中中主行

#### 五、实验要求

- 1. 根据实验原理和相关单元电路, 画出实验接线图
- 2. 设计实验步骤,实验并记录:
  - (1)0FFH+01H (算术加)
  - (2)5BH+0A0H+FC (算术加)
  - (3)5BH \ OAOH (逻辑与)
  - (4)79H+32H+FC (算术加)
  - 注意: CyCn#=? CyNCn#=?



#### **州州州州** 六、思考

请设计一个实验方案(电路、连线和步骤), 手动完成2个16位数据的加法运算,第一个数据位于R1和R0中,第二个数据位于R3和R2中,结果位于R1和R0中,程序如下:

- IN RO, PORTAR;第一个操作数的低 8 位→ RO
- IN R1, PORTAR;第一个操作数的高8位→R1
- IN R2, PORTAR; 第二个操作数的低 8 位→ R2
- IN R3, PORTAR; 第二个操作数的高 8 位 R3 R3
- ADD R0, R2; (R0) + (R2) + R3 R2F<sub>15</sub>~F<sub>8</sub> F<sub>7</sub>~F<sub>0</sub>
- ADC R1, R3; (R1) + (R3)  $\rightarrow$ RR1 R0

#### Reg Unit (通用寄存器单元)

- 1.4个8D寄存器(74LS374) R0~R3构成: R2为SI变址寄存器, R3为SP寄存器。
- 2.74LS374:
  - CLK: 时钟脉冲, 打入寄存器控制信号
  - ■0E#: 输出允许信号。
- 3. 各寄存器的打入脉冲 CLK: B-R0 ~ B-R3, 在 T4 时刻产生。
- 4. 各寄存器的输出使能 OE#: RO-B#~ R3-

#### **中华外籍**有中华的中华多年

#### Reg Unit (通用寄存器单元)



#### 对寄存器的操作:

- 1. 写寄存器 R0:
  - ■B-R0 = 0→1 (总线上数据写入 R0)
- 2. 读寄存器 R0:
  - ■R0-B# = 0 (R0 的数据送总线)



\*\*\*

# The End!