# Chcore Lab-1 机器启动

姓名: 李佳鑫 学号: 521030910096

### 思考题 1:

阅读\_start 函数的开头,尝试说明 ChCore 是如何让其中一个核首先进入初始化流程,并让其他核暂停执行的。

#### 解答:

实现让其中一个核首先进入初始化流程,并让其他核暂停执行的过程:

- 在24-25行代码处,提取出mpidr\_el1系统寄存器的[7:0]位,获得对应ID
  - o mpidr\_el1 系统寄存器的[7:0] (aff0): 表示一个core中的第几个thread
  - 。 其中值越小, 对应的重要性越高
- 在26行,判断是否aff0为0,如果为零,则进入初始化过程,即primary函数
- 如果不为零,往下继续执行,进入wait for bss clear函数
  - 。 直到进入primary函数的core通过clear\_bss() 去除bass area完成后,继续往下执行
- 在42行,将特征级转为el1
- 在45-50行,准备好栈空间和对应的SP指针
- 然后进入wait\_until\_smp\_enabled
  - 。 不断secondary\_boot\_flag 对应位是否为0, 为零则等待
  - 由于secondary\_boot\_flag 被初始化为{NOT\_BSS, 0, 0, ...}因此在 ID = 0的core 完成一些基本的初始化之前会暂停往下执行程序
- 直到ID = 0的core 完成一些基本的初始化后,对应的secondary\_boot\_flag 位被置为非零,non-primary core 对应的程序跳出循环,往下执行,将CPU iD 存入x0后,调用secondary\_init\_c 进入他们对应的初始化

#### \_start 函数如下:

```
1  /*
2  * Copyright (c) 2023 Institute of Parallel And Distributed Systems (IPADS),
   Shanghai Jiao Tong University (SJTU)
3  * Licensed under the Mulan PSL v2.
4  * You can use this software according to the terms and conditions of the
   Mulan PSL v2.
5  * You may obtain a copy of Mulan PSL v2 at:
6  * http://license.coscl.org.cn/MulanPSL2
7  * THIS SOFTWARE IS PROVIDED ON AN "AS IS" BASIS, WITHOUT WARRANTIES OF ANY
   KIND, EITHER EXPRESS OR
8  * IMPLIED, INCLUDING BUT NOT LIMITED TO NON-INFRINGEMENT, MERCHANTABILITY
   OR FIT FOR A PARTICULAR
```

```
9
    * PURPOSE.
10
      * See the Mulan PSL v2 for more details.
11
12
13
     #include "consts.h"
14
     #include <common/asm.h>
15
16
    .extern arm64_elx_to_el1
17
     .extern boot_cpu_stack
18
     .extern secondary_boot_flag
19
     .extern secondary_init_c
20
     .extern clear_bss_flag
     .extern init_c
21
22
23
    BEGIN_FUNC(_start)
24
        mrs x8, mpidr_el1
25
        and x8, x8, #0xFF
26
        cbz x8, primary
27
28
        /* Wait for bss clear */
    wait_for_bss_clear:
29
30
        adr x0, clear_bss_flag
31
        ldr x1, [x0]
               x1, #0
32
        cmp
         bne wait_for_bss_clear
33
34
35
         /* Set cntkctl_el1 to enable cntvct_el0.
36
              * Enable it when you need to get current tick
37
              * at ELO, e.g. Running aarch64 ROS2 demos
38
        mov x10, 0b11
39
        msr cntkctl_el1, x10 */
40
41
         /* Turn to ell from other exception levels. */
42
         bl arm64_elx_to_el1
43
         /* Prepare stack pointer and jump to C. */
44
         mov x1, #INIT_STACK_SIZE
45
46
         mul x1, x8, x1
47
         adr
              x0, boot_cpu_stack
48
         add x0, x0, x1
49
         add x0, x0, #INIT_STACK_SIZE
50
         mov sp, x0
51
52
     wait_until_smp_enabled:
53
         /* CPU ID should be stored in x8 from the first line */
54
        mov x1, #8
         mul x2, x8, x1
55
56
        ldr x1, =secondary_boot_flag
57
         add x1, x1, x2
58
         ldr x3, [x1]
59
         cbz x3, wait_until_smp_enabled
60
61
         /* Set CPU id */
62
         mov x0, x8
         b secondary_init_c
63
```

```
64
65
       /* Should never be here */
66
        b .
67
68
    primary:
69
70
       /* Turn to el1 from other exception levels. */
71
       bl arm64_elx_to_el1
72
73
       /* Prepare stack pointer and jump to C. */
74
       adr x0, boot_cpu_stack
      add x0, x0, #INIT_STACK_SIZE mov sp, x0
75
76
77
78
     b init_c
79
       /* Should never be here */
80
81
        b .
82 END_FUNC(_start)
```

# 练习题2:

在 arm64\_elX\_to\_el1 函数的 LAB 1 TODO 1 处填写一行汇编代码,获取 CPU 当前异常级别。

提示:通过 CurrentEL 系统寄存器可获得当前异常级别。通过 GDB 在指令级别单步调试可验证实现是否正确。

### 代码补全:

### 实现过程:

- 按照提示, CurrentEL 系统寄存器可获得当前异常级别
- 利用 mrs 指令将 Current EL 系统寄存器的值存入到x9即可

# 练习题3:

在 arm64\_elX\_to\_el1 函数的 LAB 1 TODO 2 处填写大约 4 行汇编代码,设置从 EL3 跳转到 EL1 所需的 elr\_el3 和 spsr\_el3 寄存器值。具体地,我们需要在跳转到 EL1 时暂时屏蔽所有中断、并使用内核栈(sp\_el1 寄存器指定的栈指针)。

### 代码补全:

```
adr x9, .Ltarget

msr elr_el3, x9

mov x9, SPSR_ELX_DAIF | SPSR_ELX_EL1H

msr spsr_el3, x9
```

### 实现过程:

- [elr\_el3] 作为异常连接寄存器,控制 eret 执行后的PC,因此只需:
  - 将.Ltarget 对应的地址值读出,放入x9
  - 再利用 msr 指令,设置 elr\_el3 寄存器值
- spsr\_e13 作为保存的程序状态寄存器,控制 eret 执行后的程序状态和异常返回后的异常级别
  - 。 其中:

### 条件判断相关的域

|        | 3170  |                                                                                         |  |  |  |  |
|--------|-------|-----------------------------------------------------------------------------------------|--|--|--|--|
| 分类₽    | 字段↩   | 描述↩                                                                                     |  |  |  |  |
| 条件标志位↩ | N₽    | 负数标志位。                                                                                  |  |  |  |  |
|        |       | 在结果是有符号的二进制补码情况下,如果结果为负数,则N=1;                                                          |  |  |  |  |
|        |       | 如果结果为非负数,则N=0。↩                                                                         |  |  |  |  |
|        | Z₽    | 零标志位。↩                                                                                  |  |  |  |  |
|        |       | 如果结果为0,则Z=1;如果结果为非零,则Z=0。↩                                                              |  |  |  |  |
|        | C+ Z  | 无符号数溢出标志位。↓                                                                             |  |  |  |  |
|        | NXX.  | ➤ 对于加法运算,当发生无符号数溢出时,C=1.√                                                               |  |  |  |  |
|        | Way T | <ul><li>对于其他指令,C通常不变。₽</li><li>有符号数溢出标志位。₽</li><li>对于加减去指令,在操作数和结果是有符号的整数时,如果</li></ul> |  |  |  |  |
| _      | Val.  |                                                                                         |  |  |  |  |
|        | 2.    |                                                                                         |  |  |  |  |
| ,×, ·  |       | 发生溢出,则V=1;如果无溢出发生,则V=0。↩                                                                |  |  |  |  |
| Z      |       | ➤ 对于其他指令,V通常不发生变化。↓ CSDN @老衲不依                                                          |  |  |  |  |

如cmp指令, tst指令, 条件判断时用到这些标志位; 还有像sbc等运算指令, 会将标志位一并加入运算。

### 异常掩码标志位

|          |    | _ ··- ··- · · · · · · · · · · · · · · · | _ |
|----------|----|-----------------------------------------|---|
| 异常掩码标志位↩ | D₽ | 调试比特位。使能该比特位可以在异常处理过程中打开调试断点            | + |
|          |    | 和软件单步等功能。4                              |   |
|          | A₽ | 用来屏蔽系统错误(SError)。同                      | + |
|          | I₽ | 用来屏蔽IRQ中断。                              | + |
|          | F₽ | 用来屏蔽FIQ中断。                              |   |
|          |    | - ODDINGS WALLY                         | 1 |

- 1:表示屏蔽了这个异常
- 0: 表示没有屏蔽这个异常

#### 执行状态控制位

|         |                                     | , , , , , , , , , , , , , , , , , , , |   |
|---------|-------------------------------------|---------------------------------------|---|
| 执行状态控制↩ | SS₽                                 | 软件单步。该比特位为1,说明在异常处理时使能了软件单步功          | + |
|         |                                     | 能。↩                                   |   |
|         | IL₽                                 | 不合法的异常状态。                             | + |
|         | nRW₽                                | 当前执行模式。                               | + |
|         |                                     | 0: 处于AArch64执行模式↔                     |   |
|         |                                     | 1: 处于AArch32执行模式₽                     |   |
|         | EL₽                                 | 当前异常等级。↩                              | + |
|         |                                     | 0: 表示EL0→                             |   |
|         | A.V.                                | 1: 表示EL1+                             |   |
|         | XXX                                 | 2: 表示EL2-                             |   |
|         | \$\langle \( \frac{1}{2} \rangle \) | 3: 表示EL3₽                             |   |
|         | SP                                  | 选择栈指针寄存器。当运行在ELO时,处理器选择ELO的栈指针,       | + |
|         | /X-1                                | SP_ELO;当处理器运行在其他异常等级时,处理器可以选择使用       |   |
|         | 7                                   | SP_ELO或者对应的SP_ELn寄存器。↩ CSDN @老衲不依     | 3 |

部分字段有专门对应的寄存器,如NZCV寄存器、CurrentEL寄存器。注意:EL0级别只能访问PSTATE.{N, Z, C, V)和PSTATE.{D, A, I, F}字段。

- 根据提示:在跳转到 EL1 时暂时屏蔽所有中断、并使用内核栈和给定的SPSR\_ELX\_DAIF | SPSR\_ELX\_EL1H,只需:
- 将该寄存器的值设置为 SPSR\_ELX\_DAIF | SPSR\_ELX\_EL1H

### 思考题 4:

说明为什么要在进入 C 函数之前设置启动栈。如果不设置,会发生什么?

### 解答:

因为C函数是由C语言编写的,里面涉及很多的函数调用,需要栈对返回地址、寄存器状态进行存储。

如果不设置栈,函数调用前的状态不能得到保存,x30等寄存器的值可能会被覆盖,导致不能回到函数调用前的位置。

# 思考题 5:

在实验 1 中,其实不调用 clear\_bss 也不影响内核的执行,请思考不清理 .bss 段在之后的何种情况下会导致内核无法工作。

由于.bss段用于存储未初始化的全局变量和静态变量,

如果不清零,那么未初始化的全局变量和静态变量的值将是不确定的,不再是0,在内核使用未初始化的 全局变量和静态变量时,将无法正常工作。

### 练习题 6:

在 kernel/arch/aarch64/boot/raspi3/peripherals/uart.c 中 LAB 1 TODO 3 处实现通过 UART 输出字符串的逻辑。

### 代码补全:

```
1    long i = 0;
2    while(str[i] != '\0')
3     {
4      early_uart_send(str[i]);
5      i ++;
6    }
```

### 实现过程:

- 已经有输出一个字符的函数 early\_uart\_send( char);
- 利用循环判断 字符串达到结尾 \0 ,不断调用 上述函数即可

## 练习题 7:

在 kernel/arch/aarch64/boot/raspi3/init/tools.S 中 LAB 1 TODO 4 处填写一行汇编代码,以启用 MMU。

### 代码补全:

```
1 orr x8, x8, 1
```

### 实现过程:

- 根据提示: 在 EL1 异常级别启用 MMU 是通过配置系统寄存器 sctlr\_el1 实现的,其中:
  - 是否启用 MMU (M 字段)
  - 是否启用对齐检查 (A SAO SA nAA 字段)
  - 。 是否启用指令和数据缓存(CI字段)
  - 且查阅资料直到: M 字段是在第0位
- 因此只需将 x8 寄存器的第0位置为1, 在后续代码中写入到 sct1r\_e11即可

# 思考题 8:

请思考多级页表相比单级页表带来的优势和劣势(如果有的话),并计算在 AArch64 页表中分别以 4KB 粒度和 2MB 粒度映射 0~4GB 地址范围所需的物理内存大小(或页表页数量)。

### 解答:

多级页表相对于单级页表:

- 优势:
  - 。 压缩了页表的大小, 当虚拟地址范围较大时, 大大节省页表所占空间
  - 。 能够支持大页,在用TLB进行缓存时进一步提高效率
- 劣势:
  - 。 增加了访存次数
  - 。 当页表存满时,存储相同地址数目的映射,多级页表所占空间更大

### (1) 以4KB粒度来映射 0~4GB地址:

总共有:  $2^{32}/2^{12} = 2^{20}$ 个页

一个页有:  $2^{12}/2^3 = 2^9$ 个页表项

3级页表数:  $2^{20}/2^9 = 2^{11}$ 个

2级页表数:  $2^{11}/2^9 = 4$ 个

1级页表: 1个

0级页表: 1个

总共页表数量: 1+1+4+211 个

物理内存:  $(2^{11}+6)*2^{12}B$ 

(2) 以2MB粒度来映射 0~4GB地址:

总共有:  $2^{32}/2^{21} = 2^{11}$ 个页

2级页表:  $2^{11}/2^9 = 4$ 个

1级页表、0级页表: 1个

总共页表数量: +1+4=6个

物理内存: 6\*4KB = 24KB

# 练习题 9:

请在 init\_kernel\_pt 函数的 LAB 1 TODO 5 处配置内核高地址页表(boot\_ttbr1\_l0、boot\_ttbr1\_l1 和 boot\_ttbr1\_l2),以 2MB 粒度映射。

### 补全代码:

```
/* Step 1: set L0 and L1 page table entry */
/* BLANK BEGIN */
vaddr = 0xffffff0000000000;

boot_ttbr1_l0[GET_L0_INDEX(vaddr)] = ((u64)boot_ttbr1_l1) | IS_TABLE |
IS_VALID | NG;
boot_ttbr1_l1[GET_L1_INDEX(vaddr)] = ((u64)boot_ttbr1_l2) | IS_TABLE
```

```
8
                                               | IS_VALID | NG;
 9
        /* BLANK END */
10
        /* Step 2: map PHYSMEM_START ~ PERIPHERAL_BASE with 2MB granularity */
11
12
        /* BLANK BEGIN */
13
        for (; vaddr < PERIPHERAL_BASE + 0xffffff000000000; vaddr += SIZE_2M) {</pre>
                boot_ttbr1_12[GET_L2_INDEX(vaddr)] =
14
15
                         (vaddr - 0xffffff000000000) /* high mem */
                         | UXN /* Unprivileged execute never */
16
17
                         | ACCESSED /* Set access flag */
                         | NG /* Mark as not global */
18
                         | INNER_SHARABLE /* Sharebility */
19
20
                         | NORMAL_MEMORY /* Normal memory */
21
                         | IS_VALID;
22
        }
23
        /* BLANK END */
24
25
26
        /* Step 2: map PERIPHERAL_BASE ~ PHYSMEM_END with 2MB granularity */
27
        /* BLANK BEGIN */
        for (vaddr = PERIPHERAL_BASE + 0xffffff000000000; vaddr < PHYSMEM_END +</pre>
28
    0xffffff0000000000; vaddr += SIZE_2M) {
29
                boot_ttbr1_12[GET_L2_INDEX(vaddr)] =
                          (vaddr - 0xffffff000000000) /* high mem */
30
                         | UXN /* Unprivileged execute never */
31
32
                         | ACCESSED /* Set access flag */
33
                         | NG /* Mark as not global */
                         | DEVICE_MEMORY /* Device memory */
34
35
                         | IS_VALID;
36
        }
```

### 实现过程:

- 第一步: 设置L1、L0页表对应的入口
  - 初始化 vaddr 为 高位虚拟地址的起始 0xffff\_0000\_0000\_0000 +0x00000000
  - 分别使用 GET\_L0\_INDEX(vaddr)、GET\_L1\_INDEX(vaddr)来提取虚拟地址的L0、L1页表的对应页索引,将对应的页表项设置为下一个页表项的地址,并设置好对应表示的IS\_TABLE、IS\_VAILD、NG 字段
- 第二步:设置L2页表对应的每个页表项的值
  - 利用for循环一次将对应的虚拟地址对应的页表项设置为对应虚拟地址 0xffff\_0000\_0000\_0000 , 并设置好对应的属性字段

    - 具体的属性字段可以参考低地址映射的属性字段
- 对应最后的本地 (每个 CPU 核独立) 外设内存, 代码框架已经给出

### 思考题 10:

请思考在 init\_kernel\_pt 函数中为什么还要为低地址配置页表,并尝试验证自己的解释。

因为在el1\_mmu\_activate 后,CPU会从使用物理内存地址转化到使用虚拟内存地址,但是在 start\_kernel之前,依旧使用的低地址,如果没有配置低地址的虚拟内存映射,会导致这一阶段的虚拟内存地址没有物理地址对应。并且在start\_kernel 过程中的一段时间内,许多寄存器(比如x30)存的地址依旧是低地址,依旧需要低地址的虚拟内存映射。

#### 验证如下:

- 运行代码,观察指令的地址变化,发现确实在start\_kernel之前,依旧使用的是低地址
- 同时在start\_kernel 过程中的一段时间内,许多寄存器(比如x30)存的地址依旧是低地址



• 当去掉低地址配置页表,程序运行失败