# Rapport de projet

Titre du projet : Thermostat pour moteur de voiture : "Thermotor"

Dans le cadre du cours de Microcontrôleurs (BA4), nous avons travaillé sur un projet autour de la carte STK-300. Pour ce projet, l'utilisation du capteur de température 1-Wire est obligatoire et nous utilisons également l'affichage LCD, le servomoteur Futaba S3003, les boutons poussoirs et le buzzer.

# Description générale de l'application

Pour ce projet, nous avons mis au point un appareil permettant de contrôler la température d'un environnement en continu. Il peut être utilisé afin de contrôler des pales ou une valve pour laisser passer un flux d'air frais dans l'environnement désiré et de faire sonner une alarme si la température est trop élevée. Ce système peut donc être utilisé pour refroidir un moteur de voiture grâce à l'air frais extérieur qui rentre sous le cas lorsque la voiture roule.



Schéma du fonctionement du Thermotor

L'utilisateur peut choisir une température minimum, qui correspond à la fermeture totale des pales, et une température maximum qui correspond à l'ouverture complète des pales. Si la température se trouve entre ces paramètres, l'ouverture des pales se fait linéairement. De plus, si T>T<sub>max</sub> alors une sonnerie d'alarme retentit pour prévenir que le moteur est trop chaud.



# Mode d'emploi

Connecter au port E le module M4 et brancher le moteur sur les pins P7 de ce module. Connecter également au port B le capteur de température et l'écran LCD aux pins situés en haut de la carte. Finalement, relier les boutons au port D avec des câbles plats puis allumer la carte avec le switch ON/OFF. Comme les ports A et C sont déjà occupés par le LCD et que le port F est seulement une entrée, nous ne pouvions pas connecter le buzzer en même temps que le moteur. Il faudra donc utiliser la carte avec le moteur et le buzzer séparément sur le port E et changer ces paramètres dans le code (lors d'une application réaliste l'utilisateur ne doit pas faire ceci mais c'est seulement avec notre carte qu'il faut changer le code) :

```
OUTI DDRE, 0xff; configure portE to output
MOTOR b1,b0; Activate it when the motor is connected
MOTOR b1,b0; Activate it when the motor is connected
MOTOR b1,b0; Activate it when the motor is connected
```

Laisser ces lignes actives si le moteur est utilisé ou les mettre en commentaire si le buzzer est utilisé

```
;sbi DDRE,SPEAKER; make pin SPEAKER an output
;rcall alarm; Activate it when the speaker is connected
```

Laisser ces lignes actives si le buzzer est utilisé ou les mettre en commentaire si le moteur est utilisé

| Nom complet            | Diminutif | Fonction                                                    |
|------------------------|-----------|-------------------------------------------------------------|
| Écran LCD              | LCD       | Affiche les informations utiles à l'utilisateur             |
| Moteur                 | -         | Tourne à une position précise en fonction de la température |
| Capteur de température | Capteur   | Récupère la température actuelle de la pièce                |
| Buzzer                 | -         | Émet du son lorsque T>T <sub>max</sub>                      |
| switch ON/OFF          | switch    | Allume/Éteint la carte                                      |
| Bouton 1               | B1        | Augmente T <sub>min</sub>                                   |
| Bouton 2               | B2        | Diminue T <sub>min</sub>                                    |
| Bouton 3               | В3        | Augmente T <sub>max</sub>                                   |
| Bouton 4               | B4        | Diminue T <sub>max</sub>                                    |

Tableau récapituatif des périphériques

Au démarrage, le LCD affiche les valeurs de la température actuelle et de T<sub>min</sub> et T<sub>max</sub>.

- Pour augmenter T<sub>min</sub>, appuyer sur B1 et pour le diminuer, appuyer sur B2.
- Pour augmenter T<sub>max</sub>, appuyer sur B3 et pour le diminuer, appuyer sur B4.

Suite à ces modifications, le LCD et le moteur se mettent à jour continuellement.





Images de la carte avec les périphériques

# Description technique de l'application et du matériel

## Ports utilisés:

- **PORT E**: ce port est bidirectionnel donc le moteur peut être branché sur ce port (avec l'intermédiaire du module M4 dans notre cas) et recevoir les informations nécessaires. Le buzzer peut donc être également branché dessus.
- **PORT B** : ce port est également bidirectionnel et est prédéfini pour que le capteur de température s'y trouve. Nous l'avons donc branché ici.
- **PORT D**: une nouvelle fois ce port est bidirectionnel. De plus, les lignes d'interruptions INTO à INT7 sont câblées sur ce port donc il est naturel de l'utiliser pour que les boutons provoquent des interruptions.

Les paramètres d'utilisation sont changés à l'aide des boutons B1 à B4. Ces boutons activent donc des interruptions asynchrones à flanc montant car l'utilisateur peut appuyer sur ceux-ci à n'importe quel moment. Une autre interruption est effectuée par le timer TCCRO afin de mettre à jour la température actuelle de l'environnement.

## Périphériques :

- Capteur de température : Nous utilisons seulement ce capteur pour recevoir la température, nous n'entrons aucun paramètre supplémentaire dans celui-ci. Comme la récupération de la température demande un temps considérable (750 ms dans notre cas), nous avons décidé d'implémenter cette partie du code dans une interruption. Comme notre système n'a pas besoin d'être réactif à la milliseconde près, cette interruption est déclenchée à l'aide d'un timer overflow qui se déclenche toutes les secondes.
- **Moteur**: il se positionne selon un angle entre 0° et 90° en fonction de la température. Comme dit précédemment, sa mise à jour n'a pas besoin d'être très précise dans le temps donc le code qui lui est associée se trouve dans le main.
- **Buzzer** : l'utilisation du buzzer dans notre projet est très brève et fait office d'alarme lorsque  $T_{max}$  est dépassé.
- Affichage LCD: les paramètres actuels sont affichés sur l'interface graphique comme montré ci-dessous. Nous y affichons la température actuelle ainsi que T<sub>min</sub> et T<sub>max</sub>.



Photo du LCD lorsqu'il est actif

# Fonctionnement du programme

## Récupération de la température

Comme expliqué précédemment, la mesure de la température par le capteur prend un certain temps et peut donc se faire dans une interruption afin de ne pas ralentir le reste du programme et donc de fonctionner en multitâche. En vue d'effectuer une interruption toute les seconde (pas nécessaire d'en faire plus souvent), nous avons sélectionné l'horloge allant à 32'768 Hz (AS = 1), ainsi qu'un prescaler à 128 (avec TCCRO), abaissant la fréquence à 256 Hz (voir table 11.1 p.189 du polycopié).

Une fois rentré dans l'interruption, nous utilisons la librairie wire1.asm dans l'intention de communiquer avec le capteur. Lors de la récupération, un pulse de reset est envoyé au capteur. Suite à cela, l'instruction de convertir la conversion de température d'analogique à numérique est envoyée. Une fois la valeur de la température reçue et lue, nous transférons la partie entière de la température dans le registre b3 car notre système n'a pas besoin d'être précis au dixième de degré. Finalement, nous utiliserons b3 pour toutes les futures opérations futures sur la température.

## Affichages des différentes températures

Dans le but d'afficher les différentes informations sur le LCD, nous commençons par "nettoyer l'écran de ce qu'il y avait précédemment" et mettons le curseur en position initiale ; l'affichage est prêt à l'emploi. Nous procédons ensuite par l'affichage de chaînes de caractères et de variables à l'aide de la librairie *printf.asm* (choisie pour sa flexibilité d'utilisation). Nous avons choisi d'afficher en haut de l'écran la température actuelle, et en bas la valeur des variables  $T_{min}$  et  $T_{max}$ .

## Calcul du pulse à envoyer au moteur

Pour effectuer les différents calculs de cette partie, nous avons choisi d'utiliser la librairie math.asm. La formule souhaitée pour la valeur du pulse est :  $p=1000 \cdot \frac{T_{act}-T_{min}}{T_{max}-T_{min}}+1000$  . L'ordre des opérations ayant un réel impact sur la précision du résultat, nous avons commencé par calculer la valeur de  $T_{act}-T_{min}$  pour ensuite la multiplier par 1000 à l'aide de la routine mul21. Suite à cela le dénominateur  $T_{max}-T_{min}$  est calculé, puis nous finissons le calcul par la division et nous utilisons donc la routine div21 pour obtenir le second terme de p. Un offset de 1000 est nécessaire pour avoir une valeur entre 1000 et 2000 (temps du pulse haut) et donc pour faire fonctionner le moteur et nous utilisons donc la macro ADDI2 provenant de la librairie macro.asm.

## Envoie du pulse au moteur

Le pin qui envoie le signal au moteur est d'abord mis à 0 durant 20ms puis est mis à 1 le temps que p décrémente jusqu'à 0. Le moteur ne peut donc pas recevoir plus d'un signal toutes les 20 ms.

## Activation de l'alarme

Le code pour activer l'alarme se trouve dans la sous-routine *alarme*. Afin de l'activer, la sous-routine est appelée depuis la sous-routine où passe le PC lorsque  $T_{act}$  est supérieur à  $T_{max}$ . La sous-routine en question utilise la librairie *sound.asm*. Notre son est paramétré en posant a0 à 250 (ce qui correspond à une fréquence de 400 Hz) et b0 à 20 (ce qui correspond à une durée de son de 50 ms).



Organigramme du main



Organigrammes des interruptions avec les boutons

Organigramme de l'interruption pour le capteur

## Présentation des modules

Notre code utilise les différents modules et différentes librairies mis à disposition par le professeur. Nous avons également divisé notre code en macros et sous-routines afin d'en avoir une meilleure compréhension.

- Modules disponibles sur moodle :
  - o *definitions.asm*: permet d'utiliser certaines notations avec les registres comme a0,a1,...etc.
  - macros.asm: utile pour certaines macros de calcul comme ADDI2 ou encore des macros plutôt pratiques comme OUTI.
  - o *printf.asm* et *lcd.asm* : très pratique et très facile pour écrire sur le LCD avec par exemple la macro *PRINTF*.
  - o wire1.asm : sert à communiquer en 1-Wire et donc nous a permis de communiquer avec le capteur de température.
  - o *sound.asm*: permet d'émettre du son avec un code très compact en utilisant la sousroutine *sound*.

## • Librairie :

- o *math.asm*: nous avons utilisé les sous-routines *mul21* et *div21* et qui permettent donc de faire un calcul compliqué en une unique ligne.
- Macros ; utilisées lorsqu'un code est écrit plusieurs fois et qu'il est préférable de ne pas rajouter des cycles d'horloge supplémentaires :
  - MOTOR: elle a été créée car le moteur est utilisé à 3 endroits différents. Elle prend en entrée un nombre sur 16 bits (soit 2 registres comme b0 et b1) et permet donc de fixer le moteur à une position précise.
  - AFFICHER: comme pour MOTOR, cette macro est utilisée dans 3 endroits différents.
     Elle prend en entrée T<sub>act</sub>, T<sub>max</sub> puis T<sub>min</sub> et permet donc d'afficher ces valeurs comme expliqué précédemment.
- Sous-routines ; permettent de rendre compact le main et donc d'avoir une meilleure lisibilité du code :
  - $\circ$  tmin: affiche les paramètres sur le LCD et tourne le moteur à 0° lorsque  $T_{min} > T_{act}$ .
  - o tmax: affiche les paramètres sur le LCD, tourne le moteur à 90° et active l'alarme lorsque  $T_{act} > T_{max}$ .
  - o conversion : effectue le calcul  $p=1000\cdot \frac{T_{act}-T_{min}}{T_{max}-T_{min}}+1000$  puis affiche les paramètres sur le LCD et fait tourner le moteur en fonction de la valeur de p lorsque  $T_{min} < T_{act} < T_{max}$

o alarm : Elle permet simplement de rendre le code compact

# Description de détail de l'accès aux périphériques, références

## • Capteur de température 1-Wire

Ce capteur de température communique avec le microcontrôleur en 1-Wire, c'est-à-dire qu'il peut à la fois recevoir et envoyer des informations au capteur en utilisant la modulation par largeur d'impulsion de 1 à 60 us. La communication 1-Wire permet également au maître de communiquer avec plusieurs esclaves. Dans notre cas, le maître communique seulement avec un esclave qui est le capteur de température.

## • Affichage LCD Hitachi 44780

L'écran LCD permet un affichage de 2x16 caractères. Il est possible d'écrire sur l'écran avec le module LCD mais le plus simple reste d'utiliser le module *PRINTF*. Ce dernier permet une communication vers différents périphériques tels que le LCD, l'UART, l'I2C. Les sous-routines qui lui sont associées permettent alors d'écrire sur le LCD avec une grande facilité et une bonne compréhension pour le lecteur.

#### Moteur servo Futaba \$3003

Les servomoteurs sont des moteurs qui ont pour fonction principale de maintenir une position fixe tout en pouvant supporter des charges élevées. Ils se différencient donc des moteurs pas à pas qui eux ne peuvent pas supporter de grosses charges. Ce moteur est de plus contrôlé en valeur angulaire ce qui change du servo SG90 qui est contrôlé en vitesse. Le contrôle du moteur se fait grâce à la modulation de la largeur d'impulsion (PWM : Pulse Width Modulation). On peut donc modifier la taille du signal haut entre 1 et 2 ms sur une période fixe de 20 ms comme montré ci-dessous :



Graphique de la modulation de largeur d'impulsion du moteur S3003.

#### Buzzer

Le buzzer est un périphérique permettant de communiquer facilement avec l'utilisateur. La librairie sound.asm (plus particulièrement la routine sound) permet d'envoyer un signal rectangulaire paramétré en fréquence et en durée au haut-parleur piézo-électrique. Le contrôle du buzzer se fait grâce la modulation de la taille de la période (fréquence du son, contrôlé par a0) et le nombre de fois que la période du signal est répétée (contrôlé par b0). Une fois le signal reçu, ce dernier produira un beep.

## Conclusion

Pour conclure, ce projet a été très intéressant du fait qu'on ait choisi notre propre système et que nous ayons obtenu un résultat concret et fonctionnel. Nous avons rencontré de nombreuses difficultés car sommes encore novices mais nous avons réussi à les surmonter avec persévérance. Ce projet nous a aider à mieux comprendre comment un microcontrôleur fonctionne.

## Annexe

```
main.asm
.macro
            MOTOR
            PORTE, SERVO1 ; low
      Ρ0
      WAIT_US 20000
            PORTE, SERVO1
loop:
      SUBI2 @0,@1,0x1
      brne
            loop
            PORTE, SERVO1 ; high
      .endmacro
.macro AFFICHER
      rcall lcd_home
      mov a0,@0
      PRINTF LCD
            "T=",FDEC,a,"C ",CR,0 ;display temperature
      mov a0, @1
      mov b0, @2
      PRINTF LCD
      .db LF, "Tmin=", FDEC, b, " Tmax=", FDEC, a, " ",0 ; display Tmin & Tmax
      .endmacro
.include "definitions.asm"
.include "macros.asm"
.org
      rjmp reset
.org INT0addr
                         ;Button 0
      jmp ext_int0
.org INT1addr
                         ;Button 1
      jmp ext_int1
.org INT2addr
                         ;Button 2
      jmp ext_int2
.org INT3addr
                         ;Button 3
      jmp ext_int3
      OVF0addr
                         ; timer overflow 0 interrupt vector
.org
            overflow0
      rjmp
      0x30
.org
; ======== interrupt service routines ========
ext int0:
                                      ;Button 0
            _sreg,SREG
      ldi a0, 0b00000010
      mov a1, d1
      sub a1, a0
                               ;Tmax-2
      mov a0, c3
      sub a1, a0
                               ;Tmax-1-Tmin
      brsh infcorrect
                               ;Tmin<Tmax-1?
            SREG,_sreg
      out
      reti
infcorrect:
```

```
inc c3
      out
             SREG,_sreg
      reti
ext_int1:
                                         ;Button 1
      in
             _sreg,SREG
      ldi a0, 0b00000001
      mov a1, c3
      sub a1, a0
      ldi a0, 0b11111111
      sub a1, a0
      breq end2
                                  ;Tmin>0?
      dec c3
      out
             SREG,_sreg
      reti
end2:
      out
             SREG,_sreg
      reti
ext_int2:
                                         ;Button 2
      in
             _sreg,SREG
      ldi a0, 0b00000001
      add a0, d1
      breq end1
                                 ;Tmax<255?
      inc d1
      out
             SREG,_sreg
      reti
end1:
      out
             SREG,_sreg
      reti
ext int3:
                                         ;Button 3
      in _sreg,SREG
dec d1
      ldi a0, 0b00000001
      add a0, c3
      sub a0, d1
      brsh correctsup
                                         ;Tmin<Tmax-1?
      out
             SREG,_sreg
      reti
correctsup:
      mov d1, c3
      ldi a0, 0b00000001
      add d1, a0
             SREG,_sreg
      out
      reti
overflow0:
      in _sreg,SREG
```

```
rcall wire1 reset
                                     ; send a reset pulse
            wire1_write, skipROM
            wire1 write, readScratchpad
                                     ; read temperature LSB
      rcall wire1 read
      MOVB b3,3,a0,7
      MOVB b3,2,a0,6
      MOVB b3,1,a0,5
      MOVB b3,0,a0,4
      clr a0
      rcall wire1 read
                                    ; read temperature MSB
      MOVB b3,6,a0,2
      MOVB b3,5,a0,1
      MOVB b3,4,a0,0
                                            ;b3=Val entière de la température
      rcall wire1 reset
                                     ; send a reset pulse
            wire1_write, skipROM; skip ROM identification
            wire1_write, convertT ; initiate temp conversion
      CA
      out
            SREG,_sreg
      reti
; ====== initialisation (reset)
_____
reset:
      LDSP RAMEND
                              ; set up stack pointer (SP)
      rcall wire1_init
                              ; initialize 1-wire(R) interface
      OUTI
            DDRE, 0xff
                              ; configure portE to output
            DDRE, SPEAKER; make pin SPEAKER an output
      ;sbi
      rcall LCD_init
                              ; initialize the LCD
      ldi r16,0x00 ;configure portD as input
      out DDRD, r16
      OUTI
            EIMSK,0b11001111
      OUTEI EICRA, 0b11111111
      OUTI
            TIMSK,(1<<TOIE0)
      OUTI
            ASSR, (1<<AS0) ; clock from TOSC1 (external)
      OUTI TCCR0,5
                                     ; CS0=1 CK/256
      ldi a2, 40
      mov d1,a2
                  ; Tmax
      ldi a2,25
      mov b3,a2
                 ; Tact
      ldi a2,2
      mov c3,a2 ; Tmin
                                     ; send a reset pulse
      rcall wire1 reset
            wire1_write, skipROM; skip ROM identification
      C\Delta
            wire1_write, convertT ; initiate temp conversion
      CA
      sei
                                                  ; set global interrupt
      rjmp main
                               ; include the LCD routines
.include "lcd.asm"
                               ; include formatted print routines
.include "printf.asm"
.include "wire1.asm"
                     ; include Dallas 1-wire(R) routines
.include "math.asm"
                              ; include math routines
.include "sound.asm" ; include sound routines
```

```
main:
       in _sreg,SREG
       cli
       mov a0,c3
       sub a0, b3 ; T<Tmin ?</pre>
       brpl t_min
       mov a0,d1
       sub a0, b3 ; T>Tmax ?
       brcs t_sup
       out SREG,_sreg
       sei
       rcall conversion
       rjmp main
t_min:
       rcall tmin
       rjmp main
t_sup:
       rcall tsup
       rjmp main
; ======SOUS-ROUTINES=====
; ====TMIN====
tmin:
       AFFICHER b3,d1,c3
       ldi b0, 0b11101000
ldi b1, 0b00000011 ;b=paramters for the motor
       MOTOR b1,b0
                                   ;Activate it when the motor is connected
       out SREG,_sreg
       sei
       rjmp main
       ret
; ====TSUP====
tsup:
       AFFICHER b3,d1,c3
       ldi b0, 0b11010000
       ldi b1, 0b00000111 ;b=paramters for the motor
       MOTOR b1,b0
                                   ;Activate it when the motor is connected
       ;rcall alarm
                            ;Activate it when the speaker is connected
       out SREG,_sreg
       sei
       ret
;====CONVERSION====
conversion:
       in _sreg,SREG
       cli
```

```
mov b0, b3; b0 = Tact
      mov a0, c3; a0 = Tmin
      sub b0, a0 ; b0 = Tact-Tmin
      clr c0
      clr c1
      ldi a0, 0b11101000
      ldi a1, 0b00000011
      rcall mul21 ;c = 1000*(Tact-Tmin)
      mov a0, c0
      mov a1, c1
      mov b0, d1; b0 = Tmax
      mov b1, c3; b1 = Tmin
      sub b0, b1; b0 = Tmax - Tmin
      rcall div21 ; c = 1000*(Tact-Tmin)/(Tmax-Tmin)
      mov d2,c1
      mov b2,c0
      AFFICHER b3,d1,c3
      mov b0,b2
      mov b1,d2
      ADDI2 b1,b0,1000 ; add an offset of 1000
      MOTOR b1,b0
                                 ;Activate it when the motor is connected
      out SREG,_sreg
      sei
      ret
; ====ALARM====
alarm:
      ldi a0,250
                    ;parameter for the routine sound
                    ;parameter for the routine sound
      ldi b0,20
      rcall sound
      ret
```

#### definitions.asm

```
; file:
            definitions.asm target ATmega128L-4MHz-STK300
; purpose library, definition of addresses and constants
; 20171114 A.S.
; === definitions ===
                         ; do not include in listing
.nolist
.set clock = 4000000
.def
     char = r0 ; character (ASCII)
.def
     _sreg = r1 ; saves the status during interrupts
                 ; saves working reg u during interrupt
.def
           = r2
.def
           = r3
                  ; scratch register (macros, routines)
.def
      e0
            = r4
                  ; temporary reg for PRINTF
.def
            = r5
.equ
     С
            = 8
.def
            = r8
                  ; 8-byte register c
.def
      c1
            = r9
.def
      c2
            = r10
.def
     с3
            = r11
                  ; 4-byte register d (overlapping with c)
.equ
            = 12
.def
            = r12
      d0
.def
     d1
            = r13
.def
            = r14
     d2
.def
            = r15
     d3
.def
            = r16 ; working register for macros
            = r17 ; working register for interrupts
.def
      _W
            = 18
.equ
      a0
.def
           = r18 ; 4-byte register a
.def
           = r19
      a1
      a2
.def
            = r20
.def
     a3
            = r21
           = 22
.equ
.def
         = r22 ; 4-byte register b
      b0
.def
          = r23
      b1
.def
     b2
            = r24
.def
            = r25
.equ
         = 26
                  ; pointer x
      рх
.equ
            = 28
                  ; pointer y
      ру
.equ
            = 30
                 ; pointer z
      pz
; === ASCII codes
.equ BEL =0x07; bell
.equ
     HT
            =0x09 ; horizontal tab
     TAB =0x09; tab
.equ
           =0x0a ; line feed
.equ
     LF
            =0x0b ; vertical tab
.equ
     VT
            =0x0c ; form feed
.equ
     FF
            =0x0d ; carriage return
.equ
     CR
      SPACE =0x20; space code
.equ
      DEL =0x7f; delete
.equ
.equ
     BS
            =0x08 ; back space
; === STK-300 ===
.equ LED = PORTB ; LEDs on STK-300
```

31/05/2021 BA4 G 96

```
BUTTON = PIND; buttons on the STK-300
; === module M2 (encoder/speaker/IR remote) ===
                = 2 ; piezo speaker
     SPEAKER
      ENCOD_A = 4 ; angular encoder A
ENCOD_B = 5 ; angular encoder B
ENCOD_I = 6 ; angular encoder button
.equ
.equ
.equ
           = 7 ; IR module for PCM remote control system
.equ
     module M5 (I2C/1Wire) ===
      SCL = 0 ; I2C serial clock
             = 1 ; I2C serial data
.equ
      SDA
             = 5 ; Dallas 1Wire
.equ
      DQ
                           ; master transmitter status codes, Table 88
      I2CMT START = 0x08
.equ
                             ; start
      I2CMT_REPSTART = 0x10 ; repeated start
.equ
      I2CMT_SLA_ACK= 0x18 ; slave ack
.equ
      I2CMT_SLA_NOACK = 0x20; slave no ack
.equ
.equ
      I2CMT_DATA_ACK = 0x28  ; data write, ack
.equ
      I2CMT_DATA_NOACK = 0x30 ; data write, no ack
                          ; master receiver status codes, Table 89
      I2CMR_SLA_ACK = 0x40 ; slave address ack
.equ
      I2CMR_SLA_NACK = 0x48; slave address no ack
.equ
      .equ
.equ
; === module M4 (Keyboard/Sharp/Servo) ===
      KB_CLK = 0 ; PC-AT keyboard clock line
.equ
                  ; PC-AT keyboard data line
.equ
      KB DAT = 1
      GP2_CLK = 2 ; Sharp GP2D02 distance measuring sensor GP2_DAT = 3 ; Sharp GP2D02 distance measuring sensor
.equ
.equ
      GP2 AVAL = 3; Shart GP2Y0A21 distance measuring sensor
.equ
     SERVO1 = 4 ; Futaba position servo
.equ
; === module M3 (potentiometer/BNC) ===
.equ POT = 0 ; potentiometer
.equ BNC1 = 2 ; BNC input
                   ; BNC input
      BNC2 = 4 ; BNC input
.equ
.list
```

## macros.asm

```
macros.asm target ATmega128L-4MHz-STK300
; file:
; purpose library, general-purpose macros
; author (c) R.Holzer (adapted MICRO210/EE208 A.Schmid)
; v2019.01 20180820 AxS
; ========
; pointers
; ========
; --- loading an immediate into a pointer XYZ,SP ---
.macro
             LDIX ; sram
             x1, low(@0)
      ldi
      ldi
             xh, high(@0)
       .endmacro
             LDIY ; sram
.macro
             yl, low(@0)
      ldi
      ldi
             yh, high (@0)
       .endmacro
             LDIZ ; sram
.macro
             zl, low(@0)
      ldi
      ldi
             zh, high(@0)
       .endmacro
.macro LDZD ; sram, reg ; sram+reg -> Z
      mov
             zl,<mark>@</mark>1
      clr
             zh
             zl, low(-@0)
      subi
             zh, high(-@0)
      sbci
       .endmacro
.macro LDSP ; sram
      ldi
             r16, low(@0)
             spl,r16
      out
             r16, high(@0)
      ldi
      out
             sph,r16
      .endmacro
; --- load/store SRAM addr into pointer XYZ ---
             LDSX ; sram
.macro
      lds
             x1,<u>@</u>0
      lds
             xh,@0+1
      .endmacro
             LDSY ; sram
.macro
      lds
             y1,<mark>@</mark>0
      lds
             yh,@0+1
      .endmacro
.macro
             LDSZ ; sram
      lds
             zl,@0
      lds
             zh,@0+1
      .endmacro
             STSX ; sram
.macro
      sts
             @0, xl
             @0+1,xh
      sts
       .endmacro
             STSY ; sram
.macro
             @0, yl
      sts
             <u>@</u>0+1,yh
      sts
      .endmacro
             STSZ ; sram
.macro
             @0, zl
      sts
      sts
             @0+1,zh
      .endmacro
```

```
; --- push/pop pointer XYZ ---
.macro PUSHX
                          ; push X
      push
            хl
      push xh
      .endmacro
                          ; pop X
.macro POPX
            хh
      pop
            хl
      pop
      .endmacro
.macro PUSHY
                          ; push Y
      push
            y1
      push yh
      .endmacro
.macro POPY
                          ; pop Y
      pop
            уh
           y1
      pop
      .endmacro
.macro PUSHZ
                         ; push Z
      push zl
      push
            zh
      .endmacro
.macro POPZ
                         ; pop Z
      pop
            zh
            z1
      pop
      .endmacro
; --- multiply/divide Z ---
.macro MUL2Z
                         ; multiply Z by 2
      lsl
            z1
      rol
            zh
      .endmacro
                         ; divide Z by 2
.macro DIV2Z
      lsr
            zh
      ror
            zl
      .endmacro
; --- add register to pointer XYZ ---
.macro ADDX ; reg
                    ; x <- y+reg
      add
            x1,<u>@</u>0
      brcc
           PC+2
      subi
            xh,-1
                         ; add carry
      .endmacro
.macro ADDY
                         ; y <- y+reg
           ;reg
            yl,@0
      add
      brcc PC+2
      subi
            yh,-1
                         ; add carry
      .endmacro
.macro ADDZ
           ;reg
                         ; z <- z+reg
      add
            zl,@0
           PC+2
      brcc
      subi zh,-1
                         ; add carry
      .endmacro
; ==========
     miscellaneous
 ===========
; --- output/store (regular I/O space) immediate value ---
.macro OUTI  ; port,k
                        output immediate value to port
```

```
ldi
               w,@1
               @0,₩
       out
       .endmacro
; --- output/store (extended I/O space) immediate value ---
.macro OUTEI ; port,k
                             output immediate value to port
       ldi
               w,@1
       sts
               @0,w
       .endmacro
; --- add immediate value ---
.macro ADDI
       subi
               <u>@</u>0,-<u>@</u>1
       .endmacro
.macro ADCI
       sbci
               @0,-@1
       .endmacro
; --- inc/dec with range limitation ---
.macro INC_LIM
                       ; reg,limit
               <u>@</u>0,<u>@</u>1
       cpi
               PC+3
       brlo
       ldi
               @0,@1
               PC+2
       rjmp
       inc
               <u>@</u>0
       .endmacro
.macro DEC_LIM
                       ; reg,limit
       cpi
               @0,@1
       breq
               PC+5
       brlo
               PC+3
       dec
               <u>@</u>0
       rjmp
               PC+2
       ldi
               @0,@1
       .endmacro
; --- inc/dec with cyclic range ---
.macro INC_CYC
                       ; reg,low,high
       cpi
               <u>@</u>0,<u>@</u>2
               _low
       brsh
                      ; reg>=high then reg=low
       cpi
               <u>@</u>0,<u>@</u>1
       brlo
                low
                      ; reg< low then reg=low
               <u>@</u>0
       inc
       rjmp
               _done
_low: ldi
               <u>@</u>0,<u>@</u>1
done:
    .endmacro
.macro DEC CYC
                       ; reg,low,high
               <u>@</u>0,<u>@</u>1
       cpi
               _high ; reg=low then reg=high
       breq
       brlo
                _high ; reg<low then reg=high
       dec
               <u>@</u>0
               <u>@</u>0,<u>@</u>2
       cpi
               _high ; reg>=high then high
       brsh
       rjmp
               _done
_high: ldi
               @0,@2
_done:
        .endmacro
.macro INCDEC ;port,b1,b2,reg,low,high
       sbic @0,@1
```

```
rjmp
              PC+6
              @3,@5
       cpi
       brlo
              PC+3
       ldi
              @3,@4
       rjmp
              PC+2
       inc
              @3
       sbic
              @0,@2
       rjmp
              PC+7
              @3,@4
       cpi
       breq
              PC+5
       brlo
              PC+3
       dec
              @3
       rjmp
              PC+2
       ldi
              @3,@5
       .endmacro
; --- wait loops ---
; wait 10...196608 cycles
.macro WAIT_C ; k
       ldi
             w, low((@0-7)/3)
                                   ; u=LSB
       mov
              u,w
                                  ; w=MSB
       ldi
              w, high((@0-7)/3)+1
       dec
              u
       brne
              PC-1
       dec
              u
       dec
              W
       brne
              PC-4
       .endmacro
; wait micro-seconds (us)
; us = x*3*1000'000/clock) ==> x=us*clock/3000'000
.macro WAIT_US ; k
ldi w, low((clock/1000*@0/3000)-1)
       mov
              u,w
       ldi
              w,high((clock/1000*00/3000)-1)+1; set up: 3 cyles
       dec
              PC-1
                            ; inner loop: 3 cycles
       brne
       dec
                            ; adjustment for outer loop
              u
       dec
       brne
              PC-4
       .endmacro
; wait mili-seconds (ms)
.macro WAIT_MS ; k
             w, low(@0)
       ldi
       mov
              u,w
                            ; u = LSB
       ldi
              w, high(@0)+1 ; w = MSB
wait_ms:
                            ; wait 1000 usec
       push
       push
       ldi
              w, low((clock/3000)-5)
       mov
              u,w
              w,high((clock/3000)-5)+1
       ldi
       dec
       brne
                            ; inner loop: 3 cycles
              PC-1
       dec
                            ; adjustment for outer loop
              u
       dec
              W
       brne
              PC-4
       pop
              u
```

```
pop
              W
       dec
              u
       brne
              wait_ms
       dec
              W
       brne
              wait_ms
       .endmacro
; --- conditional jumps/calls ---
                             ; jump if carry=0
.macro JC0
              PC+2
       brcs
       rjmp @0
       .endmacro
                             ; jump if carry=1
.macro JC1
       brcc
              PC+2
              <u>@</u>0
       rjmp
       .endmacro
              ; reg,k,addr ; jump if reg=k
.macro JK
       cpi
              <u>@</u>0,<u>@</u>1
       breq @2
       .endmacro
.macro _JK
             ; reg,k,addr ; jump if reg=k
       cpi
              @0,@1
             PC+2
       brne
       rjmp
              @2
       .endmacro
              ; reg,k,addr ; jump if not(reg=k)
.macro JNK
       cpi
              <u>@</u>0,<u>@</u>1
             <u>@</u>2
       brne
       .endmacro
.macro CK
              ; reg,k,addr ; call if reg=k
       cpi
              <u>@0,@1</u>
       brne
              PC+2
       rcall @2
       .endmacro
              ; reg,k,addr ; call if not(reg=k)
.macro CNK
              <u>@0,@1</u>
       cpi
             PC+2
       breg
       rcall @2
       .endmacro
              ; sram,k,addr; jump if sram=k
.macro JSK
       lds
              w,@0
       cpi
              w,<mark>@</mark>1
       breq
              <u>@</u>2
       .endmacro
             ; sram,k,addr; jump if not(sram=k)
.macro JSNK
       lds
              w,@0
              w,@1
       cpi
       brne
              <u>@</u>2
       .endmacro
; --- loops ---
.macro DJNZ
              ; reg,addr
                             ; decr and jump if not zero
       dec
              <u>@</u>0
       brne
              @1
       .endmacro
              ; reg,k,addr ; decr and jump if not k
.macro DJNK
       dec
              <u>@</u>0
       cpi
              @0,@1
```

```
brne @2
       .endmacro
.macro IJNZ
              ; reg,addr ; inc and jump if not zero
       inc
       brne
              @1
       .endmacro
.macro IJNK
             ; reg,k,addr ; inc and jump if not k
       inc
       cpi
              @0,@1
       brne
              <u>@</u>2
       .endmacro
.macro _IJNK ; reg,k,addr ; inc and jump if not k
       inc
              <u>@</u>0
       ldi
              w,@1
              @0,w
       ср
              <u>@</u>2
       brne
       .endmacro
.macro ISJNK ; sram,k,addr; inc sram and jump if not k
       lds
              w,@0
       inc
              W
       sts
              @0,₩
       cpi
              w,@1
       brne
              <u>@</u>2
       .endmacro
.macro _ISJNK; sram,k,addr; inc sram and jump if not k
       lds
              w,@0
       inc
              W
       sts
              @0,w
       cpi
              w,<mark>@</mark>1
       breq
              PC+2
              <mark>@</mark>2
       rjmp
       .endmacro
.macro DSJNK ; sram,k,addr; dec sram and jump if not k
       lds
              w, @0
       dec
       sts
              @0,w
       cpi
              w, @1
       brne
              <u>@</u>2
       .endmacro
; --- table lookup ---
.macro LOOKUP ;reg, index,tbl
       push
              ZL
       push
              ZΗ
                             ; move index into z
       mov
              zl,<mark>@</mark>1
       clr
              zh
              z1, low(-2*@2)
                                     ; add base address of table
       subi
              zh, high(-2*@2)
       sbci
                             ; load program memory (into r0)
       1pm
       mov
              @0,r0
              ZΗ
       pop
              \mathsf{ZL}
       pop
       .endmacro
.macro LOOKUP2
                      ;r1,r0, index,tbl
                            ; move index into z
       mov
              zl,@2
       clr
              zh
                             ; multiply by 2
       1s1
              zl
       rol
              zh
```

```
subi
              zl, low(-2*@3); add base address of table
      sbci
              zh, high(-2*@3)
                           ; get LSB byte
      1pm
                          ; temporary store LSB in w
; increment Z
             w,r0
      mov
      adiw
             zl,1
                           ; get MSB byte
      1pm
              @0,r0
                           ; mov MSB to res1
      mov
                           ; mov LSB to res0
      mov
             <u>@</u>1,w
       .endmacro
.macro LOOKUP4
                    ;r3,r2,r1,r0, index,tbl
              zl,<mark>@</mark>4
      mov
                           ; move index into z
      clr
              zh
      1s1
              zl
                           ; multiply by 2
      rol
              zh
      1s1
              zl
                           ; multiply by 2
      rol
              zh
              zl, low(-2*@5)
                                  ; add base address of table
      subi
              zh, high(-2*@5)
      sbci
      1pm
      mov
             01,r0
                       ; load high word LSB
      adiw
             zl,1
      1pm
      mov
              @0,r0
                           ; load high word MSB
      adiw
             zl,1
      1pm
      mov
              @3,r0
                           ; load low word LSB
      adiw
             zl,1
      1pm
             02,r0
      mov
                          ; load low word MSB
       .endmacro
.macro LOOKDOWN ;reg,index,tbl
             ZL, low(2*@2); load table address
       ldi
      ldi
              ZH, high(2*@2)
      clr
              @1
loop: lpm
              r0,00
       ср
             found
      breq
      inc
              @1
      adiw
              ZL,1
      tst
             r0
      breq
             notfound
      rjmp
             loop
notfound:
      ldi
             01,-1
found:
       .endmacro
; --- branch table ---
.macro C_TBL ; reg,tbl
      ldi
             ZL, low(2*@1)
      ldi
             ZH, high(2*@1)
      1s1
              <u>@</u>0
             ZL,@0
      add
      brcc
             PC+2
      inc
              ZΗ
      1pm
      push
              r0
      1pm
      mov
              zh,r0
      pop
              zl
```

```
icall
       .endmacro
.macro J_TBL ; reg,tbl
             ZL, low(2*@1)
      ldi
             ZH, high(2*@1)
      ldi
      1s1
             <u>@</u>0
             ZL,@0
      add
      brcc
             PC+2
      inc
             ZΗ
      1pm
             r0
      push
      1pm
             zh,r0
      mov
             zl
      pop
      ijmp
       .endmacro
.macro BRANCH ; reg
                           ; branching using the stack
      ldi
             w, low(tbl)
      add
             w,@0
      push
             W
      ldi
             w,high(tbl)
      brcc
             PC+2
      inc
             W
      push
             W
      ret
tbl:
       .endmacro
; --- multiply/division ---
.macro DIV2 ; reg
      lsr
       .endmacro
.macro DIV4 ; reg
      lsr
             <u>@</u>0
      lsr
             <u>@</u>0
       .endmacro
.macro DIV8 ; reg
      lsr
             <u>@</u>0
      lsr
             <u>@</u>0
      lsr
             <u>@</u>0
       .endmacro
.macro MUL2
            ; reg
      lsl
             <u>@</u>0
       .endmacro
.macro MUL4 ; reg
      lsl
             <u>@</u>0
      1s1
             <u>@</u>0
       .endmacro
.macro MUL8
            ; reg
      1s1
             <u>@</u>0
      1s1
             <u>@</u>0
      1s1
             <u>@</u>0
       .endmacro
extending existing instructios
; --- immediate ops with r0..r15 ---
.macro _ADDI
```

```
ldi
                w,@1
                @0,₩
        add
        .endmacro
.macro _ADCI
        ldi
                w,<mark>@</mark>1
        adc
                @0,w
        .endmacro
.macro _SUBI
        ldi
                1<mark>@</mark>ر w
        sub
                @0,w
        .endmacro
.macro _SBCI
        ldi
                1<mark>@</mark>ر w
        sbc
                @0,₩
        .endmacro
.macro _ANDI
        ldi
                w,<mark>@</mark>1
        and
                @0,w
        .endmacro
.macro _ORI
        ldi
                w,<mark>@</mark>1
        or
                @0,₩
        .endmacro
.macro _EORI
        ldi
                w,<mark>@</mark>1
        eor
                @0,w
        .endmacro
.macro _SBR
        ldi
                w,<mark>@</mark>1
       or
                @0,w
        .endmacro
.macro _CBR
        ldi
                w,~@1
        and
                @0,₩
        .endmacro
.macro _CPI
        ldi
                w,@1
        ср
                @0,w
        .endmacro
.macro _LDI
        ldi
                w,@1
        mov
                @0,₩
        .endmacro
; --- bit access for port p32..p63 ---
.macro _SBI
        in
                w,@0
                w,1<<@1
        ori
       out
                @0,w
        .endmacro
.macro _CBI
        in
                w,<mark>@</mark>0
                w, \sim (1 < < @1)
        andi
       out
                @0,₩
        .endmacro
; --- extending branch distance to +/-2k ---
.macro _BREQ
        brne
                PC+2
        rjmp
                <u>@</u>0
        .endmacro
.macro _BRNE
```

breq PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRCS brcc PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRCC brcs PC+2 rjmp <u>@</u>0 .endmacro .macro BRSH brlo PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRLO PC+2 brsh rjmp **@**0 .endmacro .macro \_BRMI brpl PC+2 rjmp <mark>@</mark>0 .endmacro .macro \_BRPL brmi PC+2 rjmp <mark>@</mark>0 .endmacro .macro \_BRGE brlt PC+2 rjmp <mark>@</mark>0 .endmacro .macro \_BRLT brge PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRHS brhc PC+2 rjmp <u>@</u>0 .endmacro .macro BRHC brhs PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRTS brtc PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRTC brts PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRVS brvc PC+2 rjmp <u>@</u>0 .endmacro .macro \_BRVC brvs PC+2 rjmp <mark>@</mark>0 .endmacro .macro \_BRIE brid PC+2 rjmp <u>@</u>0

```
.endmacro
.macro _BRID
      brie
             PC+2
      rjmp @0
      .endmacro
; =========
  bit operations
; -----
; --- moving bits ---
.macro MOVB ; reg1,b1, reg2,b2 ; reg1,bit1 <- reg2,bit2</pre>
      bst
             @2,@3
      bld
           <u>@</u>0,<u>@</u>1
      .endmacro
.macro OUTB ; port1,b1, reg2,b2 ; port1,bit1 <- reg2,bit2</pre>
      sbrs
             @2,@3
      cbi
             <u>@</u>0,<u>@</u>1
      sbrc @2,@3
      sbi
             @0,@1
      .endmacro
.macro INB ; reg1,b1, port2,b2 ; reg1,bit1 <- port2,bit2</pre>
      sbis
             @2,@3
      cbr
             @0,1<<@1
      sbic @2,@3
      sbr
             @0,1<<@1</pre>
      .endmacro
.macro Z2C
                                 ; zero to carry
      sec
      breq PC+2 ; (Z=1)
      clc
      .endmacro
.macro Z2INVC
                                 ; zero to inverse carry
      sec
      brne PC+2 ; (Z=0)
      clc
      .endmacro
.macro C2Z
                                 ; carry to zero
      sez
      brcs PC+2 ; (C=1)
      clz
      .endmacro
.macro B2C
             ; reg,b
                                     ; bit to carry
      sbrc @0,@1
      sec
      sbrs
             <u>@</u>0,<u>@</u>1
      clc
      .endmacro
             ; reg,b
.macro C2B
                                      ; carry to bit
             PC+2
      brcc
      sbr
             00,(1<<01)
      brcs
             PC+2
      cbr
             @0,(1<<@1)</pre>
      .endmacro
             ; port,b
.macro P2C
                            ; port to carry
             <u>@</u>0,<u>@</u>1
      sbic
      sec
      sbis @0,@1
      clc
```

```
.endmacro
.macro C2P
              ; port,b
                                    ; carry to port
       brcc
              PC+2
       sbi
              @0,@1
       brcs
              PC+2
       cbi
              @0,@1
       .endmacro
; --- inverting bits ---
.macro INVB
             ; reg,bit
                                    ; inverse reg,bit
       ldi
              W, (1 < < 01)
       eor
              @0,₩
       .endmacro
.macro INVP
              ; port,bit
                                    ; inverse port, bit
       sbis
              1<mark>@</mark>0,@1
       rjmp
              PC+3
       cbi
              @0,@1
       rjmp
              PC+2
       sbi
              @0,<u>@</u>1
       .endmacro
.macro INVC
                                     ; inverse carry
              PC+3
       brcs
       sec
       rjmp PC+2
       clc
       .endmacro
; --- setting a single bit ---
.macro SETBIT ; reg(0..7)
; in reg (0..7); out reg with bit (0..7) set to 1.
; 0=00000001
; 1=00000010
; ...
; 7=10000000
       mov
              w, @0
       clr
               <u>@</u>0
       inc
              <u>@</u>0
       andi
              w,0b111
              PC+4
       breg
       lsl
              <u>@</u>0
       dec
               W
       brne
              PC-2
       .endmacro
; --- logical operations with masks ---
.macro MOVMSK ; reg1,reg2,mask ; reg1 <- reg2 (mask)</pre>
       ldi
              w,~@2
              @0,w
       and
       ldi
              w,@2
       and
              @1,₩
              @0,@1
       or
       .endmacro
.macro ANDMSK ; reg1,reg2,mask ; reg1 <- ret 1 AND reg2 (mask)</pre>
              w,<mark>@</mark>1
       mov
       ori
              w,~@2
       and
              @0,w
       .endmacro
.macro ORMSK ; reg1,reg2,mask ; reg1 <- ret 1 AND reg2 (mask)</pre>
              w,<mark>@</mark>1
       mov
       andi w,@2
       or
              @0,w
```

rcall @2

```
.endmacro
; --- logical operations on bits ---
.macro ANDB
             ; r1,b1, r2,b2, r3,b3 ; reg1,b1 <- reg2,b2 AND reg3,b3
       set
       sbrs
              @4,@5
       clt
       sbrs
              @2,@3
       clt
              @0,@1
       bld
       .endmacro
.macro ORB
              ; r1,b1, r2,b2, r3,b3
                                        ; reg1.b1 <- reg2.b2 OR reg3.b3
       clt
       sbrc
              @4,@5
       set
       sbrc
              @2,@3
       set
       bld
              @0,@1
       .endmacro
              ; r1,b1, r2,b2, r3,b3 ; reg1.b1 <- reg2.b2 XOR reg3.b3
.macro EORB
       sbrc
              @4,@5
       rjmp
              f1
f0:
              @2,@3
       bst
       rjmp
             PC+4
f1:
       set
       sbrc
              <u>@</u>0,<u>@</u>1
       clt
       bld
              <mark>@</mark>0,<u>@</u>0
       .endmacro
; --- operations based on register bits ---
             ; reg,bit
                            ; bit=0
.macro FB0
       cbr
              <u>@</u>0,1<<<u>@</u>1
       .endmacro
             ; reg,bit
.macro FB1
                                   ; bit=1
       sbr
              <u>@</u>0,1<<<u>@</u>1
       .endmacro
                                   ; bit=0
.macro _FB0
             ; reg,bit
       ldi
              W, \sim (1 < < @1)
       and
              @0,w
       .endmacro
.macro FB1 ; reg,bit
                                   ; bit=1
       ldi
              w, 1 < < 01
       or
              @0,₩
       .endmacro
.macro SB0
             ; reg,bit,addr
                                       ; skip if bit=0
       sbrc
              @0,@1
       .endmacro
.macro SB1
            ; reg,bit,addr
                                        ; skip if bit=1
              <u>@</u>0,<u>@</u>1
       sbrs
       .endmacro
.macro JB0
             ; reg,bit,addr
                                          ; jump if bit=0
       sbrs
              @0,@1
              <mark>@</mark>2
       rjmp
       .endmacro
             ; reg,bit,addr
                                        ; jump if bit=1
.macro JB1
       sbrc @0,@1
       rjmp @2
       .endmacro
            ; reg,bit,addr
.macro CB0
                                ; call if bit=0
       sbrs @0,@1
```

```
.endmacro
           ; reg,bit,addr
                                 ; call if bit=1
.macro CB1
      sbrc @0,@1
      rcall @2
       .endmacro
            ; reg,bit
.macro WB0
                                 ; wait if bit=0
      sbrs @0,@1
      rjmp PC-1
       .endmacro
                                  ; wait if bit=1
.macro WB1
             ; reg,bit
      sbrc
             @0,@1
      rjmp PC-1
       .endmacro
.macro RB0
             ; reg,bit
                                  ; return if bit=0
      sbrs @0,@1
      ret
       .endmacro
             ; reg,bit
                            ; return if bit=1
.macro RB1
      sbrc @0,@1
      ret
       .endmacro
; wait if bit=0 with timeout
; if timeout (in units of 5 cyc) then jump to addr
             ; reg,bit,timeout,addr
.macro WB0T
      ldi
             w,<mark>@</mark>2+1
             w ; 1 cyc
      dec
             @3 ; 1 cyc
@0,@1 ; 1 cyc
      breq @3
       sbrs
             PC-3; 2 \text{ cyc} = 5 \text{ cycles}
      rjmp
       .endmacro
; wait if bit=1 with timeout
; if timeout (in units of 5 cyc) then jump to addr
.macro WB1T ; reg,bit,timeout,addr
      ldi
             w,<mark>@</mark>2+1
                 ; 1 cyc
      dec
             W
             @3 ; 1 cyc
@0,@1 ; 1 cyc
      breq
       sbrc
      rjmp PC-3 ; 2 cyc = 5 cycles
       .endmacro
; --- operations based on port bits ---
.macro P0
             ; port,bit ; port=0
      cbi
             <u>@</u>0,<u>@</u>1
       .endmacro
.macro P1
          ; port,bit
                                  ; port=1
      sbi
             <u>@</u>0,<u>@</u>1
       .endmacro
.macro SP0
            ; port,bit
                                  ; skip if port=0
      sbic
             00,01
       .endmacro
.macro SP1
            ; port,bit
                                  ; skip if port=1
             <mark>@</mark>0,<u>@</u>1
      sbis
       .endmacro
            ; port,bit,addr
                                          ; jump if port=0
.macro JP0
      sbis
             <u>@</u>0,<u>@</u>1
      rjmp @2
       .endmacro
            ; port,bit,addr
                               ; jump if port=1
.macro JP1
             <u>@</u>0,<u>@</u>1
      sbic
       rjmp
             <u>@</u>2
```

```
.endmacro
            ; port,bit,addr
.macro CP0
                                      ; call if port=0
      sbis @0,@1
      rcall @2
      .endmacro
.macro CP1
           ; port,bit,addr
                                     ; call if port=1
      sbic @0,@1
      rcall @2
      .endmacro
                               ; wait if port=0
.macro WP0
           ; port,bit
      sbis @0,@1
      rjmp PC-1
      .endmacro
.macro WP1
            ; port,bit
                               ; wait if port=1
      sbic
             <u>@</u>0,<u>@</u>1
      rjmp PC-1
      .endmacro
.macro RP0
           ; port,bit
                              ; return if port=0
      sbis @0,@1
      ret
      .endmacro
.macro RP1
            ; port,bit
                         ; return if port=1
      sbic @0,@1
      ret
      .endmacro
; wait if port=0 with timeout
; if timeout (in units of 5 cyc) then jump to addr
.macro WP0T ; port,bit,timeout,addr
      ldi
             2+1<u>@</u>2+
                 ; 1 cyc
      dec
            W
             @3 ; 1 cyc
@0,@1 ; 1 cyc
      breq @3
      sbis @0,@1 ; 1 cyc
rimp PC-3 ; 2 cyc = 5 cycles
; wait if port=1 with timeout
; if timeout (in units of 5 cyc) then jump to addr
.macro WP1T
             ; port,bit,timeout,addr
      ldi
             w, @2+1
                   ; 1 cyc
      dec
            W
             @3 ; 1 cyc
@0,@1 ; 1 cyc
PC-3 ; 2 cyc = 5 cycles
      breq
      sbic
      rjmp
      .endmacro
; -----
      multi-byte operations
; ==========
.macro SWAP4
                           ; swap 2 variables
             w ,@0
      mov
             @0,@4
      mov
             @4,₩
      mov
      mov
             w ,@1
             @1,@5
      mov
      mov
             @5,₩
             w ,<mark>@</mark>2
      mov
             @2,@6
      mov
             w, 6<mark>@</mark>
      mov
             w ,@3
      mov
      mov
             @3,@7
```

```
mov
                @7,₩
        .endmacro
.macro SWAP3
                w ,@0
        mov
        mov
                @0,@3
        mov
                @3,₩
                w ,<mark>@</mark>1
        mov
        mov
                @1,@4
        mov
                @4,₩
                w ,@2
        mov
                @2,@5
        mov
                @5,₩
        mov
        .endmacro
.macro SWAP2
                w ,@0
        mov
                @0,@2
        mov
                w, 2<mark>@</mark>
        mov
                w ,<mark>@</mark>1
        {\color{red}\text{mov}}
                @1,@3
        mov
                @3,₩
        mov
        .endmacro
.macro SWAP1
        mov
                w ,@0
        mov
                <u>@</u>0,<u>@</u>1
        mov
                @1,₩
        .endmacro
                 ;r..r0
.macro LDX4
                                 ; load from (x+)
        1d
                <mark>@</mark>3,x+
        1d
                @2,x+
        1d
                @1,x+
        1d
                @0,x+
        .endmacro
                ;r..r0
.macro LDX3
        ld
                @2,x+
        1d
                01,x+
        1d
                @0,x+
        .endmacro
.macro LDX2
                ;r..r0
        ld
                <u>@</u>1,x+
        1d
                @0,x+
        .endmacro
.macro LDY4
                 ;r..r0
                                  ; load from (y+)
        1d
                @3,y+
        1d
                @2,y+
        1d
                @1,y+
        1d
                @0,y+
        .endmacro
                ;r..r0
.macro LDY3
                +y,2
        ld
        1d
                <mark>@</mark>1,y+
        1d
                <mark>@</mark>0,y+
        .endmacro
                ;r..r0
.macro LDY2
        ld
                <mark>@</mark>1,y+
        ld
                <mark>@</mark>0,y+
        .endmacro
                 ;r..r0
.macro LDZ4
                                  ; load from (z+)
        1d
                <mark>@</mark>3,z+
        1d
                @2,z+
```

```
ld
                 @1,z+
        ld
                 @0,z+
        .endmacro
.macro LDZ3 ;r..r0
        1d
                 +z ر 2<u>@</u>
        1d
                @1,z+
        1d
                 +z,0
        .endmacro
.macro LDZ2 ;r..r0
        ld
                 +z, 1<mark>@</mark>
        1d
               +z,0<mark>@</mark>
        .endmacro
.macro STX4
                 ;r..r0
                                  ; store to (x+)
        st
                 3<mark>@</mark>ر+x
        st
                 2<mark>@</mark>ر+x
        st
                 x+,<mark>@</mark>1
        st
                 0<mark>0</mark>0,+x
        .endmacro
.macro STX3 ;r..r0
        st
                 2<mark>@</mark>ر+x
        st
                 x+,<mark>@</mark>1
        st
                 x+,<mark>@</mark>0
        .endmacro
.macro STX2 ;r..r0
        st
                 <del>0</del>1ھ,+x
        st
                0<mark>0</mark>0,+x
        .endmacro
                 ;r..r0
.macro STY4
                                ; store to (y+)
                 y+,<mark>@</mark>3
        st
        st
                 2<mark>@</mark>0,
        st
                 y+,<mark>@</mark>1
        st
                 y+,<mark>@</mark>0
        .endmacro
.macro STY3 ;r..r0
        st
                 y+,<mark>@</mark>2
        st
                 <del>0</del>1ھ,+y
        st
                 0<mark>0</mark>0, y+
        .endmacro
.macro STY2 ;r..r0
                 y+,<mark>@</mark>1
        st
        st
                y+,<mark>@</mark>0
        .endmacro
.macro STZ4
                  ;r..r0
                                ; store to (z+)
                 z+,<mark>@</mark>3
        st
                 z+<mark>@</mark>2
        st
        st
                 <del>0</del>1ھ,+z
        st
                 z+,@0
        .endmacro
.macro STZ3 ;r..r0
                 2<mark>@</mark>ر+z
        st
        st
                 <del>0</del>1ھ,+z
        st
                z+,<mark>@</mark>0
        .endmacro
.macro STZ2 ;r..r0
                 <del>0</del>1ھ,+z
        st
        st z+,@0
        .endmacro
.macro STI4 ; addr,k
                                    ; store immediate
```

```
ldi
              w, low(@1)
       sts
              @0+0,w
       ldi
              w, high(@1)
       sts
              @0+1,w
       ldi
              w,byte3(@1)
       sts
              @0+2,w
              w,byte4(@1)
       ldi
       sts
              @0+3,w
       .endmacro
.macro STI3
              ;addr,k
              w, low(@1)
       ldi
              @0+0,w
       sts
       ldi
              w, high(@1)
       sts
              @0+1,w
       ldi
              w,byte3(@1)
       sts
              @0+2,w
       .endmacro
.macro STI2
              ;addr,k
              w, low(@1)
       ldi
              <mark>@</mark>0+0,₩
       sts
       ldi
              w, high(@1)
       sts
              @0+1,w
       .endmacro
              ;addr,k
.macro STI
       ldi
              w,<mark>@</mark>1
       sts
              @0,w
       .endmacro
.macro INC4
                              ; increment
       ldi
              w,0xff
       sub
              @3,₩
       sbc
              w,2
       sbc
              @1,₩
       sbc
              @0,₩
       .endmacro
.macro INC3
              w,0xff
       ldi
              <u>@</u>2,w
       sub
       sbc
              <u>@</u>1,w
       sbc
              @0,w
       .endmacro
.macro INC2
       ldi
              w,0xff
       sub
              w, 1
              0,w
       sbc
       .endmacro
.macro DEC4
                              ; decrement
       ldi
              w,0xff
       add
              @3,₩
       adc
              w,2<u>@</u>
       adc
              @1,₩
       adc
              @0,w
       .endmacro
.macro DEC3
       ldi
              w,0xff
       add
              <mark>@</mark>2,w
       adc
              @1,w
       adc
              @0,w
       .endmacro
.macro DEC2
```

w,0xff

ldi

```
add
                   @1,₩
         adc
                   @0,₩
          .endmacro
.macro CLR9
                                        ; clear (also clears the carry)
                   <mark>@</mark>0,<u>@</u>0
         sub
         clr
                   @1
         clr
                   <u>@</u>2
         clr
                   @3
         clr
                   <u>@</u>4
         clr
                   @5
         clr
                   @6
         clr
                   @7
         clr
                   @8
          .endmacro
.macro CLR8
         sub
                   @0,@0
         clr
                   @1
         clr
                   <u>@</u>2
         clr
                   @3
         clr
                   <mark>@</mark>4
                   @5
         clr
         clr
                   @6
         clr
                   <mark>@</mark>7
          .endmacro
.macro CLR7
         sub
                   <mark>@</mark>0,<u>@</u>0
         clr
                   @1
         clr
                   <u>@</u>2
         clr
                   @3
         clr
                   @4
         clr
                   @5
         clr
                   @6
          .endmacro
.macro CLR6
                   <mark>@0,@</mark>0
         sub
         clr
                   @1
         clr
                   <u>@</u>2
         clr
                   @3
         clr
                   <u>@</u>4
         clr
                   @5
          .endmacro
.macro CLR5
                   <u>@</u>0,<u>@</u>0
         sub
         clr
                   @1
                   <u>@</u>2
         clr
         clr
                   @3
         clr
                   @4
          .endmacro
.macro CLR4
                   <mark>@</mark>0,<u>@</u>0
         sub
         clr
                   @1
         clr
                   <u>@</u>2
         clr
                   @3
          .endmacro
.macro CLR3
                   <mark>@</mark>0,<u>@</u>0
         sub
         clr
                   @1
         clr
                   <u>@</u>2
          .endmacro
.macro CLR2
                   <mark>@</mark>0,<u>@</u>0
         sub
```

```
clr
                @1
        .endmacro
.macro COM4
                                 ; one's complement
        com
                <u>@</u>0
        com
                @1
        com
                <u>@</u>2
        com
                @3
        .endmacro
.macro COM3
                <u>@</u>0
        com
                @1
        com
                <u>@</u>2
        com
        .endmacro
.macro COM2
                <mark>@</mark>0
        com
                @1
        com
        .endmacro
.macro NEG4
                                 ; negation (two's complement)
                <u>@</u>0
        com
                @1
        \operatorname{\mathsf{com}}
                <u>@</u>2
        com
        com
                @3
                w,0xff
        ldi
        sub
                @3,₩
        sbc
                w, 2<mark>@</mark>
        sbc
                @1,₩
        sbc
                @0,w
        .endmacro
.macro NEG3
        com
                <u>@</u>0
        com
                @1
        com
                <u>@</u>2
                w,0xff
        ldi
        sub
                @2,₩
        sbc
                @1,w
        sbc
                @0,w
        .endmacro
.macro NEG2
                <u>@</u>0
        com
                @1
        com
                w,0xff
        ldi
        sub
                @1,₩
        sbc
                @0,₩
        .endmacro
.macro LDI4
                ; r..r0, k
                                 ; load immediate
                @3, low(@4)
@2, high(@4)
        ldi
        ldi
                @1,byte3(@4)
        ldi
                @0,byte4(@4)
        ldi
        .endmacro
.macro LDI3
        ldi
                @2, low(@3)
                @1, high(@3)
        ldi
        ldi
                @0,byte3(@3)
        .endmacro
.macro LDI2
        ldi
                @1, low(@2)
                @0, high(@2)
        ldi
        .endmacro
```

```
.macro LDS4
                                 ; load direct from SRAM
                <del>@</del>3,<u>@</u>4
       lds
       1ds
                @2,@4+1
                @1,@4+2
       lds
       lds
                @0,@4+3
        .endmacro
.macro LDS3
                3<mark>0,2 @</mark>3
       lds
       lds
                @1,@3+1
       lds
                @0,@3+2
        .endmacro
.macro LDS2
       lds
                @1,@2
       lds
                <u>@</u>0,<u>@</u>2+1
        .endmacro
.macro STS4
                                 ; store direct to SRAM
                @0+0,@4
       sts
                @0+1,@3
       sts
                <u>@</u>0+2,<u>@</u>2
       sts
                <u>@</u>0+3,<u>@</u>1
       sts
        .endmacro
.macro STS3
       sts
                @0+0,@3
       sts
                @0+1,@2
       sts
                <u>@</u>0+2,<u>@</u>1
        .endmacro
.macro STS2
                @0+0,@2
       sts
       sts
                <u>@</u>0+1,<u>@</u>1
        .endmacro
.macro STDZ4 ; d, r3,r2,r1,r0
       std
                z + @0 + 0, @4
       std
                z + @0 + 1, @3
       std
                z + @0 + 2, @2
                z + @0 + 3, @1
       std
        .endmacro
.macro STDZ3 ; d, r2,r1,r0
       std
                z + @0 + 0, @3
       std
                z + @0 + 1, @2
       std
                z + @0 + 2, @1
        .endmacro
.macro STDZ2 ; d, r1,r0
                z + @0 + 0, @2
       std
                z + @0 + 1, @1
        std
        .endmacro
.macro LPM4
                                 ; load program memory
       1pm
       mov
                @3,r0
       adiw
                zl,1
       1pm
                @2,r0
       mov
       adiw
                zl,1
       1pm
       mov
                @1,r0
       adiw
                zl,1
       1pm
                <mark>@</mark>0,r0
       mov
       adiw
                zl,1
```

```
.endmacro
.macro LPM3
       1pm
       mov
              @2,r0
       adiw
              zl,1
       1pm
              @1,r0
       mov
       adiw
              zl,1
       1pm
              @0,r0
       mov
              zl,1
       adiw
       .endmacro
.macro LPM2
       1pm
       mov
              @1,r0
       adiw
              zl,1
       1pm
       {\sf mov}
              @0,r0
       adiw
              zl,1
       .endmacro
.macro LPM1
       1pm
       mov
              <mark>@</mark>0,r0
       adiw
              zl,1
       .endmacro
.macro MOV4
                             ; move between registers
       mov
              @3,@7
              @2,@6
       mov
       mov
              @1,@5
       mov
              @0,@4
       .endmacro
.macro MOV3
       mov
              @2,@5
       mov
              @1,@4
       mov
              @0,@3
       .endmacro
.macro MOV2
              @1,@3
       mov
       mov
              @0,@2
       .endmacro
.macro ADD4
                             ; add
       add
              @3,@7
       adc
              @2,@6
       adc
              @1,@5
       adc
              @0,@4
       .endmacro
.macro ADD3
       add
              @2,@5
       adc
              @1,@4
       adc
              @0,@3
       .endmacro
.macro ADD2
       add
              @1,@3
       adc
              @0,@2
       .endmacro
                             ; subtract
.macro SUB4
       sub
              @3,@7
       sbc
              <mark>@2,@</mark>6
       sbc
              @1,@5
```

# Lilian Laporte Dimitri Jacquemont

```
sbc
              @0,@4
       .endmacro
.macro SUB3
       sub
               @2,@5
       sbc
               @1,@4
       sbc
               @0,@3
       .endmacro
.macro SUB2
       sub
               @1,@3
       sbc
               @0,@2
       .endmacro
.macro CP4
                              ; compare
               @3,@7
       ср
               <mark>@</u>2,<u>@</u>6</mark>
       срс
               @1,@5
       срс
       срс
               @0,@4
       .endmacro
.macro CP3
       ср
               @2,@5
               @1,@4
       срс
               @0,@3
       срс
       .endmacro
.macro CP2
               @1,@3
       ср
               @0,@2
       срс
       .endmacro
.macro TST4
                              ; test
       clr
               W
               <mark>@</mark>3,₩
       ср
       срс
               w,2
       срс
               @1,₩
       срс
               @0,₩
       .endmacro
.macro TST3
       clr
               W
       ср
               <u>@</u>2,w
       срс
               <u>@</u>1,w
       срс
               @0,w
       .endmacro
.macro TST2
       clr
       ср
               @1,w
       срс
               @0,₩
       .endmacro
                              ; add immediate
.macro ADDI4
              @3, low(-@4)
@2, high(-@4)
       subi
       sbci
               @1,byte3(-@4)
       sbci
               00, byte4(-04)
       sbci
       .endmacro
.macro ADDI3
       subi
               @2, low(-@3)
               @1, high(-@3)
       sbci
               @0,byte3(-@3)
       sbci
       .endmacro
.macro ADDI2
       subi
               @1, low(-@2)
       sbci
               @0, high(-@2)
       .endmacro
```

```
; subtract immediate
.macro SUBI4
       subi
                @3, low(@4)
                02, high(@4)
       sbci
        sbci
                @1,byte3(@4)
        sbci
                @0,byte4(@4)
        .endmacro
.macro SUBI3
        subi
                @2, 10w(@3)
                @1, high(@3)
        sbci
                @0,byte3(@3)
        sbci
        .endmacro
.macro SUBI2
        subi
                @1, low(@2)
        sbci
                @0, high(@2)
        .endmacro
.macro LSL5
                                 ; logical shift left
       1s1
                @4
                @3
        rol
                <mark>@</mark>2
        rol
                @1
        rol
        rol
                <mark>@</mark>0
        .endmacro
.macro LSL4
       1s1
                @3
        rol
                <u>@</u>2
        rol
                @1
        rol
                <u>@</u>0
        .endmacro
.macro LSL3
        1s1
                <u>@</u>2
        rol
                @1
        rol
                <u>@</u>0
        .endmacro
.macro LSL2
        1s1
                @1
        rol
                <u>@</u>0
        .endmacro
.macro LSR4
                                 ; logical shift right
        lsr
                <u>@</u>0
                @1
        ror
        ror
                <u>@</u>2
        ror
                @3
        .endmacro
.macro LSR3
                <mark>@</mark>0
        lsr
        ror
                @1
                <u>@</u>2
        ror
        .endmacro
.macro LSR2
                <u>@</u>0
       lsr
                @1
        ror
        .endmacro
.macro ASR4
                                 ; arithmetic shift right
                <u>@</u>0
       asr
        ror
                @1
                <u>@</u>2
        ror
                @3
        ror
        .endmacro
```

```
.macro ASR3
                  <mark>@</mark>0
        asr
        ror
                  @1
        ror
                  <u>@</u>2
         .endmacro
.macro ASR2
                  <u>@</u>0
        asr
        ror
                  @1
         .endmacro
.macro ROL8
                                    ; rotate left through carry
                  @7
        rol
        rol
                  @6
        rol
                  @5
        rol
                  @4
                  @3
        rol
        rol
                  <u>@</u>2
        rol
                  @1
                  <u>@</u>0
        rol
         .endmacro
.macro ROL7
                  <mark>@</mark>6
        rol
                  @5
        rol
                  @4
        rol
                  @3
        rol
        rol
                  <u>@</u>2
        rol
                  @1
                  <u>@</u>0
        rol
         .endmacro
.macro ROL6
        rol
                  @5
        rol
                  @4
                 @3
        rol
        rol
                  <u>@</u>2
        rol
                  @1
        rol
                  <u>@</u>0
         .endmacro
.macro ROL5
        rol
                  <u>@</u>4
        rol
                  @3
        rol
                  <u>@</u>2
        rol
                  @1
        rol
                  <u>@</u>0
         .endmacro
.macro ROL4
        rol
                  @3
                  <u>@</u>2
        rol
                  @1
        rol
        rol
                  <u>@</u>0
         .endmacro
.macro ROL3
                  <u>@</u>2
        rol
                  @1
        rol
        rol
                  <u>@</u>0
         .endmacro
.macro ROL2
                  @1
        rol
        rol
                  <u>@</u>0
         .endmacro
.macro ROR8
                                    ; rotate right through carry
        ror
                  <u>@</u>0
```

```
ror
                  @1
         ror
                  <mark>@</mark>2
         ror
                  @3
         ror
                  <u>@</u>4
                  @5
         ror
         ror
                  @6
         ror
                  @7
         .endmacro
.macro ROR7
                  <u>@</u>0
         ror
                  @1
         ror
                  <u>@</u>2
         ror
                  @3
         ror
                  @4
         ror
                  @5
         ror
                  @6
         ror
         .endmacro
.macro ROR6
                  <mark>@</mark>0
         ror
                  @1
         ror
                  <mark>@</mark>2
         ror
                  @3
         ror
                  @4
         ror
                  @5
         ror
         .endmacro
.macro ROR5
         ror
                  <mark>@</mark>0
                  @1
         ror
                  <u>@</u>2
         ror
         ror
                  @3
         ror
                  @4
         .endmacro
.macro ROR4
         ror
                  <u>@</u>0
         ror
                  @1
                  <u>@</u>2
         ror
         ror
                  @3
         .endmacro
.macro ROR3
                  <u>@</u>0
         ror
                  @1
         ror
         ror
                  <u>@</u>2
         .endmacro
.macro ROR2
         ror
                  <u>@</u>0
         ror
                  @1
         .endmacro
.macro PUSH2
                  <u>@</u>0
         push
         push
                  @1
         .endmacro
.macro POP2
                  @1
         pop
                  <u>@</u>0
         pop
         .endmacro
.macro PUSH3
         push
                  <mark>@</mark>0
         push
                  @1
         push
                  <u>@</u>2
```

.endmacro

```
.macro POP3
                  <mark>@</mark>2
         pop
                  @1
         pop
        pop
                  <u>@</u>0
         .endmacro
.macro PUSH4
        push
                  <u>@</u>0
        push
                  @1
         push
                  <u>@</u>2
         push
                  @3
         .endmacro
.macro POP4
                  @3
        pop
                  <u>@</u>2
         pop
                  @1
         pop
                  <mark>@</mark>0
         pop
         .endmacro
.macro PUSH5
                  <mark>@</mark>0
        push
                  @1
         push
         push
                  <u>@</u>2
         push
                  @3
         push
                  <mark>@</mark>4
         .endmacro
.macro POP5
                  @4
        pop
                  @3
         pop
                  <u>@</u>2
         pop
                  @1
         pop
                  <u>@</u>0
         pop
         .endmacro
; --- SRAM operations ---
.macro INCS4 ; sram
                                    ; increment SRAM 4-byte variable
         1ds
                  w,<mark>@</mark>0
         inc
                  W
         sts
                  @0,w
         brne
                  end
         lds
                  w, @0+1
         inc
                  W
         sts
                  @0+1,w
        brne
                  end
        lds
                  w,<mark>@</mark>0+2
         inc
                  W
                  @0+2,₩
         sts
        brne
                  end
        lds
                  w,<mark>@</mark>0+3
         inc
                  W
         sts
                  @0+3,w
end:
         .endmacro
.macro INCS3 ; sram
                                    ; increment SRAM 3-byte variable
        lds
                  w,<mark>@</mark>0
         inc
                  W
         sts
                  @0,₩
         brne
                  end
                  w,<mark>@</mark>0+1
         lds
         inc
                  W
         sts
                  @0+1,w
```

```
brne
                end
        lds
                w,<mark>@</mark>0+2
        inc
                W
        sts
                @0+2,w
end:
        .endmacro
.macro INCS2 ; sram
                                ; increment SRAM 2-byte variable
        lds
                w,<mark>@</mark>0
        inc
                @0,₩
        sts
        brne
                end
        lds
                w,<mark>@</mark>0+1
        inc
        sts
                @0+1,w
end:
        .endmacro
.macro INCS
                               ; increment SRAM 1-byte variable
                ; sram
        lds
                w,<mark>@</mark>0
        inc
                W
                @0,₩
        sts
        .endmacro
.macro DECS4 ; sram
                               ; decrement SRAM 4-byte variable
        ldi
               w,1
        lds
                u,<mark>@</mark>0
        sub
                u,w
        sts
                @0,u
        clr
               W
        lds
                u,@0+1
        sbc
               u,w
        sts
                @0+1,u
        lds
                u,@0+2
        sbc
                u,w
                @0+2, u
        sts
                u,@0+3
        1ds
        sbc
                u,w
                @0+3,u
        sts
        .endmacro
.macro DECS3 ; sram
                               ; decrement SRAM 3-byte variable
        ldi
               w,1
        lds
                u,@0
        sub
               u,W
        sts
                u,0<mark>0</mark>
        clr
                W
                u,@0+1
        lds
        sbc
                u,w
                @0+1, u
        sts
        lds
                u,<mark>@</mark>0+2
        sbc
                u,w
        sts
                00+2,u
        .endmacro
.macro DECS2 ; sram
                                ; decrement SRAM 2-byte variable
        ldi
                w,1
        lds
                u,<mark>@</mark>0
        sub
                u,w
        sts
                u, 0<mark>@</mark>
        clr
               W
        lds
                u,@0+1
        sbc
                u,w
        sts
                @0+1,u
```

## Lilian Laporte Dimitri Jacquemont

```
.endmacro
.macro DECS
              ; sram
                            ; decrement
       lds
              w,<mark>@</mark>0
       dec
              W
       sts
              @0,₩
       .endmacro
.macro MOVS4 ; addr0,addr1; [addr0] <-- [addr1]</pre>
       sts
              @0,w
       lds
              w,<mark>@</mark>1+1
       sts
              @0+1,w
              w,<mark>@</mark>1+2
       lds
              @0+2,w
       sts
       lds
              w,@3+1
              @0+3,w
       sts
       .endmacro
.macro MOVS3 ; addr0,addr1; [addr0] <-- [addr1]</pre>
       lds
              w,@1
       sts
              @0,w
       lds
              w,<mark>@</mark>1+1
       sts
              @0+1,w
       lds
              w,<mark>@</mark>1+2
       sts
              @0+2,w
       .endmacro
.macro MOVS2 ; addr0,addr1; [addr0] <-- [addr1]</pre>
       lds
       sts
              @0,₩
       1ds
              w,<mark>@</mark>1+1
       sts
              @0+1,w
       .endmacro
              ; addr0,addr1; [addr0] <-- [addr1]</pre>
.macro MOVS
       lds
              w,@1
       sts
              @0,w
       .endmacro
.macro SEXT
              ; reg1,reg0 ; sign extend
       clr
              <u>@</u>0
       sbrc
              @1,7
       dec
              <u>@</u>0
       .endmacro
; -----
       Jump/Call with constant arguments
; -----
; --- calls with arguments a,b,XYZ ---
             ; subroutine,x
.macro CX
              x1, low(@1)
       ldi
       ldi
              xh, high(@1)
       rcall @0
       .endmacro
              ; subroutine,x,y
.macro CXY
       ldi
              x1, low(@1)
       ldi
              xh, high(@1)
              yl, low(@2)
       ldi
       ldi
              yh, high(@2)
       rcall @0
       .endmacro
              ; subroutine,x,z
.macro CXZ
       ldi
              x1, low(@1)
       ldi
              xh, high(@1)
```

Lilian Laporte 31/05/2021 Dimitri Jacquemont BA4 G 96

```
ldi
             zl, low(@2)
      ldi
             zh,high(@2)
      rcall @0
      .endmacro
.macro CXYZ ; subroutine,x,y,z
             xl, low(@1)
      ldi
             xh, high(@1)
      ldi
             yl, low(@2)
      ldi
      ldi
             yh, high(@2)
             zl, low(@3)
      ldi
             zh, high(@3)
      ldi
      rcall @0
      .endmacro
             ; subroutine,w
.macro CW
      ldi
             w, @1
      rcall @0
      .endmacro
             ; subroutine,a
.macro CA
      ldi
             a0, @1
      rcall @0
      .endmacro
            ; subroutine,a,b
.macro CAB
      ldi
             a0, @1
      ldi
             b0, @2
      rcall @0
      .endmacro
; --- jump with arguments w,a,b ---
.macro JW
           ; subroutine,w
      ldi
             w, @1
      rjmp @0
      .endmacro
            ; subroutine,a
.macro JA
      ldi
             a0, @1
      rjmp
             <u>@</u>0
      .endmacro
             ; subroutine,a,b
.macro JAB
      ldi
             a0, <mark>@</mark>1
      ldi
             b0, @2
      rjmp
             <u>@</u>0
       .endmacro
.list
```

```
Icd.asm
```

```
; file lcd.asm target ATmega128L-4MHz-STK300
; purpose LCD HD44780U library
; ATmega 128 and Atmel Studio 7.0 compliant
; === definitions ===
                      ; address LCD instruction reg; address LCD data register
\cdotequ LCD_IR = 0x8000
\cdotequ LCD DR = 0xc000
; === subroutines ===
LCD_wr_ir:
; in
      w (byte to write to LCD IR)
             lds
             u,7,LCD_wr_ir; Jump if Bit=1 (still busy)
      rcall lcd_4us ; delay to increment DRAM addr counter sts LCD IR. w : store w in TR
                                 ; store w in IR
             LCD_IR, w
      sts
      ret
lcd_4us:
      rcall lcd_2us
                                ; recursive call
lcd_2us:
                                        ; rcall(3) + nop(1) + ret(4) = 8 cycles (2us)
      nop
      ret
LCD:
LCD putc:
             a0,CR,LCD_cr ; Jump if a0=CR
      JK
             a0, LF, LCD lf; Jump if a0=LF
      JK
LCD wr dr:
; in
      a0 (byte to write to LCD DR)
             w, LCD IR ; read IR to check busy flag (bit7)
      lds
             w,7,LCD_wr_dr; Jump if Bit=1 (still busy)
      rcall lcd_4us ; delay to increment DRAM addr counter
      sts
             LCD DR, a0
                                ; store a0 in DR
      ret
                                                     ; clear display
LCD clear:
                    JW
                           LCD wr ir, 0b00000001
                           LCD_wr_ir, 0b00000010
LCD home:
                    JW
                                                           ; return home
                           LCD_wr_ir, 0b00010000 ; move cursor to left
LCD_cursor_left:
                    JW
                           LCD_wr_ir, 0b00010100
                                                    ; move cursor to right
LCD_cursor_right:
                    JW
                           LCD_wr_ir, 0b00011000
LCD_display_left:
                                                    ; shifts display to left
                    JW
                           LCD_wr_ir, 0b00011100
                                                    ; shifts display to right
; Display=1,Cursor=0,Blink=1
LCD_display_right:
                    ٦W
                           LCD_wr_ir, 0b00001101
LCD blink on:
                    JW
                                 LCD wr ir, 0b00001100
LCD blink off:
                           JW
Display=1,Cursor=0,Blink=0
LCD_cursor_on:
                           JW
                                 LCD_wr_ir, 0b00001110
Display=1,Cursor=1,Blink=0
LCD_cursor_off:
                           JW
                                 LCD_wr_ir, 0b00001100
Display=1,Cursor=0,Blink=0
LCD_init:
             w, MCUCR
                                                      ; enable access to ext. SRAM
      in
             w,(1<<SRE)+(1<<SRW10)
      shr
                                    ; clear display
; entry mode set (Inc=1, Shift=0)
; Display=1 (Unson=0 Plane)
      out
             MCUCR, w
             LCD_wr_ir, 0b00000001
      CW
             LCD_wr_ir, 0b00000110
      CW
             LCD_wr_ir, 0b00001100
                                      ; Display=1,Cursor=0,Blink=0
      CW
                                      ; 8bits=1, 2lines=1, 5x8dots=0
             LCD_wr_ir, 0b00111000
      CW
      ret
LCD pos:
; in a0 = position (0x00..0x0f first line, 0x40..0x4f second line)
```

Lilian Laporte 31/05/2021 Dimitri Jacquemont BA4 G 96

```
mov
             w,a0
      ori
             w,0b10000000
      rjmp
             LCD_wr_ir
LCD_cr:
; moving the cursor to the beginning of the line (carriage return)
      lds
             w, LCD_IR
                                        ; read IR to check busy flag (bit7)
                                        ; Jump if Bit=1 (still busy)
             w,7,LCD_cr
             w,0b010000000 ; keep bit6 (begin of line 1/2)
      andi
             w,0b10000000 ; write address command
      ori
                                        ; delay to increment DRAM addr counter
      rcall lcd 4us
             LCD_IR,w
                                        ; store in IR
      sts
      ret
LCD_lf:
; moving the cursor to the beginning of the line 2 (line feed)
                                       ; safeguard a0
      push
             a0
                                        ; load position $40 (begin of line 2)
             a0,<mark>$</mark>40
      ldi
      rcall LCD_pos
                                       ; set cursor position
                                               ; restore a0
      pop
             a0
      ret
```

### printf.asm

```
; file printf.asm target ATmega128L-4MHz-STK300 ; purpose library, formatted output generation
; author (c) R.Holzer (adapted MICRO210/EE208 A.Schmid)
; v2019.02 20180821 AxS supports SRAM input from 0x0260
                                   through 0x02ff that should be reserved
; === description ===
; The program "printf" interprets and prints formatted strings.
; The special formatting characters regognized are:
; FDEC decimal number
; FHEX hexadecimal number
; FBIN binary number
             fixed fraction number
; FFRAC
              single ASCII character
; FCHAR
; FSTR zero-terminated ASCII string
; The special formatting characters are distinguished from normal
; ASCII characters by having their bit7 set to 1.
; Signification of bit fields:
; b
       bytes
                     1..4 b bytes
                     0(unsigned), 1(signed)
       sign
; s
; i
              integer digits
; e
      base
                    2,,36
; dp
      dec. point
                     0..32
; $if i=integer digits, 0=all digits, 1..15 digits
              f=fraction digits, 0=no fraction, 1..15 digits
; Formatting characters must be followed by an SRAM address (0..ff)
; that determines the origin of variables that must be printed (if any)
; FBIN,
; FHEX,
              sram
; FDEC,
              sram
; FCHAR, sram
; FSTR,
              sram
; The address 'sram' is a 1-byte constant. It addresses
        0...1f registers r0...r31,
       20..3f i/o ports, (need to be addressed with an offset of $20)
       0x0260..0x02ff
                            SRAM
; Variables can be located into register and I/Os, and can also
; be stored into data SRAM at locations 0x0200 through 0x02ff. Any
; sram address higher than 0x0060 is assumed to be at (0x0260+address)
; from automatic address detection in _printf_formatted: and subsequent
; assignment to xh; xl keeps its value. Consequently, variables that are
; to be stored into SRAM and further printed by fprint must reside at
; 0x0200 up to 0x02ff, and must be addressed using a label. Usage: see
; file string1.asm, for example.
; The FFRAC formatting character must be followed by
       ONE sram address and
       TWO more formatting characters
; FFRAC, sram, dp, $if
      decimal point position, 0=right, 32=left
; dp
; $if format i.f, i=integer digits, f=fraction digits
; The special formatting characters use the following coding
```

```
; FDEC 11bb'iiis i=0 all digits, i=1-7 digits
; FBIN 101i'iiis i=0 8 digits, i=1-7 digits
; FHEX 1001'iiis i=0 8 digits, i=1-7 digits
; FFRAC 1000'1bbs
; FCHAR 1000'0100
; FSTR 1000'0101
; FREP 1000'0110
               1000'0111
      1000'0010
       1000'0011
; FESC 1000'0000
; examples
                          printing
; formatting string
; "a=",FDEC,a,0
                                             1-byte variable a, unsigned decimal
; "a=",FDEC2,a,0 2-byte variable a (a1,a0), unsigned decimal; "a=",FDEC|FSIGN,a,0 1-byte variable 1, signed decimal i/o port, binary, notice offset of $20; "f=",FFRAC4|FSIGN,a,16,$88,0 4-byte signed fixed-point fraction
                            dec.point at 16, 8 int.digits, 8 frac.digits
; "f=",FFRAC2,a,16,$18,0
                                 2-byte unsigned fixed-point fraction
                              dec.point at 16, 1 int.digits, 8 frac.digits
; "a=",FDEC|FDIG5|FSIGN,a,01-byte variable, 5-digit, decimal, signed
; "a=",FDEC|FDIG5,a,0
                                    1-byte variable, 5-digit, decimal, unsigned
; === registers modified ===
; e0,e1 used to transmit address of putc routine
; zh,zl
              used as pointer to prog-memory
.equ FDEC = 0b11000000 ; 1-byte variable
.equ FDEC2 = 0b11010000 ; 2-byte variable
.equ FDEC3 = 0b11100000 ; 3-byte variable
.equ FDEC4 = 0b11110000 ; 4-byte variable
.equ FBIN = 0b10100000
      FHEX = 0b10010100 ; 1-byte variable
FHEX2 = 0b10011000 ; 2-byte variable
FHEX3 = 0b10011100 ; 3-byte variable
.equ
      FHEX4 = 0b10010000 ; 4-byte variable
      FFRAC = 0b10001000 ; 1-byte variable
.equ
       FFRAC2 = 0b10001010 ; 2-byte variable
.equ
       FFRAC3 = 0b10001100 ; 3-byte variable
.equ
      FFRAC4 = 0b10001110 ; 4-byte variable
.equ
       FCHAR = 0b10000100
.equ
       FSTR = 0b10000101
.equ
      FSIGN = 0b00000001
.equ
      FDIG1 = 1<<1
.equ
       FDIG2 = 2<<1
.equ
      FDIG3 = 3<<1
.equ
      FDIG4 = 4<<1
.equ
      FDIG5 = 5<<1
.equ
.equ FDIG6 = 6<<1</pre>
.equ FDIG7 = 7<<1</pre>
```

```
.macro PRINTF
                         ; putc function (UART, LCD...)
            w, low(@0)
                           ; address of "putc" in e1:d0
      ldi
      mov
            e0,w
      ldi
            w,high(@0)
      mov
            e1,w
      rcall _printf
      .endmacro
; mod y,z
_printf:
                         ; z points to begin of "string"
      POPZ
      MUL2Z
                         ; multiply Z by two, (word ptr -> byte ptr)
      PUSHX
_printf_read:
                                ; places prog_mem(Z) into r0 (=c)
      1pm
            zl,1 ; increment pointer Z
      adiw
      tst
            r0
                               ; test for ZERO (=end of string)
      breq
            _printf_end ; char=0 indicates end of ascii string
      brmi
            _printf_formatted ; bit7=1 indicates formatting character
      mov
            w,r0
      rcall _putw ; display the character
            _printf_read ; read next character in the string
      rjmp
_printf_end:
      adiw
            zl,1 ; point to the next character
      DIV2Z
                         ; divide by 2 (byte ptr -> word ptr)
      POPX
      ijmp
                         ; return to instruction after "string"
printf formatted:
; FDEC 11bb'iiis
; FBIN 101i'iiis
; FHEX 1001'iiis
            1000'1bbs
; FFRAC
            1000'0100
; FCHAR
; FSTR 1000'0101
      bst
            r0,0
                        ; store sign in T
                         ; store formatting character in w
      mov
            w,r0
      1pm
      mov
            xl,r0
                         ; load x-pointer with SRAM address
      cpi
            x1,0x60
      brlo rio_space
                         ; variable originates from SRAM memory
dataram_space:
            xh,0x02
                                ;>addresses are limited to 0x0260 through 0x02ff
      ldi
      rjmp space_detect_end
                                ;>that enables automatic detection of the origin
                         ; variable originates from reg or I/O space
rio_space:
      clr
                                ; clear high-byte, addresses are 0x0000 through
            χh
0x003f (0x005f)
space_detect_end:
            zl,1 ; increment pointer Z
      adiw
      JB1
            w,6,_putdec
;
            w,5,_putbin
      JB1
;
      JB1
            w,4,_puthex
```

```
JB1
            w,3,_putfrac
            w,FCHAR,_putchar
      JK
      JK
            w,FSTR ,_putstr
            _putnum
      rjmp
            _printf_read
      rjmp
; === putc (put character) ============
; in
            character to put
      e1,e0 address of output routine (UART, LCD putc)
_putw:
      PUSH3 a0,zh,zl
      MOV3
            a0,zh,zl, w,e1,e0
      icall
                          ; indirect call to "putc"
      POP3
            a0,zh,zl
      ret
; === putchar (put character) ===========
            pointer to character to put
_putchar:
      ld
            W,X
      rcall _putw
            _printf_read
      rjmp
; === putstr (put string) ===========
            pointer to ascii string
      b3,b2 address of output routine (UART, LCD putc)
_putstr:
      1d
            w,x+
      tst
            W
            PC+2
      brne
      rjmp _printf_read
rcall _putw
      rjmp _putstr
; === putnum (dec/bin/hex/frac) ===========
; in
             pointer to SRAM variable to print
      Χ
      r0
            formatting character
_putnum:
      PUSH4 a3,a2,a1,a0
                         ; safeguard a
                         ; safeguard b
; load operand to print into a
      PUSH4 b3,b2,b1,b0
      LDX4
            a3,a2,a1,a0
; FDEC 11bb'iiis
; FBIN 101i'iiis
; FHEX 1001'iiis
            1000'1bbs
; FRACT
            w,6,_putdec
      JB1
      JB1
            w,5,_putbin
      JB1
            w,4,_puthex
      JB1
            w,3,_putfrac
; FDEC 11bb'iiis
_putdec:
      ldi
             b0,10
                         ; b0 = base (10)
             b1,w
      mov
      lsr
            b1
      andi
             b1,0b111
                          ; b1 = format 0iii'0000 (integer digits)
      swap
             b1
```

```
ldi
             b2,0
                           ; b2 = dec. point position = 0 (right)
      mov
             b3,w
             b3
      swap
      andi
             b3,0b11
                                  ; b3 = number of bytes (1..4)
      inc
             b3
      rjmp
                           ; get number of digits (iii)
             _getnum
; FBIN 101i'iiis
                    addr
_putbin:
             b0,2
                           ; b0 = base (2)
      ldi
                           ; b3 = number of bytes (4)
             b3,4
      ldi
                           ; get number of digits (iii)
      rjmp
             _getdig
; FHEX 1001'iiis
                 addr
_puthex:
      ldi
             b0,16
                           ; b0 = base (16)
      ldi
             b3,4
                           ; b3 = number of bytes (4)
      rjmp
             _getdig
_getdig:
      mov
             b1,w
      lsr
             b1
      andi
             b1,0b111
      brne
             PC+2
                           ; if b1=0 then 8-digits
      ldi
             b1,8
             b1
      swap
                           ; b1 = format 0iii'0000 (integer digits)
                           ; b2 = dec. point position = 0 (right)
      ldi
             b2, 0
      rjmp
             _getnum
             1000'1bbs
                           addr
                                   00dd'dddd, iiii'fffff
; FFRAC
_putfrac:
      ldi
             b0,10
                           ; base=10
      1pm
      mov
                           ; load dec.point position
      adiw
             zl,1 ; increment char pointer
      1pm
             b1,r0
                           ; load ii.ff format
      mov
      adiw
             zl,1 ; increment char pointer
             b3,w
      mov
             b3
      asr
      andi
             b3,0b11
      inc
             b3
                                  ; b3 = number of bytes (1..4)
      rjmp
             _getnum
_getnum:
             4-byte variable
; in
      a
             number of bytes (1..4)
      b3
;
             sign, 0=unsigned, 1=signed
      Т
      JK
             b3,4,_printf_4b
             b3,3,_printf_3b
      JK
      JK
             b3,2,_printf_2b
_printf_1b:
                           ; sign extension
      clr
             a1
      brtc
             PC+3 ; T=1 sign extension
             a0,7
      sbrc
      ldi
             a1,0xff
```

```
_printf_2b:
      clr
             a2
      brtc
             PC+3 ; T=1 sign extension
      sbrc
             a1,7
             a2,0xff
      ldi
_printf_3b:
             a3
      clr
      brtc
             PC+3 ; T=1 sign extension
      sbrc
             a2,7
      ldi
             a3,0xff
_printf_4b:
             _ftoa
                         ; float to ascii
      rcall
      POP4
             b3,b2,b1,b0
                         ; restore b
      POP4
             a3,a2,a1,a0
                         ; restore a
             _printf_read
      rjmp
; func ftoa
; converts a fixed-point fractional number to an ascii string
; author (c) Raphael Holzer
      a3-a0 variable to print
      b0
             base, 2 to 36, but usually decimal (10)
;
             number of digits to print ii.ff
      h1
;
      b2
             position of the decimal point (0=right, 32=left)
;
             sign (T=0 unsiged, T=1 signed)
_ftoa:
      push
             d0
      PUSH4 c3,c2,c1,c0 ; c = fraction part, a = integer part
      CLR4
             c3,c2,c1,c0 ; clear fraction part
      brtc
             ftoa plus
                        ; if T=0 then unsigned
      clt
      tst
             a3
                                       ; if MSb(a)=1 then a=-a
      brpl
             _ftoa_plus
      set
                                       ; T=1 (minus)
      tst
             PC+2
                          ; if b1=0 the print ALL digits
      breq
                                ; decrease int digits
      subi
             b1,0x10
             a3,a2,a1,a0 ; negate a
      NEG4
_ftoa_plus:
      tst
             b2
                                       ; b0=0 (only integer part)
             _ftoa_int
      breq
_ftoa_shift:
      ASR4
             a3,a2,a1,a0
                         ; a = integer part
             c3,c2,c1,c0 ; c = fraction part
      ROR4
             b2,_ftoa_shift
      DJNZ
_ftoa_int:
                                ; ii.ff (ii=int digits)
      push
             b1
      swap
             b1
             b1,0x0f
      andi
             w,'.'
      ldi
                                ; push decimal point
      push
             W
_ftoa_int1:
                         ; int=int/10
      rcall _div41
                                ; d=reminder
      mov
             w,d0
      rcall _hex2asc
                                ; push rem(int/10)
      push
             W
```

```
a3,a2,a1,a0 ; (int/10)=?
      breq
             _ftoa_space ; (int/10)=0 then finished
      tst
             b1
             _ftoa_int1 ; if b1=0 then print ALL int-digits
      brea
             b1,_ftoa_int1
      DJNZ
             _ftoa_sign
      rjmp
_ftoa_space:
      tst
             b1
                                        ; if b1=0 then print ALL int-digits
      breq
             _ftoa_sign
      dec
             b1
      breq
             _ftoa_sign
             w,''
                                 ; write spaces
      ldi
      rcall _putw
      rjmp
             _ftoa_space
_ftoa_sign:
             PC+3
                           ; if T=1 then write 'minus'
      brtc
             w,'-'
      ldi
      rcall
             _putw
_ftoa_int3:
      pop
             w,'.'
      cpi
             PC+3
      breq
      rcall _putw
             _ftoa_int3
      rjmp
             b1
                                      ; ii.ff (ff=frac digits)
      pop
             b1,0x0f
      andi
      tst
             b1
             _ftoa_end
      breq
_ftoa_point:
                       ; write decimal point
      rcall _putw
             a3,a2,a1,a0, c3,c2,c1,c0
      MOV4
_ftoa_frac:
             _mul41
      rcall
                         ; d.frac=10*frac
      mov
             w,d0
      rcall _hex2asc
      rcall _putw
DJNZ b1,_ftoa_frac
ftoa end:
      POP4
             c3,c2,c1,c0
      pop
             d0
      ret
; === hexadecimal to ascii ===
; in w
_hex2asc:
             w,10
      cpi
      brsh
             PC+3
      addi
             w,'0'
      ret
      addi w,('a'-10)
      ret
; === multiply 4byte*1byte ===
; funct mul41
; multiplies a3-a0 (4-byte) by b0 (1-byte)
; author (c) Raphael Holzer, EPFL
; in
      a3..a0 multiplicand (argument to multiply)
            multiplier
      b0
 out a3..a0 result
      d0
             result MSB (byte 4)
```

### Lilian Laporte Dimitri Jacquemont

```
_mul41:
                                             ; clear byte4 of result
               clr
                      d0
                                      ; load bit counter
      ldi
               w,32
__m41: clc
                                     ; clear carry
                           ; skip addition if LSB=0
               a0,0
       sbrc
                                 ; add b to MSB of a
       add
               d0,b0
               d0,a3,a2,a1,a0
                                     ; shift-right c, LSB (of b) into carry
       ROR5
                                     ; Decrement and Jump if bit-count Not Zero
       DJNZ w,__m41
       ret
; === divide 4byte/1byte ===
; func div41
; in
       a0..a3
                      divident (argument to divide)
       b0 divider
; out a0..a3
                      result
       d0 reminder
;
              ; a will contain the w,32 ; load bit counter d0,a3,a2,a1,a0 ; shift carry into result c d0, b0 ; subtract h from period c
_div41:
                                              ; d will contain the remainder
       ldi
__d41: ROL5
       sub
       brcc
               PC+2
              PC+2
d0, b0 ; restore if remainder became negative
w,__d41 ; Decrement and Jump if bit-count Not Zero
       add
       DJNZ
               a3,a2,a1,a0 ; last shift (carry into result c) a3,a2,a1,a0 ; complement result
       ROL4
       COM4
       ret
```

### wire1.asm

```
; file wire1.asm target ATmega128L-4MHz-STK300
; purpose Dallas 1-wire(R) interface library
; === definitions ===
.equ DQ port
             = PORTB
.equ
     DQ_pin = DQ
.equ
     DS18B20
                      = 0x28
     readROM
.equ
     matchROM
                     = 0x33
                = 0x55
.equ
     skipROM
                = 0xcc
.equ
    searchROM
                = 0xf0
.equ
.equ alarmSearch = 0xec
.equ writeScratchpad = 0x4e
.equ readScratchpad = 0xbe
.equ copyScratchpad = 0x48
.equ convertT = 0x44
.equ recallE2 = 0xb8
.equ readPowerSupply = 0xb4
; === routines ===
.macro WIRE1 ; t0,t1,t2
          sbi
     ldi w, (@0+1)/2
     ldi w,(@1+1)/2
           rcall wire1 wait
                                ; sample line (PINx=PORTx-2)
     bst
           w,DQ pin
                                  ; store result in T
          w, (@2+1)/2
     rcall wire1 wait     ; wait separation time (t2)
     ret
     .endmacro
wire1_wait:
     dec
                                       ; loop time 2usec
     nop
     nop
     nop
     nop
     nop
     brne wire1_wait
     ret
wire1_init:
           DQ_port, DQ_pin ; PORT=0 low (for pull-down)
     cbi
           DQ_port-1,DQ_pin ; DDR=0 (input hi Z)
     cbi
     ret
wire1_reset: WIRE1 480,70,410
wire1_write0: WIRE1 56,4,1
wire1_write1: WIRE1 1,59,1
wire1_read1: WIRE1 1,14,45
wire1 write:
     push
           a1
     ldi
           a1,8
```

```
ror
            a0
                                    ; if C=1 then wire1, else wire0
      brcc PC+3
      rcall wire1_write1
      rjmp
            PC+2
      rcall wire1_write0
      DJNZ
            a1,wire1_write+2 ; dec and jump if not zero
      pop
      ret
wire1_read:
      push
            a1
      ldi
            a1,8
      ror
            a0
                                   ; returns result in T
      rcall wire1_read1
                                       ; move T to MSb
      bld
            a0,7
            a0,/ ; move I to MSD a1,wire1_read+2 ; dec and jump if not zero
      DJNZ
      pop
            a1
      ret
wire1_crc:
            w,0b00011001
      ldi
      ldi
            a2,8
crc1: ror
            a0
      brcc PC+2
      eor
            a1,w
      bst
            a1,0
      ror
            a1
      bld
            a1,7
      DJNZ a2,crc1
      ret
```

### math.asm

```
; file math.asm target ATmega128L-4MHz-STK300
; purpose library, mathematical routines
; copyright R.Holzer
; === unsigned multiplication (c=a*b) ===
          clr c1 ; clear upper half of result c
mov c0,b0 ; place b in lower half of c
lsr c0 ; shift LSB (of b) into carry
ldi w,8 ; load bit counter
brcc PC+2 ; skip addition if carry=0
add c1,a0 ; add a to upper half of c
ROR2 c1,c0 ; shift-right c, LSB (of b) into carry
DJNZ w,_m11 ; Decrement and Jump if bit-count Not Zero
mul11: clr
_m11: brcc
           ret
mul21: CLR2 c2,c1 ; clear upper half of result c
mov c0,b0 ; place b in lower half of c
lsr c0 ; shift LSB (of b) into carry
ldi w,8 ; load bit counter

_m21: brcc PC+3 ; skip addition if carry=0
ADD2 c2,c1, a1,a0 ; add a to upper half of c
ROR3 c2,c1,c0 ; shift-right c, LSB (of b) into carry
DJNZ w,_m21 ; Decrement and Jump if bit-count Not Zero
           ret
          CLR2 c3,c2 ; clear upper half of result c

MOV2 c1,c0, b1,b0 ; place b in lower half of c

LSR2 c1,c0 ; shift LSB (of b) into carry

ldi w,16 ; load bit counter

brcc PC+3 ; skip addition if carry=0

ADD2 c3,c2, a1,a0 ; add a to upper half of c

ROR4 c3,c2,c1,c0 ; shift-right c, LSB (of b) into carry

DJNZ w,_m22 ; Decrement and Jump if bit-count Not Zero
mul22: CLR2 c3,c2
m22: brcc
           ret
                     c3,c2,c1 ; clear upper half of result c
c0,b0 ; place b in lower half of c
c0 ; shift LSB (of b) into carry
w,8 ; load bit counter
PC+4 ; skip addition if carry=0
mul31: CLR3
           mov
           lsr
           ldi
_m31: brcc
                      c3,c2,c1, a2,a1,a0 ; add a to upper half of c
           ADD3
                      c3,c2,c1,c0; shift-right c, LSB (of b) into carry
           ROR4
           DJNZ w,_m31
                                                     ; Decrement and Jump if bit-count Not Zero
           ret
                      mul32: CLR3
                      c1,c0, v1,c
c1,c0
           MOV2
                                                     ; shift LSB (of b) into carry
           LSR2
                                                    ; load bit counter
           ldi
                                                      ; skip addition if carry=0
_m32: brcc
                      PC+4
                      d0,c3,c2, a2,a1,a0 ; add a to upper half of c
           ADD3
                      d0,c3,c2,c1,c0
w,_m32 ; Dec
           ROR5
                                                                  ; shift-right c, LSB (of b) into carry
           DJNZ w,_m32
                                                       ; Decrement and Jump if bit-count Not Zero
           ret
                      mul33: CLR3
           MOV3
                      c2,c1,c0 ; shift LSB (of b) into carry w,24 ; load bit counter PC+4 ; skip addition if carry=0
           LSR3
           ldi
m33: brcc
```

```
d1,d0,c3, a2,a1,a0; add a to upper half of c
            d1,d0,c3,c2,c1,c0 ; shift-right c, LSB (of b) into carry
      ROR6
                                ; Decrement and Jump if bit-count Not Zero
      DJNZ
            m33_,w
      ret
             d0,c3,c2,c1 ; clear upper half of result c
mul41: CLR4
             c0,b0
                               ; place b in lower half of c
      mov
                               ; shift LSB (of b) into carry
      lsr
             с0
                               ; load bit counter
      ldi
             w,8
                               ; skip addition if carry=0
m41: brcc
             PC+5
      ADD4
             d0,c3,c2,c1, a3,a2,a1,a0; add a to upper half of c
                                   ; shift-right c, LSB (of b) into carry
      ROR5
             d0,c3,c2,c1,c0
      DJNZ
                                ; Decrement and Jump if bit-count Not Zero
            w,_m41
      ret
                               ; clear upper half of result c
mul42: CLR4
            d1,d0,c3,c2
                                     ; place b in lower half of c
      MOV2
            c1,c0, b1,b0
      LSR2
             c1,c0
                                ; shift LSB (of b) into carry
                               ; load bit counter
            w,16
      ldi
                               ; skip addition if carry=0
_m42: brcc
            PC+5
            d1,d0,c3,c2, a3,a2,a1,a0; add a to upper half of c
      ADD4
      ROR6
            d1,d0,c3,c2,c1,c0 ; shift-right c, LSB (of b) into carry
      DJNZ
            m42,_m42
                                ; Decrement and Jump if bit-count Not Zero
      ret
mul43: CLR4
            d2,d1,d0,c3 ; clear upper half of result c
      MOV3
             c2,c1,c0, b2,b1,b0 ; place b in lower half of c
             c2,c1,c0 ; shift LSB (of b) into carry
      LSR3
                               ; load bit counter
            w,24
      ldi
                               ; skip addition if carry=0
m43: brcc
            PC+5
             d2,d1,d0,c3, a3,a2,a1,a0; add a to upper half of c
      ADD4
      ROR7
             d2,d1,d0,c3,c2,c1,c0; shift-right c, LSB (of b) into carry
      DJNZ
                               ; Decrement and Jump if bit-count Not Zero
            w,_m43
      ret
                               ; clear upper half of result c
mul44: CLR4
             d3,d2,d1,d0
             c3,c2,c1,c0, b3,b2,b1,b0; place b in lower half of c
      MOV4
             c3,c2,c1,c0 ; shift LSB (of b) into carry
      LSR4
      ldi
                                ; load bit counter
            w,32
                                ; skip addition if carry=0
m44: brcc
            PC+5
      ADD4
            d3,d2,d1,d0, a3,a2,a1,a0; add a to upper half of c
      ROR8
            d3,d2,d1,d0,c3,c2,c1,c0; shift-right c, LSB (of b) into carry
                               ; Decrement and Jump if bit-count Not Zero
      DJNZ
            w, m44
      ret
; === signed multiplication ===
mul11s: rcall mul11
      sbrc a0.7
      sub
            c1,b0
      sbrc
            b0,7
      sub
            c1,a0
      ret
mul22s: rcall mul22
      sbrs
            a1,7
      rjmp
            PC+3
      SUB2
            c3,c2, b1,b0
      sbrs
            b1.7
      rjmp
            PC+3
      SUB2 c3,c2, a1,a0
      ret
```

```
mul33s: rcall mul33
         sbrs a2,7
                   PC+4
         rjmp
         SUB3 d1,d0,c3, b2,b1,b0
         sbrs b2,7
         rjmp
                   PC+4
          SUB3 d1,d0,c3, a2,a1,a0
         ret
mul44s: rcall mul44
         sbrs
                   a3,7
         rjmp
                   PC+5
         SUB4 d3,d2,d1,d0, b3,b2,b1,b0
         sbrs b3,7
         rjmp
                   PC+5
         SUB4 d3,d2,d1,d0, a3,a2,a1,a0
         ret
; === unsigned division c=a/b ===
div11: mov c0,a0 ; c will contain the result
clr d0 ; d will contain the remaind ldi w,8 ; load bit counter carry into result c sub d0,b0 ; subtract b from remainder
                                             ; d will contain the remainder
         brcc PC+2
         brcc PC+2
add d0,b0 ; restore if remainder became negative
DJNZ w,_d11 ; Decrement and Jump if bit-count Not Zero
rol c0 ; last shift (C into result c)
com c0 ; complement result
         ret
                   div21: MOV2
                   d0
w,16
         clr
ldi w,16 ; load bit counter

_d21: ROL3 d0,c1,c0 ; shift carry into result c
sub d0,b0 ; subtract b from remainder
         sub
brcc
                   PC+2
         add d0,b0 ; restore if remainder became negative

DJNZ w,_d21 ; Decrement and Jump if bit-count Not Zero

ROL2 c1,c0 ; last shift (carry into result c)

COM2 c1,c0 ; complement result
         ret
div22: MOV2 c1,c0, a1,a0 ; c will contain the result CLR2 d1,d0 ; d will contain the remainder
ldi w,16 ; load bit counter

_d22: ROL4 d1,d0,c1,c0 ; shift carry into result c
SUB2 d1,d0, b1,b0 ; subtract b from remainder
         brcc
                   PC+3
         ADD2 d1,d0, b1,b0 ; restore if remainder became negative
DJNZ w,_d22 ; Decrement and Jump if bit-count Not Zero
ROL2 c1,c0 ; last shift (carry into result c)
COM2 c1,c0 ; complement result
         ret
div31: MOV3
                   c2,c1,c0, a2,a1,a0 ; c will contain the result
                   d0 ; d will contain the remainder w,24 ; load bit counter d0,c2,c1,c0 ; shift carry into result c d0, b0 ; subtract b from remainder
         clr
         ldi
d31: ROL4
         sub
         brcc
                   PC+2
                   d0, b0
          add
                                        ; restore if remainder became negative
```

```
DJNZ
       ROL3
       COM3
       ret
div32: MOV3
               c2,c1,c0, a2,a1,a0 ; c will contain the result
               d1,d0 ; d will contain the remainder
       CLR2
               w,24 ; load bit counter
d1,d0,c2,c1,c0 ; shift carry into result c
d1,d0, b1,b0 ; subtract b from remainder
       ldi
d32: ROL5
       SUB2
       brcc
               PC+3
              d1,d0, b1,b0 ; restore if remainder became negative w,_d32 ; Decrement and Jump if bit-count Not 2 c2,c1,c0 ; last shift (carry into result c) c2,c1,c0 ; complement result
       ADD2
                                    ; Decrement and Jump if bit-count Not Zero
       DJNZ
       ROL3
       COM3
       ret
div33: MOV3
               c2,c1,c0, a2,a1,a0 ; c will contain the result
               d2,d1,d0 ; d will contain the remainder
       CLR3
                                    ; load bit counter
               w,24
       ldi
               d2,d1,d0,c2,c1,c0 ; shift carry into result c d2,d1,d0, b2,b1,b0 ; subtract b from remainder
_d33: ROL6
       SUB3
       brcc
               PC+4
       ADD3
               d2,d1,d0, b2,b1,b0 ; restore if remainder became negative
              DJNZ
       ROL3
       COM3
       ret
div41: MOV4
               c3,c2,c1,c0, a3,a2,a1,a0; c will contain the result
               clr
               w,32 ; load bit counter
d0,c3,c2,c1,c0 ; shift carry into result c
d0, b0 ; subtract b from remainder
       ldi
d41: ROL5
       sub
       brcc
               PC+2
               d0, b0 ; restore if remainder became negative w,_d41 ; Decrement and Jump if bit-count Not Zero c3,c2,c1,c0 ; last shift (carry into result c) c3,c2,c1,c0 ; complement result
       add
       DJNZ
       ROL4
       COM4
       ret
div42: MOV4
               c3,c2,c1,c0, a3,a2,a1,a0; c will contain the result
               d1,d0 ; d will contain the remainder
       CLR2
              w,32 ; load bit counter
d1,d0,c3,c2,c1,c0 ; shift carry into result c
d1,d0, b1,b0 ; subtract b from remainder
       ldi
d42: ROL6
       SUB2
       brcc
               PC+3
              d1,d0, b1,b0 ; restore if remainder became negative w,_d42 ; Decrement and Jump if bit-count Not Zero c3,c2,c1,c0 ; last shift (carry into result c) c3,c2,c1,c0 ; complement result
       ADD2
       DJNZ
       ROI 4
       COM4
       ret
div43: MOV4
               c3,c2,c1,c0, a3,a2,a1,a0; c will contain the result
               d2,d1,d0 ; d will contain the remainder
       CLR3
       ldi
                                     ; load bit counter
d43: ROL7
               d2,d1,d0,c3,c2,c1,c0; shift carry into result c
       SUB3
               d2,d1,d0, b2,b1,b0 ; subtract b from remainder
       brcc
       ADD3
               d2,d1,d0, b2,b1,b0 ; restore if remainder became negative
               ; Decrement and Jump if bit-count Not Zero
       DJNZ
       ROL4
```

```
c3,c2,c1,c0
                          ; complement result
      ret
             c3,c2,c1,c0, a3,a2,a1,a0; c will contain the result
div44: MOV4
      CLR4
            d3,d2,d1,d0 ; d will contain the remainder
                                ; load bit counter
      ldi
            w,32
_d44: ROL8
             d3,d2,d1,d0,c3,c2,c1,c0 ; shift carry into result c
            d3,d2,d1,d0, b3,b2,b1,b0; subtract b from remainder
      SUB4
      brcc
      ADD4
            d3,d2,d1,d0, b3,b2,b1,b0; restore if remainder became negative
            w,_d44 ; Decrement and Jump if bit-count Not Zero
      DJNZ
                               ; last shift (carry into result c)
      ROL4
             c3,c2,c1,c0
      COM4
             c3,c2,c1,c0
                              ; complement result
      ret
; === signed division ===
div33s:
            push u
            u,a2
      mov
            u,b2
      eor
            a2,7
      sbrs
            d33a
      rjmp
      NEG3
            a2,a1,a0
d33a: sbrs
            b2,7
            d33b
      rjmp
      NEG3
            b2,b1,b0
d33b: rcall div33
      sbrs
            u,7
            d33c
      rjmp
      NEG3
            c2,c1,c0
d33c: pop
            u
      ret
```

### sound.asm

```
; file:
            sound.asm target ATmega128L-4MHz-STK300
; purpose library, sound generation
sound:
; in
      a0
             period of oscillation (in 10us)
      b0
             duration of sound (in 2.5ms)
                        ; duration high byte = b
      mov
             b1,b0
                        ; duration low byte = 0
      clr
             b0
      clr
                         ; period high byte = a
             a1
      tst
             a0
            sound_off
      breq
                        ; if a0=0 then no sound
sound1:
      mov
            w,a0
      rcall wait9us
                               ; 9us
                         ; 0.25us
      nop
                        ; 0.25us
      dec
            PC-3
      brne
                         ; 0.50us total = 10us
            PORTE, SPEAKER; invert piezo output
      INVP
            b0,a0 ; decrement duration low byte
      sub
                        ; decrement duration high byte ; continue if duration>0
      sbc
            b1,a1
            sound1
      brcc
      ret
sound off:
      ldi
             a0.1
      rcall wait9us
                        ; decrement duration low byte
      sub
            b0,a0
                        ; decrement duration high byte
             b1,a1
      sbc
      brcc
            PC-3
                        ; continue if duration>0
      ret
; === wait routines ===
wait9us:rjmp PC+1
                         ; waiting 2 cycles
      rjmp PC+1
                         ; waiting 2 cylces
wait8us:rcall wait4us
                               ; recursive call with "falling through"
wait4us:rcall wait2us
wait2us:nop
                   ; rcall(4), nop(1), ret(3) = 8cycl. (=2us)
      ret
; === calculation of the musical scale ===
                 = 100'000/freq(Hz)
; period (10us)
.equ do = 100000/517; (517 Hz)
            = do*944/1000; do major
      dom
.equ
     re = do*891/1000
.equ
     rem = do*841/1000; re major
.equ
      mi = do*794/1000
.equ
     fa
            = do*749/1000
.equ
     fam = do*707/1000; fa major
.equ
     so = do*667/1000
.equ
           = do*630/1000; so major
.equ
      som
      la = do*595/1000
.equ
            = do*561/1000; la major
.equ
      lam
            = do*530/1000
.equ
      do2
            = do/2
.equ
      dom2 = dom/2
.equ
      re2
            = re/2
.equ
     rem2 = rem/2
.equ
```

Lilian Laporte 31/05/2021 Dimitri Jacquemont BA4 G 96

```
mi2
            = mi/2
.equ
            = fa/2
.equ
     fa2
     fam2 = fam/2
.equ
.equ
     so2
           = so/2
     som2 = som/2
.equ
           = la/2
.equ
     la2
     lam2 = lam/2
.equ
     si2
           = si/2
.equ
.equ
     do3
            = do/4
.equ
     dom3
            = dom/4
.equ
     re3
            = re/4
.equ
     rem3 = rem/4
.equ
     mi3
           = mi/4
.equ
     fa3
           = fa/4
     fam3 = fam/4
.equ
           = so/4
.equ
     so3
     som3 = som/4
.equ
           = la/4
     la3
.equ
.equ
     lam3 = lam/4
.equ
     si3
            = si/4
```