# Architectures logicielles et matérielles Langage machine et langage d'assemblage ARM Documentation technique

### Table des matières

| 1        | Rés                                                 | sumé de documentation technique ARM                                                       | 2  |  |  |  |  |  |  |
|----------|-----------------------------------------------------|-------------------------------------------------------------------------------------------|----|--|--|--|--|--|--|
|          | 1.1                                                 | Organisation des registres                                                                | 2  |  |  |  |  |  |  |
|          | 1.2                                                 | Les instructions                                                                          |    |  |  |  |  |  |  |
|          | 1.3                                                 | 3 Les codes de conditions arithmétiques                                                   |    |  |  |  |  |  |  |
|          | 1.4                                                 | Description de l'instruction de chargement d'un registre                                  | 3  |  |  |  |  |  |  |
|          | 1.5                                                 | Description des instructions arithmétiques et logiques                                    | 4  |  |  |  |  |  |  |
|          | 1.6                                                 | Description des instructions de rupture de séquence                                       | 5  |  |  |  |  |  |  |
|          | 1.7                                                 | Description des instructions de transfert d'information entre les registres et la mémoire | 7  |  |  |  |  |  |  |
|          |                                                     | 1.7.1 Transfert entre un registre et la mémoire                                           | 7  |  |  |  |  |  |  |
|          |                                                     | 1.7.2 Pré décrémentation et post incrémentation                                           | 7  |  |  |  |  |  |  |
|          |                                                     | 1.7.3 Transfert multiples                                                                 | 8  |  |  |  |  |  |  |
| <b>2</b> | Lan                                                 | ngage d'assemblage                                                                        | 9  |  |  |  |  |  |  |
|          | 2.1                                                 | Structure d'un programme en langage d'assemblage                                          | 9  |  |  |  |  |  |  |
|          | 2.2                                                 | Déclaration de données                                                                    | 10 |  |  |  |  |  |  |
|          | 2.3                                                 | La zone text                                                                              | 11 |  |  |  |  |  |  |
|          | 2.4                                                 | Utilisation d'étiquettes                                                                  | 11 |  |  |  |  |  |  |
|          |                                                     | 2.4.1 Expression d'une rupture de séquence                                                | 11 |  |  |  |  |  |  |
|          |                                                     | 2.4.2 Accès à une donnée depuis la zone text                                              | 11 |  |  |  |  |  |  |
| 3        | Org                                                 | ganisation de la mémoire : petits bouts, gros bouts                                       | 12 |  |  |  |  |  |  |
| 4        | Annexe I : codage ASCII des caractères 13           |                                                                                           |    |  |  |  |  |  |  |
| 5        | Annexe II : représentation des nombres en base 2 13 |                                                                                           |    |  |  |  |  |  |  |

### 1 Résumé de documentation technique ARM

### 1.1 Organisation des registres

Dans le mode dit "utilisateur" le processeur ARM a 16 registres visibles de taille 32 bits nommés r0, r1, ..., r15:

- r13 (synonyme sp, comme "stack pointer") est utilisé comme registre pointeur de pile.
- r14 (synonyme lr comme "link register") est utilisé par l'instruction "branch and link" (b1) pour sauvegarder l'adresse de retour lors d'un appel de procédure.
- r15 (synonyme pc, comme "program counter") est le registre compteur de programme.

Les conventions de programmation des procédures (ATPCS="ARM-Thumb Procedure Call Standard, Cf. Developer Guide, chapitre 2) précisent :

- les registres r0, r1, r2 et r3 sont utilisés pour le passage des paramètres (données ou résultats)
- le registre r12 (synonyme ip) est un "intra-procedure call scratch register"; autrement dit il peut être modifié par une procédure appelée.
- le compilateur arm-elf-gcc utilise le registre r11 (synonyme fp comme "frame pointer") comme base de l'environnement de définition d'une procédure.

Le processeur a de plus un registre d'état, cpsr pour "Current Program Status Register", qui comporte entre autres les codes de conditions arithmétiques. Le registre d'état est décrit dans la figure 1.

| 31 	 28 | 76 | 4  | 0  |
|---------|----|----|----|
| NZCV    | ΙF | mo | de |

Figure 1 – Registre d'état du processeur ARM

Les bits N, Z, C et V sont les codes de conditions arithmétiques, I et F permettent le masquage des interruptions et mode définit le mode d'exécution du processeur (User, Abort, Supervisor, IRQ, etc).

#### 1.2 Les instructions

Nous utilisons trois types d'instructions : les instructions arithmétiques et logiques (paragraphe 1.5), les instructions de rupture de séquence (paragraphe 1.6) et les instructions de transfert d'information entre les registres et la mémoire (paragraphe 1.7).

Les instructions sont codées sur 32 bits.

Certaines instructions peuvent modifier les codes de conditions arithmétiques N, Z, C, V en ajoutant un S au nom de l'instruction.

Toutes les instructions peuvent utiliser les codes de conditions arithmétiques en ajoutant un mnémonique (Cf. figure 2) au nom de l'instruction. Au niveau de l'exécution, l'instruction est exécutée si la condition est vraie.

#### 1.3 Les codes de conditions arithmétiques

La figure 2 décrit l'ensemble des conditions arithmétiques.

| code | mnémonique                | signification      | condition testée                                                             |
|------|---------------------------|--------------------|------------------------------------------------------------------------------|
| 0000 | EQ                        | égal               | Z                                                                            |
| 0001 | NE                        | non égal           | $\overline{Z}$                                                               |
| 0010 | CS/HS                     | $\geq$ non signé   | C                                                                            |
| 0011 | $\mathrm{CC}/\mathrm{LO}$ | < non signé        | $\overline{C}$                                                               |
| 0100 | MI                        | moins              | N                                                                            |
| 0101 | $\operatorname{PL}$       | plus               | $\overline{N}$                                                               |
| 0110 | VS                        | débordement        | V                                                                            |
| 0111 | VC                        | pas de débordement | $\overline{V}$                                                               |
| 1000 | $_{ m HI}$                | > non signé        | $C \wedge \overline{Z}$                                                      |
| 1001 | LS                        | $\leq$ non signé   | $\overline{C} \lor Z$                                                        |
| 1010 | $\operatorname{GE}$       | ≥ signé            | $(N \wedge V) \vee (\overline{N} \wedge \overline{V})$                       |
| 1011 | $\operatorname{LT}$       | < signé            | $(N \wedge \overline{V}) \vee (\overline{N} \wedge V)$                       |
| 1100 | $\operatorname{GT}$       | > signé            | $\overline{Z} \wedge ((N \wedge V) \vee (\overline{N} \wedge \overline{V}))$ |
| 1101 | ${ m LE}$                 | ≤ signé            | $Z \vee (N \wedge \overline{V}) \vee (\overline{N} \wedge V)$                |
| 1110 | $\operatorname{AL}$       | toujours           |                                                                              |

Figure 2 – Codes des conditions arithmétiques

Toute instruction peut être exécutée sous une des conditions décrites dans la figure 2. Le code de la condition figure dans les bits 28 à 31 du code de l'instruction. Par défaut, la condition est AL.

#### 1.4 Description de l'instruction de chargement d'un registre

Nous choisissons dans ce paragraphe de décrire en détail le codage d'une instruction.

L'instruction MOV permet de charger un registre avec une valeur immédiate ou de transférer la valeur d'un registre dans un autre avec modification par translation ou rotation de cette valeur.

La syntaxe de l'instruction de transfert est : MOV [<COND>] [S] <rd>, <opérande> où rd désigne le registre destination et opérande est décrit par la table ci-dessous :

| opérande               | commentaire                                                              |  |  |  |
|------------------------|--------------------------------------------------------------------------|--|--|--|
| #immédiate-8           | entier sur 32 bits (Cf. le paragraphe Les valeurs immédiates ci-dessous) |  |  |  |
| rm                     | registre                                                                 |  |  |  |
| rm, shift #shift-imm-5 | registre dont la valeur est décalée d'un nombre                          |  |  |  |
|                        | de positions représenté sur 5 bits                                       |  |  |  |
| rm, shift rs           | registre dont la valeur est décalée du nombre                            |  |  |  |
|                        | de positions contenu dans le registre rs                                 |  |  |  |

Dans la table précédente le champ shift de l'opérande peut être LSL, LSR, ASR, ROR qui signifient respectivement "logical shift left", "logical shift right", "arithmetic shift right", "rotate right".

Le codage de l'instruction MOV est décrit dans les figures 3 et 4. <COND> désigne un mnémonique de condition; s'il est omis la condition est AL. Le bit S est mis à 1 si l'on souhaite une mise à jour des codes de conditions arithmétiques. Le bit I vaut 1 dans le cas de chargement d'une valeur immédiate. Les codes des opérations LSL, LSR, ASR, ROR sont respectivement : 00, 01, 10, 11.

#### Codage des valeurs immédiates :

Une valeur immédiate sur 32 bits (opérande #immediate) sera codée dans l'instruction par :

- d'une part une constante exprimée sur 8 bits (bits 7 à 0 de l'instruction, figure 4, 1<sup>er</sup> cas),
- et d'autre part d'une rotation exprimée sur 4 bits (bits 11 à 8) qui sera appliquée à la dite constante lors de l'exécution de l'instruction. La valeur de rotation, comprise entre 0 et 15, est multipliée par 2 lors de l'exécution et permet donc d'appliquer à la constante une rotation à droite de 0, 2, 6, 8, ..., 26, 28, 30 bits.

Il en résulte que ne peuvent être codées dans l'instruction toutes les valeurs immédiates sur 32 bits... Une rotation nulle permettra de coder toutes les valeurs immédiates sur 8 bits.

Exemple de valeurs immédiates possibles : 0x12, 0xFF, 0xF000000F, 0x1000, 255. Exemple de valeurs immédiates impossibles : 0xFF03, 0xFF1, 0x101, 0x255, 0xFFFFFFFF, 257.

|      | $27\ 26$ | - |     |     | - | -   | -   | -                   |      | -    |
|------|----------|---|-----|-----|---|-----|-----|---------------------|------|------|
| cond | 0.0      | I | 1 1 | 0 1 | S | 0.0 | 0 0 | $\operatorname{rd}$ | opér | ande |

FIGURE 3 - Codage de l'instruction mov

FIGURE 4 – Codage de la partie opérande d'une instruction

#### Exemples d'utilisations de l'instruction mov

### 1.5 Description des instructions arithmétiques et logiques

Les instructions arithmétiques et logiques ont pour syntaxe : code-op[<cond>][s] <rd>, <rn>, <opérande>, où code-op est le nom de l'opération, rn et opérande sont les deux opérandes et rd le registre destination.

Le codage d'une telle instruction est donné dans la figure 5. opérande est décrit dans le paragraphe 1.4, figure 4.

La table ci-dessous donne la liste des intructions arithmétiques et logiques ainsi que les instructions de chargement d'un registre. Les instructions TST, TEQ, CMP, CMN n'ont pas de registre destination,

| 31  | 28 | $27\ 26$ | 25 | 24   | 21   | 20 | $19\ 16$ | $15 \ 12$        | 11    | 0    |
|-----|----|----------|----|------|------|----|----------|------------------|-------|------|
| cor | nd | 0.0      | I  | code | e-op | S  | rn       | $^{\mathrm{rd}}$ | opéra | ande |

FIGURE 5 – Codage d'une instruction arithmétique ou logique

elles ont ainsi seulement deux opérandes; elles provoquent systématiquement la mise à jour des codes de conditions arithmétiques (dans le codage de l'instruction les bits 12 à 15 sont mis à zéro). Les instructions MOV et MVN ont un registre destination et un opérande (dans le codage de l'instruction les bits 16 à 19 sont mis à zéro).

| code-op | Nom | Explication du nom           | Opération                          | remarque |
|---------|-----|------------------------------|------------------------------------|----------|
| 0000    | AND | AND                          | et bit à bit                       |          |
| 0001    | EOR | Exclusive OR                 | ou exclusif bit à bit              |          |
| 0010    | SUB | SUBstract                    | soustraction                       |          |
| 0011    | RSB | Reverse SuBstract            | soustraction inversée              |          |
| 0100    | ADD | ADDition                     | addition                           |          |
| 0101    | ADC | ADdition with Carry          | addition avec retenue              |          |
| 0110    | SBC | SuBstract with Carry         | soustraction avec emprunt          |          |
| 0111    | RSC | Reverse Substract with Carry | soustraction inversée avec emprunt |          |
| 1000    | TST | ${ m TeST}$                  | et bit à bit                       | pas rd   |
| 1001    | TEQ | Test EQuivalence             | ou exclusif bit à bit              | pas rd   |
| 1010    | CMP | CoMPare                      | soustraction                       | pas rd   |
| 1011    | CMN | CoMpare Not                  | addition                           | pas rd   |
| 1100    | ORR | OR                           | ou bit à bit                       |          |
| 1101    | MOV | MOVe                         | copie                              | pas rn   |
| 1110    | BIC | BIt Clear                    | et not bit à bit                   |          |
| 1111    | MVN | MoVe Not                     | not (complément à 1)               | pas rn   |

#### Exemples d'utilisations

### 1.6 Description des instructions de rupture de séquence

Il y a deux instructions de rupture de séquence : B[<cond>] <déplacement> et BL[<cond>] <déplacement> dont les codes sont donnés figures 7 et 8. L'instruction B provoque la modification du compteur de programme si la condition est vraie; le texte suivant est extrait de la documentation ARM :

```
if ConditionPassed(cond) then
  PC <-- PC + (SignExtend(déplacement) << 2)</pre>
```

L'instruction BL provoque la modification du compteur de programme avec sauvegarde de l'adresse de l'instruction suivante ; le texte suivant est extrait de la documentation ARM :

| Conditions des instructions de branchement conditionnel |     |             |                      |           |  |  |
|---------------------------------------------------------|-----|-------------|----------------------|-----------|--|--|
| Type                                                    | Ent | iers signés | Naturels et adresses |           |  |  |
| Instruction C                                           | Bxx | Condition   | Bxx                  | Condition |  |  |
| goto                                                    | BAL | 1110        | BAL                  | 1110      |  |  |
| if $(x==y)$ goto                                        | BEQ | 0000        | BEQ                  | 0000      |  |  |
| if (x != y) goto                                        | BNE | 0001        | BNE                  | 0001      |  |  |
| if $(x < y)$ goto                                       | BLT | 1011        | BLO, BCC             | 0011      |  |  |
| if $(x \le y)$ goto                                     | BLE | 1101        | BLS                  | 1001      |  |  |
| if $(x > y)$ goto                                       | BGT | 1100        | BHI                  | 1000      |  |  |
| if $(x \ge y)$ goto                                     | BGE | 1010        | BHS,BCS              | 0010      |  |  |

FIGURE 6 – Utilisation des branchements conditionnels après une comparaison

```
lr <-- address of the instruction after the branch instruction
PC <-- PC + (SignExtend(déplacement) << 2)</pre>
```

L'expression (SignExtend(déplacement) << 2) signifie que le déplacement est tout d'abord étendu de façon signée à 32 bits puis mutiplié par 4. Le déplacement est en fait un entier relatif (codé sur 24 bits comme indiqué ci-dessous) et qui représente le nombre d'instructions (en avant ou en arrière) entre l'instruction de rupture de séquence et la cible de cette instruction.

FIGURE 7 – Codage de l'instruction de rupture de séquence b{cond}

FIGURE 8 – Codage de l'instruction de branchement à un sous-programme bl

Dans le calcul du déplacement, il faut prendre en compte le fait que lors de l'exécution d'une instruction, le compteur de programme ne repère pas l'instruction courante mais deux instructions en avant.

La figure 1.6 résume l'utilisation des instructions de branchements conditionnels après une comparaison.

#### Exemples d'utilisations

Dans la pratique, on utilise une étiquette (Cf. paragraphe 2.4) pour désigner l'instruction cible d'un branchement. C'est le traducteur (i.e. l'assembleur) qui effectue le calcul du déplacement.

# 1.7 Description des instructions de transfert d'information entre les registres et la mémoire

#### 1.7.1 Transfert entre un registre et la mémoire

L'instruction LDR dont la syntaxe est : LDR <rd>, <mode-adressage> permet le transfert du mot mémoire dont l'adresse est spécifiée par mode-adressage vers le registre rd. Nous ne donnons pas le codage de l'instruction LDR parce qu'il comporte un grand nombre de cas; nous regardons ici uniquement les utilisations les plus fréquentes de cette instruction.

Le champ mode-adressage comporte, entre crochets, un registre et éventuellement une valeur immédiate ou un autre registre, ceux-ci pouvant être précédés du signe + ou -. Le tableau ci-dessous indique pour chaque cas le mot mémoire qui est chargé dans le registre destination. L'instruction ldr permet beaucoup d'autres types de calcul d'adresse qui ne sont pas décrits ici.

| mode-adressage   | opération effectuée           |
|------------------|-------------------------------|
| [rn]             | rd < -mem [rn]                |
| [rn, #offset12]  | rd < -mem [rn + offset12]     |
| [rn, #-offset12] | rd < -mem [rn - offset 12]    |
| [rn, rm]         | rd < -mem [rn + rm]           |
| [rn, -rm]        | $rd \leftarrow mem [rn - rm]$ |

Il existe des variantes de l'instruction LDR permettant d'accéder à un octet : LDRB ou à un mot de 16 bits : LDRH. Et si l'on veut accéder à un octet signé : LDRSB ou à un mot de 16 bits signé : LDRSH. Ces variantes imposent cependant des limitations d'adressage par rapport aux versions 32 bits (exemple : valeur immédiate codée sur 5 bits au lieu de 12).

Pour réaliser le transfert inverse, registre vers mémoire, on trouve l'instruction STR et ses variantes STRB et STRH. La syntaxe est la même que celle de l'instruction LDR. Par exemple, l'instruction STR rd, [rn] provoque l'exécution: MEM [rn] <-- rd.

#### Exemples d'utilisations

L'instruction LDR est utilisée entre autres pour accéder à un mot de la zone text en réalisant un adressage relatif au compteur de programme. Ainsi, l'instruction LDR r2, [pc, #depl] permet de charger dans le registre r2 le contenu du mot mémoire situé à une distance depl du compteur de programme au moment de l'exécution de l'instruction (en pratique PC pointe déjà sur deux instructions plus loin à cause du pipeline). Ce mode d'adressage nous permet de récupérer l'adresse d'un mot de données (Cf. paragraphe 2.4.2).

#### 1.7.2 Pré décrémentation et post incrémentation

Les instructions LDR et STR offrent des adressages post-incrémentés et pré-décrémentés qui permettent d'accéder à un mot de la mémoire et de mettre à jour une adresse, en une seule instruction. Cela revient à combiner un accès mémoire et l'incrémentation du pointeur sur celle-ci en une seule instruction.

| instruction ARM    | équivalent ARM | équivalent C |
|--------------------|----------------|--------------|
| LDR r1, [r2, #-4]! | SUB r2, r2, #4 | r1 = *r2     |
|                    | LDR r1, [r2]   |              |
| LDR r1, [r2], #4   | LDR r1, [r2]   | r1 = *r2++   |
|                    | ADD r2, r2, #4 |              |
| STR r1, [r2, #-4]! | SUB r2, r2, #4 |              |
|                    | STR r1, [r2]   |              |
| STR r1, [r2], #4   | STR r1, [r2]   |              |
|                    | ADD r2, r2, #4 |              |

La valeur à incrémenter ou décrémenter (4 dans les exemples ci-dessus) peut aussi être donnée dans un registre.

#### 1.7.3 Transfert multiples

Le processeur ARM possède des instructions de transfert entre un ensemble de registres et un bloc de mémoire repéré par un registre appelé registre de base : LDM et STM. Par exemple, STMFD r7!, {r0,r1,r5} range le contenu des registres r0, r1 et r5 dans la mémoire à partir de l'adresse contenue dans r7 et met à jour le registre r7 après le transfert; après l'exécution de l'instruction MEM[r7] contient r0 et MEM[r7+8] contient r5.

Remarque importante : Les registres sont toujours stockés (ou chargés depuis) en mémoire de telle sorte que les registres de numéros croissant occupent des adresses croissantes.

Il existe 4 variantes de chacune des instructions LDM et STM selon que :

- les adresses de la zone mémoire dans laquelle sont copiés les registres croissent (Increment) ou décroissent (Decrement).
- l'adresse contenue dans le registre de base est incrémentée ou décrémentée avant (Before) ou après (After) le transfert de chaque registre. Notons que l'adresse est décrémentée avant le transfert quand le registre de base repère le mot qui a l'adresse immédiatement supérieure à celle où l'on veut ranger une valeur (Full); l'adresse est incrémentée après le transfert quand le registre de base repère le mot où l'on veut ranger une valeur (Empty).

De plus le registre de base est modifié à la fin de l'exécution quand il est suivi d'un ! ou laissé inchangé sinon.

Ces instructions servent aussi à gérer une pile. Il existe différentes façons d'implémenter une pile selon que :

- le pointeur de pile repère le dernier mot empilé (Full) ou la première place vide (Empty).
- le pointeur de pile progresse vers les adresses basses quand on empile une information (Descending) ou vers les adresses hautes (Ascending).

Par exemple, dans le cas où le pointeur de pile repère l'information en sommet de pile (case pleine) et que la pile évolue vers les adresses basses (lorsque l'on empile l'addresse décroit), on parle de pile Full Descending et on utilise l'instruction STMFD pour empiler et LDMFD pour dépiler.

Les modes de gestion de la pile peuvent être caractérisés par la façon de modifier le pointeur de pile lors de l'empilement d'une valeur ou de la récupération de la valeur au sommet de la pile. Par exemple, dans le cas où le pointeur de pile repère l'information en sommet de pile et que la pile évolue vers les adresses basses, pour empiler une valeur il faut décrémenter le pointeur de pile avant le stockage en mémoire; on utilisera l'instruction STMDB (Decrement Before). Dans le même type d'organisation pour dépiler on accède à l'information au sommet de pile puis on incrémente le pointeur de pile : on utilise alors l'instruction LDMIA (Increment After).



FIGURE 9 - Transfert multiples mémoire/registres: STMFD r7!, {r3,r4,r5,r6} ou (STMDB ...) permet de passer de l'état a) de la mémoire à l'état b). LDMFD r7!, {r3,r4,r5,r6} (ou LDMIA ...) réalise l'inverse.

Selon que l'on prend le point de vue gestion d'un bloc de mémoire repéré par un registre ou gestion d'une pile repérée par le registre pointeur de pile, on considère une instruction ou une autre ... Ainsi, les instructions STMFD et STMDB sont équivalentes ; de même pour les instructions LDMFD et LDMIA.

Les tables suivantes donnent les noms des différentes variantes des instructions LDM et STM, chaque variante ayant deux noms synonymes l'un de l'autre.

| nom de l'instruction     | synonyme                 |
|--------------------------|--------------------------|
| LDMDA (decrement after)  | LDMFA (full ascending)   |
| LDMIA (increment after)  | LDMFD (full descending)  |
| LDMDB (decrement before) | LDMEA (empty ascending)  |
| LDMIB (increment before) | LDMED (empty descending) |

| nom de l'instruction     | synonyme                 |
|--------------------------|--------------------------|
| STMDA (decrement after)  | STMED (empty descending) |
| STMIA (increment after)  | STMEA (empty ascending)  |
| STMDB (decrement before) | STMFD (full descending)  |
| STMIB (increment before) | STMFA (full ascending)   |

La figure 9 donne un exemple d'utilisation.

### 2 Langage d'assemblage

### 2.1 Structure d'un programme en langage d'assemblage

Un programme est composé de trois types de sections :

- données (statiques) initialisées (.data)
- données (statiques) non initialisées (.bss: "Basic Storage Space").
- instructions (.text)

Les sections de données sont optionnelles, celle des instructions est obligatoire. On peut écrire des commentaires entre le symbole © et la fin de la ligne courante. Ainsi un programme standard a la

2.2 Déclaration de données 10

#### structure:

```
.data
@ déclaration de données
@ ...
    .text
@ des instructions
@ ...
```

#### 2.2 Déclaration de données

Le langage permet de déclarer des valeurs entières en décimal (éventuellement précédées de leur signe) ou en hexadécimal; on précise la taille souhaitée.

#### Exemple:

```
.data
.word 4536 @ déclaration de la valeur 4536 sur 32 bits (1 mot)
.hword -24 @ déclaration de la valeur -24 sur 16 bits (1 demi mot)
.byte 5 @ déclaration de la valeur 5 sur 8 bits (1 octet)
.byte 0xfe @ déclaration de la valeur fe en hexadécimal sur 8 bits (1 octet)
.word 0xfff2a35f @ déclaration d'une valeur en hexadécimal sur 32 bits
```

On peut aussi déclarer des chaînes de caractères suivies ou non du caractère de code ASCII 00. Un caractère est codé par son code ASCII (Cf. paragraphe 4).

#### Exemple:

La définition de données doit respecter les règles suivantes, qui proviennent de l'organisation physique de la mémoire :

- un mot de 32 bits doit être rangé à une adresse multiple de 4
- un mot de 16 bits doit être rangé à une adresse multiple de 2
- il n'y a pas de contrainte pour ranger un octet (mot de 8 bits)

Pour recadrer une adresse en zone data le langage d'assemblage met à notre disposition la directive .balign.

#### Exemple:

```
.data

© on note AD l'adresse de chargement de la zone data

© que l'on suppose multiple de 4 (c'est le cas avec les outils utilisés)
.hword 43 © après cette déclaration la prochaine adresse est AD+2
.balign 4 © recadrage sur une adresse multiple de 4
.word Oxffff1234 © rangé à l'adresse AD+4
.byte 3 © après cette déclaration la prochaine adresse est AD+9
.balign 2 © recadrage sur une adresse multiple de 2
.hword 42 © rangé à l'adresse AD+10
```

2.3 La zone text 11

On peut aussi réserver de la place en zone .data ou en zone .bss avec la directive .skip. skip 256 réserve 256 octets qui ne sont pas initialisés lors de la réservation (ou initialisées à zéro au moment du lancement du programme). On peut par programme écrire dans cette zone de mémoire.

#### 2.3 La zone text

Le programmeur y écrit des instructions qui seront codées par l'assembleur (le traducteur) selon les conventions décrites dans le paragraphe 1.

La liaison avec le système (chargement et lancement du programme) est réalisée par la définition d'une étiquette (Cf. paragraphe suivant) réservée : main.

Ainsi la zone text est :

```
.text
  .global main
main:
@ des instructions ARM
```

#### Utilisation d'étiquettes 2.4

Une donnée déclarée en zone data ou bss ou une instruction de la zone text peut être précédée d'une étiquette. Une étiquette représente une adresse et permet de désigner la donnée ou l'instruction concernée.

Les étiquettes représentent une facilité d'écriture des programmes en langage d'assemblage.

#### Expression d'une rupture de séquence

On utilise une étiquette pour désigner l'instruction cible d'un branchement. C'est le traducteur (i.e. l'assembleur) qui effectue le calcul du déplacement. Par exemple :

```
etiq: MOV r0, #22
      ADDS r1, r2, r0
      BEQ etiq
```

#### 2.4.2

```
Accès à une donnée depuis la zone text
   .data
DD: .word 5
   .text
@ acces au mot d'adresse DD
   LDR r1, [pc, #depl] @depl à la valeur permettant de réaliser r1= Mem[relais]
                        @c'est à dire r1 <-- l'adresse DD</pre>
                       @ r2 <-- Mem[DD] c'est-à-dire 5
   LDR r2, [r1]
   MOV r3, #245
                   @ r3 <-- 245
   STR r3, [r1]
                     @ Mem[DD] <-- r3
                        @ la mémoire d'adresse DD a été modifiée
```

```
@ plus loin
```

relais: .word DD @ déclaration de l'adresse DD en zone text

Au lieu de l'instruction LDR r1, [pc, #depl] (Cf. paragraphe 1.7.1) qui demande un calcul fastidieux du déplacement depl on peut utiliser la pseudo instruction LDR r1, relais. C'est l'assembleur qui réalise alors le calcul du déplacement par rapport à PC.

### 3 Organisation de la mémoire : petits bouts, gros bouts

La mémoire du processeur ARM peut être vue comme un tableau d'octets repérés par des numéros appelés **adresse** qui sont des entiers naturels sur 32 bits. On peut ranger dans la mémoire des mots de 32 bits, de 16 bits ou des octets (mots de 8 bits). Le paragraphe 2.2 indique comment déclarer de tels mots.

Dans la mémoire les mots de 32 bits sont rangés à des adresses multiples de 4. Il y a deux conventions de rangement de mots en mémoire selon l'ordre des octets de ce mot.

Considérons par exemple le mot 0x12345678.

- convention dite "Big endian" (Gros bouts) : les 4 octets 12, 34, 56, 78 du mot 0x12345678 sont rangés aux adresses respectives 4x, 4x+1, 4x+2, 4x+3.
- convention dite "Little endian" (Petits Bouts): les 4 octets 12, 34, 56, 78 du mot 0x12345678 sont rangés aux adresses respectives 4x+3, 4x+2, 4x+1, 4x.

Le processeur ARM suit la convention "Little endian". La conséquence est que lorsqu'on lit le mot de 32 bits rangé à l'adresse 4x on voit : 78563412, c'est-à-dire qu'il faut lire "à l'envers". Selon les outils utilisés le mot de 32 bits est présenté sous cette forme ou sous sa forme externe, plus agréable...

En général les outils de traduction et de simulation permettent de travailler avec une des deux conventions moyennant l'utilisation d'options particulières lors de l'appel des outils (option -mbig-endian).

### 4 Annexe I : codage ASCII des caractères

| $\operatorname{Dec}$ | Hex | Char | $\operatorname{Dec}$ | Hex | Char  | Dec | Hex | Char | Dec | Hex | Char |
|----------------------|-----|------|----------------------|-----|-------|-----|-----|------|-----|-----|------|
| 0                    | 00  | NUL  | 32                   | 20  | SPACE | 64  | 40  | @    | 96  | 60  | 4    |
| 1                    | 01  | SOH  | 33                   | 21  | !     | 65  | 41  | A    | 97  | 61  | a    |
| 2                    | 02  | STX  | 34                   | 22  | "     | 66  | 42  | В    | 98  | 62  | b    |
| 3                    | 03  | ETX  | 35                   | 23  | #     | 67  | 43  | C    | 99  | 63  | c    |
| 4                    | 04  | EOT  | 36                   | 24  | \$    | 68  | 44  | D    | 100 | 64  | d    |
| 5                    | 05  | ENQ  | 37                   | 25  | %     | 69  | 45  | E    | 101 | 65  | e    |
| 6                    | 06  | ACK  | 38                   | 26  | &     | 70  | 46  | F    | 102 | 66  | f    |
| 7                    | 07  | BEL  | 39                   | 27  | ,     | 71  | 47  | G    | 103 | 67  | g    |
| 8                    | 08  | BS   | 40                   | 28  | (     | 72  | 48  | H    | 104 | 68  | h    |
| 9                    | 09  | HT   | 41                   | 29  | )     | 73  | 49  | I    | 105 | 69  | i    |
| 10                   | 0A  | LF   | 42                   | 2A  | *     | 74  | 4A  | J    | 106 | 6A  | j    |
| 11                   | 0B  | VT   | 43                   | 2B  | +     | 75  | 4B  | K    | 107 | 6B  | k    |
| 12                   | 0C  | FF   | 44                   | 2C  | ,     | 76  | 4C  | L    | 108 | 6C  | 1    |
| 13                   | 0D  | CR   | 45                   | 2D  | -     | 77  | 4D  | M    | 109 | 6D  | m    |
| 14                   | 0E  | SO   | 46                   | 2E  |       | 78  | 4E  | N    | 110 | 6E  | n    |
| 15                   | 0F  | SI   | 47                   | 2F  | /     | 79  | 4F  | O    | 111 | 6F  | О    |
| 16                   | 10  | DLE  | 48                   | 30  | 0     | 80  | 50  | P    | 112 | 70  | р    |
| 17                   | 11  | DC1  | 49                   | 31  | 1     | 81  | 51  | Q    | 113 | 71  | q    |
| 18                   | 12  | DC2  | 50                   | 32  | 2     | 82  | 52  | R    | 114 | 72  | r    |
| 19                   | 13  | DC3  | 51                   | 33  | 3     | 83  | 53  | S    | 115 | 73  | s    |
| 20                   | 14  | DC4  | 52                   | 34  | 4     | 84  | 54  | T    | 116 | 74  | t    |
| 21                   | 15  | NAK  | 53                   | 35  | 5     | 85  | 55  | U    | 117 | 75  | u    |
| 22                   | 16  | SYN  | 54                   | 36  | 6     | 86  | 56  | V    | 118 | 76  | v    |
| 23                   | 17  | ETB  | 55                   | 37  | 7     | 87  | 57  | W    | 119 | 77  | w    |
| 24                   | 18  | CAN  | 56                   | 38  | 8     | 88  | 58  | X    | 120 | 78  | x    |
| 25                   | 19  | EM   | 57                   | 39  | 9     | 89  | 59  | Y    | 121 | 79  | у    |
| 26                   | 1A  | SUB  | 58                   | 3A  | :     | 90  | 5A  | Z    | 122 | 7A  | z    |
| 27                   | 1B  | ESC  | 59                   | 3B  | ;     | 91  | 5B  | [    | 123 | 7B  | {    |
| 28                   | 1C  | FS   | 60                   | 3C  | <     | 92  | 5C  | \    | 124 | 7C  |      |
| 29                   | 1D  | GS   | 61                   | 3D  | =     | 93  | 5D  | ]    | 125 | 7D  | }    |
| 30                   | 1E  | RS   | 62                   | 3E  | >     | 94  | 5E  | ^    | 126 | 7E  | ~    |
| 31                   | 1F  | US   | 63                   | 3F  | ?     | 95  | 5F  | _    | 127 | 7F  | DEL  |

## 5 Annexe II : représentation des nombres en base 2

La figure 10 illustre les représentations d'entiers naturels et signés pour une taille de mot de 4 bits. A chaque entier peut être associé un angle. Effectuer une addition revient à ajouter les angles correspondant. Un débordement se produit au-delà d'un demi-tour en arithmétique signée ou d'un tour complet en arithmétique naturelle.

Le tableau suivant récapitule les principales puissances de 2 utiles, avec leur représentation en hexadécimal et les puissances de 10 approchées correspondantes.

|         | r    | 1     |         | $2^n$                       |          |                                      |  |  |
|---------|------|-------|---------|-----------------------------|----------|--------------------------------------|--|--|
| décimal | hexa | octal | binaire | décimal                     | hexa     | commentaire                          |  |  |
| 0       | 0    | 00    | 0000    | 1                           | 1        |                                      |  |  |
| 1       | 1    | 01    | 0001    | 2                           | 2        |                                      |  |  |
| 2       | 2    | 02    | 0010    | 4                           | 4        |                                      |  |  |
| 3       | 3    | 03    | 0011    | 8                           | 8        |                                      |  |  |
| 4       | 4    | 04    | 0100    | 16                          | 10       | un quartet = un chiffre hexa         |  |  |
| 5       | 5    | 05    | 0101    | 32                          | 20       |                                      |  |  |
| 6       | 6    | 06    | 0110    | 64                          | 40       |                                      |  |  |
| 7       | 7    | 07    | 0111    | 128                         | 80       |                                      |  |  |
| 8       | 8    | 10    | 1000    | 256                         | 100      | un octet = deux chiffres hexa        |  |  |
| 9       | 9    | 11    | 1001    | 512                         | 200      |                                      |  |  |
| 10      | A    | 12    | 1010    | 1024                        | 400      | $1K_b$                               |  |  |
| 11      | В    | 13    | 1011    | 2048                        | 800      | $2K_b$                               |  |  |
| 12      | С    | 14    | 1100    | 4096                        | 1000     | $4K_b$                               |  |  |
| 13      | D    | 15    | 1101    | 8192                        | 2000     | $8K_b$                               |  |  |
| 14      | E    | 16    | 1110    | 16384                       | 4000     | $16K_b$                              |  |  |
| 15      | F    | 17    | 1111    | 32768                       | 8000     | $32K_b$                              |  |  |
| 16      | 10   | 20    | 10000   | 65536                       | 10000    | $64K_b$                              |  |  |
| 20      | 14   | 24    | 10100   | 1048576                     | 100000   | $1M_b = 1K_b^2 = 5 \text{ chiffres}$ |  |  |
| 30      | 1E   | 36    | 11110   | $^{\sim}1.07 \times 10^{9}$ | 40000000 | $1G_b = 1K_b^3$                      |  |  |



Figure 10 – Représentation d'entiers naturels et signés sur 4 bits