# MSoC self-paced learning project\_3 FIR\_example

#### R09943017 林奕廷

#### 1. Introduction

這項專案的目的是藉由Vivado HLS來實作一個16-taps的 FIR filter。Top function在fir.cpp檔中定義。原本的code:

```
out data t fir_filter (inp data t x, coef t c[N])
  static inp data t shift reg[N];
 acc t acc = 0;
 acc t mult:
 out data t y;
  Shift Accum Loop: for (int i=N-1;i>=0;i--)
#pragma HLS LOOP TRIPCOUNT min=1 max=16 avg=8
     if (i==0)
       //acc+=x*c[0];
      shift reg[0]=x;
     }
     else
            shift reg[i]=shift reg[i-1];
            //acc+=shift reg[i]*c[i];
     mult = shift reg[i]*c[i];
     acc = acc + mult:
  y = (out data t) acc;
  return y;
```

fir\_filter會將輸入訊號存進內部的shift register。在之後的每個迴圈中tap coefficient會和當下的shift register output相乘後存回acc中。如此一來,進行fir\_filter多次後便可以對完整的輸入訊號完成操作。

#### 2. HLS C-simulation

透過C-simulation執行資料夾中提供的testbench會得到以下模擬結果:



# 3. HLS Synthesis

fir\_filter的合成結果如下圖所示:



## 4. Cosimulation

執行Cosimulation得結果如下:



## 波形如下圖所示(一部分截圖):



#### 5. Improvement

為了增進整體fir filter運算時的throughtput, 我對於 Shift\_Accum\_loop進行了unrolling + pipeling, 使得一次fir\_filter的運算可以平行做完。為了達成此 throughtput, fir filter所使用的coefficients array c需要完全的partition, 使得運算時可一次拿到全部的 coefficients。修改後的code如下:

# 合成的結果:



| Summary                      |         |         |       |     |      |
|------------------------------|---------|---------|-------|-----|------|
| Name                         | BRAM_18 | KDSP48E | FF    | LUT | URAM |
| DSP                          | -       | 16      | -     | -   |      |
| Expression                   | -       | -       | (     | 735 | -    |
| FIFO                         | -       | -       | >-    | -   | -    |
| Instance                     | -       | -       | -     | -   | -    |
| Memory                       |         | -       |       | -   | -    |
| Multiplexer                  |         | -       | -     | -   | -    |
| Register                     |         |         | 92    |     | -    |
| Total                        |         | 0 16    |       |     |      |
| Available                    | 28      |         | 10640 |     |      |
| Utilization (%)              |         | 0 7     | ~(    | ) 1 | 0    |
| Detail                       |         |         |       |     |      |
| ■ Instance                   |         |         |       |     |      |
| <b>■ DSP48E</b>              |         |         |       |     |      |
| ■ Memory                     |         |         |       |     |      |
| <b>■ FIFO</b>                |         |         |       |     |      |
| <ul><li>Expression</li></ul> | n       |         |       |     |      |
| ■ Multiple:                  | er      |         |       |     |      |
| * Mutciple                   |         |         |       |     |      |

如此優化以後,整體運算的latency大幅減少,相對的會使用到比較多的硬體資源。如果應用中latency是關鍵時可以使用此種tradeoff。

# 6. System block diagram



此圖為系統的架構圖。IP使用AXILite的方式設定 register參數。另外PL和PS端也是使用AXILite的界面進行資料傳輸。

```
#pragma HLS INTERFACE s_axilite port=x
#pragma HLS INTERFACE s_axilite port=c
#pragma HLS INTERFACE s_axilite port=return
```

# Host program執行的結果如下:

```
4.04163
         output
         output = 4.57077
output = 3.99791
                             ref = 4.57088
ref = 3.99804
         output =
                   3.55887
                                    3.55898
                   4.25025 3.92238
         output =
                                    3.92250
         output =
                   4.34971
                             ref = 4.34984
                   3.59672
         output =
                   4.12284
                                    4.12297
         output = 3.12869
output = 4.25798
         output = 3,46025 ref = 3,46037
         Exit process
In [ ]:
```

7. Github submission project中產生的.bit, .hwh和host program皆放在 github中:

https://github.com/Lin0611/MSOC\_1091\_self\_pace d/blob/main/README.md