# Sistemas Reconfiguráveis – Eng. de Computação Especificações para o primeiro trabalho

2º semestre de 2023

# 1. Objetivo

Nesse trabalho serão feitos dois projetos independentes: **addr\_mux**, especificado no item 2 e **alu**, no item 3. Cada projeto consiste em descrever em linguagem VHDL, comentar, simular o funcionamento e comentar os resultados da simulação, de acordo com as especificações apresentadas. Deverá ser usado exclusivamente **código concorrente**, e todas as entradas e saídas deverão ser do tipo **std\_logic** ou **std\_logic\_vector**. Os dois projetos são totalmente combinacionais, ou seja, não têm *latches* nem *flip-flops*.

Deverá ser entregue um relatório do trabalho na forma de um documento padrão ABNT para trabalhos acadêmicos (Capa, folha de rosto, índice de figuras, etc, etc) em um arquivo no formato pdf, via Canvas. Nesse relatório, cada projeto deverá estar em um capítulo próprio. Além do relatório, deverá ser entregue um arquivo compactado (.zip ou .rar), com todos os arquivos dos projetos gerados no ambiente Quartus. Nesse arquivo, cada projeto deverá estar em uma pasta própria. Obrigatoriamente deverá ser usada a **versão 9.1sp2** do *software* Quartus. Essa versão poderá ser baixada do *link*:

## https://1drv.ms/u/s!AvS7tfohiU-IgZJ4cWPDZ1UQexI0fw

Para a avaliação, a primeira parte (item 2 – **addr\_mux**) valerá 15% do total de pontos do projeto, e a segunda parte (item 3 – **ALU**) os outros 85 %.

# 2. Addr\_mux

Multiplexador com saída de 9 bits. A saída de endereço deve ser igual à concatenação das entradas irp\_in e ind\_addr\_in (nessa ordem, do mais significativo para o menos significativo) quando todos os bits de dir\_addr\_in forem iguais a '0'. Caso contrário, a saída deve ser deve ser igual à concatenação das entradas rp\_in e dir\_addr\_in (nessa ordem, do mais significativo para o menos significativo).

Obs.: Os nomes das entradas e da saída farão sentido no desenvolvimento do quarto projeto.

#### 2.1. Entradas

rp in[1..0] Entrada de seleção de banco para endereçamento direto.

dir\_addr\_in[6..0] Entrada para endereçamento direto.

irp in Entrada de seleção de banco para endereçamento indireto.

ind\_addr\_in[7..0] Entrada para endereçamento indireto.

#### 2.2. Saídas

abus\_out[8..0] Saída de endereço.

# 2.3. Diagrama equivalente



## 3. ALU

Unidade lógica e aritmética (ALU na sigla em inglês) que faz operações lógicas e aritméticas em palavras de 8 bits. Realiza 16 operações diferentes, entre operações lógicas, aritméticas, de rotação e de manipulação de bit, conforme especificado a seguir.

#### 3.1. Entradas

a\_in[7..0] Entrada "a" de dados.

b\_in[7..0] Entrada "b" de dados. Usada nas operações que envolvem dois operandos.

c\_in Entrada de *carry*. Usada nas operações de rotação (RR e RL).

op\_sel[3..0] Entrada de seleção da operação a ser realizada.

bit\_sel[2..0] Entrada de seleção de bit. Usada apenas nas operações de manipulação de bit (BC e BS)

## 3.2. Saídas

r\_out[7..0] Saída do resultado.

c\_out Saída de carry/borrow. Nas operações aritméticas de soma, este sinal é o carry out (vai

um) no bit mais significativo. Nas operações de subtração, este sinal é o *borrow out* (empréstimo). Para *borrow*, a polaridade é invertida (ver exemplos ao final do item 2.3).

Este sinal também é usado nas operações de rotação.

dc\_out Saída de digit carry/borrow. Nas operações aritméticas de soma, este sinal é o carry out

(vai um) do bit 3 para o bit 4, ou seja, do primeiro *nibble* para o segundo. Nas operações de subtração, este sinal é o *borrow out* (empréstimo). Para *borrow*, a polaridade é invertida.

z\_out Saída de zero. Na maior parte das operações, sinaliza quando o resultado é igual a zero.

Nas operações BC e BS, corresponde ao bit selecionado pela entrada bit\_sel.

# 3.3. Operações

| op_sel[30] | Mnemônico | Operação                                 |
|------------|-----------|------------------------------------------|
| 0000       | AND       | AND lógico:                              |
|            |           | r_out = a_in AND b_in                    |
|            |           | z_out = '1' se o resultado for igual a 0 |
| 0001       | OR        | OR lógico:                               |
|            |           | r_out = a_in OR b_in (bit a bit)         |
|            |           | z_out = '1' se o resultado for igual a 0 |
| 0010       | XOR       | XOR lógico:                              |
|            |           | r_out = a_in XOR b_in (bit a bit)        |
|            |           | z_out = '1' se o resultado for igual a 0 |
| 0011       | COM       | Complemento (inverte todos os bits):     |
|            |           | r_out = NOT a_in                         |
|            |           | z_out = '1' se o resultado for igual a 0 |
| 0100       | INC       | Incremento:                              |
|            |           | r_out = a_in + 1                         |
|            |           | z_out = '1' se o resultado for igual a 0 |

| 0101 | DEC    | Decremento:                                                               |
|------|--------|---------------------------------------------------------------------------|
|      |        | r_out = a_in - 1                                                          |
|      |        | z_out = 1 se o resultado for igual a 0                                    |
| 0110 | ADD    | Soma:                                                                     |
|      |        | r_out = a_in + b_in                                                       |
|      |        | c out = '1' se houver <i>carry</i> no bit mais significativo              |
|      |        | dc_out = '1' se houver <i>carry</i> no primeiro <i>nibble</i>             |
|      |        | z_out = '1' se o resultado for igual a 0                                  |
| 0111 | SUB    | Subtração:                                                                |
|      |        | r_out = a_in - b_in                                                       |
|      |        | c_out = '0' se houver <i>borrow</i> no bit mais significativo             |
|      |        | dc_out = '0' se houver borrow no primeiro nibble                          |
|      |        | z_out = '1' se o resultado for igual a 0                                  |
| 1000 | SWAP   | Permuta nibbles                                                           |
|      |        | r_out = a_in[30], a_in[74]                                                |
| 1001 | CLR    | Limpa:                                                                    |
|      |        | r_out = "00000000"                                                        |
|      |        | z_out = '1'                                                               |
| 1010 | RR     | Rotação para direita, passando pelo carry:                                |
|      |        | r_out = cin, a_in[71]                                                     |
|      |        | c_out = a_in[0]                                                           |
| 1011 | RL     | Rotação para esquerda, passando pelo carry:                               |
|      |        | r_out = a_in[60], c_in                                                    |
|      |        | c_out = a_in[7]                                                           |
| 1100 | BS     | Ajusta em '1' o bit apontado por bit_sel:                                 |
|      |        | r_out = a_in, exceto bit apontado por bit_sel, igual a '1'                |
|      |        | $z_{out} = a_{in}(N)$ , onde $a_{in}(N) = bit$ apontado por $bit_{sel}$ . |
| 1101 | BC     | Limpa o bit apontado por bit_sel:                                         |
|      |        | r_out = a_in, exceto bit apontado por bit_sel, igual a '0'                |
|      |        | $z_{out} = a_{in}(N)$ , onde $a_{in}(N) = bit$ apontado por $bit_{sel}$ . |
| 1110 | PASS_A | Passa A:                                                                  |
|      |        | r_out = a _in                                                             |
|      |        | z_out = '1' se o resultado for igual a 0                                  |
| 1111 | PASS_B | Passa B:                                                                  |
|      |        | r_out = b_in                                                              |
|      |        | z_out = '1' se o resultado for igual a 0                                  |

Obs.: Nas instruções onde as saídas z\_out, c\_out e dc\_out não estão especificadas, o resultado não importa (don't care)

## Exemplos para a operação ADD:

- 1) Entradas: a in = 37h, b in = 10h; Saídas: r out = 47h, c out = '0', dc out = '0', z out = '0'
- 2) Entradas: a\_in = 10h, b\_in = F7h; Saídas: r\_out = 07h, c\_out = '1', dc\_out = '0', z\_out = '0'
- 3) Entradas:  $a_{in} = 70h$ ,  $b_{in} = 90h$ ; Saídas:  $r_{out} = 00h$ ,  $c_{out} = '1'$ ,  $dc_{out} = '0'$ ,  $z_{out} = '1'$
- 4) Entradas: a\_in = 17h, b\_in = 3Ah; Saídas: r\_out = 51h, c\_out = '0', dc\_out = '1', z\_out = '0'

## Exemplos para a operação SUB:

- 1) Entradas: a\_in = 02h, b\_in = 01h; Saídas: r\_out = 01h, c out = '1', dc out = '1', z out = '0'
- 2) Entradas: a\_in = 02h, b\_in = 02h; Saídas: r\_out = 00h, c out = '1', dc out = '1', z out = '1'
- 3) Entradas: a\_in = 02h, b\_in = 03h; Saídas: r\_out = FFh, c\_out = '0', dc\_out = '0', z\_out = '0'

## Exemplos para a operação BC (bit clear):

- Entradas: a\_in = "01110110", bit\_sel = "101"; Saídas: r\_out = "01010110", z\_out = '1'
   Na saída r\_out, o bit 5 (bit\_sel = "101") foi ajustado para '0'.
   Como na entrada a in o bit 5 é igual a '1', a saída z out recebe '1'.
- 2) Entradas: a\_in = "01010110", bit\_sel = "101"; Saídas: r\_out = "01010110", z\_out = '0'

  Na saída r\_out, o bit 5 (bit\_sel = "101") foi ajustado para '0'.

  Como na entrada a in o bit 5 é igual a '0', a saída z out recebe '0'.

#### Exemplos para a operação BS (bit set):

- Entradas: a\_in = "01110110", bit\_sel = "011"; Saídas: r\_out = "01111110", z\_out = '0'
   Na saída r\_out, o bit 3 (bit\_sel = "011") foi ajustado para '1'.
   Como na entrada a\_in o bit 3 é igual a '0', a saída z\_out recebe '0'.
- 2) Entradas: a\_in = "01111110", bit\_sel = "011"; Saídas: r\_out = "01111110", z\_out = '1'

  Na saída r\_out, o bit 3 (bit\_sel = "011") foi ajustado para '1'.

  Como na entrada a\_in o bit 3 é igual a '1', a saída z\_out recebe '1'.