# Digitale Schaltungen Aufarbeitung

Kajetan Weiß

27. November 2013

# Inhaltsverzeichnis

| I.  | Schaltnetze                                                                                                                                                                                                                   | 4                          |
|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| 1.  | Einführung 1.1. Binäre Entscheidungsdiagramme                                                                                                                                                                                 |                            |
| 2.  | 2.1. NAND und NOR Formen 2.2. Positive und Negative Logik 2.3. Multiplexer 2.4. ROM, PROM-Realisierung einer Schaltfunktion 2.5. ROM, PROM-Realisierung einer Schaltfunktion 2.6. ROM, PROM-Realisierung einer Schaltfunktion | 10<br>13<br>13<br>16<br>17 |
| 3.  | Laufzeitverhalten und Hazardanalyse 3.1. Totzeitmodell                                                                                                                                                                        | 21<br>23<br>25<br>25<br>28 |
| II. | Schaltwerke                                                                                                                                                                                                                   | 31                         |
| 4.  | 4.1. Synchrones D-FlipFlop                                                                                                                                                                                                    | 32<br>32<br>33             |
| 5.  | 5.1. Mealy Automat                                                                                                                                                                                                            | 34<br>36<br>37<br>37       |
| 6.  | 6.1. Zustandscodierung                                                                                                                                                                                                        | <b>40</b>                  |

#### Inhaltsverzeichnis

| 7. | 7. Ausgewählte Schaltwerke |         |                   |    |  |
|----|----------------------------|---------|-------------------|----|--|
|    | 7.1.                       | Registe | er                | 44 |  |
|    |                            | 7.1.1.  | Parallelregister  | 44 |  |
|    |                            | 7.1.2.  | Schieberegister   | 45 |  |
|    | 7.2.                       | Zählers | schaltungen       | 47 |  |
|    |                            | 7.2.1.  | Synchrone Zähler  | 47 |  |
|    |                            | 7.2.2.  | Asynchrone Zähler | 49 |  |
|    | 7.3.                       | Speich  | er                | 50 |  |

# Teil I. Schaltnetze

# 1. Einführung

Ein Schaltnetz ist eine technische Realisierung einer mathematischen Zuordnung, Abbidlung oder Funktion über einem binären Grundraum. Schaltnetze können mittels einer algebraischen boolschen Funktion, einer Schaltbelegungstabelle<sup>1</sup>, Karnaugh-Veitch Diagrammen oder mittels binären Entscheidungsdiagrammen <sup>2</sup> dargestellt werden.

Um die Gatteranzahl bei der Realisierung möglichst gering zu halten, können Schaltnetze minimiert werden. Die Minimierung kann durch Umformung der algebraischen Darstellung, mit Hilfe der KV-Diagramme, Reduktion eines BDDs oder mittels des Quine-McCluskey-Verfahrens erfolgen. BDDs und das Quine-McCluskey-Verfahren werden in diesem Kapitel besprochen. Die Grundlagen für Schaltfunktionen und die Beschreibungen zu KV-Diagrammen und SBTs sind im Dokument Digitaltechnik Aufbereitung zu finden.

#### 1.1. Binäre Entscheidungsdiagramme

Ein binäres Entscheidungsdiagramm ist die Darstellung einer logischen Funktion als Binärbaum. Einer Variablenbelegung entspricht dabei einem Pfad von der Wurzel zu den Blättern. Jedes Blatt repräsentiert einen Funktionswert zu einer bestimmten Variablenbelegung.

Beispiel:



Der Entscheidungsbaum kann durch Verschmelzen gleicher Teilbäume und durch Löschen von irrelevanten Knoten reduziert werden. Zwei Teilbäume können miteinander verschmolzen werden, wenn sie gleich sind. Um die Übersicht zu behalten bietet es sich an möglichst große Teilbäume zu verschmelzen. Abbildung 1.1 zeigt dies anhand des oben angegebenen Beispiels.

<sup>&</sup>lt;sup>1</sup>'Schaltbelegungstabelle' kurz 'SBT'

<sup>&</sup>lt;sup>2</sup>'Binäres Entscheidungsdiagramm' engl. 'binary decision diagram' kurz 'BDD'

Abbildung 1.1.: Reduktion eines Entscheidungsdiagramms mittels Verschmelzung



Führen die beiden ausgehenden Kanten eines Knotens auf denselben Knoten oder dasselbe Blatt so kann der Knoten gelöscht werden und dessen eingehende Kanten auf das Kind des gelöschten Knotens verzweigt werden.



Abbildung 1.2.: Löschen eines Knotens

#### 1.2. Quine-McCluskey-Verfahren

Nach dem Quine-McCluskey-Verfahren können systematisch Terme zusammengefasst werden, welche sich durch Negation einer einzigen Variablen unterscheiden. Das Quine-McCluskey-Verfahren eignet sich im Gegensatz zu KV-Diagrammen für Funktionen mit beliebig vielen Eingangsvariablen. Außerdem ist es leicht zu automatisieren. Beim händischen Minimieren von Funktionen sollten für Funktionen mit 4 oder weniger Eingangsvariablen KV-Diagramme verwendet werden, da diese übersichtlicher und für uns Menschen leichter zu lösen sind. Für Funktionen mit mehr als 4 Eingangsvariablen sollte das Quine-McCluskey-Verfahren eingesetzt werden.

Die Vereinfachung geschieht mittels Ordnungstabellen, welche schrittweise reduziert werden.

- 1. Die Minterme der Funktion werden aufgrund der Anzahl affirmierter<sup>3</sup> Variablen zusammengefasst. So entstehen Gruppen von Termen, wobei alle Terme einer jeweiligen Gruppe gleich viele affirmierte Variablen besitzen. Die so entstandene Ordnung lässt sich in einer Ordnungstabelle notieren, wobei die Gruppen nach Anzahl der affirmierten Variablen aufsteigend sortiert werden.
- 2. Anschließend werden jeweils zwei Gruppen zusammengefasst, welche in der Sortierung direkt nebeneinander stehen. Eine Zusammenfassung zweier Terme wird vollzogen, wenn die Terme sich in ausschließlich einer Stelle durch Affirmation und Negation derselben Stelle unterscheiden. Die zusammengefassten Terme werden wiederum neuen Gruppen zugeordnet und in einer Ordnungstabelle nach gleichem

<sup>&</sup>lt;sup>3</sup>Die Affirmation ist das Gegenteil der Negation. Eine affirmierte Variable ist also eine Variable als solche.

#### 1. Einführung

Schema notiert. So entstehen Tabellen höherer Ordnung bis keine weitere Zusammenfassung möglich ist.

3. Terme, welche nicht weiter zusammengefasst werden konnten werden aufgrund dieser Eigenschaft Primimplikanten genannt. Für die minimierte Funktion sind allerdings nicht zwingend alle Primimplikanten notwendig. Primimplikanten, welche für die Funktion notwendig sind, werden Kernimplikanten genannt. Die Kernimplikanten werden anhand der Primimplikantentafel bestimmt. Dabei muss jeder Minterm von mindestens einem Kernimplikanten abgedeckt sein. Es gilt also eine minimale Anzahl an Kernimplikanten zu bestimmen, wobei jeder Minterm über die Menge der ausgewählten Kernimplikanten abgedeckt sein muss.

Beispiel: Die Funktion f mit den vier Eingangsvariablen a, b, c und d sei durch ihre Minterme  $\{m_i \mid i \in 0, 2, 5, 8, 10, 12, 13, 15\}$  eindeutig bestimmt.

 $f(a,b,c,d) = \overline{a}\overline{b}\overline{c}\overline{d} + \overline{a}b\overline{c}\overline{d} + a\overline{b}\overline{c}\overline{d} + a\overline{b}\overline{c}d + \overline{a}\overline{b}\overline{c}d + \overline{a}\overline{b}\overline{c}d + a\overline{b}\overline{c}d + a\overline{b}\overline{c}d + ab\overline{c}d$ 

| Die Ordnungstabelle 0-ter Ordnung ist:<br>Term Belegung Gruppe Notiz |   |       |     |   |        |      |  |  |  |  |
|----------------------------------------------------------------------|---|-------|-----|---|--------|------|--|--|--|--|
| $\operatorname{Term}$                                                | 1 | seie, | gun | g | Gruppe | NOUZ |  |  |  |  |
|                                                                      | a | b     | c   | d |        |      |  |  |  |  |
| 0                                                                    | 0 | 0     | 0   | 0 | 0      |      |  |  |  |  |
| 2                                                                    | 0 | 1     | 0   | 0 | 1      |      |  |  |  |  |
| 8                                                                    | 0 | 0     | 0   | 1 |        |      |  |  |  |  |
| 5                                                                    | 1 | 0     | 1   | 0 | 2      |      |  |  |  |  |
| 10                                                                   | 0 | 1     | 0   | 1 |        |      |  |  |  |  |
| 12                                                                   | 0 | 0     | 1   | 1 |        |      |  |  |  |  |
| 13                                                                   | 1 | 0     | 1   | 1 | 3      |      |  |  |  |  |

1 1

4

15

1 1

Die Ordnungstabelle 1-ter Ordnung ist: Term Belegung Gruppe Notiz bcda0,20 0 0 0 0,80 0 0 2,10 1 0 1 0 8,10 0 0 1 8,12 0 0 1 prim 2 5,13 1 0 1 prim 12,13 0 1 1 prim 1 1 1 3 13,15 prim

#### 1. Einführung

die Primimplikantentafel ist also:

|               |    | Minterme |    |     |    |    |     |    |       |  |  |
|---------------|----|----------|----|-----|----|----|-----|----|-------|--|--|
| Primimplikant | 0  | 2        | 5  | 8   | 10 | 12 | 13  | 15 |       |  |  |
| 8,12          |    |          |    | + * |    | +  |     |    | $P_1$ |  |  |
| 5, 13         |    |          | +# |     |    |    | + * |    | $K_1$ |  |  |
| 12, 13        |    |          |    |     |    | +  | + * |    | $P_2$ |  |  |
| 13, 15        |    |          |    |     |    |    | +#  | +# | $K_2$ |  |  |
| 0, 2, 8, 10   | +# | +#       |    | +#  | +# |    |     |    | $K_3$ |  |  |

Die Minterme  $m_0$ ,  $m_5$ ,  $m_8$ ,  $m_{10}$ ,  $m_{13}$  und  $m_{15}$  werden über die Terme  $K_1$ ,  $K_2$  und  $K_3$  abgedeckt. Wie an der Tafel zu erkennen ist, kann der Minterm  $m_{12}$  von  $P_1$  oder  $P_2$  abgedeckt werden. Daher muss einer der beiden Terme als Kernimplikant gewählt werden. Es gibt also zwei mögliche minimierte Formen der Funktion:

$$\begin{split} f(a,b,c,d) &= \overline{a}\overline{b}\overline{c}\overline{d} + \overline{a}b\overline{c}\overline{d} + a\overline{b}c\overline{d} + \overline{a}\overline{b}\overline{c}d + \overline{a}\overline{b}\overline{c}d + \overline{a}\overline{b}cd + a\overline{b}cd + abcd \\ &= \overline{a}\overline{b}d + a\overline{b}c + acd + \overline{b}\overline{d} \\ &= \overline{b}cd + a\overline{b}c + acd + \overline{b}\overline{d} \end{split}$$

Schaltnetze können systematisch über ein Binary Decision Diagram oder einer Schaltfunktion umgesetzt werden. NAND bzw. NOR Schaltkreise sind dabei physikalisch günstiger, da weniger Transistoren, Leistung und geringere Schaltzeiten benötigt werden. Näheres zu NAND/NOR Funktionen ist im Dokument Digitaltechnik Aufbereitung zu finden.

#### 2.1. NAND und NOR Formen

Jede Schaltfunktion kann nach den Gesetzen von De Morgan mit NAND oder NOR Bausteinen umgesetzt werden. Dabei wird der Umstand genutzt, dass die doppelte Negation die ursprüngliche Aussage erhält. Im Folgenden ein Beispiel:

$$y = a \cdot b + \overline{c} \cdot d$$

$$= \overline{a \cdot b + \overline{c} \cdot d} \# \text{ doppelte Negation erhält die Aussage}$$

$$= \overline{a \cdot b \cdot \overline{c} \cdot d} \# \text{ Gesetz von De Morgan führt zu NAND}$$

$$= \overline{a \cdot \overline{b} \cdot \overline{c} \cdot d} \# \text{ Doppelte Negation für NOR Realisierung}$$

$$= \overline{a \cdot \overline{b} + \overline{c} \cdot \overline{d}}$$

$$= \overline{a \cdot \overline{b} + \overline{c} \cdot \overline{d}}$$

$$= \overline{(\overline{a} + \overline{b}) + (c + \overline{d})} \# \text{ NOR Realisierung}$$

$$= \overline{(\overline{a} + \overline{b}) + (\overline{c} + \overline{d})}$$

Ausgehend von einer Disjunktiven Form<sup>1</sup> kann also über die Doppelte Negation zu einer NAND Funktion umgebaut werden. Es gilt mit den Mintermenen  $m_i$ :

<sup>&</sup>lt;sup>1</sup>Näheres zu Disjunktiven Formen kann im Dokument Digitaltechnik Aufarbeitung nachgeschlagen werden.

$$y = m_1 + m_2 + \ldots + m_n = \sum_{i=1}^n m_i$$

$$= \overline{m_1 + m_2 + \ldots + m_n} = \overline{\sum_{i=1}^n m_i}$$

$$= \overline{m_1} \cdot \overline{m_2} \cdot \overline{(\ldots)} \cdot \overline{m_n} = \overline{\prod_{i=1}^n m_i}$$

Als allgemeine Methode um von einer Disjunktiven Form zu einer NAND Form umzuformen kann angegeben werden:

- 1. erhalte Aussage mittels doppelter Negation
- 2. wende ein mal das Gesetz von De Morgan an
- 3. Ergebnis ist eine zweistufige NAND Form der Funktion

Ein Beispiel zur Überführung der Form einer Funktion in Disjunktiver Form zu einer NAND Form:

$$y = ab + \overline{c}d + e$$

$$= \overline{ab + \overline{c}d + e}$$

$$= \overline{a\overline{b} \cdot c\overline{d} \cdot \overline{e}}$$

Um die Umformung einer Disjunktiven Form auf eine NOR Form zu realisieren können folgende Regeln genutzt werden:

$$y = \sum_{i=1}^{n} m_i = \sum_{i=1}^{n} \overline{\overline{m_i}} = \overline{\sum_{i=1}^{n} \overline{\overline{m_i}}}$$

Als allgemeine Methode um von einer Disjunktiven Form zu einer NAND Form umzuformen kann angegeben werden:

- 1. erhalte Aussage mittels doppelter Negation der gesamten Funktion
- 2. erhalte die Aussage jedes Minterms mittels doppelter Negation des jeweiligen Terms
- 3. wende ein mal das Gesetz von De Morgan auf jeden doppelt negierten Minterm an
- 4. Ergebnis ist eine dreistufige NOR Form der Funktion

Ein Beispiel zur Überführung einer Disjunktiver Form zu einer NOR Form:

$$y = ab + \overline{c}d + e$$

$$= \overline{\overline{a}\overline{b} + \overline{\overline{c}}\overline{d} + \overline{\overline{e}}}$$

$$= \overline{(\overline{a} + \overline{b}) + (\overline{c} + \overline{d}) + e}$$

Ausgehend von einer Konjunktiven Form mit den Maxtermen  $M_i$  kann eine NOR Form mit folgenden Regeln erstellt werden:

$$y = \prod_{i=1}^{n} M_i = \overline{\prod_{i=1}^{n} M_i} = \overline{\sum_{i=1}^{n} \overline{M_i}}$$

Als allgemeine Methode um von einer Konjunktiven Form zu einer NOR Form umzuformen kann angegeben werden:

- 1. erhalte Aussage mittels doppelter Negation
- 2. wende ein mal das Gesetz von De Morgan an
- 3. Ergebnis ist eine zweistufige NOR Form der Funktion

Ein Beispiel zur Überführung der Form einer Funktion in Konjunktiver Form zu einer NOR Form:

$$y = (a+b) \cdot (\overline{c}+d) \cdot e$$
$$= \overline{(a+b) \cdot (\overline{c}+d) \cdot e}$$
$$= \overline{(a+b)} + \overline{(\overline{c}+d)} + \overline{e}$$

Ausgehend von einer Konjunktiven Form mit den Maxtermen  $M_i$  kann eine NAND Form mit folgenden Regeln erstellt werden:

$$y = \prod_{i=1}^{n} M_i = \overline{\prod_{i=1}^{n} M_i} = \overline{\sum_{i=1}^{n} \overline{M_i}}$$

Als allgemeine Methode um von einer Konjunktiven Form zu einer NAND Form umzuformen kann angegeben werden:

1. erhalte Aussage mittels doppelter Negation

- 2. erhalte die Aussage jedes Maxterms mittels doppelter Negation des jeweiligen Terms
- 3. wende ein mal das Gesetz von De Morgan auf jeden doppelt negierten Maxterm an
- 4. Ergebnis ist eine dreistufige NAND Form der Funktion

Ein Beispiel zur Überführung der Form einer Funktion in Konjunktiver Form zu einer NAND Form:

$$y = (a+b) \cdot (\overline{c}+d) \cdot e$$

$$= \overline{\overline{(\overline{a+b)} \cdot \overline{(\overline{c}+d)} \cdot \overline{e}}}$$

$$= \overline{\overline{(\overline{a} \cdot \overline{b}) \cdot \overline{(c \cdot \overline{d})} \cdot e}}$$

#### 2.2. Positive und Negative Logik

Um die binären Werte  $\{0,1\}$  technisch abbilden zu können werden in der Halbleitertechnik die Signalpegel Low (L) und High (H) verwendet. Die Zuordnung von Signalpegel auf binären Wert ist dabei frei wählbar. Allerdings wirkt die Zuordnung sich auf die Logik aus. Tabelle 2.1 zeigt die Standard-Zuordnung der Signalpegel für die logische Grundfunktion. Je nachdem ob  $L \mapsto 0$  oder  $L \mapsto 1$  zugeordnet wird ergibt sich für die Standard-Zuordnung entweder das logische AND oder OR.

|                      | Sig          | gnalpegel                | Schaltfunktion      |   |   |                    |   |   |  |
|----------------------|--------------|--------------------------|---------------------|---|---|--------------------|---|---|--|
| $\operatorname{Sta}$ | nda          | rd Zuordnung             | positive Logik: AND |   |   | negative Logik: OR |   |   |  |
| {                    | L, H         | $\{L\} \mapsto \{L, H\}$ | $L \mapsto 0$       |   |   | $L \mapsto 1$      |   |   |  |
| b                    | a            | У                        | b                   | a | У | b                  | a | У |  |
| $\overline{L}$       | L            | L                        | 0                   | 0 | 0 | 1                  | 1 | 1 |  |
| $\mathbf{L}$         | Η            | L                        | 0                   | 1 | 0 | 1                  | 0 | 1 |  |
| $\mathbf{H}$         | $\mathbf{L}$ | m L                      | 1                   | 0 | 0 | 0                  | 1 | 1 |  |
| $\mathbf{H}$         | Η            | Н                        | 1                   | 1 | 1 | 0                  | 0 | 0 |  |

Tabelle 2.1.: Positive und Negative Logik

Aufgrund dieser Zusammenhänge wird die positive Logik auch wired AND und die negative Logik auch wired OR genannt.

#### 2.3. Multiplexer

Mit Multiplexern kann von mehreren Eingängen einer geziehlt per Addressierung ausgewählt werden. Diese Funktion kommt beispielsweise in Bus-Systemen zum Einsatz. Je

nachdem wieviele Werte addressiert werden sollen, müssen entsprechend viele Variablen als Adressvariablen gewählt werden. Jede Adressvariable steht dabei für eine Stelle einer Adresse.

Ein 2 zu 1 Multiplexer hat demnach zwei Eingänge, die es zu addressieren gilt. Demnach muss eine zusätzliche Eingangsvariable als Addressvariable zur Darstellung der Addressen 0 und 1 ergänzt werden. Abbildung 2.1 zeigt die Realisierung eines 2 zu 1 Multiplexers. Hat a den Wert 0 so wird der Wert  $x_0$  an y übertragen. Hat a den Wert 1 wird der Wert von  $x_1$  ausgewählt und an y übertragen.



Abbildung 2.1.: Schaltbild eines 2 zu 1 Multiplexers

Um die Beschreibung von Multiplexern zu vereinfachen kann die Notation aus Abbildung 2.2 verwendet werden.



Abbildung 2.2.: Notation eines n zu 1 Multiplexers

Nach demselben Schema lassen sich n zu 1 Multiplexer aufbauen. Wobei n die Anzahl addressierbarer Elemente ist. Praktisch angewandt kann dies Beispielsweise für eine Register zu Bus Verbindung genutzt werden. Wenn der Wert eines Registers einem Bus übergeben werden soll geschieht folgendes: In die Adressvariablen wird die Adresse des Registers geschrieben. Damit wird im Multiplexer das entsprechende Register ausgewählt. Die Ausgangsvariable erhält somit den Wert des Registers. Abbildung 2.3 zeigt das Schaltbild eines 4 zu 1 Multiplexers.

Aufgrund dieser zuordnenden Eigenschaft können Multiplexer auch zur Realisierung von Schaltfunktionen verwendet werden. Zu diesem Zweck werden den Addressen die Funktionswerte der zu realisierenden Funktion zugeordnet. Die Addressen entsprechen



Abbildung 2.3.: Schaltbild eines 4 zu 1 Multiplexers



Abbildung 2.4.: Kurznotation des 4 zu 1 Multiplexers

somit den Belegungen der Eingangsvariablen der Funktion in Disjunktiver Normalform. Da die Disjunktive Normalform aus der Schaltbelegungstabelle abgelesen werden kann, können die Funktionswerte aus der Schaltbelegungstabelle direkt auf den Multiplexer übertragen werden. Abbildung 2.5 zeigt ein Beispiel einer Funktion und deren Darstellung in einer Schaltbeleungstabelle, als Disjunktive Normalform und realisiert als Multiplexer.

| i              | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|----------------|---|---|---|---|---|---|---|---|
| $\overline{c}$ | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 |
| b              | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| a              | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 1 |
| $\overline{y}$ | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 |

$$y = \overline{a}\overline{b}\overline{c} + \overline{a}b\overline{c} + \overline{a}\overline{b}c + abc$$



Abbildung 2.5.: Beispiel einer Funktion Realisiert als Multiplexer

Bei der Realiserung von Funktionen als Multiplexer können die Addressvariablen zur Minimierung des Multiplexers dienen. Dazu werden die Werte des Multiplexers abhängig von den Eingangsvariablen gesetzt. Mit diesem Verfahren kann die Funktion aus 2.5 mit dem Multiplexer aus Abbildung 2.6 realisiert werden.

#### 2.4. Rom, Prom-Realisierung einer Schaltfunktion

ROM steht für Read Only Memory. PROM steht entsprechend für Programmable Read Only Memory. Es handelt sich um unversell einsetzbare addressierende Einheiten zur Realisierung von Schaltnetzen. Jeder Addresse wird hierbei ein Speicherwort als Festwert bzw. Konstante zugeordnet. So können allen Variablenbelegungen einer Funktion der entsprechende Wert als Speicherwort im ROM zugeordnet werden. Dies ist Verleichbar mit dem nicht minimierten Verfahren zur Realisierung einer Funktion mit einem Multiplexer.

Beispiel: Es sei folgende Funktion gegeben:

$$f(x_0,x_1,x_2,x_3) = y = \prod \{M_0,M_2,M_3,M_4,M_5,M_8,M_{12},M_{13}\}$$

Die Funktion soll mit einem PROM realisiert werden. Es werden also vier Addresseingänge benötigt, womit  $2^4$  Werte addressiert werden können. An den jeweiligen Addressen, die

| i                 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |           |   |   |   |                |                |  |
|-------------------|---|---|---|---|---|---|---|---|-----------|---|---|---|----------------|----------------|--|
| $\overline{c}$    | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | _         | b | 0 | 0 | 1              | 1              |  |
| b                 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | $\mapsto$ | a | 0 | 1 | 0              | 1              |  |
| a                 | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 1 |           | y | 1 | 0 | $\overline{c}$ | $\overline{c}$ |  |
| $\overline{\eta}$ | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | -         |   |   |   |                |                |  |



Abbildung 2.6.: Minimierter Multiplexer

den Indizes der Maxterme entsprechen, wird der Wert 0 einprogrammiert. An allen übrigen Addressen wird der Wert 1 einprogrammiert, da diese Addressen den Mintermen der Funktion entsprechen. Abbildung 2.7 zeigt das Schaltdiagramm für den PROM-Baustein.

#### 2.5. Pla-Realisierungen

PLA steht für Programmable Logic Array. In einem PLA liegen alle Eingangsvariablen sowohl als solche als auch negiert vor. Die Variablenbelegungen können im Konjunktionsfeld des PLAs beliebig konjunktiv verknüpft werden. So entstehen rein konjunktiv verknüpfte Terme, welche als Minterme einer Funktion dienen können. Im Disjunktionsfeld des PLAs können die Minterme aus dem Konjunktionsfeld disjunktiv verknüpft werden. Die Verknüpfung der Variablen und Terme kann im Baustein programmiert werden. So kann jede Schaltfunktion in disjunktiver Form realisiert werden. Da jede Variable mit jeder anderen Variablen einen Minterm bilden kann, werden genauso viele Konjunktionsbausteine benötigt, wie Eingangsvariablen vorhanden sind. Es können beliebig viele Disjunktionsbausteine im Disjunktionsfeld gewählt werden um beliebig viele Funktionen mit den im Konjunktionsfeld erstellten Mintermen zu realisieren. Abbildung 2.8 zeigt das Schema eines PLA-Bausteins.

Beispiel: Die Funktionen f,g und h seien durch die Schaltbelegungstabelle 2.2 definiert. Die Funktion f soll mittels eines PLAs realisiert werden.



Abbildung 2.7.: PROM realisiert die angegebene Schaltfunktion

| i              | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
|----------------|---|---|---|---|---|---|---|---|
| $\overline{c}$ | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 |
| b              | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| a              | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 1 |
| $\overline{f}$ | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 0 |
| $\overline{g}$ | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 0 |
| ${h}$          | 0 | 0 | 0 | 0 | 1 | 0 | 1 | 0 |

Tabelle 2.2.: Schaltbelegungstabelle der Funktionen f,g und h für das Beispiel zur Realisierung einer Funktion mittels eines PLA-Bausteins.



diese Stelle kann verbunden werden, was zur Programmierung des PLAs führt.

Abbildung 2.8.: Schema eines PLA-Bausteins

Die Funktionen lassen sich wie folgt minimieren:

$$f = \overline{a}c + \overline{b}\overline{c}$$
$$g = a\overline{b} + \overline{a}b\overline{c}$$
$$h = \overline{a}c$$

Damit realisiert der PLA-Baustein aus Abbildung 2.9 die Funktionen f,g und h.



diese Stelle ist verbunden und ist Teil des Programms des PLAs

Abbildung 2.9.: Beispiel eines programmierten PLA-Bausteins für die Funktionen f,g und h aus der Schaltbelegungstabelle 2.2

### 3. Laufzeitverhalten und Hazardanalyse

Jeder Zustand den eine Schaltfunktion einnehmen kann ist fest definiert. Aus rein logischer Sicht wir einer Variablenbelegung genau ein Ergebniszustand zugeordnet. Aus praktisch physikalischer Betrachtung braucht jedes Signal Zeit um von einer Schaltung verarbeitet zu werden. Vor allem ein Pegelwechsel von High zu Low und von Low zu High verbraucht Laufzeit. Die Signallaufzeit insgesamt ist abhängig von der Art der Gatter, die das Signal verarbeiten, die Anzahl der Stufen, die das Signal durchlaufen muss und abhängig von der Beschaffenheit der Leitungen in Art und Länge.

Je nach Eingangssignal können die Laufzeiten unterschiedlich sein. So können Fehlimpulse entstehen, die am Ausgang der Schaltfunktion kurzzeitig zu falschen Ergebnissen führen. Solche Fehler werden Hazard-Fehler genannt. Im folgenden wird die Hazardanalyse anhand der Beispielschaltfunkion aus Abbildung 3.1 erläutert.



Abbildung 3.1.: Schaltdiagramm zur Hazardanalyse

Die Schaltfunktion zum Schaltdiagramm in Abbildung 3.1 lautet:

$$y = \overline{\overline{a+b}+c}$$
$$= (a+b) \cdot \overline{c}$$

#### 3.1. Totzeitmodell

In Abbildung 3.2 wird jedem Gatter und jeder Leitung eine Abstrakte Laufzeit  $\tau_i$  zugeordnet. Aus diesen Laufzeiten lassen sich die Laufzeiten der Pfade von einem Eingangssignal zum Ausgang bestimmen. Jedem Pfad wird eine entsprechende Pfadvariable zugeordnet. Im Beispiel sind dies die Pfadvariablen  $a_1$ ,  $b_1$  und  $c_1$ , welche den jeweiligen Pfaden vom Signaleingang zum Ausgang zugeordnet werden.

#### 3. Laufzeitverhalten und Hazardanalyse

Abbildung 3.2.: Schaltdiagramm zur Hazardanalyse mit eingetragenen Laufzeiten  $\tau_i$ 

So ergibt sich für die Laufzeiten der Pfade:

$$\tau_{a_1} = \tau_1 + \tau_4 + \tau_5 + \tau_6 + \tau_7$$
  

$$\tau_{b_1} = \tau_2 + \tau_4 + \tau_5 + \tau_6 + \tau_7$$
  

$$\tau_{c_1} = \tau_3 + \tau_6 + \tau_7$$

Jeder Pfad wirkt sich auf den Funktionswert aus. Da jeder Pfad eine unterschiedliche Laufzeit haben kann, können so Hazard-Fehler entstehen. Die Pfadfunktion f wird aus der logischen Funktion f in Abhängigkeit der Pfade abgeleitet. Die Trennung zwischen Logikfunktion, Logikvariablen und Pfadfunktion, Pfadvariablen wird Totzeitmodell genannt.

Logikvariablen: 
$$X = (a, b, c)$$
  
Pfadvariablen:  $P = (a_1, b_1, c_1)$   
 $y(X) = (a + b) \cdot \overline{c}$   
 $f(P) = (a_1 + b_1) \cdot \overline{c_1}$ 

Um den Übergang einer Variablenbelegung zu einer anderen auf mögliche Hazard-Fehler zu überprüfen werden die Logikfunktion und die Pfadfunktion getrennt betrachtet. Eine Betrachtung gilt von einem Anfangszustand zu einem Endzustand. Ein Zustand einer logischen Funktion ist mit der zustandsspezifischen Variablenbelegung definiert.

In der Beispielfunktion kann ein Hazard-Fehler beim Übergang der Variablenbelegungen (a=0,b=1,c=1) zu (a=1,b=0,c=0) entstehen. Um festzustellen unter welchen Bedingungen ein Hazardfehler auftritt wird die Pfadfunktion im Bezug auf diesen Übergang untersucht.  $P_a$  bezeichnet dabei den Anfangs- und  $P_e$  den Endzustand.

$$f(P) = (a_1 + b_1) \cdot \overline{c_1}$$

$$P = (a_1, b_1, c_1)$$

$$P_a = (0, 1, 1)$$

$$P_e = (1, 0, 0)$$

<sup>&</sup>lt;sup>1</sup>die Pfadfunktion wird auch transient switching function genannt

Eine mögliche Zustandsänderung ist eine Abfolge von Zwischenzuständen vom Anfangszustand zum Endzustand. Für die Folge gilt, dass von jedem Zustand zum nächsten sich die Variablenbelegung genau einer Variablen ändert. Außerdem gilt für die Folge insgesamt, dass jede Variable sich maximal ein mal ändert.

Um die möglichen Zustandsübergänge leichter zu erkennen wird das KV-Diagramm verwendet. Um die Bedingungen aus vorigem Absatz einzuhalten werden alle kürzesten Pfade von Anfangs zu Endzustand betrachtet. In Abbildung 3.3 ist der Anfangsund Endzustand markiert. Die Pfeile zeigen die möglichen Zustandsübergänge. Alle Zustandsübergänge, die durch grüne Pfeile gekennzeichnet sind, enthalten keinen Hazard. Der Zustandsübergang, der durch die Abfolge roter Pfeile gekennzeichnet ist, enthält einen Hazard. Das Ausgangssignal würde bei diesem Zustandsübergang von 0 auf 1 auf 0 auf 1 wechseln.



Abbildung 3.3.: KV-Diagramm zur Hazardanalyse der Pfadfunktion  $f(P) = (a_1 + b_1) \cdot \overline{c_1}$ 

Anhand des Pfades im Diagramm aus 3.3 wird abgelesen unter welchem Umstand dieser Hazard-Fehler auftritt.

- 1. erster roter Pfeil  $\mapsto$  Wechsel von c auf  $\bar{c}$
- 2. zweiter roter Pfeil  $\mapsto$  Wechsel von b auf  $\bar{b}$
- 3. dritter roter Pfeil  $\mapsto$  Wechsel von  $\overline{a}$  auf a

Damit der rote Pfad eingeschlagen wird muss also gelten:  $\tau_{c_1} < \tau_{b_1} < \tau_{a_1}$  Nach dem Schaltbild aus Abbildung 3.2 ist eine solche Abfolge von Zuständen durchaus möglich.

#### 3.2. Hazardklassifizierung

Hazards werden anhand ihrer Eigenschaften klassifiziert. Je nach dem wie sich ein Hazard auf das Ausgangssignal auswirkt wird zwischen folgenden Hazards unterschieden:

• statischer 0-Hazard:  $f(P_a) = 1$  und  $f(P_e) = 1$ ; beim Übergang von  $P_a$  zu  $P_e$  ist kurzfristig f = 0

#### 3. Laufzeitverhalten und Hazardanalyse

- statischer 1-Hazard:  $f(P_a) = 0$  und  $f(P_e) = 0$ ; beim Übergang von  $P_a$  zu  $P_e$  ist kurzfristig f = 1
- dynamischer 0-1-Hazard:  $f(P_a) = 1$  und  $f(P_e) = 0$ ; beim Übergang von  $P_a$  zu  $P_e$  ist kurzfristig f = 0 und anschließend f = 1
- dynamischer 1-0-Hazard:  $f(P_a) = 0$  und  $f(P_e) = 1$ ; beim Übergang von  $P_a$  zu  $P_e$  ist kurzfristig f = 1 und anschließend f = 0

In diesem Beispiel aus Abbildung 3.3 handelt es sich also um einen dynamischen 1-0-Hazard.

Zusätzlich wird zwischen strukturellen und funktionalen Hazard-Fehlern unterschieden. Grundsätzlich kann ein struktureller Hazardfehler<sup>2</sup> behoben werden. Ein Funktionshazard kann dagegen niemals behoben werden.

Um zu entscheiden ob es sich um einen Funktionshazard oder einen Strukturhazard handelt wird die Logikfunktion untersucht. Eine Hazardfreie Struktur kann immer angegeben werden, wenn im KV-Diagramm der Logikfunktion ein Pfad gefunden werden kann, welcher alle 1en überdeckt. Der Pfad kann mehrere Ausläufer haben.

Wenn ein solcher Pfad gefunden werden kann, handelt es sich um einen Strukturhazard. Existiert kein solcher Pfad, handelt es sich um einen Funktionshazard. Abbildung 3.4 zeigt einen solchen Pfad im KV-Diagramm für die Beispielfunktion. In diesem Fall handelt es sich also um einen strukturellen, dynamischen 1-0-Hazard.



Abbildung 3.4.: KV-Diagramm zur Hazardanalyse der Logikfunktion  $y(X) = (a+b) \cdot \overline{c}$ 

Formal kann außerdem der Übergangsbereich B und Übergangsterm u angegeben werden. Der Übergangsbereich bezeichnet alle möglichen Zustände, die die Funktion beim Übergang von einem Anfangs- in einen Endzustand einnehmen kann. Der Übergangsterm setzt sich aus der Konjunktion der Variablen zusammen, welche ihre Belegung während dem Übergang geändert haben. Für das Beispiel lassen sich Übergangsbereich

<sup>&</sup>lt;sup>2</sup>siehe Abschnitt 3.3 zur Behebung von strukturellen Hazardfehlern

und Übergangsterm folgendermaßen aufschreiben:

$$X = (a, b, c)$$
  
 $X_a = (0, 1, 1)$   
 $X_e = (1, 0, 0)$   
 $B_X = (-, -, -)$   
 $u_X = abc$ 

Für die Pfadfunktion gilt analog:

$$P = (a_1, b_1, c_1)$$

$$P_a = (0, 1, 1)$$

$$P_e = (1, 0, 0)$$

$$B_P = (-, -, -)$$

$$u_P = a_1 b_1 c_1$$

#### 3.3. Behebung von strukturellen Hazardfehlern

Strukturelle Hazardfehler können behoben werden indem eine Schaltfunktion aufgebaut wird, welche für die betroffenen Pfadvariablen gleich viele Stufen enthält und die Primimplikanten der Logikfunktion nahtlos abdeckt. Die nahtlose Überdeckung bedeutet, dass der gefundene Pfad nahtlos im Funktionsterm abgebildet werden muss. In der Beispielfunktion muss die Funktion nach dem KV-Diagramm aus Abbildung 3.4 also auf folgende Funktion erweitert werden:

$$y(X) = (a+b) \cdot \overline{c}$$

$$= (a+b) \cdot (\overline{a}+\overline{c}) \cdot (a+\overline{c}) \cdot (b+\overline{c})$$

$$= \overline{(a+b) + \overline{(a+\overline{c})} + \overline{(a+\overline{c})} + \overline{(b+\overline{c})}}$$

Damit kann eine äquivalente hazardfreie Schaltung wie in Abbildung 3.5 gezeigt realisiert werden.

Anmerkung: statische Strukturhazards können bei einer Disjunktiven Form auch mittels Disjunktion mit dem Übergangsterm behoben werden. Analog gilt für Konjunktive Formen die Konjunktion mit dem negierten Übergangsterm.

#### 3.4. Hazardfehler im Zeitdiagramm

Abbildung 3.6 zeigt den 0-Hazardfehler im Zeitdiagramm. Kurz nachdem die Belegung der Variablen x geändert wird, sinkt kurzfristig der Wert der Funktion auf 0 und steigt anschließend wieder auf 1. 1 ist dabei der korrekte Wert der Funktion im Endzustand.



Abbildung 3.5.: Hazardfreies Schaltbild der Logikfunktion  $y(X) = (a+b) \cdot \overline{c}$ 



Abbildung 3.6.: 0-Hazardfehler im Zeitdiagramm

#### 3. Laufzeitverhalten und Hazardanalyse

Abbildung 3.7 zeigt den 1-Hazardfehler im Zeitdiagramm. Kurz nachdem die Belegung der Variablen x geändert wird, steigt kurzfristig der Wert der Funktion auf 1 und fällt anschließend wieder auf 0.0 ist dabei der korrekte Wert der Funktion im Endzustand.



Abbildung 3.7.: 1-Hazardfehler im Zeitdiagramm

Abbildung 3.8 zeigt den 01-Hazardfehler im Zeitdiagramm. Kurz nachdem die Belegung der Variablen x geändert wird, sinkt kurzfristig der Wert der Funktion auf 0, steigt anschließen auf 1 und fällt wieder auf 0. 0 ist dabei der korrekte Wert der Funktion im Endzustand.



Abbildung 3.8.: 01-Hazardfehler im Zeitdiagramm

Abbildung 3.9 zeigt den 10-Hazardfehler im Zeitdiagramm. Kurz nachdem die Belegung der Variablen x geändert wird, steigt kurzfristig der Wert der Funktion auf 1, sinkt anschließen auf 0 und steigt wieder auf 1. 1 ist dabei der korrekte Wert der Funktion im Endzustand.



Abbildung 3.9.: 10-Hazardfehler im Zeitdiagramm

#### 3.5. Hazardanalyse mit Restfunktion

In diesem Abschnitt wird anhand eines weiteren Beispiels besprochen, wie die Hazardanalyse auch nur mit dem betroffenen Teil der Funktion durchgeführt werden kann. Dies beschleunigt und vereinfacht den Analysevorgang.

Als Beispiel sei das Schaltdiagramm aus Abbildung 3.10 gegeben. Die Schaltung realisert die Logikfunktion:

$$y = \overline{a}\,\overline{c} + bc$$



Abbildung 3.10.: Beispiel eines Schaltdiagramms zur Hazardanalyse

Ein Testlauf in einem Simulator ergab das folgende Laufzeitdiagramm aus Abbildung 3.11.



Abbildung 3.11.: Laufzeitdiagramm eines Testlaufs der Schaltung aus Abbildung 3.10

Merkwürdig sind die kurzen kurzfristigen 0-Stellen wenn die Belegung von c von 1 auf 0 gewechselt wird. Ob es sich hierbei um einen Hazardfehler handelt ist zu prüfen. Es wird zunächst der Ausgangszustand  $X_a$  und Endzustand  $X_e$  festgehalten. Damit lassen sich auch Übergangsbereich  $B_x$  und Übergangsterm  $u_x$  bestimmen.

$$X = (a, b, c)$$
  
 $X_a = (0, 1, 1)$   
 $X_e = (0, 1, 0)$   
 $B_x = (0, 1, -)$   
 $u_x = c$ 

#### 3. Laufzeitverhalten und Hazardanalyse

Es ändert sich bei der Logikfunktion nur eine Variable, wie am Übergangsbereich festzustellen ist. Wenn sich lediglich die Belegung einer Variablen ändert kann es keinen Hazard geben. Es handelt sich also nicht um einen Funktionshazard.

Der Vollständigkeit wegen wird hier die Restfunktion der Logikfunktion  $y_{Rest}$  für diesen Übergang betrachtet. Für die Restfunktion werden die Konstanten Belegungen aus dem Übergangsbereich für die entsprechenden Variablen eingesetzt. Daraus ergibt sich die Restfunktion einer Funktion. Auch hier ist zu erkennen, dass es sich um keinen Funktionshazard handeln kann, da die Restfunktion lediglich aus einer Konstanten besteht.

$$y_{Rest} = y(a = 0, b = 1, c)$$
$$= \overline{0} \cdot \overline{c} + 1 \cdot c$$
$$= 1$$

Als nächstes muss die Pfadfunktion geprüft werden. Die Pfadfunktion ergibt sich aus der Logikfunktion wie folgt:

$$f(P) = \overline{a_1} \, \overline{c_1} + b_1 c_2$$

Anschließend werden Angangs- und Endzustand, Übergangsbereich  $B_P$  und Übergangsterm  $u_P$  für die Pfadfunktion dokumentiert.

$$P = (a_1, b_1, c_1, c_2)$$

$$X_a = (0, 1, 1, 1)$$

$$X_e = (0, 1, 0, 0)$$

$$B_x = (0, 1, -, -)$$

$$u_x = c_1 c_2$$

Damit lässt sich die Restfunktion  $f_{Rest}$  der Pfadfunktion aufstellen.

$$f_{Rest} = f(a_1 = 0, b_1 = 1, c_1, c_2)$$
  
=  $\overline{0} \cdot \overline{c_1} + 1 \cdot c_2$   
=  $\overline{c_1} + c_2$ 

Um genau feststellen zu können unter welcher Bedingung der Hazardfehler entsteht wird das KV-Diagramm aus Abbildung 3.12 zur Restfunktion  $f_{Rest}$  untersucht. Im Diagramm wurden der Anfangs- und Endzustand markiert. Die Position der Zustände im Diagramm ergibt sich aus den Belegungen bei den jeweiligen Zuständen. Das Diagramm zeigt zwei mögliche Übergänge. Der mit roten Pfeilen markierte Übergang zeigt den statischen strukturellen 0-Hazardfehler. An diesem Übergang lässt sich auch die Bedingung für den Fehler ablesen. Der Hazardfehler tritt auf wenn:

$$\tau_{c_2} < \tau_{c_1}$$

#### 3. Laufzeitverhalten und Hazardanalyse



Abbildung 3.12.: KV-Diagramm Diagramm zur Restfunktion  $f_{Rest} = \overline{c_1} + c_2$ 

Da es sich um einen Strukturhazard handelt kann dieser behoben werden. Dazu gibt es die beiden angesprochenen Möglichkeiten: Die Primimplikanten nahtlos überdecken oder Disjunktion mit dem Übergangsterm. Folgende Funktionen sind hazardfrei:

```
y' über Disjunktion mit u_x (nicht äquivalent) y' = \overline{a} \, \overline{c} + bc + c y'' \text{ mit nahtloser Überdeckung der Primimplikanten} y'' = \overline{a} \, \overline{c} + bc + \overline{a}b
```

Funktionen, die alle Primimplikanten überdecken sind generell strukturhazardfrei.

# Teil II. Schaltwerke

### 4. FlipFlops

FlipFlops sind taktflankengesteuerte Speicherelemente. Zu einem bestimmten Zeitpunkt kann der Speicherwert des FlipFlops neu gesetzt oder der bisherige Wert erhalten werden. Der betreffende Zeitpunkt ist gekennzeichnet durch die positive oder negative Taktflanke (auch beide Taktflanken sind möglich). Es gibt noch weitere Speicherelemente. Darunter asynchrone Speicherelemente, die ohne Taktung arbeiten und Speicherelemente, welche während eines Taktzustandes beschaltet werden können. In diesem Dokument wird die Funktionsweise des synchronen JK-FlipFlops und des synchronen D-FlipFlops besprochen.

#### 4.1. Synchrones D-FlipFlop

Abbildung 4.1 zeigt das Schaltsymbol und das Schaltverhalten des D-FlipFlops mit positiver Taktflanke. FlipFlops, welche bei negativer oder beiden Taktflanken angesteuert werden können, können analog betrachtet werden. Das Symbol ↑ symbolisiert hier die positive Taktflanke. ↓ symbolisiert entsprechend die negative Taktflanke.

Abbildung 4.1.: Schaltungsdiagramm und Schaltdiagramm eines D-FlipFlops mit positiver Taktflanke

Das D-FlipFlop nimmt einen Wert am Eingang d entgegen und speichert diesen Wert bis er neu gesetzt wird. Der gespeicherte Wert kann am Ausgang q abgefragt werden. Zusätzlich gibt es den Ausgang  $\overline{q}$ , welcher die Negation des gespeicherten Wertes ausgibt.

Allgemeingültige Ansteuergleichungen für D-FlipFlops sind in folgender Tabelle erfasst.

| $z^t$ | $\mapsto$ | $z^t + 1$ | D |
|-------|-----------|-----------|---|
| 0     | $\mapsto$ | 0         | 0 |
| 0     | $\mapsto$ | 1         | 1 |
| 1     | $\mapsto$ | 0         | 0 |
| 1     | $\mapsto$ | 1         | 1 |

#### 4.2. Synchrones JK-FlipFlop

Das JK-FlipFlop bietet als Baustein eine weitaus größere Funktionalität als das D-FlipFlop. Abbildung 4.2 zeigt das Schaltsymbol und die Wahrheitstabelle zum JK-FlipFlop. J steht für "jump" und K für "kill".



Abbildung 4.2.: Schaltungsdiagramm und Schaltdiagramm eines JK-FlipFlops mit positiver Taktflanke

Das JK-FlipFlop reagiert, wie alle FlipFlops, auf eine Ansteuerung zum Zeitpunkt einer Taktflanke. An der Wahrheitstabelle wird abgelesen welche Funktionalität das JK-FlipFlop bietet. Wird an jk 00 angelegt bleibt der bestehende Zustand erhalten. Wird 01 angelegt wird der aktuelle Zustand auf 0 gesetzt. Wird 10 angelegt wird der aktuell gespeicherte Wert auf 1 gesetzt. Bei der Belegung 11 ist das Resultat für den folgenden Zustand abhängig vom vorhergehenden Zustand. Es wird der negierte Zustand vom vorherigen Zustand gespeichert. War der gespeicherte Wert 1 wird 0 gespeichert. War der gespeicherte Wert 0 wird 1 gespeichert.

Allgemeingültige Ansteuergleichungen für JK-FlipFlops sind in folgender Tabelle erfasst.

| $z^t$ | $\mapsto$ | $z^t + 1$ | J | K | Eselsbrücke |
|-------|-----------|-----------|---|---|-------------|
| 0     | $\mapsto$ | 0         | 0 | * | no jump     |
| 0     | $\mapsto$ | 1         | 1 | * | jump        |
| 1     | $\mapsto$ | 0         | * | 1 | kill        |
| 1     | $\mapsto$ | 1         | * | 0 | no kill     |

# 5. Endliche Automaten zur Schaltwerksmodellierung

Präziser werden zur Schaltwerksmodellierung Automaten der Automatenklasse der Transduktoren verwendet. Transduktoren wandeln eine Eingabesequenz in eine Ausgabesequenz um. Sie haben also eine Übersetzerfunktion. Jeder Transduktor besteht aus Eingabealphabet X, Ausgabealphabet Y, Ausgabefunktion  $\delta$ , Zustandsmenge Z, Zustandstransitionsfunktion  $\lambda$ , welche auch Überführungsfunktion genannt wird, und Startzustand  $z_a$ . Formal als 6-Tupel:

$$(X, Y, Z, \lambda, \delta, z_a)$$

Es gibt verschiedene Arten von Transduktoren. In den folgenden Abschnitten werden die Mealy-, Moore- und der Medwedew Transduktoren beschrieben. Die Automaten unterscheiden sich ausschließlich in der Art der Ausgabefunktion. Die Übergangsfunktion ist stets eine Abbildung von einem Ausgangszustand und einem Eingabezeichen auf einen Folgezustand. Formal gilt mit dem Ausgangzustand  $z^t$  zum Zeitpunkt t und Eingabezeichen  $x^{t+1}$  zum Zeitpunkt t+1 folgt der Folgezustand  $z^{t+1}$ :

$$\delta: (z^t, x^{t+1}) \mapsto z^{t+1}$$

Schaltwerke können

- grafisch mittels Zustandsgrafen
- tabellarisch mittels Automatentabellen (kann aus Zustandsgraf abgelesen werden)
- algebraisch mittels Überführungsfunktion und Ausgabefunktion (kann aus Automatentabelle generiert werden)
- oder als Programm in einer Register-Transfer-Sprache

vollständig beschrieben werden.

#### 5.1. Mealy Automat

Die dem Mealy-Automaten spezifische Ausgabefunktion ist zusammengesetzt aus aktuellem Zustand und folgendem Eingabesymbol. Formal gilt aus dem Ausgangszustand  $z^t$  zum Zeitpunkt t und Eingabezeichen  $x^{t+1}$  zum Zeitpunkt t+1 folgt das Ausgabesymbol  $y^{t+1}$ :

$$\lambda_{mealy}: (z^t, x^{t+1}) \mapsto y^{t+1}$$

#### 5. Endliche Automaten zur Schaltwerksmodellierung

Grafisch wird beim Mealy Automat an die Kanten von einem Zustand zum nächsten das entsprechende Eingabe- und entsprechende Ausgabesymbol notiert. Das Beispiel aus Abbildung 5.1 zeigt den Grafen eines Binärzahl-zu-Graycode-Transduktors. Das Symbol vor dem " / " ist das Eingabesymbol und das Symbol nach dem " / " ist das entsprechende Ausgabesymbol.



Abbildung 5.1.: Mealy Automat, welcher aus Binärzahlen Zahlen im Graycode erstellt

Tabellarisch kann der Mealy-Automat auf zwei Arten beschrieben werden.

• erste Variante: jede Zeile steht für einen Zustand; die Spalten entsprechen den Eingabesymbolen

$$\begin{array}{c|cccc} & x \in \{0, 1\} \\ \hline z^t & 0 & 1 \\ \hline z_0 & z_3/0 & z_1/1 \\ z_1 & z_4/1 & z_2/0 \\ z_2 & z_0/1 & z_0/0 \\ z_3 & z_4/0 & z_2/1 \\ z_4 & z_0/0 & z_0/1 \\ \hline \end{array}$$

• zweite Variante: jede Zeile steht für einen Zustand; die Spalten entsprechen den

#### 5. Endliche Automaten zur Schaltwerksmodellierung

Eingangs- und Ausgabevariablen und dem Folgezustand

| $z^t$            | X | $z^{t+1}$ | У |
|------------------|---|-----------|---|
| $z_0$            | 0 | $z_3$     | 0 |
| $z_0$            | 1 | $z_1$     | 1 |
| $\overline{z_1}$ | 0 | $z_4$     | 1 |
| $z_1$            | 1 | $z_2$     | 0 |
| $z_2$            | 0 | $z_0$     | 1 |
| $z_2$            | 1 | $z_0$     | 0 |
| $\overline{z_3}$ | 0 | $z_4$     | 0 |
| $z_3$            | 1 | $z_2$     | 1 |
| $z_4$            | 0 | $z_0$     | 0 |
| $z_4$            | 1 | $z_0$     | 1 |

#### 5.2. Moore Automat

Die Ausgabefunktion des Moore Automats ist ausschließlich von dem aktuellen Zustand abhängig. Formal gilt aus einem Zustand  $z^t$  zum Zeitpunkt t folgt das Ausgabesymbol  $y^t$ :

$$\lambda_{moore}: z^t \mapsto y^t$$

Grafisch wird beim Moore Automat an die Kanten das entsprechende Eingabesymbol notiert. Die Bezeichnung der Zustände wird vor dem "/" in den Knoten, der dem entsprechenden Zustand entspricht geschrieben. Das Ausgabesymbol entsprechend jedes Zustandes wird nach dem "/" notiert. Das Beispiel aus Abbildung 5.2 zeigt einen Moore Automaten, welcher die Funktionsweise eines D-FlipFlops abbildet.



Abbildung 5.2.: Moore Automat, welcher ein D-FlipFlop repräsentiert

Die folgende Tabelle zeigt die tabellarische Darstellung des Automaten.

$$\begin{array}{c|ccc} & x \in \{0, 1\} \\ \hline z^t/y & 0 & 1 \\ \hline z_0/0 & z_0 & z_1 \\ z_1/1 & z_0 & z_1 \\ \end{array}$$

## 5.3. Medwedew Automat

Der Medwedew Automat kann als Vereinfachung des Moore-Automats betrachtet werden. Dabei sind die Ausgabesymbole gleich den Bezeichnern der Zustände. Formal gilt also

$$\lambda_{medwedew}: z^t \text{ mit } z^t = y^t$$

Abbildung 5.3 zeigt zur Demonstration denselben Automaten aus Abbildung 5.2 in Medwedew Darstellung.



Abbildung 5.3.: Medwedew-Automat, welcher ein D-FlipFlop repräsentiert

Wegen dieser Vereinfachung ist in der realisierenden Schaltung eine Funktion weniger nötig. Ansonsten müsste nach Moore die Abbildung von Zuständen auf Ausgabewerte ebenfalls als Funktionsschaltung in das Realisierende Schaltwerk aufgenommen werden.

# 5.4. Zustandsreduzierung

Ziel ist es systematisch äquivalente Schaltwerke herzuleiten um sie auf bestimmte Aspekte hin zu optimieren. Äquivalente Schaltwerke zeichnen sich dadurch aus, dass bei allen Eingabesequenzen alle zugehörigen Ausgabesequenzen gleich sind. Automaten können minimiert werden, indem stabile kompatible Zustände miteinander verschmolzen werden. Kompatible Zustände sind Zustände, die das gleiche Folgeverhalten aufweisen. Für zwei Kompatible Zustände gilt, dass sie bei gleicher Eingabe in denselben Folgezustand übergehen. Stabile Zustände werden an Schleifen erkannt. Führt ein Zustand mit einer bestimmten Eingabe x in denselben Zustand wird er als stabil mit der Eingabe x bezeichnet.

Die Verschmelzung von Zuständen kann von einem Moore-Automaten zu einem Mealy-Automaten führen. In Abbildung 5.4 ist das Diagramm des Beispielautomaten angegeben, welcher im folgenden Abschnitt systematisch reduziert wird.

Die Tabelle 5.4 beschreibt den Automaten aus Abbildung 5.4. Stabile Zustände sind mit  $\square$  markiert. Nicht benutzte Zustands/Eingabesymbol-Kombinationen sind mit \* gekennzeichnet. Diese sind somit mit allen anderen Kombinationen kompatibel, da sie nicht verwendet werden.



Abbildung 5.4.: Moore-Automat welcher reduziert werden soll

| z            | 00 | 01 | 11 | 10           | y |
|--------------|----|----|----|--------------|---|
| a            | a  | b  | *  | c            | 0 |
| b            | a  | b  | d  | *            | 0 |
| $\mathbf{c}$ | a  | *  | e  | $\mathbf{c}$ | 0 |
| d            | *  | *  | d  | $\mathbf{c}$ | 0 |
| $\mathbf{e}$ | *  | b  | e  | *            | 1 |

Tabelle 5.1.: Tabelle zum Automat aus Abbildung 5.4

## 5. Endliche Automaten zur Schaltwerksmodellierung

Aus der Tabelle 5.4 können die kompatiblen Zustände abgelesen werden. Dazu wird jede Zeile mit jeder Folgezeile auf Kompatibilität geprüft. a ist also in diesem Beispiel mit allen anderen Zuständen b, c, d und e kompatibel. Um eine Übersicht über alle kompatiblen Zustände zu erhalten wird das Kompatibilitätsdiagramm verwendet. Eine Verbindung von einem Zustand zu einem anderen existiert genau dann, wenn die beiden Zustände zueinander kompatibel sind. Abbildung 5.5 zeigt das Kompatibilitätsdiagramm zum besprochenen Beispiel.



Abbildung 5.5.: Kompatibilitätsdiagramm zur Tabelle 5.4

Mit Hilfe des Diagramms sind Gruppen von vollständig kompatiblen Zuständen ersichtlich. Zur Gruppenbildung dürfen nur bisher unberücksichtigte Zustände verwendet werden. Für das Beispiel gilt hier:

$$a - c - e \mapsto \{a, c, e\}$$
$$a - b - d \mapsto \{b, d\}$$

Aus den Gruppen ergeben sich in diesem Beispiel zwei neue Zustände:

$$\{a, c, e\} \mapsto a'$$
  
 $\{b, d\} \mapsto b'$ 

Die Ausgabefunktion bei dieser Wahl der Zustände ist allerdings nicht mehr mit einem Moore-Automaten realisierbar, da die Ausgabefunktion zusätzlich von der Eingabebelegung abhängt. Der Automat wird deshalb in einen Mealy-Automaten überführt. Tabelle 5.2 zeigt die tabellarische Ansicht des Mealy-Automaten.

Tabelle 5.2.: Reduzierte Automatentabelle

# 6. Schaltwerksynthese

Wie aus einem Automaten ein Schaltwerk entsteht, wird in diesem Kapitel besprochen. Zunächst geht es um die Zustandscodierung, anschließend um die Generierung von der algebraischen Übergangs- und Ausgangsfunktionen und schließlich um die Hardwaresynthese.

# 6.1. Zustandscodierung

Den Zuständen des zu realisierenden Automats werden Bitvektoren mit k vielen Stellen zugewiesen. Jede Stelle eines Bitvektors wird durch ein Speicherelement realisiert. Als Speicherelemente können die in diesem Dokument vorgestellten JK- oder D-FlipFlops verwendet werden. Für n verschiedene Zustände werden demnach  $k = \lceil ld(n) \rceil$  viele Stellen benötigt.

Durch geschickte Wahl der Stellencodierung können die Schaltnetzkosten reduziert und die Ansteuerfunktionen der Speicherelemente vereinfacht werden. Dabei um dies zu erreichen ist es oft sinnvoll, dass die Stellencodierung eine Zuordnung zum Schaltwerksverhalten erkennen lässt.

Als Beispiel für eine Zustandscodierung wird der Binärzahl zu Zahl im Graycode Wandler aus Abbildung 5.1 verwendet. Der Automat hat 5 Zustände. Demnach müssen  $k = \lceil ld(5) \rceil = 3$  viele Stellen codiert werden. Die Codierung ist im Diagramm aus Abbildung 6.1 gezeigt.

## 6.2. Ansteuerfunktionen

Ansteuerfunktionen¹ sind Funktionen, welche die Eingabebelegung der Speicherbausteine eines Schaltwerks aus dem aktuellen Zustand und eventuellen Eingabedaten berechnen. Zur Generierung der Ansteuerfunktionen wird eine Zustandstabelle verwendet, welche alle codierten Zustände und die dazugehörigen Belegungen der Speicherbausteine enthält. Der erste Spaltenblock definiert den aktuellen Zustand. Der zweite Spaltenblock definiert die Eingabevariablen. Der dritte Spaltenblock definiert den Folgezustand. Der vierte Spaltenblock gibt die Belegung der Speicherbausteine an, womit der Zustand des ersten Spaltenblocks in den Zustand des dritten Spaltenblocks überführt werden kann. Der fünfte Spaltenblock gibt schließlich die Ausgabe je Zustands-Eingabe-Kombination an.

Tabelle 6.2 gibt die Zustandstabelle für den Binär-Gray-Code-Wandler an.

<sup>&</sup>lt;sup>1</sup>Ansteuerfunktionen werden auch Überführungsfunktionen genannt.



Abbildung 6.1.: Beispiel zur Zustandscodierung vom Automat aus Abbildung 5.1

|       | $z^t$ |       |   |       | $z^{t+1}$ |       |          |          |          |       |
|-------|-------|-------|---|-------|-----------|-------|----------|----------|----------|-------|
| $z_2$ | $z_1$ | $z_0$ | x | $z_2$ | $z_1$     | $z_0$ | $J_2K_2$ | $J_1K_1$ | $J_0K_0$ | $y^t$ |
| 0     | 0     | 0     | 0 | 1     | 1         | 0     | 1 *      | 1 *      | 0 *      | 0     |
| 0     | 0     | 0     | 1 | 0     | 0         | 1     | 0 *      | 0 *      | 1 *      | 1     |
| 0     | 0     | 1     | 0 | 1     | 0         | 0     | 1 *      | 0 *      | * 1      | 1     |
| 0     | 0     | 1     | 1 | 1     | 0         | 1     | 1 *      | 0 *      | * 0      | 0     |
| 0     | 1     | 0     | 0 | *     | *         | *     | * *      | * *      | * *      | *     |
| 0     | 1     | 0     | 1 | *     | *         | *     | * *      | * *      | * *      | *     |
| 0     | 1     | 1     | 0 | *     | *         | *     | * *      | * *      | * *      | *     |
| 0     | 1     | 1     | 1 | *     | *         | *     | * *      | * *      | * *      | *     |
| 1     | 0     | 0     | 0 | 0     | 0         | 0     | * 1      | 0 *      | 0 *      | 0     |
| 1     | 0     | 0     | 1 | 0     | 0         | 0     | * 1      | 0 *      | 0 *      | 1     |
| 1     | 0     | 1     | 0 | 0     | 0         | 0     | * 1      | 0 *      | 0 *      | 1     |
| 1     | 0     | 1     | 1 | 0     | 0         | 0     | * 1      | 0 *      | 0 *      | 0     |
| 1     | 1     | 0     | 0 | 1     | 0         | 0     | * 0      | * 1      | * 1      | 0     |
| 1     | 1     | 0     | 1 | 1     | 0         | 1     | * 0      | * 1      | * 1      | 1     |
| 1     | 1     | 1     | 0 | *     | *         | *     | * *      | * *      | * *      | *     |
| 1     | 1     | 1     | 1 | *     | *         | *     | * *      | * *      | * *      | *     |

Tabelle 6.1.: Zustandstabelle zum Automat aus Abbildung 6.1



Abbildung 6.2.: KV-Diagramme für die Ansteuerfunktionen aus Tabelle 6.2

## 6. Schaltwerksynthese

In der Zustandstabelle 6.2 ist zu sehen, wie die JK-FlipFlops je Stelle beschaltet werden müssen um einen Zustandswechsel zu erzeugen. Beispielsweise in der ersten Zeile wechselt die Stelle  $z_2^t=0$  bei Eingabe von x=0 auf  $z_2^{t+1}=1$ . Um diesen Wechsel zu erzeugen ist das  $J_2K_2$ -FlipFlop verantwortlich. Ein Wechsel von 0 auf 1 wird mit der Belegung  $J_2=1$  und  $K_2=*$  erreicht. Für die weiteren Stellen  $z_1$  und  $z_0$  sind die jeweiligen FlipFlops  $J_1K_1$  und  $J_0K_0$  zuständig.

In diesem Fall hängt der Folgezustand  $z^{t+1}$  vom vorhergehenden Zustand  $z^t$  und der Eingabe x ab. Daher müssen die Ansteuerfunktionen in Abhängigkeit des vorhergehenden Zustands  $z^t$  und der Eingabe x generiert werden. Es wird für jedes  $J_i$  und  $K_i$  eine Ansteuerfunktion angegeben. Abbildung 6.2 zeigt die KV-Diagramme, welche zur Minimierung der Ansteuerfunktionen verwendet werden. Die Ansteuerfunktionen sind:

$$J_2 = z_0 + \overline{x}$$

$$K_2 = \overline{z_1}$$

$$J_1 = \overline{x} \, \overline{z_0} \, \overline{z_2}$$

$$K_1 = z_2$$

$$J_0 = x \, \overline{z_2}$$

$$K_0 = \overline{x} + z_2$$

Notiz: da immer entweder J oder K "\* " ist, können die Ansteuerfunktionen von J und K zu einer Funktion zusammengefasst werden. Die KV-Diagramme für J bzw. K können somit verschmolzen und daraus eine einzige Ansteuerfunktion für J und K gewonnen werden.

In folgenden Abschnitten wird besprochen, wie sich Speicherlemente zu Registern erweitwern lassen. Außerdem werden typische Zählerschaltungen vorgestellt.

# 7.1. Register

Register dienen der Speicherung von mehreren Bits. Man spricht hier von Wörtern bestehend aus einer Folge von Bits. Mit Hilfe von Spezialregistern können auch arithmetische und logische Operationen auf Bitwörtern durchgeführt werden.

## 7.1.1. Parallelregister



Abbildung 7.1.: Strukturdiagramm eines 4-Bit-Parallelregisters



Abbildung 7.2.: Schaltsymbol eines 4-Bit-Parallelregisters

Das Parallelregister ist von der Komplexität her das einfachste unter den Registertypen. Für jedes Bit, das gespeichert werden soll, wird hier ein D-FlipFlop verwendet. Die Anzahl an verwendeten D-FlipFlops gibt die Wortlänge der Wörter an, welche im Register gespeichert werden kann. In einem Parallelregister mit der Wortlängenkapazität von n-Bits sind n-viele D-FlipFlops parallel geschaltet und es existieren n-viele

parallele Dateneingänge und *n*-viele parallele Datenausgänge. Abbildung 7.1 zeigt das Strukturbild eines 4-Bit-Parallelregisters. Abbildung 7.2 zeigt das normierte Schaltbild des 4-Bit-Parallelregisters.

## 7.1.2. Schieberegister

Ein Schieberegister wird im Gegensatz zum Parallelregister sequentiell Bit für Bit befüllt. Das Datenwort kann wiederum parallel über die Ausgänge der D-FlipFlops ausgelesen werden. Abbildung 7.3 zeigt die Struktur eines 4-Bit-Schieberegisters. Der Ausgang jedes D-FlipFlops wird nach Außen zum Auslesen geführt und zusätzlich zum Eingang des darauffolgenden D-FlipFlops geführt um die Schiebeoperation zu realisieren. Abbildung 7.4 zeigt das Schaltsymbol eines 4-Bit-Schieberegisters.



Abbildung 7.3.: Strukturdiagramm eines 4-Bit-Rechts-Schieberegisters



Abbildung 7.4.: Schaltsymbol eines 4-Bit-Rechts-Schieberegisters

Das Schieberegister kann zur Parallelisierung eines seriellen Datenstroms genutzt werden. Dazu werden die Bits des Datenstroms Bit für Bit in das Register geschrieben und jedes mal, wenn das Register vollständig beschrieben wurde werden die gespeicherten Bits an die Ausgänge weitergeleitet. Sind n parallele Eingänge und ein Ausgang gegeben ist somit auch eine serialisierung eines parallelen Datenstroms möglich.

Außerdem können Schieberegister zur Manipulation der Bits verwendet werden um arithmetische und logische Bitschiebe-Operationen hardwaretechnisch umzusetzen. Ein Links-Schieben um n-Stellen, wobei die jweils niedrigste Stelle mit 0 aufgefüllt wird, bewirkt bei Interpretation der Bitfolge als Dualzahl eine n-fache Verdoppelung des Wertes. Dies ist selbstverständlich nur dann korrekt, wenn durch das Schieben nicht signifikante Bits verloren werden. Analog bewirkt ein Rechts-Schieben um n-Stellen eine n-fache

Halbierung des Wertes. Exakt gilt dies natürlich wiederum nur dann, wenn die niederwertigste Stelle mit 0 belegt war. Ansonsten entspricht die Rechts-Schiebung immer der n-fachen Halbierung abgerundet.

Zusätzlich ist es möglich ein Ringschiebe-Register zu erstellen, indem der der Ausgang des letzten FlipFlops mit dem Eingang des ersten FlipFlops verbunden wird. Abbildung 7.5 veranschaulicht die Konstruktion anhand des Schaltsymbols.



Abbildung 7.5.: Schaltsymbol eines 4-Bit-Ringschiebe-Registers

Es kann auch ein Links-Rechts-Schiebe-Register realisiert werden indem die jeweilige Funktion mittels eines Steuersignals ausgewählt wird. Das Steuersignal wird von Multiplexern verarbeitet, die abhängig vom Steuersignal den Signalausgang des linken oder rechten Speicherelements zur Eingabe in das nachfolgende Speicherelement wählen. Ein Schaltdiagramm, welches ein solches Register realisiert ist in Abbildung 7.6 zu sehen. Abbildung 7.7 zeigt das Schaltsymbol eines Links-Rechts-Schieberegisters.



Abbildung 7.6.: Strukturdiagramm eines 4-Bit-Links-Rechts-Schieberegisters



Abbildung 7.7.: Schaltsymbol eines 4-Bit-Links-Rechts-Schiebe-Registers

Je nachdem was mit dem Schieberegister realisiert werden soll müssen die Eingänge

 $d_r$  und  $d_l$  unterschiedlich belegt werden. Soll eine arithmetische Linksschiebung erfolgen, was einer Multiplikation mit der entsprechenden Zweierpotenz gleich ist, müssen 0en am Eingang  $d_l$  angelegt werden und das Steuersignal s auf op-code Linksschieben gesetzt werden. Soll eine arithmetische Rechtsschiebung erfolgen, was einer Division mit der entsprechenden Zweierpotenz gleich ist, muss der Wert des Vorzeichen-Bits an  $d_r$  angelegt und der das Steuersignal s auf den op-code Rechtsschieben gesetzt werden. Handelt es sich um eine unsigned Zahlendarstellung muss natürlich entsprechend mit 0en in beiden Fällen aufgefüllt werden.

# 7.2. Zählerschaltungen

Zählschaltungen zählen elektrische Impulse. Realisiert wird ein Zähler durch logische Vernetzung von FlipFlops. Die FlipFlops dienen der Speicherung des Zählerstandes um beim nächsten Signal weiter zählen zu können. Ein Zustand entspricht dabei einem Zahlensymbol. Es wird zwischen synchronen und asynchronen Zählern unterschieden.

## 7.2.1. Synchrone Zähler

Bei synchronen Zählern liegt der Zählimpuls oder Takt an allen FlipFlops gleichzeitig an. Dadurch schalten alle FlipFlops gleichzeitig und die Ausgangsleitungen halten synchron den korrekten Wert. Bei den synchronen Zählern wird zwischen Taktgesteuerten und Signalgesteuerten Zählern unterschieden.

Taktgesteuerte Zähler basieren auf den besprochenen Verfahren um Schaltwerke zu konstruieren. Jedes FlipFlop erhält das gleiche Taktsignal zur selben Zeit. Die Eingänge der FlipFlops werden anhand der Überführungsfunktion beschaltet. Der Zähler zählt dabei automatisch zu jedem Zeitpunkt und benötigt deshalb normalerweise keine weiteren zusätzlichen Eingabeparameter abgesehen vom momentanen Zustand.

Als Beispiel sei hier ein 5-stelliger Johnson-Zähler gegeben. Der Zähler besitzt 10 Zählerstellungen, die in Abbildung 7.8 im Grafen abgebildet sind. Tabelle 7.1 zeigt die Zustandstabelle zum Johnson-Zähler. Aus der Tabelle lassen sich die Ansteuerfunktionen für die einzelnen FlipFlops direkt ablesen:

$$J_{4} = K_{4} = \overline{q_{4}}q_{3}q_{2}q_{1}q_{0} + q_{4}\overline{q_{3}} \, \overline{q_{2}} \, \overline{q_{1}} \, \overline{q_{0}}$$

$$J_{3} = K_{3} = \overline{q_{4}} \, \overline{q_{3}}q_{2}q_{1}q_{0} + q_{4}q_{3}\overline{q_{2}} \, \overline{q_{1}} \, \overline{q_{0}}$$

$$J_{2} = K_{2} = \overline{q_{4}} \, \overline{q_{3}} \, \overline{q_{2}}q_{1}q_{0} + q_{4}q_{3}q_{2}\overline{q_{1}} \, \overline{q_{0}}$$

$$J_{1} = K_{1} = \overline{q_{4}} \, \overline{q_{3}} \, \overline{q_{2}} \, \overline{q_{1}}q_{0} + q_{4}q_{3}q_{2}q_{1}\overline{q_{0}}$$

$$J_{0} = K_{0} = \overline{q_{4}} \, \overline{q_{3}} \, \overline{q_{2}} \, \overline{q_{1}} \, \overline{q_{0}} + q_{4}q_{3}q_{2}q_{1}q_{0}$$

Bei genauerem Hinsehen fällt auf, dass die Spalten der JK-Belegung sich decken mit den Spalten der  $q_i^t$  Belegung. Demnach können die Überführungsfunktionen auch ganz



Abbildung 7.8.: Graf des Johnson-Zählers

| $z^t$             | $z^{t+1}$         | FlipFlop-Vorbereitungseingänge |          |          |          |          |  |  |
|-------------------|-------------------|--------------------------------|----------|----------|----------|----------|--|--|
| $q_4q_3q_2q_1q_0$ | $q_4q_3q_2q_1q_0$ | $J_4K_4$                       | $J_3K_3$ | $J_2K_2$ | $J_1K_1$ | $J_0K_0$ |  |  |
| 00000             | 00001             | 0*                             | 0*       | *0       | 0*       | 1*       |  |  |
| 00001             | 00011             | 0*                             | 0*       | *0       | 1*       | *0       |  |  |
| 00011             | 00111             | 0*                             | 0*       | 1*       | *0       | *0       |  |  |
| 00111             | 01111             | 0*                             | 1*       | *0       | *0       | *0       |  |  |
| 01111             | 11111             | 1*                             | *0       | *0       | *0       | *0       |  |  |
| 11111             | 11110             | *0                             | *0       | *0       | *0       | *1       |  |  |
| 11110             | 11100             | *0                             | *0       | *0       | *1       | 0*       |  |  |
| 11100             | 11000             | *0                             | *0       | *1       | 0*       | 0*       |  |  |
| 11000             | 10000             | *0                             | *1       | *0       | 0*       | 0*       |  |  |
| 10000             | 00000             | *1                             | 0*       | *0       | 0*       | 0*       |  |  |

Tabelle 7.1.: Zustandstabelle des Johnson-Zählers

einfach folgendermaßen festgelegt werden:

$$J_4 = q_3$$

$$K_4 = \overline{q_3}$$

$$J_3 = q_2$$

$$K_3 = \overline{q_2}$$

$$J_2 = q_1$$

$$K_2 = \overline{q_1}$$

$$J_1 = q_0$$

$$K_1 = \overline{q_0}$$

$$J_0 = \overline{q_4}$$

$$K_0 = q_4$$

Damit ergibt sich eine sehr anschauliche Implementierung wie in Abbildung 7.9 zu sehen.



Abbildung 7.9.: Implementierung des Johnson-Zählers

Bei signalgesteuerten Zählern wird das Taktsignal so manipuliert, dass das Taktsignal nur dann anliegt, wenn das FlipFlop kippen soll. Alle Signaleingänge werden so beschaltet, dass das FlipFlop kippt.

#### 7.2.2. Asynchrone Zähler

Bei asynchronen Zählern werden die jeweiligen nachfolgenden FlipFlops, welche die höheren Stellen repräsentieren, von den Vorgänger jeweiligen Vorgänger-FlipFlops getaktet. Ein FlipFlop schält also immer dann um, wenn das VorgängerFlipFlop von 0 auf 1 umschält.

Tabelle 7.2 zeigt die Synthesetabelle für einen 8-4-2-1-BCD-Zähler. Der Tabelle kann folgendes Taktschema entnommen werden:

• das zweite FlipFlop wird vom  $\overline{q_0}$  Ausgang des ersten FlipFlops getaktet.

- das dritte Flip Flop wird vom  $\overline{q_1}$  Ausgang des ersten Flip Flops getaktet.
- das vierte FlipFlop wird vom  $\overline{q_2}$  Ausgang des dritten FlipFlops getaktet.

Die Ansteuerfunktionen sind laut Synthesetabelle 7.2:

$$J_3 = q_2q_1$$
 $K_3 = 1$ 
 $J_2 = 1$ 
 $K_2 = 1$ 
 $J_1 = \overline{q_3}$ 
 $K_1 = 1$ 
 $J_0 = 1$ 
 $K_0 = 1$ 

Abbildung 7.10 zeigt das Schaltdiagramm des 8-4-2-1-BCD-Zählers.

| $z^t$          | $z^{t+1}$      | FlipFlop-Vorbereitungseingänge |          |          |          |  |  |
|----------------|----------------|--------------------------------|----------|----------|----------|--|--|
| $q_3q_2q_1q_0$ | $q_3q_2q_1q_0$ | $J_3K_3$                       | $J_2K_2$ | $J_1K_1$ | $J_0K_0$ |  |  |
| 0000           | 0001           | **                             | **       | **       | 1*       |  |  |
| 0001           | 0010           | 0*                             | **       | 1*       | *1       |  |  |
| 0010           | 0011           | **                             | **       | **       | 1*       |  |  |
| 0011           | 0100           | 0*                             | 1*       | 1*       | *1       |  |  |
| 0100           | 0101           | **                             | **       | **       | 1*       |  |  |
| 0101           | 0110           | 0*                             | **       | 1*       | *1       |  |  |
| 0110           | 0111           | **                             | **       | **       | 1*       |  |  |
| 0111           | 1000           | 1*                             | 1*       | 1*       | *1       |  |  |
| 1000           | 1001           | **                             | **       | **       | 1*       |  |  |
| 1001           | 0000           | *1                             | **       | 0*       | *1       |  |  |

Tabelle 7.2.: Synthesetabelle für einen asynchronen 8-4-2-1-BCD-Zähler

# 7.3. Speicher

In digitalen Rechenanlagen werden verschiedene arten von Speicher verwendet. Besonders geläufig sind wohl der Arbeitsspeicher<sup>1</sup> und der Stack. Hier wird weiterhin der Pufferspeicher, auch als Queue bezeichnet besprochen.

Der Arbeitsspeicher besteht aus einem Speicher von  $2^k$ -vielen Bit-Wörtern, die mit k-vielen Adressleitungen angesprochen werden können. Jedes Speicherwort speichert dabei n-viele Bits. Insgesamt können also  $2^k \cdot n$  viele Bits gespeichert werden.

<sup>&</sup>lt;sup>1</sup>Arbeitsspeicher wird auch als Random Access Memory bezeichnet (RAM)



Abbildung 7.10.: Schaltdiagramm für einen asynchronen 8-4-2-1-BCD-Zähler

Der Pufferspeicher ist ein Speicher nach dem Prinzip "First in First Out", auch kurz "FiFo" genannt. Es wird zum Speichern immer an letzter Position ein Speicherwort angehängt und beim lesen immer das Speicherwort an erster Position gelesen. Somit wird immer das Speicherwort gelesen, welches als erstes in den Pufferspeicher gelegt wurde. Um dieses Verhalten zu realisieren wird ein Steuerwerk vor die Register geschalten. Das Steuerwerk gibt zusätzlich zwei Signale aus. Das eine Signal signalisiert, ob der Speicher voll ist. Das andere Signal signalisiert, ob der Speicher leer ist.

Der Stack funktioniert nach dem "Last in First Out" oder kurz "LiFo" Prinzip. Dies bedeutet, dass das zuletzt hinzugefügte Speicherwort auch das erste ist, welches wieder gelesen wird. Die Steuerung wird wiederum einem spezifischen Steuerwerk überlassen, welches wiederum Signale für voll und leer nach außen weitergibt.