## Vivado从此开始(To Learn Vivado From Here)



### 本书围绕Vivado四大主题

- 设计流程
- 时序约束
- 时序分析
- Tcl脚本的使用



### 作者: 高亚军 (Xilinx战略应用高级工程师)

- · 2012年2月,出版《基于FPGA的数字信号处理(第1版)》
- · 2012年9月,发布网络视频课程《Vivado入门与提高》
- · 2015年7月,出版《基于FPGA的数字信号处理(第2版)》
- 2016年7月,发布网络视频课程《跟Xilinx SAE学HLS》
- ◆ 内容翔实全面:涵盖Vivado所有基本功能
- ◆ 讲解深入浅出:结合大量案例,帮助读者加强对基本概念的理解
- ◆ 描述图文并茂: 给出具体操作步骤, 易于快速动手实践



# **Logic Simulation with XSim**

Lauren Gao

### **Simulation Flow**



## **Vivado Supported Simulators**



Simulation libraries are precompiled in the Vivado® Design Suite for use with the Vivado simulator. You must compile libraries when using third party simulators

### xsim.ini

### <Vivado\_Install\_Dir>/data/xsim

-- Default lib mapping for Simulator std=\$RDI\_DATADIR/vhdl/xsim/std ieee=\$RDI DATADIR/vhdl/xsim/ieee vl=\$RDI\_DATADIR/vhdl/xsim/vl synopsys=\$RDI\_DATADIR/vhdl/xsim/synopsys unisim=\$RDI DATADIR/vhdl/xsim/unisim unimacro=\$RDI\_DATADIR/vhdl/xsim/unimacro unifast=\$RDI DATADIR/vhdl/xsim/unifast xilinxcorelib=\$RDI\_DATADIR/vhdl/xsim/xilinxcorelib simprims\_ver=\$RDI\_DATADIR/verilog/xsim/simprims\_ver unisims\_ver=\$RDI\_DATADIR/verilog/xsim/unisims\_ver unimacro\_ver=\$RDI\_DATADIR/verilog/xsim/unimacro\_ver unifast\_ver=\$RDI\_DATADIR/verilog/xsim/unifast\_ver xilinxcorelib\_ver=\$RDI\_DATADIR/verilog/xsim/xilinxcorelib\_ver secureip=\$RDI\_DATADIR/verilog/xsim/securei

### **XSim**



## Single or Multiple Simulation Sets

### **Single Simulation Set**



Sub module testbench

>Top module testbench

### **Multiple Simulation Sets**

sim\_1

sim 2

testbench

fsm\_tb

### **Multiple Simulation Sets**

- Using different simulation settings
- Simulation sub modules

## **Scope & Objects**



#### Scope

- Verilog: module, function, task, process, or begin-end blocks
- VHDL: entity/architecture definitions, block, function, procedure, and process blocks

### **Objects**

HDL signals, variables, or constants