

# Examen 2019, preguntas y respuestas

Arquitectura de computadors i perifèrics (Universitat Autònoma de Barcelona)

# PARCIAL 1 - ACIP

#### Problema 1 (3 puntos)

Traducir el código mostrado a continuación y escrito en lenguaje C a lenguaje ensamblador. Consideraciones:

- · Para las variables locales que son usadas sólo dentro del bucle, debéis utilizar registros para almacenar sus valores.
- Dependiendo del direccionamiento escogido, debéis utilizar los registros R0 y R1 (éste último si es necesario) para identificar la dirección del i-ésimo elemento del array vector, debéis utilizar el registro R2
- · Hay que situar las instrucciones máquina a continuación de los comentarios identificados por las palabras TRADUCIR y SITUAR. Cualquier instrucción que no siga esta norma será considerada ERRONEA.
- · No podéis utilizar la pila para alamacenar datos intermedios.

#### unsigned int vector [10];

```
::SITUAR:: la dirección inicial del array vector en el registro RO
        ADR RO, vector
                           //R0 contiene la dirección inicial del vector
for (int i=0; (i<8) && (vector[i]<100); i++)
::TRADUCIR:: int i=0
        MOV R1, 0
                        // R1 contiene el valor de la variable local i
::TRADUCIR:: Comparación del bucle for (i<8) && (vector[i]<100)
        inicio for:
                       // Comparar la variable i con 8
        CMP R1, 8
        BGE salir // Si es mayor o igual con signo, salir del bucle
        LDR R2, [R0]
                          // R2 contiene el dato i del array
        CMP R2, 100
                          // Comparar la variable del dato con 100
        BHS salir
                      // Si es mayor o igual sin signo, salir del bucle
        vector[i]=vector[i+1];
        ::TRADUCIR:: vector[i]=vector[i+1];
                          // R2 contiene la dirección del siguiente elemento del array
        ADD R2, R0, 4
        LDR R3, [R2]
                               // R3 contiene el dato del siguiente elemento del array
                               // Guardar contenido de R3 en la dirección actual (i) de array
        STR R3, [R0]
        MOV RO, R2
                               // RO contiene la siguiente dirección del array
        ::TRADUCIR:: i++
        ADD R1, R1, 1
        B inicio for
        }
        Salir:
```

#### **OPCION 2:**

```
::SITUAR:: la dirección inicial del array vector en el registro RO
                          //RO contiene la dirección inicial del vector
        ADR RO, vector
for (int i=0; (i<8) && (vector[i]<100); i++)
::TRADUCIR:: int i=0
        MOV R1, 0
                       // R1 contiene el desplazamiento entre las direcciones de los
        diferentes elementos del vector, que como son enteros es de 4. És la variable i.
::TRADUCIR:: Comparación del bucle for (i<8) && (vector[i]<100)
        inicio for:
        CMP R1, 40
                        // Al ser enteros el tamaño máximo del vector en bytes es 4*10=40
        BGE salir
                    // Si es mayor o igual con signo, salir del bucle
        LDR R2, [R0, R1]
                             // R2 contiene el dato i del array
        CMP R2, 100
                          // Comparar la variable del dato con 100
        BHS salir
                     // Si es mayor o igual sin signo, salir del bucle
        vector[i]=vector[i+1];
        ::TRADUCIR:: vector[i]=vector[i+1];
        ADD R2, R1, 4 // R2 contiene el desplazamiento al siguiente elemento del array, i+1
        LDR R3, [R0, R2]
                               // R3 contiene el dato del siguiente elemento del array
        STR R3, [R0, R1]
                               // Guardar contenido de R3 en la dirección actual (i) de array
        ::TRADUCIR:: i++
        MOV R1, R2
                               // R1 ahora tiene el desplazamiento al siguiente elemento
        B inicio for
        }
        Salir:
```

#### PARCIAL 2018

## Ejercicio 1

Considere la instrucción JUMP A10FF, R1 de salto incondicional a la dirección de memoria A10FF. Esta instrucción salva la dirección de retorno en el registro de propósito general R1.

- a) Describa brevemente que hace esta instrucción con el contador de programa

  Guardar el contenido de PC (dirección de retorno, PC tene la dirección de la siguiente instrucción) en el registro R1 y situar en el PC la dirección de memoria A10FF.
- b) Desventajas que presenta utilizar registros generales para guardar la dirección de retorno Solo permite un numero limitado (dependiendo del número de registros) de anidamientos de llamadas a función, por ese motivo se utiliza la pila, que permite almacenar un numero bastante mayor de direcciones de retorno.

#### Ejercicio 2

Dado un computador de 32 bits, que direcciona la memoria por bytes y con el siguiente formato de instrucción.

a) Si se utiliza direccionamiento directo, qué cantidad de memoria es posible direccionar con este formato de instrucción ?

b) Si se utiliza direccionamiento indirecto, qué cantidad de memoria es posible direccionar con este formato de instrucción ?

```
2<sup>32</sup> = 4 Gbytes (computador de 32 bits = direcciones de 32 bits)
```

c) Si se utiliza direccionamiento indirecto relativo a registro base, qué cantidad de memoria es posible direccionar con este formato de instrucción ?

2<sup>32</sup> = 4 Gbytes (computador de 32 bits = direcciones de 32 bits)

#### Ejercicio 3

La siguiente figura presenta el esquema simplificado de un procesador de 32 bits. El procesador se encuentra conectado a una memoria que se direcciona por bytes y en cada acceso a memoria se leen o escriben 4 bytes. Los registros RT, TR1 y TR2 son registros temporales transparentes al usuario. El PC es un registro contador, con lo que no necesita pasar por ALU para actualizar su contenido.

Considere la siguiente sentencia de un lenguaje de alto nivel X = (A/C) + (B\*D).

Suponiendo que las variables X, A, B, C, D residen en memoria, se pide:

A1) La secuencia de instrucciones en lenguaje ensamblador necesarias para ejecutar esta sentencia, suponiendo que el procesador dispone de los siguientes formatos para las instrucciones. (Registro a dirección // Registro a registro)

| COD | REG | DIRECCION |  |  |  |
|-----|-----|-----------|--|--|--|
| COD | REG | REG       |  |  |  |

LOAD RO, A DIV RO, C LOAD R1, B MUL R1, D ADD RO, R1 STORE RO, X A2) Cuantos accesos a memoria se realizan para los datos?

5 accesos, ya que hay 5 instrucciones con 1 operando de memoria, con lo cual cada uno requiere un acceso

B1) La secuencia de instrucciones en lenguaje ensamblador necesarias para ejecutar esta secuencia con formato de insrtuccion dirección a dirección ?

```
DIV A, C
MUL B, D
ADD A, B
STORE A, X
```

B2) Cuantos accesos a memoria se realizan para los datos ¿

```
8 accesos, ya que todas las instrucciones tienen 2 operandos de memoria + 4 de escritura
```

C) Indicar las operaciones elementales correspondientes a la búsqueda y ejecución de la instrucción LOAD R1, A

```
BÚSQUEDA:

MAR <- PC

MBR <- { mem (MAR) }

IR <- MBR && PC <- PC + 4

(Decodificacion)

EJECUCIÓN (Búsqueda del operando):

MAR <- IR<sub>dirección</sub>

MBR <- { mem (MAR) }

R1 <- MBR

(La instrucción ocupa 1 palabra de 32 bits)
```

### Ejercicio 4

Traducir el código mostrado a continuación y escrito en lenguaje C a lenguaje ensamblador usado en las clases de problemas. Consideraciones:

- Para las variables usadas dentro del bucle, debéis usar registros para almacenar sus valores ( el valor final se guarda al salir)
- Para los modos de direccionamiento que identifican las direcciones de los elementos de los arrays vector\_a y vector\_b solo podeis usar los registros R0, R1 y R2.
- Hay que situar las instrucciones maquina a continuación de los comentarios identificados por las palabras TRADUCIR y SITUAR. Cualquier instrucción que no siga esta norma será considerada ERRONEA.
- No podeis usar la pila.

```
Solucion 1
Int vector_a[16];
Int vector b[16];
Unsigned int i;
::SITUAR:: La dirección inicial del array vector_a en el registro RO
       ADR RO, vector a
                             // R0 contiene la dir inicial de vector a
::SITUAR:: La dirección inicial del array vector_a en el registro RO
       ADR R1, vector_b // R1 contiene la dir inicial de vector_b
I=0;
::TRADUCIR:: i=0;
       MOV R2, 0
                      //R2 contiene la variable local i. Despues se usara como despl.
While (i<16);
::TRADUCIR:: Comparacion del bucle while {i<16};
       Inicia_while:
       CMP R2, 64
                      // Compara R2 (despl) con 64 que es el tamaño max array 16*4
       BHS fuera_while
                              // Mayor o igual sin signo
If (vector_a[i] > 0) {
::TRADUCIR:: Comparacion del condicional {vector_a[i] > 0};
       LDR R3, [R0, R2]
                             //R3 contiene vector_a[i]
       CMP R3, 0
       BLE ir_else
                      // Menor o igual con signo
Vector_b[i] = vector_a[i] * vector_a[i];
::TRADUCIR:: Vector_b[i] = vector_a[i] * vector_a[i];
                              // R3 contiene vector_a[i] * vector_a[i]
       MUL R3, R3, R3
       STR R3, [R1, R2]
                             // Guardar R3 en vector_b[i]
Ir_else:
Else {
       Vector_b[i] = 0;
::TRADUCIR:: Vector_b[i] = 0
       MOV R3, #0
       STR R3, [R1, R2] // Guardar R3 en vector_b[i]
(falta i++ cuidado con desplazamiento, B inicio while y fuera while)
Solucion 2:
```

```
Int vector_a[16];
Int vector_b[16];
Unsigned int i;
::SITUAR:: La dirección inicial del array vector a en el registro RO
       ADR RO, vector_a
                              // R0 contiene la dir inicial de vector_a
::SITUAR:: La dirección inicial del array vector_a en el registro RO
       ADR R1, vector_b // R1 contiene la dir inicial de vector_b
I=0:
::TRADUCIR:: i=0;
       MOV R2, 0
                      //R2 contiene el desplazamiento
       MOV R3, 0
                      // R3 contiene la variable local i
While (i<16);
::TRADUCIR:: Comparacion del bucle while {i<16};
       Inicia_while:
       CMP R3, 16
                      // Compara R3 (i) con 16
       BHS fuera_while
                              // Mayor o igual sin signo
If (vector_a[i] > 0) {
::TRADUCIR:: Comparacion del condicional {vector_a[i] > 0};
                             //R4 contiene vector_a[i]
       LDR R4, [R0, R2]
       CMP R4, 0
       BLE ir_else
                      // Menor o igual con signo
Vector_b[i] = vector_a[i] * vector_a[i];
::TRADUCIR:: Vector_b[i] = vector_a[i] * vector_a[i];
                              // R4 contiene vector_a[i] * vector_a[i]
       MUL R4, R4, R4
       STR R4, [R1, R2]
                              // Guardar R4 en vector_b[i]
Ir_else:
Else {
       Vector_b[i] = 0;
::TRADUCIR:: Vector_b[i] = 0
       MOV R4, #0
       STR R4, [R1, R2]
                              // Guardar R4 en vector_b[i]
} i++;
::TRADUCIR:: i++;
       ADD R2, R2, #4
                              // Desplazamiento al siguiente elemento de ambos array
       ADD R3, R3, #1
                              // Incrementa en 1 la variable i
       B inicio_while
Fuera_while:
       STR R2, i
```

|                                                                         |                  | 1) BX -<br>2) SF - |                                                                                                                             |      |       |      |                                    |           |       |     |             |     |
|-------------------------------------------------------------------------|------------------|--------------------|-----------------------------------------------------------------------------------------------------------------------------|------|-------|------|------------------------------------|-----------|-------|-----|-------------|-----|
| DER ENSTRECCION<br>ACH LOR RL DIO!<br>ACH DE RCH<br>ACH STR RO, DRIJES! |                  |                    | DER ENSTRUCCIÓN DESC<br>SES PUSEI RI 1105<br>SES RELIGS ILAS<br>SES ADO RI, RURI 1105<br>SES POP RI 1105<br>SES POP RI 1105 |      |       |      | PCSH RZ<br>MUL RZ; RX,RZ<br>POP RZ |           |       |     |             |     |
|                                                                         |                  |                    | Direcciones de memoria (de 4 en 4)                                                                                          |      |       |      | 4)                                 | Registros |       |     |             |     |
| P                                                                       | C best           | 03                 | 4,7                                                                                                                         | 8,11 | 12,15 | 1619 | 20,23                              | 81        | RZ    | 83  | SP          | DIR |
|                                                                         |                  | 0                  |                                                                                                                             | 4    | 0     | 0    | 8                                  | 0         | 4     | - 4 | 24          |     |
| 40                                                                      | N. J. CHILL (N.) |                    | trud                                                                                                                        |      |       |      |                                    | -8        |       |     |             | 4   |
|                                                                         | 161, 800s        |                    |                                                                                                                             |      |       |      | 480                                |           |       |     | 24-<br>4-20 | 20  |
|                                                                         | POHAL            |                    |                                                                                                                             |      |       | 8    |                                    |           |       |     | 20-<br>4+15 | 16  |
|                                                                         | 101. 210h        |                    |                                                                                                                             |      | BBN   |      |                                    |           |       |     | 16-<br>4-12 | 12  |
|                                                                         | MUL RO           |                    |                                                                                                                             | 4    |       |      |                                    |           |       |     | 12-4-8      | 8   |
|                                                                         | ROLR2            |                    |                                                                                                                             |      |       |      |                                    |           | 4*4-1 |     |             | -   |
|                                                                         | POP I/2          |                    |                                                                                                                             | read |       |      |                                    |           | 4     |     | 8+4+1       |     |
| IO                                                                      | RTS              |                    |                                                                                                                             |      | read  |      |                                    |           |       |     | 12+4-1      | 12  |