# 计算机系统结构(A)

# 第2次作业

# 李子龙 518070910095

# 2021年4月14日

## 1.. 单周期处理器控制逻辑



## 这个表格给出了算术逻辑单元每个操作的ALUCtr值:

| Operation | AND  | OR   | ADD  | SUB  | SLT  | XOR  |
|-----------|------|------|------|------|------|------|
| ALUStr    | 0000 | 0001 | 0010 | 0110 | 0111 | 1100 |

在下表中填写出上图中各个控制信号的数值:

|         | Control Signals |        |        |       |        |        |       |          |       |
|---------|-----------------|--------|--------|-------|--------|--------|-------|----------|-------|
| Instrs. | jump            | branch | RegDst | ExtOp | ALUSrc | ALUCtr | MemWr | MemtoReg | RegWr |
| add     | 0               | 0      | X      | X     | 0      | 0010   | 0     | 0        | 1     |
| ori     | 0               | 0      | 1      | 0     | 1      | 0001   | 0     | 0        | 1     |
| lw      | 0               | 0      | 1      | 1     | 1      | 0010   | 0     | 1        | 1     |
| sw      | 0               | 0      | X      | 1     | 1      | 0010   | 1     | X        | 0     |
| beq     | 0               | 1      | X      | 1     | 0      | 0110   | 0     | X        | 0     |
| j       | 1               | 0      | X      | X     | X      | X      | 0     | X        | 0     |

#### 2. 单周期处理器的性能分析

时钟分析方法:

- 每个状态元件的输入信号必须在时上升沿之前稳定下来。
- 关键路径 (critical path): 电路中状态元件之间最长的延迟路径。
- $t_{clk} \ge t_{clk-to-q} + t_{CL} + t_{setup}$ , 其中  $t_{CL}$  是组合逻辑中的关键路径。
- 如果我们把寄存器放在关键路径上,我们可以通过减少寄存器之间的逻辑量来缩短周期。

#### 电路元件的延时如下所示:

| Element    | Register       | Register    | MUX       | ALU       | Mem           | Mem            | RegFile      | RegFile       |
|------------|----------------|-------------|-----------|-----------|---------------|----------------|--------------|---------------|
| Element    | clk-to-q       | Setup       | MUA       | ALU       | Read          | Write          | Read         | Setup         |
|            | f .            |             |           |           |               |                |              |               |
| Paramenter | $t_{clk-to-q}$ | $t_{setup}$ | $t_{mux}$ | $t_{ALU}$ | $t_{MEMread}$ | $t_{MEMwrite}$ | $t_{RFread}$ | $T_{RFsetup}$ |

#### 关于硬件中的时钟的一些术语说明:

- 时钟(CLK): 使系统同步的稳定方波
- 启动时间 (setup time): 在时钟边沿之前,输入必须稳定的时间
- 保持时间 (hold time): 在时钟边沿之后,输入必须稳定的时间
- "CLK-to-Q"延迟("CLK-to-Q" delay): 从时钟边沿测量,改变输出需要多长时间
- 周期 (period) =最大延迟= "CLK-to-Q" 延迟+CL延迟+启动时间
- 时钟频率=1/周期(即周期的倒数)

#### 回答问题:

- 1. 用到关键路径(critical path)的指令是哪一条?
- 2. 最小时钟周期  $t_{clk}$ 是多少? 最大时钟频率  $f_{clk}$ 是什么? 假设 $t_{clk-to-q} >$  保持时间(hold time).

#### 解.

| Instr. | Memread | RFread | ALU+MUX | MEMread | MUX+RFsetup | Total |
|--------|---------|--------|---------|---------|-------------|-------|
| (R)    | 200     | 150    | 225     | 0       | 45          | 620   |
| lw     | 200     | 150    | 225     | 250     | 45          | 870   |
| sw     | 200     | 150    | 225     | 250     |             | 825   |
| beq    | 200     | 150    | 225     | 0       |             | 575   |
| j      | 200     |        |         |         |             | 200   |

1. lw 用到关键路径。

2. 
$$t_{clk} = 30 + 870 + 20 = 920$$
ps,  $f_{clk} = \frac{1}{920$ ps  $= 1.09$ GHz

### 3. 流水线处理器设计(Pipelined CPU Design)

现在,我们将使用流水线方法来优化一个单周期处理器。流水线虽然增加了单个任务的延迟,但它可以减少时钟周期,提高吞吐量。在流水线处理器中,多条指令重叠执行,体现了指令级并行性。为了设计流水线,我们已经将单周期处理器分成五个阶段,在每两个阶段之间增加流水段寄存器。接下来进行性能分析:

我们将使用与上一题相同的时钟参数:

| Element    | Register<br>clk-to-q | Register<br>Setup | MUX       | ALU       | Mem<br>Read   | Mem<br>Write   | RegFile<br>Read | RegFile<br>Setup |
|------------|----------------------|-------------------|-----------|-----------|---------------|----------------|-----------------|------------------|
| Paramenter | $t_{clk-to-q}$       | $t_{setup}$       | $t_{mux}$ | $t_{ALU}$ | $t_{MEMread}$ | $t_{MEMwrite}$ | $t_{RFread}$    | $T_{RFsetup}$    |
| Delay      | 30                   | 20                | 25        | 200       | 250           | 200            | 150             | 20               |

回答问题:

- 这个五阶段流水线处理器的最小时钟周期长度和最大时钟频率分别是多少?
- 相比于单周期处理器,性能加速比(speed up)是多少?为什么加速比会小于5?

解.

$$t_{Fetch} = t_{clk-to-q} + t_{MEMread} + t_{setup} = 300$$

$$t_{Decode} = t_{clk-to-q} + t_{RFread} + t_{setup} = 200$$

$$t_{Execute} = t_{clk-to-q} + t_{ALU} + t_{mux} + t_{setup} = 275$$

$$t_{Memory} = t_{clk-to-q} + t_{MEMread} + t_{setup} = 300$$

$$t_{Writeback} = t_{clk-to-q} + t_{mux} + t_{RFsetup} = 75$$

1. 
$$t_{clkpipe} = 300 \mathrm{ps}, \, f_{clkpipe} = \frac{1}{300 \mathrm{ps}} = 3.33 \mathrm{GHz} \, \circ$$

2.

speed up = 
$$\frac{3.33 \text{GHz}}{1.09 \text{GHz}} = 3.06$$

因为段寄存器的存在导致每个阶段都需要时钟周期进行调控,从而事实上增大了每个步骤上的时间。

#### 4. 控制冒险 (Control Hazard)

遇到branch和jump指令的时候会发生控制冒险。我们可以通过暂停流水线来解决。但是,由于分支条件是在执行阶段计算的,流水线需要停顿三个周期。我们可以在寄存

器读取阶段增加一个分支比较器,并引入一个转移延迟槽(delayed slot),使分支语句(branch)后的指令总是会被执行。

问题:考虑填充转移延迟槽,我们需要重新排列以下几组指令,如果实在找不到指令填充延迟槽,你可能需要插入一条nop指令。

| Set 1               | Reordered set 1     | Set 2               | Reordered set 2     |
|---------------------|---------------------|---------------------|---------------------|
| addiu \$t0,\$t1,5   | addiu \$t0,\$t1,5   | addiu \$t0,\$t1,5   | addiu \$t0,\$t1,5   |
| ori \$t2,\$t3,0xff  | beq \$t0,\$s0,label | ori \$t2,\$t3,0xff  | ori \$t2,\$t3,0xff  |
| beq \$t0,\$s0,label | ori \$t2,\$t3,0xff  | beq \$t0,\$t2,label | beq \$t0,\$t2,label |
| lw \$t4,0(\$0)      | lw \$t4,0(\$0)      | lw \$t4,0(\$0)      | nop                 |
|                     |                     |                     | lw \$t4,0(\$0)      |

#### 5. 转移延迟槽

考虑以下两种设计:

- 第一种设计为每一条branch指令设计两个转移延迟槽(delay slots),但不使用转移 预测(branch prediction),而是在编译时调度可用的指令填充转移延迟槽。假设其中30%的branch指令在编译时能找到指令将两个延迟槽填满,60%的branch指令在编译时只能找到指令填充一个延迟槽,剩下10%的branch指令的两个延迟槽在编译时无法填充。
- 第二种设计不采用转移延迟槽(delay slots),而是采用转移预测(Branch Prediction)。转移预测错误的开销(mis-prediction penalty)是3个周期。Branch指令本身需要花一周期执行,但如果转移预测错误,就会增加3个额外周期的开销。

如果需要第二种设计能达到第一种设计的性能,转移预测的准确度应该为多少? 解. 第一种设计浪费周期数的期望是:

$$30\% \times 1 + 60\% \times 2 + 10\% \times 3 = 1.8 \tag{1}$$

假设第二种设计转移预测的准确度为  $\alpha$ ,则第二种设计的浪费周期数期望为

$$0 \times \alpha + 3 \times (1 - \alpha) = 3 - 3\alpha \tag{2}$$

因此,准确度应该为

$$\alpha = 40\% \tag{3}$$

#### 6. 指令调度

假定在一个有转发(forwarding)功能的五段流水线中执行以下程序段,则可以怎样调整以下指令序列使其性能达到最好?

```
lw $2, 100($6)
add $2, $2, $3
lw $3, 200($7)
add $6, $4, $7
sub $3, $4, $6
lw $2, 300($8)
beq $2, $8, Loop
```

#### 解. 原本的执行情况



#### 修改为

```
lw $2, 100($6)
add $6, $4, $7
add $2, $2, $3
lw $3, 200($7)
lw $2, 300($8)
sub $3, $4, $6
beq $2, $8, Loop
```

### 就可以变为



#### 7. 中断

当MIPS处理器在执行一条除法指令时,发生了除数为0异常(exception)。那么此时处理器就要进行中断处理。在中断处理过程中,最开始的一部分工作由硬件完成,描述一下:

- 1. 中断处理开始的阶段,硬件需要完成哪些工作,保存哪些状态?
- 2. 如果中断处理程序(interrupt handler)需要读寄存器R5, R6, R7, 写寄存器R5, R8, R10, 那么中断处理程序应该在一开始保留哪几个寄存器的值?

- 3. ERET (中断返回) 指令会触发硬件完成哪些动作?
- 4. 如果一条指令在执行阶段,即发生了"指令地址错误"异常,又发生了"ALU运算溢出"异常,那么这条指令被中断时,原因寄存器(cause register)中记录的中断原因,应该是哪一个?

#### 答:

- 1. 需要使用 EPC 寄存器保存发生异常的指令地址,设置 STATUS 寄存器中的一个控制位 SR(EXL),强迫 CPU 进入 kernel 态,进制中断响应,以及使用 Cause 寄存器记录异常原因。最后 CPU 开始从一个统一入口取指令。
- 2. R5,R8,R10.
- 3. 会将 EPC 中的内容移入 PC, 并将 SR(EXL) 清零, 即开中断, 允许新的中断相应, CPU进入用户态。接下来重新执行被异常事件中断的那条指令。
- 4. "指令地址错误"异常。(记录的是第一个)