# 计算机系统结构实验 Lab01

#### 朱凡悦 522031910547

#### May 2024

### 1 摘要

在 Lab02 中,通过 Verilog 语言实现了 4 位加法器功能,学习了逻辑的实现,约束文件的使用和直接写法,收获颇丰。

## 目录

| 1 | 摘要                       | 1      |
|---|--------------------------|--------|
| 2 | 实验目的                     | 2      |
| 3 | 原理分析                     | 2      |
| 4 | 功能实现                     | 3      |
| 5 | 结果验证         5.1 测试用激励文件 | 3<br>4 |
| 6 | 管脚约束                     | 4      |
| 7 | 总结与反思                    | 4      |

### 2 实验目的

- 1. 掌握 Xilinx 逻辑设计工具 Vivado 的基本操作
- 2. 掌握 VerilogHDL 进行简单的逻辑设计
- 3. 使用功能仿真
- 4. 约束文件的使用和直接写法
- 5. 生成 Bitstream 文件
- 6. 上板验证 (暂不做)

### 3 原理分析

根据全加器的真值表,容易推出其表达式如下。

```
sum = a\& b\&cin + a\&b\& cin + b\&a\& cin + a\&b\&cin = abin

cout = a\&b\&c + b\&a\&c + c\&a\&b + a\&b\&c = (a\&b)|(a\&cin)|(b\&cin)

根据表达式易得其实现代码。
```

图 1: 全加器实现代码

4 位加法器是在全加器的基础上组合实现。

图 2: 4 位加法器实现代码

### 4 功能实现

基于上述原理,易于实现 adder\_1bit.v 和 adder\_4bits.v。实现后,生成 adder\_4bits\_tb.v 的激励文件用以仿真测试,生成 lab02\_xdc.xdc 的管 脚约束用以练习。

### 5 结果验证

#### 5.1 测试用激励文件

实现代码如下。

```
initial begin
           a=0;
           b=0;
           ci=0;
           #100;
           a=4' b0001;
           b=4' b0010;
           #100;
           a=4' b0010;
           b=4' b0100;
           #100;
           a=4' b1111;
           b=4' b0001;
           #100;
           ci=1'b1;
÷
         end
```

图 3: 测试用激励文件实现代码

#### 5.2 加法逻辑的测试

运行行为仿真,得到结果如下。可见加法逻辑运行正常。



图 4: 仿真结果

## 6 管脚约束

见 lab02\_xdc.xdc 文件

## 7 总结与反思

本次实验使我上手了 Verilog 逻辑的实现,并且学习了约束文件的直接书写,感谢助教和老师的课上指导和课程组提供的指导书。