# Vivado Design Suite ユーザー ガイド

階層デザイン

UG905 (2013.2) 2013 年 6 月 19 日





#### **Notice of Disclaimer**

The information disclosed to you hereunder (the "Materials") is provided solely for the selection and use of Xilinx products. To the maximum extent permitted by applicable law:(1) Materials are made available "AS IS" and with all faults, Xilinx hereby DISCLAIMS ALL WARRANTIES AND CONDITIONS, EXPRESS, IMPLIED, OR STATUTORY, INCLUDING BUT NOT LIMITED TO WARRANTIES OF MERCHANTABILITY, NON-INFRINGEMENT, OR FITNESS FOR ANY PARTICULAR PURPOSE; and (2) Xilinx shall not be liable (whether in contract or tort, including negligence, or under any other theory of liability) for any loss or damage of any kind or nature related to, arising under, or in connection with, the Materials (including your use of the Materials), including for any direct, indirect, special, incidental, or consequential loss or damage (including loss of data, profits, goodwill, or any type of loss or damage suffered as a result of any action brought by a third party) even if such damage or loss was reasonably foreseeable or Xilinx had been advised of the possibility of the same.Xilinx assumes no obligation to correct any errors contained in the Materials or to notify you of updates to the Materials or to product specifications. You may not reproduce, modify, distribute, or publicly display the Materials without prior written consent. Certain products are subject to the terms and conditions of the Limited Warranties which can be viewed at <a href="http://www.xilinx.com/warranty.htm">http://www.xilinx.com/warranty.htm</a>; IP cores may be subject to warranty and support terms contained in a license issued to you by Xilinx. Xilinx products are not designed or intended to be fail-safe or for use in any application requiring fail-safe performance; you assume sole risk and liability for use of Xilinx products in Critical Applications: <a href="https://www.xilinx.com/warranty.htm#critapps">https://www.xilinx.com/warranty.htm#critapps</a>.

© Copyright 2012 – 2013 Xilinx, Inc. Xilinx, the Xilinx logo, Artix, ISE, Kintex, Spartan, Virtex, Vivado, Zynq, and other designated brands included herein are trademarks of Xilinx in the United States and other countries. All other trademarks are the property of their respective owners.

本資料は英語版 (v2013.1) を翻訳したもので、内容に相違が生じる場合には原文を優先します。 資料によっては英語版の更新に対応していないものがあります。 日本語版は参考用としてご使用の上、最新情報につきましては、必ず最新英語版をご参照ください。

この資料に関するフィードバックおよびリンクなどの問題につきましては、jpn\_trans\_feedback@xilinx.com までお知らせください。いただきましたご意見を参考に早急に対応させていただきます。なお、このメール アドレスへのお問い合わせは受け付けておりません。あらかじめご了承ください。

## 改訂履歴

次の表に、この文書の改訂履歴を示します。

| 日付         | バージョン  | 改訂内容                                                                                                                                                                 |
|------------|--------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2013/04/12 | 2013.1 | Vivado Design Suite 2013.1 リリース用に変更:                                                                                                                                 |
|            |        | 「概要」のサポートされる階層デザイン フローの詳細をアップデート                                                                                                                                     |
|            |        | すべての相互参照の形式を Vivado 資料の規格に合わせて変更                                                                                                                                     |
|            |        | 「IDELAYCTRL グループの使用」にセクションを追加                                                                                                                                        |
|            |        | 「OOC 専用制約」セクションを追加                                                                                                                                                   |
|            |        | set_clock uncertainty、set_system_jitter、set_clock_latency、および set_clock_groups 制約を表 3 (タイミング制約) に追加し、使用例も追加                                                          |
|            |        | 「インターフェイス ネットの削除」に関するセクションを追加                                                                                                                                        |
|            |        | 「既知の問題」のリストをアップデート                                                                                                                                                   |
| 2013/06/19 | 2013.2 | Vivado Design Suite 2013.2 リリース用に変更:                                                                                                                                 |
|            |        | 「Tcl スクリプト」から『Vivado Design Suite チュートリアル: デザイン階層』(UG946) [参照 6] で提供される Tcl スクリプトに関する情報を削除。この情報は、チュートリアルを実行する際に使用されるデザイン ファイルと一緒に提供される README.txt ファイルに含まれるようになりました。 |



# 目次

| 改訂履歴                     |   |
|--------------------------|---|
| Vivado 階層デザイン            |   |
| 概要                       | 5 |
| 注意事項                     |   |
| チェックポイント                 |   |
| Out-Of-Context コマンドおよび制約 |   |
| 最上位再利用コマンドおよび制約          |   |
| Tcl スクリプト                |   |
| 既知の問題                    |   |
| 付録 A: その他のリソース           |   |
| ザイリンクス リソース              |   |
| ソリューション センター             |   |
| リファレンス                   |   |

## **EXILINX**

# Vivado 階層デザイン

## 概要

階層デザイン (HD) フローを使用すると、デザインを小さい管理可能なブロックにパーティション分割して個別に処理することができます。Vivado® Design Suite では、パーティション分割されたモジュールを残りのデザインとは関係のない箇所 (out-of context (OOC)) にインプリメントできます。次は、Vivado Design Suite での手法です。

• **モジュール解析:**このフローでは、モジュールを残りのデザインとは別に解析して、リソース使用量を決定し、タイミング解析を実行します。ラッパーまたはダミー ロジックは必要ありません。単にモジュールだけを合成、最適化、配置配線します。フル デザインの場合と同様に、リソース使用量解析を実行し、タイミング レポートを検証して、配置結果を確認します。

このフローでは、パーティション分割されたモジュールまたは IP コアがデザインの最上位とは関係ない箇所 (OOC) にインプリメントされます。モジュールは特定のパーツ/パッケージの組み合わせでデバイスの決まった位置にインプリメントされます。I/O バッファー、グローバル クロックおよびその他のチップ レベルのリソースは挿入されませんが、モジュール内にインスタンシエートすることはできます。この OOC インプリメンテーションの結果は、デザイン チェックポイント (DCP) ファイルに保存できます。

• **モジュール再利用:**このフローでは、最上位デザイン内のモジュール解析フローからの配置配線されたモジュールを使用すること、有効な結果をロックします。タイミング クロージャーおよびその他の特定の目標を達成するためにデザインの特定のセクションを繰り返すことができ、その後結果をそのまま再利用できます。

この OOC モジュールを再利用する場合、モジュールピンとインターフェイスロジックが配置された箇所を把握しておかないと、接続ロジックは正しくフロアプランできません。インポートされたOOC モジュールの保持レベルを選択できるので、必要であれば配置配線を少し変更できます。このフローでは、デバイスのほかのエリアや別のデバイスへのOOC インプリメンテーション結果の移動または複製はまだサポートされていません。

モジュール再利用フローには、2 つのパターンがあります。この 2 つの違いはモジュール制約を構築するメカニズムの違いにあります。コンテキスト制約 (フル デザインでモジュールをどのように接続するか定義) およびタイミング制約は、最上位デザインを 1 つまたは複数の再利用モジュールと問題なく組み合わせる際に重要です。

- 。 ボトムアップ再利用:この方法を使用すると、最上位デザインについて何も知らなくても OOC インプリメンテーションが実行され、再利用されます。この OOC 結果を使用して、最上位インプリメンテーションが実行されます。配置配線を介して IP の一部のような検証済みのモジュールを構築でき、1 つまたは複数の最上位デザインで再利用できます。このフローの場合、最上位デザインの詳細はわからないので、コンテキスト制約はユーザーが指定する必要があります。これらは、モジュールの物理的な位置、モジュール I/O の配置の詳細、クロック ソースの定義、モジュールを出入りするパスのタイミング要件、および未使用 I/O に関する情報などを定義するために使用されます。
- 。 トップダウン再利用:この方法を使用すると、最上位デザインおよびフロアプランが使用され、OOC インプリメンテーション制約が作成されます。OOC インプリメンテーションを駆動するのは、最上位デザインです。これにより、チームデザインで、デザイン内の1つまたは複数モジュールの合成およびインプリメンテーションをパラレルに実行できます。チームメンバーは、アセンブルされたデザインで対応する結果を再利用して、それぞれの担当部分をインプリメントできます。このフローでは、最上位デザインの詳細(ピン配置、フロアプラン、タイミング要件)は既知で、OOC インプリメンテーションをガイドするために使用されます。これにより、OOC モジュールのピン制約、最上位の入力/出力タイミング要件、バウンダリ最適化制約すべてが最上位デザインから作成できるようになります。



これらどちらのフローを使用しても、デザイン全体ではなく、デザインに含まれるモジュールの1つのみをインプリメントすることで、インプリメンテーション実行時間を削減できます。これにより、より多くコンパイルできるので、設計時間を削減でき、モジュールベースでタイミングを検証して満たすことができます。また、残りのデザインが完成していなかったり、使用可能でない場合でも、モジュールの作業を進めることができます。

Vivado Design Suite 2013.2 では、モジュール再利用フローはあくまでベータ版としてご使用ください。結果が良くなるようにするには、コンテキスト制約および全体的なタイミング制約を使用する必要があります。今後の Vivado Design Suite のバージョンでは、さらにプラン ツールおよび設計アシスタンスが開発されて含まれるようになる予定です。

パーシャル リコンフィギュレーション、単独デザイン フローなどのその他の階層デザイン フローは、今後の Vivado Design Suite バージョンでサポートされる予定です。

## 注意事項

階層デザイン手法で最適な結果にするためには、特別な注意が必要です。次のセクションでは、Vivado 階層デザインフローでのアーキテクチャ、設計、制約に関して注意すべき点について説明します。

### パフォーマンス目的のデザイン

デザインの残りの部分と関連しない箇所の (OOC) モジュールをインプリメントすると、通常のトップ ダウン フローの最適化は実行されません。こういった制限のためのパフォーマンス劣化を防ぐには、次のガイドラインに従ってください。

- インプリメントされる OOC モジュールを注意して選択します。デザインのほかのモジュールからは論理的に孤立し、デバイスの連続したエリアに物理的に制約が付けられたブロックを選択してください。
- 選択したモジュールを考慮しつつ効率的な階層を構築します。階層の構造をインプリメンテーションが個別に行えるようにします。デザイン階層は、重要な考慮事項です。デザインがパーティション分割される箇所によっては、結果の質に多大な影響のあることがあります。OOC インプリメンテーション用に適切なモジュールをグループで分類するために、階層を追加または変更する必要のあることもあります。
- モジュール内に完全に含まれるクリティカル パスを下位モジュールまたは最上位モジュールのいずれかに保持します。
- モジュール間の入力および出力にレジスタを付けて、モジュール内の最適化が最大限に実行されるようにし、最も柔軟な配置配線が実行できるようにします。
- コンテキスト制約を定義して、モジュールの使用方法に関する情報を提供します。コンテキスト制約では、最上位でモジュールをどのように接続されるかが定義されるので、さらに多くの最適化および正確なタイミング解析が実行できます。詳細は、「コマンドおよび制約」セクションの「Out-of-Context デザイン制約」を参照してください。
- モジュール バウンダリにまたがる最適化は実行できませんので、関連するデザイン エレメントはすべて一緒にパーティション分割する必要があります。

### 効率的なフロアプランの構築

OOC モジュールをインプリメントするには、次の要件に従う必要があります。

- 各モジュールのインプリメンテーションに Pblock 制約を含めて、配置を制御する必要があります。Pblock が使用されない場合、アセンブリ段階で配置が競合する可能性があります。
- 各 OOC モジュールの Pblock 範囲は重複しないようにします。最上位デザインに複数の OOC モジュールをインポートする場合は、モジュールがそれぞれデバイスの別の領域を使用している必要があります。
- ネスト化された Pblock (子 Pblock) は、そのネスト化された Pblock の範囲が親 Pblock の範囲に完全に含まれている限り、OOC インプリメンテーションでサポートされます。



- すべてのクロック バッファー(最上位と OOC モジュールの両方)はロックされる必要があります。OOC モジュールの中のバッファーには LOC 制約を付ける必要があり、最上位のバッファーの位置は HD.CLK\_SRC 制約で識別される必要があります。HD.CLK\_SRC 制約の詳細については、10ページの「Out-of-Context デザイン制約」を参照してください。
- OOC インプリメンテーション結果が使用される場合は、HD.PARTPIN\_RANGE または HD.PARTPIN\_LOCS 制約を使用して OOC インプリメンテーション中に OOC モジュール ピンをロックしておく必要があります。 HD.PARTPIN\_RANGE および HD.PARTPIN\_LOCS 制約の詳細については、10 ページの「Out-of-Context デザイン制約」を参照してください。

### コンポーネント間の専用接続

専用接続のあるコンポーネントをデザインの同じパーティションに保持することが推奨されたり、必要とされることがあります。OOC モジュールのバウンダリにまたがる専用接続があると、パフォーマンスが落ちたり、インプリメンテーション エラーが発生することがあります。次は、専用接続を含むコンポーネントのリストです。

- **IOLOGIC および IOBUF**: ILOGIC または OLOGIC、IDDR、ODDR、ISERDES、および OSERDES に配置された レジスタから IBUF、OBUF、IBUFDS、OBUFDS、IOBUF、および IOBUFDS を含む I/O コンポーネントへの接続 が含まれます。
- **GT コンポーネント**: **GTX**、**GTP**、およびそれらの専用 I/O 接続。

デザインの異なるパーティションに相互接続する I/O コンポーネントは配置しないようにしてください。

### IDELAYCTRL グループの使用

OOC モジュール内の IDELAYCTRL グループの使用はサポートされています。OOC インプリメンテーションにより、IDELAYCTRL が挿入されて、その結果が Top にインポートされます。IDELAYCTRL グループを使用する場合は、次の規則が適用されます。

- 複数の OOC モジュール (それぞれに独自の IDELAYCTRL が含まれる場合) は、同じクロック領域を共有できません。
- IDELAYCTRL の付いた OOC モジュールは、100% 保持されません。これは、このバージョンの Vivado における 既知の制限であり、今後の Vivado Design Suite リリースで修正される予定です。

### 1/0 およびクロック バッファー

I/O およびクロック バッファーは OOC モジュール内でサポートされますが、使用方法によっては特別な注意が必要なこともあります。

- IO バッファー: OOC ポートが最上位の I/O バッファーに直接接続される場合は、このバッファーを OOC モジュール内に移動した方が結果が改善することがあります。インプリメンテーション ツールを使用すれば、I/O コンポーネントが完全に表示されるので、最も効率的に配置できます。ただし、すべての状況のおいてこれが実行できるわけではありません (たとえば、OOC ポートが最上位の IBUF に直接接続されているのに、IBUF が OOC モジュール以外のその他のロジックも駆動する場合)。このような場合、OOC モジュール内のロジックは HD.PARTPIN\_LOCS 制約で制御する必要があります。詳細は、「Out-Of-Context コマンドおよび制約」を参照してください。
- **リージョン クロック バッファー:** BUFR または BUFHCE が OOC モジュール内にある場合、特定の位置にロック する必要があります。これにより、バッファーで駆動されるロジックが適切に配置されるようになりますが、 BUFR または BUFHCE が最上位デザインに含まれる場合、OOC Pblock がバッファーのアクセスよりも多くのクロック領域にまたがるので、さらに多くの情報を提供する必要があります。ネスト化された Pblock は、OOC Pblock で定義された範囲のサブセットである範囲で作成される必要があります。ネスト化された Pblock には、 BUFR または BUFHCE で駆動されるすべてのセルが含まれます。この Pblock は次のコマンドで作成できます。

create\_pblock -parent <parent\_pblock\_name> <nested\_pblock\_name>



add\_cells\_to\_pblock <nested\_pblock\_name> -cells [get\_cells -of [get\_nets
-segments -of [get\_ports [list <clock\_port> <clock\_port>]]] -filter
"(IS\_PRIMITIVE)"]
resize pblock <nested pblock name> -add {SLICE Xx1Yy1:SLICE Xx2Yy2}

これは、最上位の BUFR または BUFHCE で駆動される各モジュール ポートに対して実行する必要があります。 複数の OOC クロック ポートに同じクロック領域のロードが含まれる場合、すべての適用可能なポートは上記の add\_cells\_to\_pblock コマンドでリストできます。ネスト化された Pblock の範囲は、最上位インプリメン テーションの BUFR または BUFHCE 位置に対応する必要があります。最上位のバッファー位置と対応する OOC モジュールの Pblock 範囲間が一致しないと、最上位インプリメンテーション中に配線不可能な状態になることが

• グローバル クロック バッファー: グローバル バッファーは OOC モジュール内でサポートされます。BUFR が OOC インスタンス内にあると、クロック ネットが OOC インプリメンテーションでグローバル配線に配線されます。OOC ポートが最上位のクロック ネットで駆動される場合、クロック ネットは OOC インプリメンテーション中には配線されません。クロック遅延/スキューはタイミング概算により判断されます。この場合、HD.CLK\_SRC制約を使用するとタイミング概算が改善できます。この制約により、ドライバーの位置およびタイプがツールに伝わり、CPR (Clock Pessimism Removal) が計算されてタイミング概算が改善します。CPR の詳細は、『Vivado Design Suite ユーザー ガイド: デザイン解析およびクロージャ テクニック』(UG906)[参照 1] を参照してください。

## チェックポイント

あります。

階層デザイン フローでは、モジュール インプリメンテーションの結果をエクスポートおよびインポートするために チェックポイントが使用されます。チェックポイントは、論理デザイン、物理デザイン、モジュール制約をアーカイ ブしたもので、デザインを完全に復元するのに必要な唯一のファイルです。

保存されたチェックポイントは、元々生成されていたのと同じパーツ/パッケージ/スピード グレードの組み合わせに のみ読み込むことができます。



推奨: 階層デザイン フローで読み込まれるすべてのデータがモジュール インターフェイスで完全に一致するようにするには、read\_checkpoint コマンドに-strict オプションを使用することをお勧めします。チェックポイントの詳細は、『Vivado Design Suite ユーザー ガイド: インプリメンテーション』(UG904)[参照 2] を参照してください。

## Out-Of-Context コマンドおよび制約

階層デザイン フローは、現在のところ、非プロジェクト モードのバッチ/Tcl インターフェイス (Vivado IDE (GUI) またはプロジェクト ベースのコマンドなし) でのみサポートされています。スクリプト例およびこのフローの設定手順については、『Vivado Design Suite チュートリアル:階層デザイン』(UG946)[参照 6] を参照してください。

次のセクションでは、階層デザインフローで使用される特定のout-of-context コマンドおよび制約について説明します。階層デザインフローを実行するためのこれらのコマンドの使用例を示します。各コマンドの詳細は、『Vivado Design Suite Tcl コマンド リファレンス ガイド』(UG835)[参照 3] を参照してください。

### Out-of-Context コマンド

残りのデザインと関係のない孤立 (out of context) モジュールを合成またはインプリメントするには、ツールが out-of-context モードで実行される必要があります。これ以外の場合、out-of-context フローを実行するために使用されるコマンドはほかのフローと同じになります。現在のところ、合成、最適化またはインプリメンテーションでサポートされないコマンドはありません。



#### 合成

このフローでは、複数の合成ツールおよび手法がサポートされます。次は、サポートされるツールのリストです。

- XST: パーティション (PMXL ファイル) を使用したボトムアップ合成またはインクリメンタル合成 注記: 新しい Vivado デザインには、XST は推奨されません。
- **Synplify**: ボトムアップ合成またはコンパイル ポイント (階層プロジェクトを使用して各ネットリストを生成)
- Vivado 合成:ボトムアップ合成のみ



**重要**: ボトムアップ合成は、各モジュールにそれぞれ合成プロジェクトがあるような合成フローのことです。通常は、下位モジュールの自動 I/O バッファー挿入はオフになります。

この文書では、Vivado 合成フローのみについて説明します。Synplify フローに関する詳細は、Synopsys 社の Synplify の資料を参照してください。

このフローの Vivado 合成は、synth design コマンドを使用してバッチ モードで実行されます。

synth\_design -mode out\_of\_context -flatten\_hierarchy rebuilt -top <top\_module\_name>
-part <part>

#### 表 1: synth\_design のオプション

| コマンド オプション                 | 説明                                                                                                                                                        |
|----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| -mode out_of_context       | 合成およびダウンストリーム ツールの I/O 挿入が阻止されます。このモードは、write_checkpoint が使用されるとチェックポイントに保存されます。                                                                          |
| -flatten_hierarchy rebuilt | -flatten_hierarchy に使用できる値は複数ありますが、階層デザイン フローの設定には rebuilt が推奨されます。                                                                                       |
| -top                       | 合成されるモジュールのモジュール/エンティティ名を指定します。 synth_design より前に set_property top <top_module_name> [current_fileset] が実行されている場合、このオプションを使用する必要はありません。</top_module_name> |
| -part                      | ターゲットにするザイリンクス パーツ (例:xc7k325tffg900-3) を指定します。                                                                                                           |

**synth\_design** コマンドは、デザインを合成して、その結果をメモリに格納します。結果をファイルに書き出すには、コマンドを実行する必要があります。書き出す形式には、EDIF または Vivado チェックポイントのいずれかが推奨されます。次のいずれかのコマンドを使用してください。

write edif <file name>.edf

write\_checkpoint <file\_name>.dcp

非プロジェクト モードのデザインを閉じて、合成を再実行せずにインプリメンテーションを実行するには、上記のコマンドのいずれかを実行して、合成結果をファイルに書き出す必要があります。

### インプリメンテーション

このセクションでは、OOC フローでモジュール インスタンスをインプリメントするのに必要なコマンドについて説明します。最上位デザインにインスタンシエートされたインスタンスが複数このモジュールに含まれ、アセンブリフローが使用される場合、必要なインプリメンテーション結果を生成するために、それぞれ独自の Pblock 制約の付いたOOC インプリメンテーションが複数必要になります。

**synth\_design -mode out\_of\_context** が以前に実行され、結果がまだメモリに含まれる場合は、インプリメンテーションを直接実行できます。たとえば、次のインプリメンテーション コマンドを使用できます。



- read\_xdc (すべての制約がまだ読み込まれていない場合)一部のモジュール レベルの XDC 制約を OOC インプリメンテーションにのみ適用する必要のあることもあります。OOC のみの制約の詳細については、11ページの「OOC 専用制約」を参照してください。
- opt\_design(オプション)
- · place design
- phys opt design(オプション)
- route\_design

メモリにデザインが含まれていない場合は、デザインを読み込む必要があります。これは、次の2つの方法のいずれかで実行できます。

#### 方法 1: ネットリスト デザインの読み出し

read\_edif <file\_name>.edf/edn/ngc
link design -mode out of context -top <top module name> -part <part>

#### 表 2: link\_design のオプション

| コマンド オプション           | 説明                                                                                                                                                             |
|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| -mode out_of_context | ネットリスト デザインを OOC モードで読み込みます。ダウンストリーム ツールの特定チェックおよび最適化をオンにします。                                                                                                  |
| -part                | ターゲットにするザイリンクス パーツ (例:xc7k325tffg900-3) を指定します。                                                                                                                |
| -top                 | インプリメントされるモジュールのモジュール/エンティティ名を指定します。 link_design より前に set_property top <top_module_name> [current_fileset] が実行されている場合、このオプションを使用する必要 はありません。</top_module_name> |

デザイン ネットリストを読み込んだ後に link\_design に -mode out\_of\_context オプションを付けない場合、その後のインプリメンテーション段階でデザインが完全デザインとして処理され、ソースのない信号やロードのない信号がすべて削除されます。synth\_design または link\_design のを実行中には、OOC モジュールを定義して、モジュール解析フローを実行する必要があります。

#### 方法 2: チェックポイントの読み出し

read\_checkpoint <file\_name>.dcp



重要: read\_checkpoint コマンドには、-mode out\_of\_context オプションは使用できません。このモジュールはチェックポイントの一部として保存されるので、チェックポイントを書き出す際にはツールが正しいモードであるかどうかを必ず確認してください。

## Out-of-Context デザイン制約

モジュール解析フローを使用したデザインの場合、次の制約のいずれも絶対に必要というわけではありません。より正確なタイミング解析には、HD.CLK\_SRC および create\_clock を使用してください。その他すべての制約はオプションです。

モジュール再利用フローを使用する場合は、これらのコンテキスト制約が重要になってきます。OOC モジュールを含むデザインを問題なくアセンブルするには、これらの制約を使用して、物理リソースが適切に分配され、クロック関係が理解され、モジュール インターフェイスに関する情報が正確に設定されるようにします。各モジュールの制約を設定しておかないと、アセンブリがより困難になります。



#### OOC 専用制約

OOC インプリメンテーションに必要な制約の中には、最上位デザインにインポートされると問題となるものがあります。このような状況を避けるため、別の XDC ファイルでこれらの制約を指定して、OOC 使用目的にのみ設定する必要があります。XDC ファイルを OOC フローにのみ使用されるように指定する方法は、2 つあります。特定の XDC ファイルの制約が OOC フローにのみ使用されるように指定すると、これらの制約にマーカーが追加され、それらがOOC 以外のデザインに読み込まれた場合に無視されるようになります。

• 方法 1: read xdc の使用

 $read\_xdc$  コマンドで XDC ファイルを読み込む際に -mode out\_of\_context オプションを使用します。

read xdc -mode out of context <file>.xdc

方法2:USED INプロパティ

ファイルが add\_files コマンドで追加される際に、ファイルにプロパティを設定して OOC でのみ使用されるように指定します。XDC ファイルが使用されるフローすべて (合成やインプリメンテーションなど) を指定する必要があります。

add\_files <file>.xdc
set\_property USED\_IN {synthesis implementation out\_of\_context} [get\_files <file>]

#### 制約の構文

次の表は、out-of-context インプリメンテーションで使用すべきタイミング制約、配置制約、コンテキスト制約をリストしています。これらの制約の多くは、どのデザイン フローでも使用できます。詳細は、『Vivado Design Suite ユーザーガイド:制約の使用』(UG903)[参照 4] を参照してください。



重要:トップダウン再利用フローを使用すると、このセクションの制約はすべて自動的に生成されます。これらの制約を生成するスクリプトおよび方法については、『Vivado Design Suite チュートリアル:階層デザイン』(UG946)[参照 6]を参照してください。

#### 表 3: タイミング制約

| 制約名                   | 説明                                                                                                                                                                                   |
|-----------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| set_input_delay       | 入力遅延を定義するのに使用して、OOC モジュールで許容される時間を概算します。OOC インプリメンテーションの配置を制御し、最上位のタイミングクロージャを達成しやすくします。                                                                                             |
| set_output_delay      | 出力遅延を定義するのに使用して、OOC モジュールで許容される時間を概算します。OOC インプリメンテーションの配置を制御し、最上位のタイミングクロージャを達成しやすくします。                                                                                             |
| create_clock          | OOC モジュール ポートのクロックを定義するのに使用します。<br>create_clock 制約は、クロック バッファーが最上位にインスタンシエー<br>トされていても、OOC モジュールにインスタンシエートされていても、各ク<br>ロック ポートごとに必要です。                                               |
| set_clock_uncertainty | OOC モジュールへの入力になるクロックのばらつきを定義するために使用します。OC モジュールのすべてのクロックに対して定義して、タイミング解析が正確になるようにします。定義しないと、モジュールがインポートされたときに、パスのタイミングが満たされなくなることがあります。                                              |
| set_system_jitter     | システム ジッター値を定義するために使用します。最上位デザインに基づいてユーザー クロックのばらつき (set_clock_uncertainty) を定義する場合は 0 に設定する必要があります。0 に設定しておかないと、システム ジッターが OOC インプリメンテーションのばらつき計算の要素に入れられ、最終値がユーザーの定義した値とは異なってしまいます。 |



#### 表3:タイミング制約

| 制約名               | 説明                                                                                            |
|-------------------|-----------------------------------------------------------------------------------------------|
| set_clock_latency | OOC モジュールへの入力になるクロックのレイテンシを定義するために使用します。この制約は、クロックパス全体が既知ではない場合に、クロック遅延を正しくモデリングするために必要です。    |
| set_clock_groups  | 非同期クロック (-asynchronous) または同じグローバル バッファーで駆動<br>されるクロック (-physically_exclusive) を定義するために使用します。 |

#### タイミング制約の例

- create\_clock -period 8.000 -name clk -waveform {0.000 4.000} [get\_ports clk]
- set\_input\_delay -clock <clock\_name> 3.0 [get\_ports <ports>]
- set\_output\_delay 5.0 -clock [get\_clocks <clock\_name>] [get\_ports <ports>]
- set\_system\_jitter 0.0
- set clock latency -source -min 0.10
- set clock latency -source -max 0.20
- set\_clock\_groups -physically\_exclusive -group [clk1] -group [clk2]
- set clock groups -asynchronous -group [clk1] -group [clk2]

これらのタイミング制約の範囲は、その OOC モジュール自体までです。OOC インプリメンテーションには、インスタンスへのタイミング、インスタンスからのタイミング、インスタンス内部のタイミングなどすべてが含まれます。これには、フォルスパスおよびマルチサイクルパスなどの特殊なパスも含まれます。

表 4: Pblock コマンドとプロパティ

| コマンド/プロパティ名         | 説明                                                                                                                                                                                           |
|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| create_pblock       | 各 OOC インスタンスの最初の Pblock を作成するために使用するコマンドです。                                                                                                                                                  |
| resize_pblock       | サイト タイプ (SLICE、RAMB36 など) と Pblock のサイト位置を定義するため に使用するコマンドです。                                                                                                                                |
| add_cells_to_pblock | Pblock に含まれるインスタンスを指定するために使用するコマンドです。通常、個別インスタンスに対する階層レベルを指定します。OOC インプリメンテーションの場合は、セル名を指定する代わりに、-top を使用して、OOC モジュールの下のセルすべてを指定します。                                                         |
| CONTAIN_ROUTING     | 配線リソースが Pblock に含まれないように配線を制御する Pblock プロパティです。デフォルトの値は <b>false</b> です。Pblock 範囲に完全に含まれるパスのみが含まれます (例: BUFGMUX の範囲がない場合、BUFGMUX を出入りするパスは含まれません。これは BUFGMUX のような多くのコンポーネントで必要とされるビヘイビアです)。  |
| EXCLUDE_PLACEMENT   | 定義された Pblock 範囲内で Pblock に含まれないロジックが配置されないようにするため使用する Pblock プロパティです。デフォルトは false です。このプロパティは OOC インプリメンテーションには影響しませんが、アセンブリ中の最上位ロジックの配置に影響します。アセンブリ中に最適な結果となるので、値を false のままにしておくことをお勧めします。 |

#### Pblock コマンドおよびプロパティの例

- create pblock <pblock name>
- add cells to pblock [get pblocks <pblock name>] -top
- resize\_pblock [get\_pblocks <pblock\_name>] -add {SLICE\_X0Y0:SLICE\_X100Y100}



- resize pblock [get pblocks <pblock name>] -add {RAMB18 X0Y0:RAMB18 X2Y20}
- set\_property CONTAIN\_ROUTING true [get\_pblocks <pblock\_name>]

Pblock に追加されるセルが -top を使用して指定されていることに注意してください。これは、OOC インプリメンテーションでは、OOC インスタンスが最上位になり、OOC インスタンス全体が Pblock に含まれる必要があるからです。-top を使用することで、OOC モジュールが最上位デザインにインポートされる際に、Pblock が正しい階層レベルに適切に変換されるようもなります。

OOC モジュール内のロジックをフロアプランする場合は、ネスト化された Pblock を使用できます。子 Pblock は完全 に親 Pblock 内に含まれる必要があります。Pblock 間の親子関係は、次に示すように -parent オプションを使用して宣言します。

create\_pblock -parent <parent\_pblock\_name> <child\_pblock\_name>

前述のタイミング制約および物理制約だけでなく、OOC インプリメンテーションのコンテキストを定義する制約もあります。コンテキスト制約では、OOC インプリメンテーションがインポートされる最上位の環境を定義します。

表 5: コンテキスト コマンドとプロパティ

| コマンド/プロパティ名           | 説明                                                                                                                                                                     |
|-----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| HD.CLK_SRC            | OOC インプリメンテーションで、クロック バッファーが OOC モジュール外で 使用される場合に、それをインプリメンテーション ツールに伝えるため使用します。値は、クロック バッファー インスタンスの位置になります。                                                          |
| HD.PARTPIN_LOCS       | 配線される指定ポートの特定のインターコネクト タイル (INT) を定義するために使用し、HD.PARTPIN_RANGE の値を上書きします。内部 OOC ロジックの配置配線に影響します。<br>クロック ポートに使用すると、クロックのローカル配線が推測されるので、使用しないでください。<br>専用接続には使用しないでください。 |
| HD.PARTPIN_RANGE      | 指定したポートを配線するために使用可能なコンポーネント サイト (SLICE、DSP、BRAM) またはインターコネクト タイル (INT) の範囲を定義するために使用します。 クロック ポートに使用すると、クロックのローカル配線が推測されるので、使用しないでください。 専用接続には使用しないでください。              |
| set_logic_unconnected | 最上位で未接続のままになる指定した出力ポートに対して、追加で最適化が実行できるようになります。                                                                                                                        |
| set_logic_one         | 最上位の VCC で駆動される指定した入力ポートに対して、追加で最適化が実行できるようになります。                                                                                                                      |
| set_logic_zero        | 最上位で GND で駆動される指定した入力ポートに対して、追加で最適化が実行できるようになります。                                                                                                                      |



**重要:set\_logic** バウンダリ最適化制約を間違って指定すると、不正なビヘイビアおよびツール エラーが発生する可能性があります。たとえば、出力ポートを OCC モジュールで未接続として定義したのに、実際にはそれが最上位で使用される場合、次のようなエラー メッセージが表示されます。

ERROR: [Opt 31-67] Problem: A LUT2 cell in the design is missing a connection on input pin IO, which is used by the LUT equation.



コンテキスト制約の例

- set property HD.CLK\_SRC\_BUFGCTRL\_X0Y16 [get\_ports <port name>]
- set\_property HD.PARTPIN\_LOCS INT\_R\_X0Y0 [get\_ports <port\_name>]
- set property HD.PARTPIN RANGE SLICE X0Y1 :SLICE X1Y3 [get ports <port name>]
- set\_logic\_unconnected [get\_ports <port\_name>]
- set\_logic\_one [get\_ports <port\_name>]
- set\_logic\_zero [get\_ports <port\_name>]

モジュール解析フローの場合、デフォルトではインターフェイス ネット (OCC モジュール ポートに接続されるモジュール内のネット) は配線されません。これらのインターフェイス ネットが配線されるようにするには、HD.PARTPIN 制約を使用してモジュールをロックする必要があります。配置配線モジュール ポート (またはパーティション ピン) の配置を素早く取得するには、HD.PARTPIN\_RANGE に OOC モジュールの Pblock SLICE 範囲の値を付けます。これらのピンのさらに詳細な配置を取得するには、さらに厳密な HD.PARTPIN\_RANGE 値を使用するか、明示的な HD.PARTPIN\_LOCS 値を指定します。最適なサイトや範囲を決定するには、Vivado IDE で [Device] ビューを開いて、次のアイコンをクリックして配線リソースをオンにします。 **PSP** 

拡大すると、図1のようにINTの位置が表示されます(この図では見やすくするために配線リソースを非表示にしています)。



図 1: INT タイルの位置

## 最上位再利用コマンドおよび制約

次のセクションでは、out-of-context インプリメンテーションをインポートする際に最上位で使用されるコマンドおよび制約について説明します。これらのコマンドおよび制約を使用したスクリプト例およびこのフローの設定手順については、『Vivado Design Suite チュートリアル:階層デザイン』(UG946)[参照 6]を参照してください。



各コマンドの詳細は、『Vivado Design Suite Tcl コマンド リファレンス ガイド』(UG835)[参照 3] を参照してください。

### 最上位再利用コマンド

アセンブリでは、前にインプリメントしたモジュールをモジュール解析フローから読み込む必要があります。パーティション分割された各インスタンスのチェックポイントは、必ず存在している必要があります。また、それぞれのチェックポイントは、インプリメント済み OOC モジュールを読み込む各インスタンスのブラックボックスと一緒に最上位デザインに読み込まれます。これで標準的なインプリメンテーション コマンドを使用して、まだ配置配線されていないデザイン部分をインプリメントできるようになります。

#### 合成

パーティション分割されたインスタンスそれぞれに対するブラックボックスを含む最上位ネットリストが必ず必要です。これには、最上位合成に、パーティション分割済みのインスタンスのモジュール/エンティティ宣言が含まれ、ロジックは含まれないようにする必要があります。

最上位合成は、通常すべての最上位ポートで I/O バッファーを推論しますが、I/O バッファーが OOC モジュールに特にインスタンシエートされる場合は、ポートごとに最上位合成で I/O バッファー挿入をオフにする必要があります。 Vivado 合成でこれを実行する属性は BUFFER\_TYPE = "none" です。 BUFFER\_TYPE およびその他の合成属性の詳細は、『Vivado Design Suite ユーザー ガイド: 合成』(UG901) [参照 5]を参照してください。

#### インプリメンテーション

最上位インプリメンテーションは、次の2つの手順を除いて、標準デザインと同じように実行できます。

- 1. パーティション分割されたインスタンスごとに OOC チェックポイントを読み込みます。
- 2. 保持レベル (logical、placement、routing) を選択します。

#### OOC チェックポイントの読み込み

OOC チェックポイントは、**read\_checkpoint** コマンドを使用して読み込みます。最上位デザインは既に開いており、パーティション分割されたインスタンスにそれぞれブラックボックスが含まれる必要があります。

read checkpoint -cell <cell name> <file> [-strict]

#### 表 6: read checkpoint のオプション

| オプション名        | 説明                                                                  |
|---------------|---------------------------------------------------------------------|
| -cell         | OOC モジュールの完全な階層名を指定するために使用します。                                      |
| -strict       | セルを置き換えるのにポートが完全に一致する必要があるので、そのパーツ、パッケージ、スピードグレード値が同じかどうかがチェックされます。 |
| <file></file> | 読み込む OOC チェックポイントを指定します。                                            |

#### インターフェイス ネットの削除

OOC モジュール インプリメンテーションの結果をインポートしてロックする際、インターフェイス ネットは保持されません。また、最初のトップダウンまたは OOC インプリメンテーション中に生成された PartPin ロケーションはすべて理想的なロケーションではない可能性があります。最適な結果にするには、OOC モジュールをインポートする際、すべての PartPin ロケーションを削除して、インターフェイス ネットを一部配線することをお勧めします。これは、次のコマンドで実行できます。

reset\_property HD.PARTPIN\_LOCS [get\_pins <module\_instance\_name>/\*]
route\_design -unroute -nets [get\_nets -of [get\_pins <module\_instance\_name>/\*]]



#### 保持レベルの設定

OOC チェックポイントを読み込んだら、このモジュールの保持レベルを定義する必要があります。

インポートした OOC チェックポイントの配置および配線をロックするには、lock\_design コマンドを使用します。 lock design [-level <value>] [-unlock] [<cell>]

このコマンドを使用する場合、-level オプションで次の値を指定すると、保持レベルが指定できます。

- **logical**: 論理デザインを保持します。配置または配線情報は使用されますが、ツールが結果を改善できる可能性がある場合は変更可能です。
- **placement** (デフォルト): 論理および配置デザインが保持されます。配置情報は使用されますが、ツールが結果を 改善できる可能性がある場合は変更可能です。
- **routing**: 論理および配置配線デザインが保持されます。内部配線は保持されますが、インターフェイス ネットは保持されません。配線を保持する場合は、次の2つの条件を満たしている必要があります。
  - 。 **CONTAIN\_ROUTING** プロパティが **OOC** インプリメンテーション中に使用される必要があります。これにより、**OOC** インプリメンテーションが再利用される際に配線が競合しません。
  - 。 すべてのインターフェイス ネットを配線する必要があります。これには、各パーティション ピン (グローバル信号または専用配線以外) に HD.PARTPIN\_LOCS または HD.PARTPIN\_RANGE 制約を設定する必要があります。インターフェイス ネットは OOC インプリメンテーションで配線されますが、アセンブリ中には保持されません。

必要な保持レベルに関係なく、物理データベース全体は配線も含めてまだ読み込まれますが、ツールで結果が改善できると判断されない限りは、変更されません。

| 表 7 : lock_design の引数 | 攵 |
|-----------------------|---|
|-----------------------|---|

| 引数名           | 説明                                                                      |
|---------------|-------------------------------------------------------------------------|
| -level        | 保持レベルを指定します。使用できる値は、logical、placement、または routing、デフォルト値は placement です。 |
| -unlock       | セルのロックを解除します。セルが指定されない場合は、全デザインのロックが解除されます。                             |
| <cell></cell> | ロックされる階層セル名です。セルが指定されない場合は、全デザインがロックされます。                               |

### 最上位再利用制約

最上位デザインで OOC モジュールを再利用する場合は、すべての標準的なデザイン制約を適用できます。OOC インプリメンテーションに使用される OOC 制約は、チェックポイントに保存され、デザインに適用可能なときに適用されます。

## Tcl スクリプト

このフローを実行するには、『Vivado Design Suite チュートリアル: 階層デザイン』(UG946) [参照 6] に含まれる Tcl スクリプトを使用します。これらのスクリプトは、チュートリアルを実行する際に使用するデザイン ファイルを含む ZIP ファイルに含まれます。提供されているスクリプトの詳細は、ZIP ファイルの <Extract\_Dir>/Tcl ディレクトリの README.txt を参照してください。スクリプトは、ユーザーのデザインに合わせて変更してください。



## 既知の問題

現在の2013.2 リリースの階層デザインフローに関する既知の問題について説明します。

### グローバル クロック配線の制限

最上位のバッファーで駆動されるクロックは、OOC インプリメンテーション中は配線されません。配線の概算が使用されます。HD.CLK\_SRC を使用すると配線の概算は改善されます。OOC モジュール内のクロック バッファーはOOC インプリメンテーション中に配線されます。

### IDELAYCTRL の付いた OOC モジュールの制限

IDELAYCTRL の付いた OOC モジュールはインポートはできますが、ロックできませんので、OOC モジュールは 100% 保持されません。

### 非プロジェクト モードのサポート

Vivado Design Suite の階層デザインは、現時点ではプロジェクト モードではサポートされません。



## その他のリソース

## ザイリンクス リソース

アンサー、資料、ダウンロード、フォーラムなどのサポート リソースは、次のザイリンクス サポート サイトを参照 してください。

http://japan.xilinx.com/support

ザイリンクス資料で使用される用語集については、次を参照してください。

http://japan.xilinx.com/company/terms.htm.

## ソリューション センター

デバイス、ツール、IP のサポートについては、<u>ザイリンクス ソリューション センター</u>を参照してください。トピックには、デザイン アシスタント、アドバイザリ、トラブルシュート ヒントなどが含まれます。

## リファレンス

- 1. 『Vivado Design Suite ユーザー ガイド: デザイン解析およびクロージャー テクニック』(UG906)
- 2. 『Vivado Design Suite ユーザー ガイド:インプリメンテーション』(UG904)
- 3. 『Vivado Design Suite Tcl コマンド リファレンス ガイド』(UG835)
- 4. 『Vivado Design Suite ユーザー ガイド:制約の使用』(UG903)
- 5. 『Vivado Design Suite ユーザー ガイド:合成』(UG901)
- 6. 『Vivado Design Suite チュートリアル: 階層デザイン』(UG946) この資料は、リクエストに応じて配布させていただきます (アンサー 52794 参照)。
- 7. Vivado Design Suite ビデオ チュートリアル (http://japan.xilinx.com/training/vivado/index.htm)
- 8. Vivado Design Suite 資料 (http://japan.xilinx.com/support/documentation/dt\_vivado2013-1.htm)