

# Zynq-7000 All Programmable SoC (XC7Z030、XC7Z045、および XC7Z100): DC 特性および AC スイッチ特性

DS191 (v1.5) 2013 年 6 月 26 日

Product 製品仕様

## 概要

Zynq®-7000 All Programmable SoC には、-3、-2、-1 のスピード グレードがあり、-3 スピード グレードのパフォーマンスが最も高くなっています。Zynq-7000 デバイスの DC 特性および AC 特性は、コマーシャル、拡張、およびインダストリアル グレードの温度範囲に対して指定されていますが、特記のない限り、同一スピード グレードのパラメーターの値は、動作温度範囲を除いてコマーシャルとインダストリアルで同じです。 つまり、-1 スピード グレードのタイミング特性は、インダストリアル デバイスとコマーシャル デバイスで同じです。ただし、スピード グレードやデバイ

スによっては、コマーシャル、拡張あるいはインダストリアルデバイスで入手できない場合があります。

電源電圧およびジャンクション温度の仕様はすべて、ワーストケースの値です。ここに記載されたパラメーターは、頻繁に使用されるデザインや一般的なアプリケーションに共通のものです。

『Zynq-7000 AP SoC (XC7Z030、XC7Z045、XC7Z100) データシート』は、Zynq-7000 デバイスに関する資料の一部であり、ザイリンクスのウェブサイト japan.xilinx.com/zynq より入手できます。

# DC 特性

## 表 1: 絶対最大定格 (1)

| シンボル                                | 説明                                                                                            | 最小    | 最大                    | 単位 |
|-------------------------------------|-----------------------------------------------------------------------------------------------|-------|-----------------------|----|
| プロセッシング                             | システム (PS)                                                                                     |       |                       |    |
| V <sub>CCPINT</sub>                 | PS のロジック主電源電圧                                                                                 | -0.5  | 1.1                   | V  |
| V <sub>CCPAUX</sub>                 | PS の補助電源電圧                                                                                    | -0.5  | 2.0                   | V  |
| V <sub>CCPLL</sub>                  | PS の PLL 電源電圧                                                                                 | -0.5  | 2.0                   | V  |
| V <sub>CCO_DDR</sub>                | PS の DDR I/O 電源電圧                                                                             | -0.5  | 2.0                   | V  |
| V <sub>CCO_MIO</sub> <sup>(2)</sup> | PS の MIO I/O 電源電圧                                                                             | -0.5  | 3.6                   | V  |
| V <sub>PREF</sub>                   | PS の入力基準電圧                                                                                    | -0.5  | 2.0                   | V  |
| $V_{PIN}^{(2)(3)(4)(5)}$            | PS の MIO I/O 入力電圧                                                                             | -0.40 | $V_{CCO\_MIO} + 0.55$ | V  |
|                                     | PS の DDR I/O 入力電圧                                                                             | -0.55 | $V_{CCO\_DDR} + 0.55$ | V  |
| プログラマブル                             |                                                                                               |       |                       |    |
| V <sub>CCINT</sub>                  | PL の内部電源電圧                                                                                    | -0.5  | 1.1                   | V  |
| V <sub>CCAUX</sub>                  | PL の補助電源電圧                                                                                    | -0.5  | 2.0                   | V  |
| V <sub>CCBRAM</sub>                 | ブロック RAM メモリの PL 電源電圧                                                                         | -0.5  | 1.1                   | V  |
|                                     | 3.3V HR I/O バンクの PL 出力ドライバー電源電圧                                                               | -0.5  | 3.6                   | V  |
| V <sub>CCO</sub>                    | 1.8V HP I/O バンクの PL 出力ドライバー電源電圧                                                               | -0.5  | 2.0                   | V  |
| $V_{CCAUX\_IO}$                     | 補助電源電圧                                                                                        | -0.5  | 2.06                  | V  |
| V <sub>REF</sub>                    | 入力基準電圧                                                                                        | -0.5  | 2.0                   | V  |
| $V_{IN}^{(3)(4)(5)}$                | 3.3V HR I/O バンクの I/O 入力電圧                                                                     | -0.40 | $V_{CCO} + 0.55$      | V  |
|                                     | 1.8V HP I/O バンクの I/O 入力電圧                                                                     | -0.55 | $V_{CCO} + 0.55$      | V  |
|                                     | $V_{REF}$ および TMDS_33 を除く差動 I/O 規格の I/O 入力電圧 $(V_{CCO}=3.3V\ \mathcal{O}\ \mathcal{E}^{(6)})$ | -0.40 | 2.625                 | V  |
| V <sub>CCBATT</sub>                 | キー メモリ用のバックアップ バッテリ電源電圧                                                                       | -0.5  | 2.0                   | V  |

© Copyright 2012–2013 Xilinx, Inc. Xilinx, the Xilinx logo, Zynq, Virtex, Artix, Kintex, Spartan, ISE, Vivado and other designated brands included herein are trademarks of Xilinx in the United States and other countries. AMBA, AMBA Designer, ARM, Cortex-A9, CoreSight, Cortex, PrimeCell, ARM Powered, and ARM Connected Partner are trademarks of ARM Ltd. All other trademarks are the property of their respective owners.



## 表 1:絶対最大定格<sup>(1)</sup>(続き)

| シンボル                       | 説明                                                                 | 最小       | 最大    | 単位       |
|----------------------------|--------------------------------------------------------------------|----------|-------|----------|
| GTX トランシー/                 | <b>`</b> —                                                         |          |       |          |
| V <sub>MGTAVCC</sub>       | GTX トランスミッターおよび GTX レシーバー回路のアナログ電源電圧                               | -0.5     | 1.1   | V        |
| V <sub>MGTAVTT</sub>       | GTX トランスミッターおよび GTX レシーバー終端回路のアナログ電源電圧                             | -0.5     | 1.32  | V        |
| V <sub>MGTVCCAUX</sub>     | GTX トランシーバーの補助アナログ クワッド PLL (QPLL) 電源電圧                            | -0.5     | 1.935 | V        |
| V <sub>MGTREFCLK</sub>     | GTX トランシーバーの基準クロックの絶対入力電圧                                          | -0.5     | 1.32  | V        |
| V <sub>MGTAVTTRCAL</sub>   | GTX トランシーバー カラムの抵抗キャリブレーション回路のアナログ<br>電源電圧                         | -0.5     | 1.32  | V        |
| V <sub>IN</sub>            | レシーバー (RXP/RXN) およびトランスミッター (TXP/TXN) の絶対入力電圧                      | -0.5     | 1.26  | V        |
| I <sub>DCIN-FLOAT</sub>    | RX 終端がフローティングのとき、DC カップルされたレシーバー ピンの DC<br>入力電流                    | -        | 14    | mA       |
| I <sub>DCIN-MGTAVTT</sub>  | RX 終端 = $V_{MGTAVTT}$ のとき、 $DC$ カップルされたレシーバー ピンの $DC$ 入力電流         | -        | 12    | mA       |
| I <sub>DCIN-GND</sub>      | RX 終端 = GND のとき、DC カップルされたレシーバー ピンの DC 入力電流                        | -        | 6.5   | mA       |
| I <sub>DCOUT-FLOAT</sub>   | RX 終端がフローティングのとき、DC カップルされたトランスミッター<br>ピンの DC 出力電流                 | -        | 14    | mA       |
| I <sub>DCOUT-MGTAVTT</sub> | RX 終端 = V <sub>MGTAVTT</sub> のとき、DC カップルされたトランスミッター<br>ピンの DC 出力電流 | -        | 12    | mA       |
| XADC                       |                                                                    | 1        |       | <u> </u> |
| V <sub>CCADC</sub>         | GNDADC に対する XADC 電源                                                | -0.5     | 2.0   | V        |
| V <sub>REFP</sub>          | GNDADC に対する XADC 基準入力                                              | -0.5     | 2.0   | V        |
| 温度                         |                                                                    | <u>'</u> |       |          |
| T <sub>STG</sub>           | ストレージ温度 (周囲)                                                       | -65      | 150   | °C       |
| Т                          | Pb/Sn コンポーネントの最大はんだ付け温度 (7)                                        | -        | +220  | °C       |
| $T_{SOL}$                  | <b>Pb</b> フリー コンポーネントの最大はんだ付け温度 <sup>(7)</sup>                     | _        | +260  | °C       |
| $T_{j}$                    | 最大ジャンクション温度(7)                                                     | -        | +125  | °C       |

- 1. この表の絶対最大定格を超える条件下では、デバイスが恒久的に破損する可能性があります。ここに示す値は最大定格値であり、この条件および 推奨動作条件以外の状態でデバイスが動作することを示すものではありません。また、デバイスを絶対最大定格の状態で長時間使用すると、デバイスの信頼性が低下する可能性があります。
- 2. MIO 電源バンクの  $V_{CCO\ MIO0}$  および  $V_{CCO\ MIO1}$  の両方に適用されます。
- 3. より低い絶対電圧値が常に適用されます。
- 4. I/O の動作は、『7 シリーズ FPGA SelectIO リソース ユーザー ガイド』(<u>UG471</u>) または『Zynq-7000 All Programmable SoC テクニカル リファレンス マニュアル』(<u>UG585</u>) を参照してください。
- 5. 最大定格の制限は DC 信号に適用されます。最大のアンダーシュート/オーバーシュート AC 仕様については、表 4 および表 5 を参照してください。
- 6. TMDS\_33 仕様は、表 12 を参照してください。
- 7. はんだ付けのガイドラインおよび温度条件は、『Zynq-7000 All Programmable SoC パッケージおよびピン配置仕様』(UG865) を参照してください。



# 表 2: 推奨動作条件 (1)(2)

| シンボル                                     | 説明                                                                                               | 最小    | 標準   | 最大                                                         | 単位 |
|------------------------------------------|--------------------------------------------------------------------------------------------------|-------|------|------------------------------------------------------------|----|
| PS                                       |                                                                                                  |       |      |                                                            |    |
| V <sub>CCPINT</sub> <sup>(3)</sup>       | PS の内部電源電圧                                                                                       | 0.95  | 1.00 | 1.05                                                       | V  |
| V <sub>CCPAUX</sub>                      | PS の補助電源電圧                                                                                       | 1.71  | 1.80 | 1.89                                                       | V  |
| V <sub>CCPLL</sub>                       | PS の PLL 電源電圧                                                                                    | 1.71  | 1.80 | 1.89                                                       | V  |
| V <sub>CCO_DDR</sub>                     | PS の DDR 電源電圧                                                                                    | 1.14  | _    | 1.89                                                       | V  |
| V <sub>CCO_MIO</sub> <sup>(4)</sup>      | PS の MIO バンクの電源電圧                                                                                | 1.71  | _    | 3.465                                                      | V  |
| V <sub>PIN</sub> <sup>(5)</sup>          | PS の DDR および MIO I/O 入力電圧                                                                        | -0.20 | _    | V <sub>CCO_DDR</sub> + 0.20<br>V <sub>CCO_MIO</sub> + 0.20 | V  |
| PL                                       |                                                                                                  |       |      |                                                            |    |
| V <sub>CCINT</sub> <sup>(6)</sup>        | 内部電源電圧                                                                                           | 0.97  | 1.00 | 1.03                                                       | V  |
| V <sub>CCAUX</sub>                       | 補助電源電圧                                                                                           | 1.71  | 1.80 | 1.89                                                       | V  |
| V <sub>CCBRAM</sub> <sup>(6)</sup>       | ブロック RAM 電源電圧                                                                                    | 0.97  | 1.00 | 1.03                                                       | V  |
| <b>V</b> (7)(8)                          | 3.3V HR I/O バンクの電源電圧                                                                             | 1.14  | _    | 3.465                                                      | V  |
| $V_{CCO}^{(7)(8)}$                       | 1.8V HP I/O バンクの電源電圧                                                                             | 1.14  | _    | 1.89                                                       | V  |
| 17                                       | 1.8V に設定時の補助電源電圧                                                                                 | 1.71  | 1.80 | 1.89                                                       | V  |
| V <sub>CCAUX_IO</sub>                    | 2.0V に設定時の補助電源電圧                                                                                 | 1.94  | 2.00 | 2.06                                                       | V  |
|                                          | I/O 入力電圧                                                                                         | -0.20 | _    | $V_{CCO} + 0.20$                                           | V  |
| $V_{\rm IN}^{(5)}$                       | V <sub>REF</sub> および TMDS_33 を除く差動 I/O 規格の I/O 入力電圧 (V <sub>CCO</sub> = 3.3V のとき) <sup>(9)</sup> | -0.20 | _    | 2.625                                                      | V  |
| I <sub>IN</sub> <sup>(10)</sup>          | クランプ ダイオードが順方向バイアスであるときの、電源が<br>オンあるいはオフのバンクにある (PS または PL の) ピンの最大<br>電流                        | -     | -    | 10                                                         | mA |
| V <sub>CCBATT</sub> <sup>(11)</sup>      | バッテリ電圧                                                                                           | 1.0   | _    | 1.89                                                       | V  |
| GTX トランシーバ                               |                                                                                                  |       | l    |                                                            |    |
| V (12)                                   | GTX トランシーバー QPLL 周波数範囲が ≤ 10.3125GHz の<br>場合のアナログ電源電圧 <sup>(13)(14)</sup>                        | 0.97  | 1.0  | 1.08                                                       | V  |
| V <sub>MGTAVCC</sub> <sup>(12)</sup>     | GTX トランシーバー QPLL 周波数範囲が >10.3125GHz の<br>場合のアナログ電源電圧                                             | 1.02  | 1.05 | 1.08                                                       |    |
| V <sub>MGTAVTT</sub> <sup>(12)</sup>     | GTX トランスミッターおよび GTX レシーバー終端回路の<br>アナログ電源電圧                                                       | 1.17  | 1.2  | 1.23                                                       | V  |
| V <sub>MGTVCCAUX</sub> <sup>(12)</sup>   | トランシーバーの補助アナログ クワッド QPLL 電源電圧                                                                    | 1.75  | 1.80 | 1.85                                                       | V  |
| V <sub>MGTAVTTRCAL</sub> <sup>(12)</sup> | GTX トランシーバー カラムの抵抗キャリブレーション回路の<br>アナログ電源電圧                                                       | 1.17  | 1.2  | 1.23                                                       | V  |
| XADC                                     |                                                                                                  |       | I    |                                                            |    |
| V <sub>CCADC</sub>                       | GNDADC に対する XADC 電源                                                                              | 1.71  | 1.80 | 1.89                                                       | V  |
| V <sub>REFP</sub>                        | 外部の基準電源電圧                                                                                        | 1.20  | 1.25 | 1.30                                                       | V  |



## 表 2:推奨動作条件 <sup>(1)(2)</sup> (続き)

| シンボル | 説明                                    | 最小  | 標準 | 最大  | 単位 |
|------|---------------------------------------|-----|----|-----|----|
| 温度   |                                       |     |    |     |    |
|      | コマーシャル (C) 温度仕様デバイスのジャンクション温度範囲       | 0   | -  | 85  | °C |
| Т.   | 拡張 (E) 温度仕様デバイスのジャンクション温度範囲           | 0   | -  | 100 | °C |
| - J  | インダストリアル (I) 温度仕様デバイスのジャンクション温度<br>範囲 | -40 | _  | 100 | °C |

- 1. すべての電圧はグランドを基準としています。PL と PS は共通のグランドを共有します。
- 2. 電力分配システムのデザインについては、『Zynq-7000 All Programmable SoC PCB デザインおよびピン配置ガイド』(UG933) を参照してください。
- 3. プロセッサ コアが 1 GHz での  $F_{\text{CPU\_}6X4X\_621\_MAX}$  で動作している場合 (-3E スピード グレード)、または DDR インターフェイスが 1333 Mb/s で動作している場合、最小  $V_{\text{CCPINT}}$  は 0.97 V、最大  $V_{\text{CCPINT}}$  は 1.03 V です。
- 4. MIO 電源バンクの  $V_{CCO\ MIO0}$  および  $V_{CCO\ MIO1}$  の両方に適用されます。
- 5. より低い絶対電圧値が常に適用されます。
- 6.  $V_{CCINT}$  および  $V_{CCBRAM}$  は同じ電源に接続してください。
- 7.  $V_{CCO}$  が 0V まで降下しても、コンフィギュレーション データは保持されます。
- 8. 1.2V、1.5V、1.8V、2.5V、および3.3VのV<sub>CCO</sub>を含みます。
- 9. TMDS\_33 仕様は、表 12 を参照してください。
- 10. 各 PS または PL バンクの合計が 200mA を超えないようにしてください。
- 11.  $V_{CCBATT}$  はビットストリームの暗号化を使用する場合にのみ必要です。バッテリを使用しない場合、 $V_{CCBATT}$  をグランドまたは  $V_{CCAUX}$  に接続してください。
- 12. 表の各電圧に、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(UG476) で説明されているフィルター回路が必要です。
- 13. データ レートが  $\leq$  10.3125Gb/s の場合、消費電力を抑えるには  $V_{MGTAVCC}$  を 1.0V  $\pm$ 3% にする必要があります。
- 14. 消費電力を抑えるには、CPLL 周波数範囲全体で V<sub>MGTAVCC</sub> を 1.0V ±3% にする必要があります。



## 表 3: 推奨動作条件下での DC 特性

| シンボル                                | 説明                                                                                                         | 最小   | 標準 <sup>(1)</sup> | 最大  | 単位 |
|-------------------------------------|------------------------------------------------------------------------------------------------------------|------|-------------------|-----|----|
| V <sub>DRINT</sub>                  | データを保持するための $V_{\text{CCINT}}$ 電圧 (この電圧未満では、コンフィギュレーション データが失われる可能性がある)                                    | 0.75 | _                 | -   | V  |
| V <sub>DRI</sub>                    | データを保持するための $V_{CCAUX}$ 電圧 (この電圧未満では、コンフィギュレーション データが失われる可能性がある)                                           | 1.5  | _                 | -   | V  |
| $I_{REF}$                           | 各ピンの V <sub>REF</sub> リーク電流                                                                                | _    | _                 | 15  | μA |
| $I_{L}$                             | 各ピンの入力または出力リーク電流 (サンプル テスト)                                                                                | _    | _                 | 15  | μA |
| C <sub>IN</sub> <sup>(2)</sup>      | パッドの PL ダイ入力の容量                                                                                            | _    | _                 | 8   | pF |
| C <sub>PIN</sub> <sup>(2)</sup>     | パッドの PS ダイ入力の容量                                                                                            | _    | _                 | 8   | pF |
|                                     | $V_{IN} = 0V$ 、 $V_{CCO} = 3.3V$ の場合のパッド プルアップ (選択した場合)                                                    | 90   | _                 | 330 | μΑ |
|                                     | $V_{IN} = 0V$ 、 $V_{CCO} = 2.5V$ の場合のパッド プルアップ (選択した場合)                                                    | 68   | _                 | 250 | μA |
| $I_{RPU}$                           | $V_{IN} = 0V$ 、 $V_{CCO} = 1.8V$ の場合のパッド プルアップ (選択した場合)                                                    | 34   | _                 | 220 | μΑ |
|                                     | $V_{IN} = 0V$ 、 $V_{CCO} = 1.5V$ の場合のパッド プルアップ (選択した場合)                                                    | 23   | _                 | 150 | μΑ |
|                                     | $V_{IN}$ = $0V$ 、 $V_{CCO}$ = $1.2V$ の場合のパッド プルアップ (選択した場合)                                                | 12   | _                 | 120 | μA |
| T                                   | $V_{IN}$ = 3.3 $V$ の場合のパッド プルダウン (選択した場合)                                                                  | 68   | _                 | 330 | μA |
| $I_{RPD}$                           | $V_{IN}$ = $1.8V$ の場合のパッド プルダウン (選択した場合)                                                                   | 45   | _                 | 180 | μA |
| I <sub>CCADC</sub>                  | アナログ電源電流、パワーアップ状態のアナログ回路                                                                                   | _    | _                 | 25  | mA |
| I <sub>BATT</sub> (3)               | バッテリ電源の電流                                                                                                  | _    | _                 | 150 | nA |
|                                     | コマーシャル (C)、インダストリアル (I)、および拡張 (E) 温度仕様のデバイス における $V_{CCO}/2$ (UNTUNED_SPLIT_40) に対するプログラム可能な入力終端 のテブナン等価抵抗 | 28   | 40                | 55  | Ω  |
| R <sub>IN_TERM</sub> <sup>(4)</sup> | コマーシャル (C)、インダストリアル (I)、および拡張 (E) 温度仕様のデバイス における $V_{CCO}/2$ (UNTUNED_SPLIT_50) に対するプログラム可能な入力終端 のテブナン等価抵抗 | 35   | 50                | 65  | Ω  |
|                                     | コマーシャル (C)、インダストリアル (I)、および拡張 (E) 温度仕様のデバイス における $V_{CCO}/2$ (UNTUNED_SPLIT_60) に対するプログラム可能な入力終端 のテブナン等価抵抗 | 44   | 60                | 83  | Ω  |
| n                                   | 温度ダイオードの理想係数                                                                                               | _    | 1.010             |     | _  |
| r                                   | 温度ダイオードの直列抵抗                                                                                               | _    | 2                 | _   | Ω  |

- 1. 標準値は、標準電圧および25℃の条件で指定されています。
- 2. ここで示した計測結果はパッドのダイ容量であり、パッケージは含まれません。
- 3. 最大値は、25℃ のワースト ケースで指定されています。
- 4.  $V_{CCO}/2$  レベルへの終端抵抗です。



# 表 4: PS I/O および 3.3V HR I/O バンクの AC 電圧オーバーシュート/アンダーシュートの V<sub>IN</sub> 最大許容値<sup>(1)</sup>

| AC 電圧オーバーシュート           | –40°C ~ 100°C の UI (%) | AC 電圧アンダーシュート | −40°C ~ 100°C の UI (%) |
|-------------------------|------------------------|---------------|------------------------|
|                         |                        | -0.40         | 100                    |
| V + 0.55                | 100                    | -0.45         | 61.7                   |
| $V_{CCO} + 0.55$        | 100                    | -0.50         | 25.8                   |
|                         |                        | -0.55         | 11.0                   |
| V <sub>CCO</sub> + 0.60 | 46.6                   | -0.60         | 4.77                   |
| V <sub>CCO</sub> + 0.65 | 21.2                   | -0.65         | 2.10                   |
| V <sub>CCO</sub> + 0.70 | 9.75                   | -0.70         | 0.94                   |
| V <sub>CCO</sub> + 0.75 | 4.55                   | -0.75         | 0.43                   |
| V <sub>CCO</sub> + 0.80 | 2.15                   | -0.80         | 0.20                   |
| $V_{CCO} + 0.85$        | 1.02                   | -0.85         | 0.09                   |
| V <sub>CCO</sub> + 0.90 | 0.49                   | -0.90         | 0.04                   |
| V <sub>CCO</sub> + 0.95 | 0.24                   | -0.95         | 0.02                   |

## 注記:

1. 各バンクの合計が 200mA を超えないようにしてください。

# 表 5 : PL 1.8V HP I/O バンクの AC 電圧オーバーシュート/アンダーシュートの $V_{IN}$ 最大許容値 $^{(1)(2)}$

| AC 電圧オーバーシュート           | −40°C ~ 100°C での UI (%) | AC 電圧アンダーシュート | -40°C ~ 100°C での UI (%) |
|-------------------------|-------------------------|---------------|-------------------------|
| $V_{CCO} + 0.55$        | 100                     | -0.55         | 100                     |
| V <sub>CCO</sub> + 0.60 | 50.0                    | -0.60         | 50.0                    |
| V <sub>CCO</sub> + 0.65 | 50.0                    | -0.65         | 50.0                    |
| V <sub>CCO</sub> + 0.70 | 47.0                    | -0.70         | 50.0                    |
| V <sub>CCO</sub> + 0.75 | 21.2                    | -0.75         | 50.0                    |
| V <sub>CCO</sub> + 0.80 | 9.71                    | -0.80         | 50.0                    |
| V <sub>CCO</sub> + 0.85 | 4.51                    | -0.85         | 28.4                    |
| V <sub>CCO</sub> + 0.90 | 2.12                    | -0.90         | 12.7                    |
| V <sub>CCO</sub> + 0.95 | 1.01                    | -0.95         | 5.79                    |

- 1. 各バンクの合計が 200mA を超えないようにしてください。
- 2. 20μs 未満の UI に対する値です。



## 表 6:標準静止電流

| رر کلے ج               | === ===                         | - · · · · · - |     | スピード グレー | ド   | 単位 |  |
|------------------------|---------------------------------|---------------|-----|----------|-----|----|--|
| シンボル                   | 説明                              | デバイス          | -3  | -2       | -1  | 早世 |  |
|                        |                                 | XC7Z030       | 122 | 122      | 122 | mA |  |
| I <sub>CCPINTQ</sub>   | PS の V <sub>CCPINT</sub> 静止電流   | XC7Z045       | 122 | 122      | 122 | mA |  |
|                        |                                 | XC7Z100       | N/A | 122      | 122 | mA |  |
|                        |                                 | XC7Z030       | 13  | 13       | 13  | mA |  |
| I <sub>CCPAUXQ</sub>   | PS の V <sub>CCPAUX</sub> 静止電流   | XC7Z045       | 13  | 13       | 13  | mA |  |
|                        |                                 | XC7Z100       | N/A | 13       | 13  | mA |  |
|                        |                                 | XC7Z030       | 4   | 4        | 4   | mA |  |
| I <sub>CCDDRQ</sub>    | PS の V <sub>CCO DDR</sub> 静止電流  | XC7Z045       | 4   | 4        | 4   | mA |  |
|                        |                                 | XC7Z100       | N/A | 4        | 4   | mA |  |
| I <sub>CCINTQ</sub>    | PL の V <sub>CCINT</sub> 静止電流    | XC7Z030       | 246 | 246      | 246 | mA |  |
|                        |                                 | XC7Z045       | 611 | 611      | 611 | mA |  |
|                        |                                 | XC7Z100       | N/A | 795      | 795 | mA |  |
| I <sub>CCAUXQ</sub>    | PL の V <sub>CCAUX</sub> 静止電流    | XC7Z030       | 56  | 56       | 56  | mA |  |
|                        |                                 | XC7Z045       | 131 | 131      | 131 | mA |  |
|                        |                                 | XC7Z100       | N/A | 165      | 165 | mA |  |
| I <sub>CCAUX_IOQ</sub> | PL の V <sub>CCAUX IO</sub> 静止電流 | XC7Z030       | 2   | 2        | 2   | mA |  |
|                        | _                               | XC7Z045       | 2   | 2        | 2   | mA |  |
|                        |                                 | XC7Z100       | N/A | 2        | 2   | mA |  |
| $I_{CCOQ}$             | PL の V <sub>CCO</sub> 静止電流      | XC7Z030       | 4   | 4        | 4   | mA |  |
|                        |                                 | XC7Z045       | 4   | 4        | 4   | mA |  |
|                        |                                 | XC7Z100       | N/A | 4        | 4   | mA |  |
| I <sub>CCBRAMQ</sub>   | PL の V <sub>CCBRAM</sub> 静止電流   | XC7Z030       | 11  | 11       | 11  | mA |  |
|                        |                                 | XC7Z045       | 23  | 23       | 23  | mA |  |
|                        |                                 | XC7Z100       | N/A | 33       | 33  | mA |  |

- 1. 標準値は、シングルエンド SelectIO リソースの標準電圧およびジャンクション温度 85  $\mathbb{C}$   $(T_i)$  で指定されています。
- 2. これらの値は「ブランク」のコンフィギュレーション ファイルを使用したデバイスにおけるもので、出力電流の負荷、アクティブな入力プルアップ抵抗はありません。また、すべての I/O ピンはトライステートおよびフローティング状態です。
- 3. 記載されていない条件における静止電力消費を算出するには、XPower<sup>TM</sup> Estimator (XPE) スプレッドシート ツール (<a href="http://japan.xilinx.com/power">http://japan.xilinx.com/power</a> よりダウンロード可能) を使用してください。



## PS の電源投入/切断シーケンス要件

電源投入時に流れる電流が最小となり、I/O がトライステートとなるように、電源は  $V_{CCPINT}$  の後に  $V_{CCPAUX}$  と  $V_{CCPLL}$  を同時に投入し、それから PS の  $V_{CCO}$  ( $V_{CCO\_MIO0}$ ,  $V_{CCO\_MIO1}$ ,  $V_{CCO\_DDR}$ ) の順に投入することを推奨しています。電源切断については逆が適用されます。  $V_{CCPAUX}$ ,  $V_{CCPLL}$ , および PS  $V_{CCO}$  ( $V_{CCO\_MIO0}$ ,  $V_{CCO\_MIO1}$ ,  $V_{CCO\_DDR}$ ) の推奨電圧レベルが同一の場合、これらを同じ電源を使用して同時に立ち上げることができます。ザイリンクスは、フェライト ビーズ フィルターを用いて、 $V_{CCPLL}$  には $V_{CCPAUX}$  と同じ電源から供給することを推奨しています。

 $V_{CCO\ MIO0}$  および  $V_{CCO\ MIO1}$  が 3.3V の場合、次の条件が適用されます。

- V<sub>CCO\_MIO0</sub> /V<sub>CCO\_MIO1</sub> と V<sub>CCPAUX</sub> の電圧差は、デバイスの信頼性レベルを維持するために電源投入/切断の各サイクルで T<sub>VCCO2VCCAUX</sub> 時間以上 2.625V を超過しないようにします。
- T<sub>VCCO2VCCAUX</sub> 時間は電源投入と電源切断の間であればいずれの比率も割り当てることができます。

## PL の電源投入/切断シーケンス

電源投入時に流れる電流が最小となり、I/O がトライステートとなるように、電源は $V_{CCINT}$ 、 $V_{CCBRAM}$ 、 $V_{CCAUX}$ 、 $V_{CCAUX}$  IO  $V_{CCO}$  の順に投入することを推奨しています。電源切断については逆が適用されます。 $V_{CCINT}$  および  $V_{CCBRAM}$  の推奨電圧レベルが同一の場合、これらを同じ電源を使用して同時に立ち上げることができます。 $V_{CCAUX}$ 、 $V_{CCAUX}$  IO、および IO の推奨電圧レベルが同一の場合は 1 つの電源で同時に立ち上げることができます。

HR I/O バンクおよびコンフィギュレーション バンク 0 で  $V_{CCO}$  が 3.3V の場合、次の条件が適用されます。

- $V_{CCO}$  と  $V_{CCAUX}$  間の電圧差は、デバイスの信頼性レベルを維持するために電源投入/切断の各サイクルで  $T_{VCCO2VCCAUX}$  時間以上 2.625V を超過しないようにします。
- T<sub>VCCO2VCCAUX</sub> 時間は電源投入と電源切断の間であればいずれの比率も割り当てることができます。

電源投入時に流れる GTX トランシーバーの電流が最小となるように、電源は  $V_{CCINT}$ 、 $V_{MGTAVCC}$ 、 $V_{MGTAVTT}$  の順、または  $V_{MGTAVCC}$ 、 $V_{CCINT}$ 、 $V_{MGTAVTT}$  の順に投入することを推奨します。 $V_{MGTAVCC}$  についてのシーケンス要件はありません。  $V_{MGTAVCC}$  および  $V_{CCINT}$  は同時に立ち上げることができます。電源切断については、電流が最小となるように逆が適用されます。 これらのシーケンス要件が満たされない場合、電源投入および電源切断中に  $V_{MGTAVTT}$  からの電流が仕様よりも大きくなることがあります。

- V<sub>MGTAVCC</sub> よりも先に V<sub>MGTAVTT</sub> に電源が投入され、かつ V<sub>MGTAVTT</sub> V<sub>MGTAVCC</sub> > 150mV および V<sub>MGTAVCC</sub> < 0.7V の場合、 V<sub>MGTAVCC</sub> の立ち上がり中に V<sub>MGTAVTT</sub> の電流は各トランシーバーで 460mA 増加します。電流が流れる最長時間は、0.3 x T<sub>MGTAVCC</sub> (GND から V<sub>MGTAVCC</sub> の 90% までの立ち上がり時間) です。電源切断については逆が適用されます。
- $V_{CCINT}$  よりも先に  $V_{MGTAVTT}$  に電源が投入され、かつ  $V_{MGTAVTT} V_{CCINT} > 150 mV$  および  $V_{CCINT} < 0.7 V$  の場合、 $V_{CCINT}$  の立ち上がり中に  $V_{MGTAVTT}$  の電流は各トランシーバーで 50 mA 増加します。電流が流れる最長時間は、 $0.3 x TV_{CCINT}$  (GND から  $V_{CCINT}$  の 90% までの立ち上がり時間) です。電源切断については逆が適用されます。

## PS—PL の電源シーケンス

PS と PL の電源は完全に独立しています。PS 電源 ( $V_{CCPINT}, V_{CCPAUX}, V_{CCPLL}, V_{CCO\_DDR}, V_{CCO\_MIO0}$ 、および  $V_{CCO\_MIO1}$ ) は、PL 電源 ( $V_{CCINT}, V_{CCBRAM}, V_{CCAUX}, V_{CCO}, V_{CCAUX\_IO}, V_{MGTAVCC}, V_{MGTAVTT}, V_{MGTVCCAUX}, および <math>V_{CCADC}$ ) の前後いずれかに立ち上げることができます。損傷を防ぐために、PS の電源領域と PL の電源領域は分離されています。



## 電流条件

表 7 に、Zynq-7000 デバイスの電源投入とコンフィギュレーションに最低限必要な電流値および  $I_{CCQ}$  を示します。表 6 および表 7 に示す最小電流を満たすと、5 つの電源すべてがパワーオン リセットしきい値を越えた後に、デバイスに電源が投入されます。Zynq-7000 デバイスは、 $V_{CCINT}$  が投入されるまでコンフィギュレーションできません。初期化およびコンフィギュレーション後に、XPower Estimator (XPE) ツールを使用してこれらの電源のドレイン電流を概算してください。

## 表 7: Zynq-7000 デバイスの電源投入時の電流<sup>(1)</sup>

| デバイス    | I <sub>CCPINTMIN</sub>      | I <sub>CCPAUXMIN</sub>      | I <sub>CCDDRMIN</sub>                   | I <sub>CCINTMIN</sub>           | I <sub>CCAUXMIN</sub>      | I <sub>CCOMIN</sub>                  | I <sub>CCAUX_IOMIN</sub>                  | I <sub>CCBRAMMI</sub><br>N     | 単位 |
|---------|-----------------------------|-----------------------------|-----------------------------------------|---------------------------------|----------------------------|--------------------------------------|-------------------------------------------|--------------------------------|----|
|         | 標準 <sup>(2)</sup>           | 標準 <sup>(2)</sup>           | 標準 <sup>(2)</sup>                       | 標準 <sup>(2)</sup>               | 標準 <sup>(2)</sup>          | 標準 <sup>(2)</sup>                    | 標準 <sup>(2)</sup>                         | 標準 <sup>(2)</sup>              |    |
| XC7Z030 | I <sub>CCPINTQ</sub> + 70mA | I <sub>CCPAUXQ</sub> + 40mA | 各バンクで<br>I <sub>CCDDRO</sub> +<br>130mA | I <sub>CCINTQ</sub> + 900mA     | I <sub>CCAUXQ</sub> + 60mA | 各バンクで<br>I <sub>CCOQ</sub> +<br>90mA | 各バンクで<br>I <sub>CCOAUXIOQ</sub> +<br>40mA | I <sub>CCBRAMQ</sub><br>+ 90mA | mA |
| XC7Z045 | I <sub>CCPINTQ</sub> + 70mA | I <sub>CCPAUXQ</sub> + 40mA | 各バンクで<br>I <sub>CCDDRQ</sub> +<br>130mA | I <sub>CCINTQ</sub> +<br>1400mA | I <sub>CCAUXQ</sub> + 60mA | 各バンクで<br>I <sub>CCOQ</sub> +<br>90mA | 各バンクで<br>I <sub>CCOAUXIOQ</sub> +<br>40mA | I <sub>CCBRAMQ</sub><br>+ 90mA | mA |
| XC7Z100 | I <sub>CCPINTQ</sub> + 70mA | I <sub>CCPAUXQ</sub> + 40mA | 各バンクで<br>I <sub>CCDDRQ</sub> +<br>130mA | I <sub>CCINTQ</sub> + 2200mA    | I <sub>CCAUXQ</sub> + 60mA | 各バンクで<br>I <sub>CCOQ</sub> +<br>90mA | 各バンクで<br>I <sub>CCOAUXIOQ</sub> +<br>40mA | I <sub>CCBRAMQ</sub><br>+ 90mA | mA |

#### 注記:

- 1. 電源投入時の最大電流を算出するには、XPower Estimator (XPE) スプレッドシート ツール (<a href="http://japan.xilinx.com/power">http://japan.xilinx.com/power</a> よりダウンロード可能) を使用してください。
- 2. 標準値は、標準電圧および25℃の条件で指定されています。

#### 表 8: 電源の立ち上がり時間

| シンボル                     | 説明                                                                              | 条件                                     | 最小  | 最大  | 単位 |
|--------------------------|---------------------------------------------------------------------------------|----------------------------------------|-----|-----|----|
| T <sub>VCCPINT</sub>     | GND から V <sub>CCPINT</sub> の 90% までの立ち上がり時間                                     | 0.2                                    | 50  | ms  |    |
| T <sub>VCCPAUX</sub>     | GND から V <sub>CCPAUX</sub> の 90% までの立ち上がり時間                                     |                                        | 0.2 | 50  | ms |
| T <sub>VCCO_DDR</sub>    | GND から V <sub>CCO_DDR</sub> の 90% までの立ち上がり時間                                    |                                        | 0.2 | 50  | ms |
| T <sub>VCCO_MIO</sub>    | GND から V <sub>CCO_MIO</sub> の 90% までの立ち上がり時間                                    |                                        | 0.2 | 50  | ms |
| T <sub>VCCINT</sub>      | GND から V <sub>CCINT</sub> の 90% までの立ち上がり時間                                      |                                        | 0.2 | 50  | ms |
| T <sub>VCCO</sub>        | <b>GND</b> から V <sub>CCO</sub> の 90% までの立ち上がり時間                                 | 0.2                                    | 50  | ms  |    |
| T <sub>VCCAUX</sub>      | GND から V <sub>CCAUX</sub> の 90% までの立ち上がり時間                                      | 0.2                                    | 50  | ms  |    |
| T <sub>VCCAUX_IO</sub>   | GND から V <sub>CCAUX_IO</sub> の 90% までの立ち上がり時間                                   | 0.2                                    | 50  | ms  |    |
| T <sub>VCCBRAM</sub>     | GND から V <sub>CCBRAM</sub> の 90% までの立ち上がり時間                                     |                                        | 0.2 | 50  | ms |
|                          | $V_{\text{CCO}} - V_{\text{CCAUX}} > 2.625 V$ の場合の各パワー サイクルにおける許容               | $T_J = 100^{\circ}C^{(1)}$             | -   | 500 |    |
| T <sub>VCCO2VCCAUX</sub> | 時間、かつ $V_{\text{CCO\_MIO}} - V_{\text{CCPAUX}} > 2.625 V$ の場合の各パワー サイクルにおける許容時間 | $T_{\rm J} = 85^{\circ} {\rm C}^{(1)}$ | _   | 800 | ms |
| T <sub>MGTAVCC</sub>     | GND から V <sub>MGTAVCC</sub> の 90% までの立ち上がり時間                                    | 0.2                                    | 50  | ms  |    |
| T <sub>MGTAVTT</sub>     | GND から V <sub>MGTAVTT</sub> の 90% までの立ち上がり時間                                    | 0.2                                    | 50  | ms  |    |
| T <sub>MGTVCCAUX</sub>   | GND から V <sub>MGTVCCAUX</sub> の 90% までの立ち上がり時間                                  |                                        | 0.2 | 50  | ms |

#### 注記:

1. V<sub>CCO</sub> が標準値の 3.3V で 240,000 パワー サイクル、またはワースト ケースの 3.465V で 36,500 パワー サイクルに基づく値です。

# DC 入力および出力レベル

 $V_{IL}$  および  $V_{IH}$  の値は推奨入力電圧値です。 $I_{OL}$  および  $I_{OH}$  の値は、 $I_{OL}$  および  $I_{OH}$  のテスト ポイントにおける推奨動作条件で保証されています。テストは、すべての規格で仕様が満たされていることが確認できるように一部の規格を選択し、最小  $V_{CCO}$  およびそれぞれの  $V_{OL}$  と  $V_{OH}$  電圧レベルで実施しています。選択された以外の規格に対しては、サンプル テストを実施しています。

## PS の I/O レベル

表 9: PS の DC 入力および出力レベル(1)

| バンク        | I/O 規格    |        | $V_{IL}$                  |                    | V <sub>IH</sub>               | V <sub>OL</sub>          | V <sub>OH</sub>               | I <sub>OL</sub> | I <sub>OH</sub> |
|------------|-----------|--------|---------------------------|--------------------|-------------------------------|--------------------------|-------------------------------|-----------------|-----------------|
| ハング 1/0 規恰 |           | V、最小   | V、最大                      | V、最小               | V、最大                          | V、最大                     | V、最小                          | mA              | mΑ              |
| MIO        | LVCMOS18  | -0.300 | 35%                       | 65%                | $V_{CCO\_MIO} + 0.300$        | 0.450                    | $V_{\text{CCO\_MIO}} - 0.450$ | 8               | -8              |
|            |           |        | V <sub>CCO_MIO</sub>      | $V_{CCO\_MIO}$     |                               |                          |                               |                 |                 |
| MIO        | LVCMOS25  | -0.300 | 0.700                     | 1.700              | $V_{\text{CCO\_MIO}} + 0.300$ | 0.400                    | $V_{\text{CCO\_MIO}} - 0.400$ | 8               | -8              |
| MIO        | LVCMOS33  | -0.300 | 0.800                     | 2.000              | 3.450                         | 0.400                    | V <sub>CCO_MIO</sub> - 0.400  | 8               | -8              |
| MIO        | HSTL_I_18 | -0.300 | $V_{PREF} - 0.100$        | $V_{PREF} + 0.100$ | $V_{\text{CCO\_MIO}} + 0.300$ | 0.400                    | V <sub>CCO_MIO</sub> - 0.400  | 8               | -8              |
| DDR        | SSTL18_I  | -0.300 | $V_{PREF} - 0.125$        | $V_{PREF} + 0.125$ | $V_{CCO\_DDR} + 0.300$        | $V_{CCO\_DDR}/2 - 0.470$ | $V_{CCO\_DDR}/2 + 0.470$      | 8               | -8              |
| DDR        | SSTL15    | -0.300 | $V_{PREF} - 0.100$        | $V_{PREF} + 0.100$ | $V_{CCO\_DDR} + 0.300$        | $V_{CCO\_DDR}/2 - 0.175$ | $V_{CCO\_DDR}/2 + 0.175$      | 13.0            | -13.0           |
| DDR        | SSTL135   | -0.300 | V <sub>PREF</sub> - 0.090 | $V_{PREF} + 0.090$ | $V_{\text{CCO\_DDR}} + 0.300$ | $V_{CCO\_DDR}/2 - 0.150$ | $V_{CCO\_DDR}/2 + 0.150$      | 13.0            | -13.0           |
| DDR        | HSUL_12   | -0.300 | $V_{PREF} - 0.130$        | $V_{PREF} + 0.130$ | $V_{CCO\_DDR} + 0.300$        | 20% V <sub>CCO_DDR</sub> | 80% V <sub>CCO_DDR</sub>      | 0.1             | -0.1            |

#### 注記:

1. 適切な仕様に基づいてテストを実施しています。

#### 表 10: PS の相補差動 SelectIO の DC 入力および出力レベル

| バンク I/O 規格 |               | V <sub>ICM</sub> <sup>(1)</sup> |       | V <sub>ID</sub> <sup>(2)</sup> |       | V <sub>OL</sub> (3) | V <sub>OH</sub> <sup>(4)</sup>    | I <sub>OL</sub>                   | I <sub>OH</sub> |        |
|------------|---------------|---------------------------------|-------|--------------------------------|-------|---------------------|-----------------------------------|-----------------------------------|-----------------|--------|
|            |               | V、最小                            | V、標準  | V、最大                           | V、最小  | V、最大                | V、最大                              | V、最小                              | mA、最大           | mA、最小  |
| DDR        | DIFF_HSUL_12  | 0.300                           | 0.600 | 0.850                          | 0.100 | _                   | 20% V <sub>CCO</sub>              | 80% V <sub>CCO</sub>              | 0.100           | -0.100 |
| DDR        | DIFF_SSTL135  | 0.300                           | 0.675 | 1.000                          | 0.100 | _                   | (V <sub>CCO_DDR</sub> /2) - 0.150 | $(V_{\text{CCO\_DDR}}/2) + 0.150$ | 13.0            | -13.0  |
| DDR        | DIFF_SSTL15   | 0.300                           | 0.750 | 1.125                          | 0.100 | _                   | (V <sub>CCO_DDR</sub> /2) - 0.175 | (V <sub>CCO_DDR</sub> /2) + 0.175 | 13.0            | -13.0  |
| DDR        | DIFF_SSTL18_I | 0.300                           | 0.900 | 1.425                          | 0.100 | _                   | (V <sub>CCO_DDR</sub> /2) - 0.470 | (V <sub>CCO_DDR</sub> /2) + 0.470 | 8.00            | -8.00  |

- V<sub>ICM</sub> は入力同相電圧です。
- 2.  $V_{ID}$  は入力差動電圧  $(Q \overline{Q})$  です。
- 3.  $V_{OL}$  はシングル エンド低出力電圧です。
- 4.  $V_{OH}$  はシングル エンド高出力電圧です。



## PL の I/O レベル

表 11: SelectIO の DC 入力および出力レベル<sup>(1)(2)</sup>

| L/O +8+#              |        | V <sub>IL</sub>      | V <sub>II</sub>      | +                 | V <sub>OL</sub>      | V <sub>OH</sub>          | I <sub>OL</sub> | I <sub>OH</sub> |
|-----------------------|--------|----------------------|----------------------|-------------------|----------------------|--------------------------|-----------------|-----------------|
| I/O 規格                | V、最小   | V、最大                 | V、最小                 | V、最大              | V、最大                 | V、最小                     | mA              | mA              |
| HSTL_I                | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> – 0.400 | 8               | -8              |
| HSTL_I_12             | -0.300 | $V_{REF} - 0.080$    | $V_{REF} + 0.080$    | $V_{CCO} + 0.300$ | 25% V <sub>CCO</sub> | 75% V <sub>CCO</sub>     | 6.3             | -6.3            |
| HSTL_I_18             | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> - 0.400 | 8               | -8              |
| HSTL_II               | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> - 0.400 | 16              | -16             |
| HSTL_II_18            | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> - 0.400 | 16              | -16             |
| HSUL_12               | -0.300 | $V_{REF} - 0.130$    | $V_{REF} + 0.130$    | $V_{CCO} + 0.300$ | 20% V <sub>CCO</sub> | 80% V <sub>CCO</sub>     | 0.1             | -0.1            |
| LVCMOS12              | -0.300 | 35% V <sub>CCO</sub> | 65% V <sub>CCO</sub> | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> - 0.400 | 注記 3            | 注記 3            |
| LVCMOS15、<br>LVDCI_15 | -0.300 | 35% V <sub>CCO</sub> | 65% V <sub>CCO</sub> | $V_{CCO} + 0.300$ | 25% V <sub>CCO</sub> | 75% V <sub>CCO</sub>     | 注記 4            | 注記 4            |
| LVCMOS18、<br>LVDCI_18 | -0.300 | 35% V <sub>CCO</sub> | 65% V <sub>CCO</sub> | $V_{CCO} + 0.300$ | 0.450                | V <sub>CCO</sub> – 0.450 | 注記 5            | 注記 5            |
| LVCMOS25              | -0.300 | 0.700                | 1.700                | $V_{CCO} + 0.300$ | 0.400                | V <sub>CCO</sub> - 0.400 | 注記 6            | 注記 6            |
| LVCMOS33              | -0.300 | 0.800                | 2.000                | 3.450             | 0.400                | V <sub>CCO</sub> - 0.400 | 注記 6            | 注記 6            |
| LVTTL                 | -0.300 | 0.800                | 2.000                | 3.450             | 0.400                | 2.400                    | 注記 7            | 注記 7            |
| MOBILE_DDR            | -0.300 | 20% V <sub>CCO</sub> | 80% V <sub>CCO</sub> | $V_{CCO} + 0.300$ | 10% V <sub>CCO</sub> | 90% V <sub>CCO</sub>     | 0.1             | -0.1            |
| PCI33_3               | -0.400 | 30% V <sub>CCO</sub> | 50% V <sub>CCO</sub> | $V_{CCO} + 0.500$ | 10% V <sub>CCO</sub> | 90% V <sub>CCO</sub>     | 1.5             | -0.5            |
| SSTL12                | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.150$  | $V_{CCO}/2 + 0.150$      | 14.25           | -14.25          |
| SSTL135               | -0.300 | $V_{REF} - 0.090$    | $V_{REF} + 0.090$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.150$  | $V_{CCO}/2 + 0.150$      | 13.0            | -13.0           |
| SSTL135_R             | -0.300 | $V_{REF} - 0.090$    | $V_{REF} + 0.090$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.150$  | $V_{CCO}/2 + 0.150$      | 8.9             | -8.9            |
| SSTL15                | -0.300 | $V_{REF}\!-0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.175$  | $V_{CCO}/2 + 0.175$      | 13.0            | -13.0           |
| SSTL15_R              | -0.300 | $V_{REF} - 0.100$    | $V_{REF} + 0.100$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.175$  | $V_{CCO}/2 + 0.175$      | 8.9             | -8.9            |
| SSTL18_I              | -0.300 | $V_{REF} - 0.125$    | $V_{REF} + 0.125$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.470$  | $V_{CCO}/2 + 0.470$      | 8               | -8              |
| SSTL18_II             | -0.300 | $V_{REF}-0.125$      | $V_{REF} + 0.125$    | $V_{CCO} + 0.300$ | $V_{CCO}/2 - 0.600$  | $V_{CCO}/2 + 0.600$      | 13.4            | -13.4           |

- 1. 適切な仕様に基づいてテストを実施しています。
- 2. 3.3V および 2.5V 規格は 3.3V I/O バンクでのみサポートされています。
- 3. HP I/O バンクでは 2、4、6、または 8mA の駆動電流を、HR I/O バンクでは 4、8、または 12mA の駆動電流をサポートしています。
- 4. HP I/O バンクでは 2、4、6、8、12、または 16mA の駆動電流を、HR I/O バンクでは 4、8、12、または 16mA の駆動電流をサポートしています。
- 5. HP I/O バンクでは 2、4、6、8、12、または 16mA の駆動電流を、HR I/O バンクでは 4、8、12、16、または 24mA の駆動電流をサポートしています。
- 6. 4、8、12、または 16mA の駆動電流をサポートしています。
- 7. 4、8、12、16、または 24mA の駆動電流をサポートしています。
- 8. 特定のインターフェイスにおける DC 電圧レベルの詳細は、『7 シリーズ FPGA SelectIO リソース ユーザー ガイド』(UG471) を参照してください。



## 表 12: 差動 SelectIO の DC 入力および出力レベル

| I/O 規格           | V <sub>ICM</sub> <sup>(1)</sup> |       | V <sub>ID</sub> <sup>(2)</sup> |       |       | V <sub>OCM</sub> (3) |                         | V <sub>OD</sub> <sup>(4)</sup> |                         |       |       |       |
|------------------|---------------------------------|-------|--------------------------------|-------|-------|----------------------|-------------------------|--------------------------------|-------------------------|-------|-------|-------|
| 1/0 規惟           | V、最小                            | V、標準  | V、最大                           | V、最小  | V、標準  | V、最大                 | V、最小                    | V、標準                           | V、最大                    | V、最小  | V、標準  | V、最大  |
| BLVDS_25         | 0.300                           | 1.200 | 1.425                          | 0.100 | -     | _                    | -                       | 1.250                          | -                       |       | 注記 5  |       |
| MINI_LVDS_<br>25 | 0.300                           | 1.200 | V <sub>CCAUX</sub>             | 0.200 | 0.400 | 0.600                | 1.000                   | 1.200                          | 1.400                   | 0.300 | 0.450 | 0.600 |
| PPDS_25          | 0.200                           | 0.900 | $V_{CCAUX}$                    | 0.100 | 0.250 | 0.400                | 0.500                   | 0.950                          | 1.400                   | 0.100 | 0.250 | 0.400 |
| RSDS_25          | 0.300                           | 0.900 | 1.500                          | 0.100 | 0.350 | 0.600                | 1.000                   | 1.200                          | 1.400                   | 0.100 | 0.350 | 0.600 |
| TMDS_33          | 2.700                           | 2.965 | 3.230                          | 0.150 | 0.675 | 1.200                | V <sub>CCO</sub> -0.405 | V <sub>CCO</sub> -0.300        | V <sub>CCO</sub> -0.190 | 0.400 | 0.600 | 0.800 |

#### 注記:

- 1.  $V_{ICM}$  は入力同相電圧です。
- 2.  $V_{ID}$  は入力差動電圧  $(Q-\overline{Q})$  です。
- 3.  $V_{OCM}$  は出力同相電圧です。
- 4.  $V_{OD}$  は出力差動電圧  $(Q \overline{Q})$  です。
- 5. BLVDS の  $V_{OD}$  はトポロジおよび負荷によって大きく異なります。
- 6. 表 14 に LVDS\_25 を示します。
- 7. 表 15 に LVDS を示します。

## 表 13: 相補差動 SelectIO の DC 入力および出力レベル

| I/O 規格          |       | V <sub>ICM</sub> <sup>(1)</sup> |       | V <sub>IC</sub> | ) <sup>(2)</sup> | V <sub>OL</sub> (3)   | V <sub>OH</sub> <sup>(4)</sup> | I <sub>OL</sub> | I <sub>OH</sub> |
|-----------------|-------|---------------------------------|-------|-----------------|------------------|-----------------------|--------------------------------|-----------------|-----------------|
| 1/0 規恰          | V、最小  | V、標準                            | V、最大  | V、最小            | V、最大             | V、最大                  | V、最小                           | mA、最大           | mA、最小           |
| DIFF_HSTL_I     | 0.300 | 0.750                           | 1.125 | 0.100           | _                | 0.400                 | V <sub>CCO</sub> -0.400        | 8.00            | -8.00           |
| DIFF_HSTL_I_18  | 0.300 | 0.900                           | 1.425 | 0.100           | _                | 0.400                 | V <sub>CCO</sub> -0.400        | 8.00            | -8.00           |
| DIFF_HSTL_II    | 0.300 | 0.750                           | 1.125 | 0.100           | _                | 0.400                 | V <sub>CCO</sub> -0.400        | 16.00           | -16.00          |
| DIFF_HSTL_II_18 | 0.300 | 0.900                           | 1.425 | 0.100           | _                | 0.400                 | V <sub>CCO</sub> -0.400        | 16.00           | -16.00          |
| DIFF_HSUL_12    | 0.300 | 0.600                           | 0.850 | 0.100           | _                | 20% V <sub>CCO</sub>  | 80% V <sub>CCO</sub>           | 0.100           | -0.100          |
| DIFF_MOBILE_DDR | 0.300 | 0.900                           | 1.425 | 0.100           | _                | 10% V <sub>CCO</sub>  | 90% V <sub>CCO</sub>           | 0.100           | -0.100          |
| DIFF_SSTL12     | 0.300 | 0.600                           | 0.850 | 0.100           | _                | $(V_{CCO}/2) - 0.150$ | $(V_{CCO}/2) + 0.150$          | 14.25           | -14.25          |
| DIFF_SSTL135    | 0.300 | 0.675                           | 1.000 | 0.100           | _                | $(V_{CCO}/2) - 0.150$ | $(V_{CCO}/2) + 0.150$          | 13.0            | -13.0           |
| DIFF_SSTL135_R  | 0.300 | 0.675                           | 1.000 | 0.100           | _                | $(V_{CCO}/2) - 0.150$ | $(V_{CCO}/2) + 0.150$          | 8.9             | -8.9            |
| DIFF_SSTL15     | 0.300 | 0.750                           | 1.125 | 0.100           | _                | $(V_{CCO}/2) - 0.175$ | $(V_{CCO}/2) + 0.175$          | 13.0            | -13.0           |
| DIFF_SSTL15_R   | 0.300 | 0.750                           | 1.125 | 0.100           | _                | $(V_{CCO}/2) - 0.175$ | $(V_{CCO}/2) + 0.175$          | 8.9             | -8.9            |
| DIFF_SSTL18_I   | 0.300 | 0.900                           | 1.425 | 0.100           | _                | $(V_{CCO}/2) - 0.470$ | $(V_{CCO}/2) + 0.470$          | 8.00            | -8.00           |
| DIFF_SSTL18_II  | 0.300 | 0.900                           | 1.425 | 0.100           | _                | $(V_{CCO}/2) - 0.600$ | $(V_{CCO}/2) + 0.600$          | 13.4            | -13.4           |

- 1.  $V_{ICM}$  は入力同相電圧です。
- 2.  $V_{ID}$  は入力差動電圧  $(Q \overline{Q})$  です。
- 3.  $V_{OL}$  はシングル エンド低出力電圧です。
- 4.  $V_{OH}$  はシングル エンド 高出力電圧です。



# LVDS DC 仕様 (LVDS\_25)

LVDS\_25 規格は HR I/O バンクでのみ使用可能です。

表 14: LVDS 25 DC 仕様<sup>(1)</sup>

| シンボル               | DC パラメーター                                                                                                     | 条件                                            | 最小    | 標準    | 最大    | 単位 |
|--------------------|---------------------------------------------------------------------------------------------------------------|-----------------------------------------------|-------|-------|-------|----|
| $V_{CCO}$          | 電源電圧                                                                                                          |                                               | 2.375 | 2.500 | 2.625 | V  |
| V <sub>OH</sub>    | $\mathbf{Q}$ および $\overline{\mathbf{Q}}$ の最大出力電圧                                                              | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$   | _     | _     | 1.675 | V  |
| V <sub>OL</sub>    | $\mathbf{Q}$ および $\overline{\mathbf{Q}}$ の最小出力電圧                                                              | $Q$ 信号と $\overline{Q}$ 信号間で $R_T = 100\Omega$ | 0.700 | _     | _     | V  |
| V <sub>ODIFF</sub> | 差動出力電 <u>圧</u> $(Q - \overline{Q})$ 、<br>$Q = \text{High } (\overline{Q} - Q)$ 、 $\overline{Q} = \text{High}$ | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$   | 247   | 350   | 600   | mV |
| V <sub>OCM</sub>   | 出力同相電圧                                                                                                        | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$   | 1.000 | 1.250 | 1.425 | V  |
| V <sub>IDIFF</sub> | 差動入力電圧 $(Q - \overline{Q})$ 、 $Q = High(\overline{Q} - Q)$ 、 $\overline{Q} = High$                            |                                               |       | 350   | 600   | mV |
| V <sub>ICM</sub>   | 入力同相電圧                                                                                                        |                                               | 0.300 | 1.200 | 1.425 | V  |

#### 注記:

# LVDS DC 仕様 (LVDS)

LVDS 規格は HP I/O バンクでのみ使用可能です。

表 15: LVDS DC 仕様<sup>(1)</sup>

| シンボル               | DC パラメーター                                                                                                     | 条件                                          | 最小    | 標準    | 最大    | 単位 |
|--------------------|---------------------------------------------------------------------------------------------------------------|---------------------------------------------|-------|-------|-------|----|
| $V_{CCO}$          | 電源電圧                                                                                                          |                                             | 1.710 | 1.800 | 1.890 | V  |
| V <sub>OH</sub>    | $\mathbf{Q}$ および $\overline{\mathbf{Q}}$ の最大出力電圧                                                              | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$ | _     | _     | 1.675 | V  |
| V <sub>OL</sub>    | $\mathbf{Q}$ および $\overline{\mathbf{Q}}$ の最小出力電圧                                                              | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$ | 0.825 | _     | _     | V  |
| V <sub>ODIFF</sub> | 差動出力電 <u>E</u> $(Q - \overline{Q})$ 、<br>$Q = \text{High } (\overline{Q} - Q)$ 、 $\overline{Q} = \text{High}$ | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$ | 247   | 350   | 600   | mV |
| V <sub>OCM</sub>   | 出力同相電圧                                                                                                        | $Q$ 信号と $\overline{Q}$ 信号間で $R_T=100\Omega$ | 1.000 | 1.250 | 1.425 | V  |
| V <sub>IDIFF</sub> | 差動入力電 <u>E</u> $(Q - \overline{Q})$ 、<br>$Q = High (\overline{Q} - Q)$ 、 $\overline{Q} = High$                | 入力同相電圧 = 1.25V                              | 100   | 350   | 600   | mV |
| V <sub>ICM</sub>   | 入力同相電圧                                                                                                        | 差動入力電圧 = ±350mV                             | 0.300 | 1.200 | 1.425 | V  |

## 注記:

1. LVDS の差動入力は、出力の要求レベルと異なる  $V_{CCO}$  レベルのバンクに配置できます。詳細は、『7 シリーズ FPGA SelectIO リソース ユーザーガイド』(UG471) を参照してください。

<sup>1.</sup> LVDS\_25 の差動入力は、出力の要求レベルと異なる  $V_{CCO}$  レベルのバンクに配置できます。詳細は、『7 シリーズ FPGA SelectIO リソース ユーザー ガイド』(UG471) を参照してください。



# AC スイッチ特性

このデータシートに記載のすべての値は、-3、-2、および-1 スピード グレードについては ISE® Design Suite 14.6 v1.07 および Vivado® Design Suite 2013.2 v1.07 のスピード仕様に基づいています。

スイッチ特性はスピード グレードごとに指定され、Advance、Preliminary、Production のいずれかに該当します。それぞれの定義を次に示します。

#### Advance 製品仕様

シミュレーションにのみ基づいており、通常、デバイスの設計仕様の決定直後に入手可能です。この特性のスピード グレードは比較的 安定しており、余裕を持たせた設定ですが、実際の遅延が大きくなることがあります。

#### Preliminary 製品仕様

ES (エンジニアリング サンプル) シリコン特性評価に基づいています。デバイスおよびスピード グレードは、量産シリコンのパフォーマンスにより近いものとなります。Advance と比較すると、実際の遅延の方が大きくなる可能性は低くなっています。

#### Product 製品仕様

特定のデバイスファミリの十分な量産を経た上で特性評価が行われ、リリースされています。スピードファイルには、デバイスの実際の遅延に即した値が記載されています。また、以降の変更はカスタマーに正式に通知されます。通常、遅いスピードグレードから先に Production スピードファイルが提供されます。

## AC スイッチ特性のテスト

内部タイミング パラメーターは、内部テスト パターンで計測されて求められています。すべての AC スイッチ特性は、ワースト ケースの電源電圧およびジャンクション温度条件での値です。

より具体的な条件での正確で確定的なワーストケースデータを得るには、Timing Analyzer を使用してシミュレーションネットリストにバックアノテートした値を使用してください。特記のない限り、これらの値はすべての Zynq-7000 デバイスに適用されます。

## スピード グレード

デバイスはそれぞれ生産時期が異なるため、カテゴリの移行は各デバイスの製造プロセスのステータスによって決定されます。表 16 に、Zynq-7000 デバイスのステータスをスピード グレードに基づいて示します。

#### 表 16: Zynq-7000 デバイスのスピード グレード

|         | スピード グレード |             |            |  |  |  |  |
|---------|-----------|-------------|------------|--|--|--|--|
| デバイス    | Advance   | Preliminary | Production |  |  |  |  |
| XC7Z030 |           |             | -3、-2、-1   |  |  |  |  |
| XC7Z045 |           |             | -3, -2, -1 |  |  |  |  |
| XC7Z100 |           |             | -2、-1      |  |  |  |  |

## Production シリコンおよびソフトウェアのステータス

特定のファミリ (およびスピード グレード) は、それに正しく対応するスピード仕様 (Advance、Preliminary、Production) のリリース 前に、Production としてリリースされる場合があります。このような不一致は、その後にリリースされるスピード仕様で修正されます。 表 17 に示されている Zynq-7000 デバイス、スピード グレード、ソフトウェア ツール、およびスピード仕様は、Production で最小限

# 必要になるリリースで、後続のソフトウェアおよびスピード仕様のリリースすべてを使用できます。 表 17: Zyng-7000 デバイスの Production 仕様のソフトウェアおよびスピード仕様のバージョン

| デバイス    | スピード グレード                                      |                                 |            |  |  |  |
|---------|------------------------------------------------|---------------------------------|------------|--|--|--|
|         | -3                                             | -2                              | -1         |  |  |  |
| XC7Z030 | ISE ツール 14.5 v1.06 および Vivado ツール 2013.1 v1.06 |                                 |            |  |  |  |
| XC7Z045 | ISE ツーバ                                        | レ 14.5 v1.06 および Vivado ツール 202 | 13.1 v1.06 |  |  |  |
| XC7Z100 | N/A Vivado ツール 2013.2 v1.07                    |                                 |            |  |  |  |



# PS パフォーマンス特性

その他の設計要件の詳細は、『Zynq-7000 All Programmable SoC テクニカル リファレンス マニュアル』(UG585) を参照してください。

## 表 18: CPU クロック ドメインのパフォーマンス

| 2 2 42 11                                       | 4 D 4 H | 説明                | スヒ   | ピード グレー | -ド  | 単位  |
|-------------------------------------------------|---------|-------------------|------|---------|-----|-----|
| シンボル                                            | クロック比   | 武明                | -3   | -2      | -1  | 甲位  |
| F <sub>CPU_6X4X_621_MAX</sub> <sup>(1)(2)</sup> |         | 最大 CPU クロック周波数    | 1000 | 800     | 667 | MHz |
| F <sub>CPU_3X2X_621_MAX</sub>                   | 6:2:1   | 最大 CPU_3X クロック周波数 | 500  | 400     | 333 | MHz |
| F <sub>CPU_2X_621_MAX</sub>                     |         | 最大 CPU_2X クロック周波数 | 333  | 266     | 222 | MHz |
| F <sub>CPU_1X_621_MAX</sub>                     |         | 最大 CPU_1X クロック周波数 | 167  | 133     | 111 | MHz |
| F <sub>CPU_6X4X_421_MAX</sub> <sup>(1)</sup>    |         | 最大 CPU クロック周波数    | 710  | 600     | 533 | MHz |
| F <sub>CPU_3X2X_421_MAX</sub>                   | 4:2:1   | 最大 CPU_3X クロック周波数 | 355  | 300     | 267 | MHz |
| F <sub>CPU_2X_421_MAX</sub>                     | 4.2.1   | 最大 CPU_2X クロック周波数 | 355  | 300     | 267 | MHz |
| F <sub>CPU_1X_421_MAX</sub>                     |         | 最大 CPU_1X クロック周波数 | 178  | 150     | 133 | MHz |

#### 注記:

- 1. BootROM 実行中の最大周波数は、すべての仕様において 500MHz です。
- 2. プロセッサ コアが 1GHz での  $F_{CPU\_6X4X\_621\_MAX}$  で動作している場合 (-3E スピード グレード)、最小  $V_{CCPINT}$  は 0.97V、最大  $V_{CCPINT}$  は 1.03V です。

## 表 19: PS DDR クロック ドメインのパフォーマンス<sup>(1)</sup>

| シンボル                      | = 4 00                     | スし                  | 単位   |      |      |
|---------------------------|----------------------------|---------------------|------|------|------|
|                           | 説明                         | -3                  | -2   | -1   | 中位   |
| F <sub>DDR3_MAX</sub>     | 最大 DDR3 インターフェイス パフォーマンス   | 1333 <sup>(2)</sup> | 1066 | 1066 | Mb/s |
| F <sub>DDR3L_MAX</sub>    | 最大 DDR3L インターフェイス パフォーマンス  | 1066                | 1066 | 1066 | Mb/s |
| F <sub>DDR2_MAX</sub>     | 最大 DDR2 インターフェイス パフォーマンス   | 800                 | 800  | 800  | Mb/s |
| F <sub>LPDDR2_MAX</sub>   | 最大 LPDDR2 インターフェイス パフォーマンス | 800                 | 800  | 800  | Mb/s |
| F <sub>DDRCLK_2XMAX</sub> | 最大 DDR_2X クロック周波数          | 444                 | 408  | 355  | MHz  |

## 注記:

- 1. すべてのパフォーマンス値は、内部および外部  $V_{REF}$  コンフィギュレーションの両方に適用されます。
- 2. DDR インターフェイスが 1333Mb/s で動作する場合、最小  $V_{CCPINT}$  は 0.97V 、最大  $V_{CCPINT}$  は 1.03V です。

## 表 20: PS-PL インターフェイスのパフォーマンス

| シンボル                      | 説明                              | 最小 | 最大  | 単位  |
|---------------------------|---------------------------------|----|-----|-----|
| F <sub>EMIOGEMCLK</sub>   | EMIO ギガビット イーサネット コントローラーの最大周波数 | _  | 125 | MHz |
| F <sub>EMIOSDCLK</sub>    | EMIO SD コントローラーの最大周波数           | _  | 25  | MHz |
| F <sub>EMIOSPICLK</sub>   | EMIO SPI コントローラーの最大周波数          | _  | 25  | MHz |
| F <sub>EMIOJTAGCLK</sub>  | EMIO JTAG コントローラーの最大周波数         | _  | 20  | MHz |
| F <sub>EMIOTRACECLK</sub> | EMIO トレース コントローラーの最大周波数         | _  | 125 | MHz |
| F <sub>FTMCLK</sub>       | ファブリック トレース モニターの最大周波数          | _  | 125 | MHz |
| F <sub>EMIODMACLK</sub>   | DMA 最大周波数                       | _  | 100 | MHz |
| F <sub>AXI_MAX</sub>      | AXI インターフェイスの最大周波数              | _  | 250 | MHz |



# PS スイッチ特性

# クロック

表 21:システムの基準クロックおよび入力要件

| シンボル                 | 説明                      | 最小 | 標準 | 最大   | 単位  |
|----------------------|-------------------------|----|----|------|-----|
| $T_{JTPSCLK}$        | PS_CLK RMS クロックのジッター耐性  | _  | _  | ±0.5 | %   |
| $T_{DCPSCLK}$        | PS_CLK デューティ サイクル       | 40 | _  | 60   | %   |
| T <sub>RFPSCLK</sub> | PS_CLK の立ち上がりおよび立ち下がり時間 | _  | 4  | _    | ns  |
| F <sub>PSCLK</sub>   | PS_CLK 周波数              | 30 | _  | 60   | MHz |

## 表 22: PS の PLL スイッチ特性

| シンボル                    | = 24 ap     | スト   | · ド  | 単位   |     |
|-------------------------|-------------|------|------|------|-----|
|                         | 説明          | -3   | -2   | -1   | 中加  |
| T <sub>LOCK_PSPLL</sub> | PLL 最大ロック時間 | 60   | 60   | 60   | μs  |
| F <sub>PSPLL_MAX</sub>  | PLL 最大出力周波数 | 2000 | 1800 | 1600 | MHz |
| F <sub>PSPLL_MIN</sub>  | PLL 最小出力周波数 | 780  | 780  | 780  | MHz |

## リセット

表 23: PS のリセット要件

| シンボル               | 説明                                | 最小  | 標準 | 最大 | 単位               |
|--------------------|-----------------------------------|-----|----|----|------------------|
| T <sub>PSPOR</sub> | PS_POR_B アサート時間の要件 <sup>(1)</sup> | 100 | _  | _  | μs               |
| T <sub>PSRST</sub> | PS_SRST_B アサート時間の要件               | 3   | _  | -  | PS_CLK クロック サイクル |

#### 注記:

1. PS 電源電圧が最小レベルに達するまで、PS\_POR\_B は Low にアサートする必要があります。

# PS コンフィギュレーション

表 24: プロセッサ コンフィギュレーション アクセス ポートのスイッチ特性

| シンボル                | 説明                                  | 最小 | 標準 | 最大  | 単位  |
|---------------------|-------------------------------------|----|----|-----|-----|
| F <sub>PCAPCK</sub> | プロセッサ コンフィギュレーション アクセス ポート (PCAP) の | _  | _  | 100 | MHz |
|                     | 最大周波数                               |    |    |     |     |



# DDR メモリ インターフェイス

## 表 25: DDR3 インターフェイスのスイッチ特性 (1333Mb/s)(1)

| シンボル                             | 説明                              | 最小    | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 450   | -    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 95    | _    | ps       |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 222   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.11 | 0.08 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 465   | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 528   | _    | ps       |

#### 注記:

- V<sub>CCO DDR</sub> の推奨値は 1.5V ±5% です。
- 2.  $V_{IH}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。

# 表 26: DDR3 インターフェイスのスイッチ特性 (1066Mb/s)(1)

| シンボル                             | 説明                              | 最小    | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 450   | _    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 100   | _    | ps       |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 350   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.10 | 0.10 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 560   | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 658   | _    | ps       |

- V<sub>CCO DDR</sub> の推奨値は 1.5V ±5% です。
- 2.  $m V_{IH}$  (AC) を交差する m DQ の立ち上がりエッジまたは  $m V_{IL}$  (AC) を交差する立ち下がりエッジのいずれかから m DQS の  $m V_{REF}$  までの計測値です。
- 3.  $V_{IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。



# 表 27: DDR3L インターフェイスのスイッチ特性 (1066Mb/s)(1)

| シンボル                             | 説明                              |       | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 450   | _    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 189   | _    | ps       |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 267   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.13 | 0.04 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 410   | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 629   | _    | ps       |

#### 注記:

- V<sub>CCO DDR</sub> の推奨値は 1.35V ±5% です。
- 2.  $V_{IH}(AC)$  を交差する DQ の立ち上がりエッジまたは  $V_{IL}(AC)$  を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{IL}(DC)$  を交差する DQ の立ち上がりエッジまたは  $V_{IH}(DC)$  を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 4.  $V_{IH}(AC)$  を交差する CMD/ADDR の立ち上がりエッジまたは $V_{IL}(AC)$  を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}(DC)$  を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}(DC)$  を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{RFF}$  までの計測値です。

## 表 28: DDR3L インターフェイスのスイッチ特性 (800Mb/s)(1)

| シンボル                             | 説明                              | 最小    | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 500   | _    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 321   | _    | ps       |
| T <sub>DQDH</sub> (3)            | DQS 出力から DQ スキュー                | 380   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.12 | 0.04 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 636   | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 853   | _    | ps       |

- 1. V<sub>CCO DDR</sub> の推奨値は 1.35V ±5% です。
- 2.  $V_{IH}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{\rm IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{\rm IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{\rm REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{RFF}$  までの計測値です。



## 表 29: LPDDR2 インターフェイスのスイッチ特性 (800Mb/s)(1)

| シンボル                             | 説明                              |      | 最大   | 単位       |
|----------------------------------|---------------------------------|------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 500  | -    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 111  | _    | ps       |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 318  | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | 0.91 | 1.10 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 132  | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 363  | _    | ps       |

#### 注記:

- V<sub>CCO DDR</sub> の推奨値は 1.2V ±5% です。
- 2.  $V_{IH}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。

#### 表 30: LPDDR2 インターフェイスのスイッチ特性 (400Mb/s)(1)

| シンボル                             | 説明                              | 最小   | 最大   | 単位              |
|----------------------------------|---------------------------------|------|------|-----------------|
| $T_{DQVALID}$                    | 入力データ有効ウィンドウ                    | 500  | _    | ps              |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 561  | _    | ps              |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 852  | _    | ps              |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | 0.91 | 1.08 | T <sub>CK</sub> |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 617  | _    | ps              |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 918  | _    | ps              |

- 1.  $V_{CCO\ DDR}$  の推奨値は 1.2V ±5% です。
- 2.  $V_{III}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{II.}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。



# 表 31: DDR2 インターフェイスのスイッチ特性 (800Mb/s)(1)

| シンボル                             | 説明                              | 最小    | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 500   | _    | ps       |
| T <sub>DQDS</sub> <sup>(2)</sup> | DQ 出力から DQS スキュー                | 147   | _    | ps       |
| T <sub>DQDH</sub> <sup>(3)</sup> | DQS 出力から DQ スキュー                | 376   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.07 | 0.08 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 732   | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 938   | _    | ps       |

#### 注記:

- V<sub>CCO DDR</sub> の推奨値は 1.8V ±5% です。
- 2.  $V_{IH}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{\rm IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{\rm IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{\rm REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。

#### 表 32: DDR2 インターフェイスのスイッチ特性 (400Mb/s)(1)

| シンボル                             | 説明                              | 最小    | 最大   | 単位       |
|----------------------------------|---------------------------------|-------|------|----------|
| T <sub>DQVALID</sub>             | 入力データ有効ウィンドウ                    | 500   | _    | ps       |
| $T_{DQDS}^{(2)}$                 | DQ 出力から DQS スキュー                | 385   | _    | ps       |
| T <sub>DQDH</sub> (3)            | DQS 出力から DQ スキュー                | 662   | _    | ps       |
| $T_{DQSS}$                       | クロック出力から DQS スキュー               | -0.11 | 0.06 | $T_{CK}$ |
| T <sub>CACK</sub> <sup>(4)</sup> | コマンド/アドレス出力の CLK に対するセットアップ タイム | 1760  | _    | ps       |
| T <sub>CKCA</sub> <sup>(5)</sup> | コマンド/アドレス出力の CLK に対するホールド タイム   | 1739  | _    | ps       |

- V<sub>CCO DDR</sub> の推奨値は 1.8V ±5% です。
- 2.  $V_{III}$  (AC) を交差する DQ の立ち上がりエッジまたは  $V_{II.}$  (AC) を交差する立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 3.  $V_{IL}$  (DC) を交差する DQ の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の  $V_{REF}$  までの計測値です。
- 4.  $V_{IH}$  (AC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IL}$  (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。
- 5.  $V_{IL}$  (DC) を交差する CMD/ADDR の立ち上がりエッジまたは  $V_{IH}$  (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK の  $V_{REF}$  までの計測値です。



図 1: DDR 出力のタイミング図



図 2: DDR 入力のタイミング図



# スタティック メモリ コントローラー

表 33: SMC インターフェイスの遅延特性(1)(2)

| シンボル                  | 説明                                            | 最小   | 最大   | 単位 |
|-----------------------|-----------------------------------------------|------|------|----|
| T <sub>NANDDOUT</sub> | 最後のレジスタからパッドまでの NAND_IO の出力遅延                 | 4.12 | 6.45 | ns |
| T <sub>NANDALE</sub>  | 最後のレジスタからパッドまでの NAND_ALE の出力遅延                | 5.08 | 6.33 | ns |
| T <sub>NANDCLE</sub>  | 最後のレジスタからパッドまでの NAND_CLE の出力遅延                | 4.87 | 6.40 | ns |
| T <sub>NANDWE</sub>   | 最後のレジスタからパッドまでの NAND_WE_B の出力遅延               | 4.69 | 5.89 | ns |
| T <sub>NANDRE</sub>   | 最後のレジスタからパッドまでの NAND_RE_B の出力遅延               | 5.12 | 6.44 | ns |
| T <sub>NANDCE</sub>   | 最後のレジスタからパッドまでの NAND_CE_B の出力遅延               | 4.68 | 5.89 | ns |
| T <sub>NANDDIN</sub>  | NAND_IO のセットアップ タイムおよび入力遅延 (パッドから最初のレジスタまで)   | 1.48 | 3.09 | ns |
| T <sub>NANDBUSY</sub> | NAND_BUSY のセットアップ タイムおよび入力遅延 (パッドから最初のレジスタまで) | 2.48 | 3.33 | ns |
| T <sub>SRAMA</sub>    | 最後のレジスタからパッドまでの SRAM_A の出力遅延                  | 3.94 | 5.73 | ns |
| $T_{SRAMDOUT}$        | 最後のレジスタからパッドまでの SRAM_DQ の出力遅延                 | 4.66 | 6.45 | ns |
| T <sub>SRAMCE</sub>   | 最後のレジスタからパッドまでの SRAM_CE の出力遅延                 | 4.57 | 5.95 | ns |
| T <sub>SRAMOE</sub>   | 最後のレジスタからパッドまでの SRAM_OE_B の出力遅延               | 4.79 | 6.13 | ns |
| T <sub>SRAMBLS</sub>  | 最後のレジスタからパッドまでの SRAM_BLS_B の出力遅延              | 5.25 | 6.74 | ns |
| T <sub>SRAMWE</sub>   | 最後のレジスタからパッドまでの SRAM_WE_B の出力遅延               | 5.12 | 6.48 | ns |
| T <sub>SRAMDIN</sub>  | SRAM_DQ のセットアップ タイムおよび入力遅延 (パッドから最初のレジスタまで)   | 1.93 | 3.05 | ns |
| T <sub>SRAMWAIT</sub> | SRAM_WAIT のセットアップ タイムおよび入力遅延 (パッドから最初のレジスタまで) | 2.26 | 3.15 | ns |

- 1. すべてのパラメーターには、パッケージのフライトタイムおよびレジスタが制御する遅延は含まれません。
- 2. SMC タイミングの詳細は、『ARM® PrimeCell® Static Memory Controller (PL350 series) Technical Reference Manual』を参照してください。



# Quad-SPI インターフェイス

表 34: Quad-SPI インターフェイスのスイッチ特性

| シンボル                      | 説明                              | 負荷の条件                 | 最小                             | 最大                 | 単位                                |
|---------------------------|---------------------------------|-----------------------|--------------------------------|--------------------|-----------------------------------|
| フィードバック                   | クロックが有効                         |                       |                                |                    |                                   |
| T <sub>DCQSPICLK1</sub>   | Quad-SPI クロックのデューティ サイクル        | すべて <sup>(1)(2)</sup> | 44                             | 56                 | %                                 |
| T <sub>QSPICKO1</sub>     | データおよびスレーブセ レクトの                | 15pF <sup>(1)</sup>   | -0.10                          | 3.40               | ns                                |
|                           | 出力遅延                            | 30pF <sup>(2)</sup>   | -1.00                          | 3.80               |                                   |
| T <sub>QSPIDCK1</sub>     | 入力データ セットアップ タイム                | 15pF <sup>(1)</sup>   | 2.00                           | _                  | ns                                |
|                           |                                 | 30pF <sup>(2)</sup>   | 3.30                           | _                  |                                   |
| T <sub>QSPICKD1</sub>     | 入力データ ホールド タイム                  | 15pF <sup>(1)</sup>   | 1.30                           | _                  | ns                                |
|                           |                                 | 30pF <sup>(2)</sup>   | 1.50                           | _                  |                                   |
| T <sub>QSPISSCLK1</sub>   | スレーブ セレクトのアサートから<br>次のクロック エッジ  | すべて(1)(2)             | 1                              | _                  | F <sub>QSPI_REF_CLK</sub><br>サイクル |
| T <sub>QSPICLKSS1</sub>   | クロック エッジからスレーブ セレクトの<br>ディアサート  | すべて(1)(2)             | 1                              | -                  | F <sub>QSPI_REF_CLK</sub><br>サイクル |
| F <sub>QSPICLK1</sub>     | Quad-SPI デバイスのクロック周波数           | 15pF <sup>(1)</sup>   | _                              | 100 <sup>(3)</sup> | MHz                               |
| -                         |                                 | 30pF <sup>(2)</sup>   | _                              | 70 <sup>(3)</sup>  |                                   |
| フィードバック                   | クロックが無効                         | 1                     | 1                              |                    |                                   |
| T <sub>DCQSPICLK2</sub>   | Quad-SPI クロックのデューティ サイクル        | すべて(1)(2)             | 44                             | 56                 | %                                 |
| T <sub>QSPICKO2</sub>     | データおよびスレーブセ レクトの                | 15pF <sup>(1)</sup>   | -0.10                          | 3.80               | ns                                |
|                           | 出力遅延                            | 30pF <sup>(2)</sup>   | -1.00                          | 3.80               | ns                                |
| T <sub>QSPIDCK2</sub>     | 入力データ セットアップ タイム <sup>(4)</sup> | すべて(1)(2)             | 11 - 1<br>FQSPI_REF_CLK        | -                  | ns                                |
| T <sub>QSPICKD2</sub>     | 入力データ ホールド タイム                  | すべて(1)(2)             | 1<br>2 × F <sub>QSPICLK2</sub> | -                  | ns                                |
| T <sub>QSPISSCLK2</sub>   | スレーブ セレクトのアサートから次のク<br>ロック エッジ  | すべて(1)(2)             | 1                              | -                  | F <sub>QSPI_REF_CLK</sub><br>サイクル |
| T <sub>QSPICLKSS2</sub>   | クロック エッジからスレーブ セレクトの<br>ディアサート  | すべて(1)(2)             | 1                              | -                  | F <sub>QSPI_REF_CLK</sub><br>サイクル |
| F <sub>QSPICLK2</sub>     | Quad-SPI デバイスのクロック周波数           | すべて <sup>(1)(2)</sup> | _                              | 40                 | MHz                               |
| フィードバック                   | クロックが有効または無効                    |                       |                                |                    |                                   |
| F <sub>QSPI_REF_CLK</sub> | Quad-SPI の基準クロック周波数             | すべて(1)(2)             | _                              | 200                | MHz                               |

- 1. LVCMOS33、Slow スルー レート、8mA 駆動電流、15pF 負荷、フィードバック クロック ピンに負荷なしをテスト条件としています。 Quad-SPI シングル スレーブ セレクト 4 ビット I/O モードです。
- 2. LVCMOS33、Slow スルー レート、8mA 駆動電流、4 ビット スタックド I/O コンフィギュレーションで 30pF 負荷、フィードバック クロック ピンに負荷なしをテスト条件としています。 Quad-SPI シングル スレーブ セレクト 4 ビット I/O モードです。
- 3. 適切なコンポーネントの選択やボード設計が必須です。
- 4.  $T_{QSPIDCK2}$  の算出値が負の場合、入力データのセットアップ タイムに 0ns を使用してください。



図 3: Quad-SPI インターフェイス (フィードバック クロックは有効) のタイミング図



図 4: Quad-SPI インターフェイス (フィードバック クロックは無効) のタイミング図

## ULPI インターフェイス

表 35: クロック受信モードの ULPI インターフェイスのスイッチ特性(1)(2)

| シンボル                 | 説明                           | 最小   | 標準 | 最大   | 単位  |
|----------------------|------------------------------|------|----|------|-----|
| $T_{ULPIDCK}$        | ULPI クロックに対する入力セットアップ、全入力    | 3.00 | _  | _    | ns  |
| $T_{ULPICKD}$        | ULPI クロックに対する入力ホールド、全入力      | 1.00 | _  | _    | ns  |
| $T_{ULPICKO}$        | ULPI クロックから出力が有効になるまでの時間、全出力 | 1.70 | _  | 8.86 | ns  |
| F <sub>ULPICLK</sub> | ULPI デバイスのクロック周波数            | _    | 60 | _    | MHz |

- 1. LVCMOS33、Slow スルー レート、8mA 駆動電流、15pF 負荷、60MHz デバイス周波数をテスト条件としています。
- 2. すべてのタイミング値は、理想的な外部入力クロックを前提としています。実際のデザイン システムにおけるタイミング バジェットにはさらに 外部クロック ジッターを考慮する必要があります。



図 5: ULPI インターフェイスのタイミング図



# RGMII インターフェイスおよび MDIO インターフェイス

表 36: RGMII および MDIO インターフェイスのスイッチ特性(1)(2)(3)

| シンボル                      | 説明                                           | 最小    | 標準  | 最大   | 単位  |
|---------------------------|----------------------------------------------|-------|-----|------|-----|
| T <sub>DCGETXCLK</sub>    | 送信クロックのデューティ サイクル                            | 45    | _   | 55   | %   |
| $T_{GEMTXCKO}$            | RGMII_TX_D[3:0]、RGMII_TX_CTL 出力 Clock-to-Out | -0.50 | _   | 0.50 | ns  |
| $T_{GEMRXDCK}$            | RGMII_RX_D[3:0]、RGMII_RX_CTL 入力セットアップ タイム    | 0.80  | _   | _    | ns  |
| $T_{GEMRXCKD}$            | RGMII_RX_D[3:0]、RGMII_RX_CTL 入力ホールド タイム      | 0.80  | _   | _    | ns  |
| $T_{MDIOCLK}$             | MDC 出力クロック周期                                 | 400   | _   | _    | ns  |
| $T_{MDIOCKH}$             | MDC クロック High 時間                             | 160   | _   | _    | ns  |
| $T_{MDIOCKL}$             | MDC クロック Low 時間                              | 160   | _   | _    | ns  |
| $T_{MDIODCK}$             | MDIO 入力データ セットアップ タイム                        | 80    | _   | _    | ns  |
| $T_{MDIOCKD}$             | MDIO 入力データ ホールド タイム                          | 0     | _   | _    | ns  |
| $T_{MDIOCKO}$             | MDIO データ出力遅延                                 | -20   | _   | 170  | ns  |
| F <sub>GETXCLK</sub>      | RGMII_TX_CLK 送信クロック周波数                       | -     | 125 | _    | MHz |
| F <sub>GERXCLK</sub>      | RGMII_RX_CLK 受信クロック周波数                       | -     | 125 | _    | MHz |
| F <sub>ENET_REF_CLK</sub> | イーサネットの基準クロック周波数                             | _     | 125 | _    | MHz |

- 1. LVCMOS25、Fast スルー レート、8mA 駆動電流、15pF 負荷をテスト条件としています。この表に記載の値は、1000Mb/s の動作に対して指定されています。
- 2. LVCMOS25 Slow スルーレートおよび LVCMOS33 はサポートされていません。
- 3. すべてのタイミング値は、理想的な外部入力クロックを前提としています。実際のデザイン システムにおけるタイミング バジェットにはさらに 外部クロック ジッターを考慮する必要があります。



図 6: RGMII インターフェイスのタイミング図



# SD/SDIO インターフェイス

表 37: 高速モードの SD/SDIO インターフェイスのスイッチ特性(1)

| シンボル                    | 説明                      | 最小   | 標準 | 最大    | 単位  |
|-------------------------|-------------------------|------|----|-------|-----|
| $T_{DCSDHSCLK}$         | SD デバイスのクロックのデューティ サイクル | _    | 50 | _     | %   |
| $T_{SDHSCKO}$           | Clock-to-Output 遅延、全出力  | 2.00 | -  | 12.00 | ns  |
| $T_{SDHSDCK}$           | 入力セットアップ タイム、全入力        | 3.00 | _  | -     | ns  |
| $T_{SDHSCKD}$           | 入力ホールド タイム、全入力          | 1.05 | -  | -     | ns  |
| F <sub>SD_REF_CLK</sub> | SD の基準クロック周波数           | _    | _  | 125   | MHz |
| F <sub>SDHSCLK</sub>    | 高速モードの SD デバイス クロック周波数  | 0    | _  | 50    | MHz |

#### 注記:

1. LVCMOS33、Slow スルー レート、8mA 駆動電流、15pF 負荷をテスト条件としています。



図7: 高速モードの SD/SDIO インターフェイスのタイミング図

表 38: SD/SDIO インターフェイスのスイッチ特性(1)

| シンボル                    | 説明                      | 最小   | 標準 | 最大    | 単位  |
|-------------------------|-------------------------|------|----|-------|-----|
| $T_{DCSDSCLK}$          | SD デバイスのクロックのデューティ サイクル | _    | 50 | _     | %   |
| $T_{SDSCKO}$            | Clock-to-Output 遅延、全出力  | 2.00 | -  | 12.00 | ns  |
| T <sub>SDSDCK</sub>     | 入力セットアップ タイム、全入力        | 4.00 | _  | _     | ns  |
| $T_{SDSCKD}$            | 入力ホールド タイム、全入力          | 3.00 | _  | _     | ns  |
| F <sub>SD_REF_CLK</sub> | SD の基準クロック周波数           | _    | _  | 125   | MHz |
| F <sub>SDIDCLK</sub>    | 識別モードのクロック周波数           | _    | _  | 400   | KHz |
| F <sub>SDSCLK</sub>     | 標準モードの SD デバイス クロック周波数  | 0    | _  | 25    | MHz |

## 注記:

1. LVCMOS33、Slow スルー レート、8mA 駆動電流、15pF 負荷をテスト条件としています。



図 8:標準モードの SD/SDIO インターフェイスのタイミング図



# I2C インターフェイス

表 39: 高速モードの I2C インターフェイスのスイッチ特性(1)

| シンボル                   | 説明                           | 最小  | 標準 | 最大  | 単位  |
|------------------------|------------------------------|-----|----|-----|-----|
| T <sub>DCI2CFCLK</sub> | I2C{0,1}SCL デューティ サイクル       | _   | 50 | _   | %   |
| T <sub>I2CFCKO</sub>   | I2C{0,1}SDAO Clock-to-Out 遅延 | _   | _  | 900 | ns  |
| T <sub>I2CFDCK</sub>   | I2C{0,1}SDAI セットアップ タイム      | 100 | _  | _   | ns  |
| F <sub>I2CFCLK</sub>   | I2C{0,1}SCL クロック周波数          | _   | _  | 400 | KHz |

#### 注記:

1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。



図 9: 高速モードの I2C インターフェイスのタイミング図

#### 表 40:標準モードの I2C インターフェイスのスイッチ特性(1)

| シンボル                   | 説明                           | 最小  | 標準 | 最大   | 単位  |
|------------------------|------------------------------|-----|----|------|-----|
| T <sub>DCI2CSCLK</sub> | I2C{0,1}SCL デューティ サイクル       | _   | 50 | _    | %   |
| T <sub>I2CSCKO</sub>   | I2C{0,1}SDAO Clock-to-Out 遅延 | _   | -  | 3450 | ns  |
| T <sub>I2CSDCK</sub>   | I2C{0,1}SDAI セットアップ タイム      | 250 | -  | _    | ns  |
| F <sub>I2CSCLK</sub>   | I2C{0,1}SCL クロック周波数          | _   | _  | 100  | KHz |

#### 注記:

1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。



図 10:標準モードの I2C インターフェイスのタイミング図



# SPI インターフェイス

表 41:マスター モードの SPI インターフェイスのスイッチ特性(1)

| シンボル                     | 説明                                     | 最小    | 標準 | 最大     | 単位                               |
|--------------------------|----------------------------------------|-------|----|--------|----------------------------------|
| T <sub>DCMSPICLK</sub>   | SPI マスター モード クロックのデューティ サイクル           | _     | 50 | _      | %                                |
| T <sub>MSPIDCK</sub>     | SPI{0,1}_MISO 入力セットアップ タイム             | 2.00  | _  | _      | ns                               |
| $T_{MSPICKD}$            | SPI{0,1}_MISO 入力ホールド タイム               | 8.20  | _  | _      | ns                               |
| T <sub>MSPICKO</sub>     | SPI{0,1}_MOSI および SPI{0,1}_SS 出力遅延     | -3.10 | _  | 3.90   | ns                               |
| T <sub>MSPISSCLK</sub>   | スレーブ セレクトのアサートから最初のアクティブ<br>クロック エッジ   | 1     | _  | _      | F <sub>SPI_REF_CLK</sub><br>サイクル |
| T <sub>MSPICLKSS</sub>   | 最後のアクティブ クロック エッジからスレーブ<br>セレクトのディアサート | 0.5   | _  | _      | F <sub>SPI_REF_CLK</sub><br>サイクル |
| F <sub>MSPICLK</sub>     | SPI マスター モード デバイスのクロック周波数              | _     | _  | 50.00  | MHz                              |
| F <sub>SPI_REF_CLK</sub> | SPI の基準クロック周波数                         | _     | _  | 200.00 | MHz                              |

#### 注記:

1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。



図 11:マスター モード (CPHA = 0) の SPI インターフェイスのタイミング図



図 12:マスター モード (CPHA = 1) の SPI インターフェイスのタイミング図



## 表 42: スレーブ モードの SPI インターフェイスのスイッチ特性(1)(2)

| シンボル                     | 説明                                         | 最小 | 最大  | 単位                               |
|--------------------------|--------------------------------------------|----|-----|----------------------------------|
| T <sub>SSPIDCK</sub>     | SPI{0,1}_MOSI および SPI{0,1}_SS 入力セットアップ タイム | 1  | _   | F <sub>SPI_REF_CLK</sub><br>サイクル |
| T <sub>SSPICKD</sub>     | SPI{0,1}_MOSI および SPI{0,1}_SS 入力ホールド タイム   | 1  | _   | F <sub>SPI_REF_CLK</sub><br>サイクル |
| T <sub>SSPICKO</sub>     | SPI{0,1}_MISO 出力遅延                         | 0  | 2.6 | F <sub>SPI_REF_CLK</sub><br>サイクル |
| T <sub>SSPISSCLK</sub>   | スレーブ セレクトのアサートから最初のアクティブ クロック<br>エッジ       | 1  | _   | F <sub>SPI_REF_CLK</sub><br>サイクル |
| T <sub>SSPICLKSS</sub>   | 最後のアクティブ クロック エッジからスレーブ セレクトの<br>ディアサート    | 1  | _   | F <sub>SPI_REF_CLK</sub><br>サイクル |
| F <sub>SSPICLK</sub>     | SPI スレーブ モード デバイスのクロック周波数                  | _  | 25  | MHz                              |
| F <sub>SPI_REF_CLK</sub> | SPI の基準クロック周波数                             | -  | 200 | MHz                              |

- 1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。
- 2. すべてのタイミング値は、理想的な外部入力クロックを前提としています。実際のデザイン システムにおけるタイミング バジェットにはさらに 外部クロック ジッターを考慮する必要があります。



図 13: スレーブ モード (CPHA = 0) の SPI インターフェイスのタイミング図



図 14: スレーブ モード (CPHA = 1) の SPI インターフェイスのタイミング図



# CAN インターフェイス

表 43: CAN インターフェイスのスイッチ特性(1)

| シンボル                     | 説明                     | 最小 | 最大  | 単位  |
|--------------------------|------------------------|----|-----|-----|
| T <sub>PWCANRX</sub>     | 最小受信パルス幅               | 1  | _   | μs  |
| T <sub>PWCANTX</sub>     | 最小送信パルス幅               | 1  | -   | μs  |
| F <sub>CAN_REF_CLK</sub> | 内部供給される CAN の基準クロック周波数 | _  | 100 | MHz |
|                          | 外部供給される CAN の基準クロック周波数 | _  | 40  | MHz |

#### 注記:

1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。

## PJTAG インターフェイス

表 44: PJTAG インターフェイス(1)(2)

| シンボル                  | 説明                      | 最小  | 最大   | 単位  |
|-----------------------|-------------------------|-----|------|-----|
| T <sub>PJTAGDCK</sub> | PJTAG 入力セットアップ タイム      | 2.4 | _    | ns  |
| $T_{PJTAGCKD}$        | PJTAG 入力ホールド タイム        | 2.0 | 1    | ns  |
| T <sub>PJTAGCKO</sub> | PJTAG の Clock-to-Out 遅延 | _   | 12.5 | ns  |
| T <sub>PJTAGCLK</sub> | PJTAG のクロック周波数          | _   | 20   | MHz |

#### 注記:

- LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。
- すべてのタイミング値は、理想的な外部入力クロックを前提としています。実際のデザイン システムにおけるタイミング バジェットにはさらに外 部クロック ジッターを考慮する必要があります。



図 15: PJTAG インターフェイスのタイミング図

## UART インターフェイス

表 45: UART インターフェイスのスイッチ特性(1)

| シンボル                      | 説明              | 最小 | 最大  | 単位   |
|---------------------------|-----------------|----|-----|------|
| BAUD <sub>TXMAX</sub>     | 最大送信ボー レート      | _  | 1   | Mb/s |
| BAUD <sub>RXMAX</sub>     | 最大受信ボー レート      | _  | 1   | Mb/s |
| F <sub>UART_REF_CLK</sub> | UART の基準クロック周波数 | -  | 100 | MHz  |

#### 注記:

1. LVCMOS33、Slow スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。



## GPIO インターフェイス

表 46: GPIO バンクのスイッチ特性(1)

| シンボル                 | 説明           | 最小           | 最大 | 単位 |
|----------------------|--------------|--------------|----|----|
| T <sub>PWGPIOH</sub> | 入力 High パルス幅 | 10 x 1/cpu1x | _  | μs |
| $T_{PWGPIOL}$        | 入力 Low パルス幅  | 10 x 1/cpu1x | _  | μs |

#### 注記:

1. 割り込みのパルス幅要件です。



図 16: GPIO インターフェイスのタイミング図

## トレース インターフェイス

表 47:トレース インターフェイスのスイッチ特性(1)

| シンボル                  | 説明                          | 最小   | 最大  | 単位  |
|-----------------------|-----------------------------|------|-----|-----|
| T <sub>TCECKO</sub>   | トレース Clock-to-Output 遅延、全出力 | -1.4 | 1.5 | ns  |
| T <sub>DCTCECLK</sub> | トレース クロックのデューティ サイクル        | 40   | 60  | %   |
| F <sub>TCECLK</sub>   | トレース クロック周波数                | -    | 80  | MHz |

#### 注記:

1. LVCMOS25、Fast スルーレート、8mA 駆動電流、15pF 負荷をテスト条件としています。

## トリプル タイマー カウンター インターフェイス

表 48:トリプル タイマー カウンター インターフェイスのスイッチ特性(1)

| シンボル                   | 説明                              | 最小            | 最大      | 単位  |
|------------------------|---------------------------------|---------------|---------|-----|
| T <sub>PWTTCOCLK</sub> | トリプル タイム カウンター出力クロックのパルス幅       | 2 x 1/cpu1x   | _       | ns  |
| F <sub>TTCOCLK</sub>   | トリプル タイム カウンター出力クロック周波数         | _             | cpu1x/4 | MHz |
| T <sub>TTCICLKH</sub>  | トリプル タイム カウンター入力クロックの High パルス幅 | 1.5 x 1/cpu1x | _       | ns  |
| T <sub>TTCICLKL</sub>  | トリプル タイム カウンター入力クロックの Low パルス幅  | 1.5 x 1/cpu1x | -       | ns  |
| F <sub>TTCICLK</sub>   | トリプル タイム カウンター入力クロック周波数         | _             | cpu1x/3 | MHz |

#### 注記:

1. すべてのタイミング値は、理想的な外部入力クロックを前提としています。実際のデザイン システムにおけるタイミング バジェットにはさらに 外部クロック ジッターを考慮する必要があります。

## ウォッチドッグ タイマー

表 49: ウォッチドッグ タイマーのスイッチ特性

| シンボル                | 説明                    | 最小 | 最大 | 単位  |
|---------------------|-----------------------|----|----|-----|
| F <sub>WDTCLK</sub> | ウォッチドッグ タイマー入力クロック周波数 | _  | 10 | MHz |



# PL パフォーマンス特性

ここでは、PL にインプリメントされた一般的なファンクションおよびデザインのパフォーマンス特性を示します。ここに記載する値はワースト ケース値であり、完全に特性評価が行われています。また、14 ページの「AC スイッチ特性」に記載されているガイドラインにも従っています。各表の I/O バンク タイプは High Performance (HP) または High Range (HR) のいずれかです。

表 50: PL ネットワーク アプリケーション インターフェイスのパフォーマンス

| =¥ na                                   | 1/0 1/2 4 0 5 1 = | スヒ   | ₩ <i> </i> ± |      |      |
|-----------------------------------------|-------------------|------|--------------|------|------|
| 説明                                      | I/O バンクのタイプ       | -3   | -2           | -1   | 単位   |
| SDR LVDS トランスミッター                       | HR                | 710  | 710          | 625  | Mb/s |
| (OSERDES を使用、DATA_WIDTH = $4 \sim 8$ )  | HP                | 710  | 710          | 625  | Mb/s |
| DDR LVDS トランスミッター                       | HR                | 1250 | 1250         | 950  | Mb/s |
| (OSERDES を使用、DATA_WIDTH = $4\sim14$ )   | HP                | 1600 | 1400         | 1250 | Mb/s |
| SDR LVDS レシーバー (SFI-4.1) <sup>(1)</sup> | HR                | 710  | 710          | 625  | Mb/s |
|                                         | HP                | 710  | 710          | 625  | Mb/s |
| DDR LVDS レシーバー (SPI-4.2) <sup>(1)</sup> | HR                | 1250 | 1250         | 950  | Mb/s |
|                                         | HP                | 1600 | 1400         | 1250 | Mb/s |

#### 注記:

1. LVDS レシーバーの性能は通常、ダイナミック位相アライメント (DPA) アルゴリズムを使用しているかどうかに依存します。



表 51: メモリ インターフェイス ジェネレーターで利用可能なメモリ インターフェイス IP の最大物理インターフェイス (PHY) レート (FFG パッケージ) $^{(1)(2)}$ 

| メモリ規格      | 1/0 + 0 + 1 = | V                     |      | スピード グレード |      | 単位     |
|------------|---------------|-----------------------|------|-----------|------|--------|
|            | I/O バンクのタイプ   | V <sub>CCAUX_IO</sub> | -3   | -2        | -1   | 単位     |
| 4:1 メモリ コン | ノトローラー        |                       |      |           |      |        |
|            | HP            | 2.0V                  | 1866 | 1866      | 1600 | Mb/s   |
| DDR3       | HP            | 1.8V                  | 1600 | 1333      | 1066 | Mb/s   |
|            | HR            | N/A                   | 1066 | 1066      | 800  | Mb/s   |
|            | HP            | 2.0V                  | 1600 | 1600      | 1333 | Mb/s   |
| DDR3L      | HP            | 1.8V                  | 1333 | 1066      | 800  | Mb/s   |
|            | HR            | N/A                   | 800  | 800       | 667  | Mb/s   |
|            | HP            | 2.0V                  | 800  | 800       | 800  | Mb/s   |
| DDR2       | HP            | 1.8V                  | 800  | 800       | 800  | Mb/s   |
|            | HR            | N/A                   | 800  | 800       | 800  | Mb/s   |
|            | HP            | 2.0V                  | 800  | 667       | 667  | MHz    |
| RLDRAM III | HP            | 1.8V                  | 550  | 500       | 450  | MHz    |
|            | HR            | N/A                   |      | N/A       |      |        |
| 2:1 メモリ コン | ノトローラー        | 1                     |      |           |      |        |
|            | HP            | 2.0V                  | 1066 |           | 800  | Mb/s   |
| DDR3       | HP            | 1.8V                  |      | 1066      |      | Mb/s   |
|            | HR            | N/A                   |      |           |      | Mb/s   |
|            | HP            | 2.0V                  | 1066 | 1000      | 000  | Mb/s   |
| DDR3L      | HP            | 1.8V                  | 1066 | 1066      | 800  | Mb/s   |
|            | HR            | N/A                   | 800  | 800       | 667  | Mb/s   |
|            | HP            | 2.0V                  |      | 800       | 800  |        |
| DDR2       | HP            | 1.8V                  | 800  |           |      | Mb/s   |
|            | HR            | N/A                   |      |           |      |        |
|            | HP            | 2.0V                  | 550  | 500       |      | ) (III |
| QDR II+(3) | HP            | 1.8V                  | 550  | 500       | 450  | MHz    |
|            | HR            | N/A                   | 500  | 450       | 400  | MHz    |
|            | HP            | 2.0V                  |      |           |      |        |
| RLDRAM II  | HP            | 1.8V                  | 533  | 500       | 450  | MHz    |
|            | HR            | N/A                   |      |           |      |        |
|            | HP            | 2.0V                  |      |           |      | Mb/s   |
| LPDDR2     | HP            | 1.8V                  | 667  | 667       | 667  | Mb/s   |
|            | HR            | N/A                   |      |           |      | Mb/s   |

- 1.  $V_{REF}$  のトラッキングが必要です。詳細は、『7 シリーズ FPGA メモリ インターフェイス ソリューション ユーザー ガイド』(UG586) を参照してください。
- 2. 内部  $V_{REF}$  を使用する場合、最大データ レートは 800 Mb/s (400 MHz) です。
- 3. QDRII+ の最大パフォーマンス仕様は、バースト長 4 (BL = 4) のインプリメンテーションに対応するものです。バースト長 2 (BL = 2) のインプリメンテーションの場合、すべてのスピード グレードおよび I/O バンク タイプで 333MHz に制限されます。



表 52: メモリ インターフェイス ジェネレーターで利用可能なメモリ インターフェイス IP の最大物理インターフェイス (PHY) レート (FBG パッケージ) $^{(1)(2)}$ 

| メモリ規格                  | I/O バンクの | V <sub>CCAUX IO</sub> (3) |      | スピード グレード |     | 22/1     |
|------------------------|----------|---------------------------|------|-----------|-----|----------|
|                        | タイプ      | VCCAUX_IO(6)              | -3   | -2        | -1  | 単位       |
| 4:1 メモリ コン             | ノトローラー   |                           |      |           |     |          |
| DDD2                   | HP       | N/A                       | 1333 | 1066      | 800 | Mb/s     |
| DDR3                   | HR       | N/A                       | 1066 | 800       | 800 | Mb/s     |
| DDR3L                  | HP       | N/A                       | 1066 | 800       | 667 | Mb/s     |
| DDK3L                  | HR       | N/A                       | 800  | 800       | 667 | Mb/s     |
| DDD2                   | HP       | N/A                       | 800  | 800       | 800 | Mb/s     |
| DDR2                   | HR       | N/A                       | 800  | 667       | 667 | Mb/s     |
| RLDRAM III             | HP       | N/A                       | 550  | 500       | 450 | MHz      |
| KLDKAWI III            | HR       | N/A                       |      | N/A       |     | <u> </u> |
| 2:1 メモリ コン             | ノトローラー   |                           |      |           |     |          |
| DDR3                   | HP       | N/A                       | 1066 | 1066      | 800 | Mb/s     |
| טאטט                   | HR       | N/A                       | 1066 | 800       | 800 | Mb/s     |
| DDR3L                  | HP       | N/A                       | 1066 | 800       | 667 | Mb/s     |
| DDK3L                  | HR       | N/A                       | 800  | 800       | 667 | Mb/s     |
| DDR2                   | HP       | N/A                       | 800  | 800       | 800 | Mb/s     |
| DDR2                   | HR       | N/A                       | 800  | 667       | 667 | Mb/s     |
| QDR II+ <sup>(4)</sup> | HP       | N/A                       | 550  | 500       | 450 | MHz      |
| QDR II+(*)             | HR       | N/A                       | 450  | 400       | 350 | MHz      |
| DI DDAM II             | HP       | N/A                       | 533  | 500       | 450 | MHa      |
| RLDRAM II              | HR       | N/A                       | 333  | 500       | 450 | MHz      |
| I DDDD2                | HP       | N/A                       | 667  | 667       | 667 | Mb/s     |
| LPDDR2                 | HR       | N/A                       | 667  | 667       | 533 | Mb/s     |

- 1.  $V_{REF}$  のトラッキングが必要です。詳細は、『7 シリーズ FPGA メモリ インターフェイス ソリューション ユーザー ガイド』 (UG586) を参照してください。
- 2. 内部  $V_{RFF}$  を使用する場合、最大データ レートは 800 Mb/s (400 MHz) です。
- 3. FBG パッケージの場合、HP I/Oバンクのプリドライバー電圧を調整する、個別の  $V_{CCAUX\ IO}$  電源ピンはありません。
- 4. QDRII+ の最大パフォーマンス仕様は、バースト長 4 (BL = 4) のインプリメンテーションに対応するものです。バースト長 2 (BL = 2) のインプリメンテーションの場合、すべてのスピード グレードおよび I/O バンク タイプで 333MHz に制限されます。

# PL スイッチ特性

## IOB パッド入力/出力/トライステート

表 53 (3.3V High Range (HR) IOB) および表 54 (1.8V High Performance (HP) IOB) に、各 I/O 規格のパッドからのデータ入力遅延調整、パッドまでのデータ出力遅延、およびトライステート遅延の値を示します。

- $T_{IOPI}$  は、IOB パッドから入力バッファーを通り、I ピンに達するまでの遅延です。遅延値は、SelectIO 入力バッファーの機能に依存します。
- $T_{IOOP}$  は、O ピンから出力バッファーを通り、IOB パッドに達するまでの遅延です。遅延値は、SelectIO 出力バッファーの機能に依存します。
- T<sub>IOTP</sub> は、トライステートが無効な場合の、T ピンから IOB パッドの出力バッファーを通って IOB パッドに達するまでの遅延です。遅延値は、出力バッファーの SelectIO の機能に依存します。HP I/O バンクでは、DCITERMDISABLE ピン使用時の内部 DCI 終端がオンになるまでの時間は常に T<sub>IOTP</sub> よりも高速です。HR I/O バンクでは、INTERMDISABLE ピン使用時の IN\_TERM 終端がオンになるまでの時間は常に T<sub>IOTP</sub> よりも高速です。

表 53: 3.3V IOB High Range (HR) のスイッチ特性

|                         |      | T <sub>IOPI</sub> |      |           | T <sub>IOOP</sub> |      |           | T <sub>IOTP</sub> |      |    |
|-------------------------|------|-------------------|------|-----------|-------------------|------|-----------|-------------------|------|----|
| I/O 規格                  | スピ   | ードグレ              | ード   | スピード グレード |                   |      | スピード グレード |                   |      | 単位 |
|                         | -3   | -2                | -1   | -3        | -2                | -1   | -3        | -2                | -1   |    |
| LVTTL_S4                | 1.31 | 1.42              | 1.64 | 3.77      | 3.90              | 4.00 | 4.53      | 4.76              | 4.99 | ns |
| LVTTL_S8                | 1.31 | 1.42              | 1.64 | 3.50      | 3.64              | 3.73 | 4.26      | 4.50              | 4.72 | ns |
| LVTTL_S12               | 1.31 | 1.42              | 1.64 | 3.49      | 3.62              | 3.72 | 4.25      | 4.48              | 4.71 | ns |
| LVTTL_S16               | 1.31 | 1.42              | 1.64 | 3.03      | 3.17              | 3.26 | 3.79      | 4.03              | 4.25 | ns |
| LVTTL_S24               | 1.31 | 1.42              | 1.64 | 3.25      | 3.39              | 3.48 | 4.01      | 4.25              | 4.47 | ns |
| LVTTL_F4                | 1.31 | 1.42              | 1.64 | 3.22      | 3.36              | 3.45 | 3.98      | 4.22              | 4.44 | ns |
| LVTTL_F8                | 1.31 | 1.42              | 1.64 | 2.71      | 2.84              | 2.93 | 3.47      | 3.70              | 3.92 | ns |
| LVTTL_F12               | 1.31 | 1.42              | 1.64 | 2.69      | 2.82              | 2.92 | 3.45      | 3.68              | 3.91 | ns |
| LVTTL_F16               | 1.31 | 1.42              | 1.64 | 2.57      | 2.85              | 3.15 | 3.33      | 3.71              | 4.14 | ns |
| LVTTL_F24               | 1.31 | 1.42              | 1.64 | 2.41      | 2.64              | 2.89 | 3.17      | 3.50              | 3.88 | ns |
| LVDS_25 <sup>(1)</sup>  | 0.64 | 0.68              | 0.80 | 1.36      | 1.47              | 1.55 | 2.12      | 2.33              | 2.54 | ns |
| MINI_LVDS_25            | 0.68 | 0.70              | 0.79 | 1.36      | 1.47              | 1.55 | 2.12      | 2.33              | 2.54 | ns |
| BLVDS_25 <sup>(1)</sup> | 0.65 | 0.69              | 0.80 | 1.83      | 2.02              | 2.20 | 2.59      | 2.88              | 3.19 | ns |
| RSDS_25 <sup>(1)</sup>  | 0.63 | 0.68              | 0.79 | 1.36      | 1.48              | 1.55 | 2.12      | 2.34              | 2.54 | ns |
| PPDS_25 <sup>(1)</sup>  | 0.65 | 0.69              | 0.80 | 1.36      | 1.49              | 1.58 | 2.12      | 2.35              | 2.57 | ns |
| TMDS_33 <sup>(1)</sup>  | 0.72 | 0.76              | 0.86 | 1.43      | 1.54              | 1.60 | 2.19      | 2.40              | 2.59 | ns |
| PCI33_3 <sup>(1)</sup>  | 1.28 | 1.41              | 1.65 | 2.71      | 3.08              | 3.52 | 3.47      | 3.94              | 4.51 | ns |
| HSUL_12                 | 0.63 | 0.64              | 0.71 | 1.77      | 1.90              | 2.00 | 2.53      | 2.76              | 2.99 | ns |
| DIFF_HSUL_12            | 0.58 | 0.61              | 0.70 | 1.55      | 1.68              | 1.78 | 2.31      | 2.54              | 2.77 | ns |
| HSTL_I_S                | 0.61 | 0.64              | 0.73 | 1.55      | 1.69              | 1.80 | 2.31      | 2.55              | 2.79 | ns |
| HSTL_II_S               | 0.61 | 0.64              | 0.73 | 1.21      | 1.34              | 1.43 | 1.97      | 2.20              | 2.42 | ns |
| HSTL_I_18_S             | 0.64 | 0.67              | 0.76 | 1.28      | 1.39              | 1.45 | 2.04      | 2.25              | 2.44 | ns |
| HSTL_II_18_S            | 0.64 | 0.67              | 0.76 | 1.18      | 1.31              | 1.40 | 1.94      | 2.17              | 2.39 | ns |
| DIFF_HSTL_I_S           | 0.63 | 0.67              | 0.77 | 1.42      | 1.54              | 1.61 | 2.18      | 2.40              | 2.60 | ns |
| DIFF_HSTL_II_S          | 0.63 | 0.67              | 0.77 | 1.15      | 1.24              | 1.27 | 1.91      | 2.10              | 2.26 | ns |
| DIFF_HSTL_I_18_S        | 0.65 | 0.69              | 0.78 | 1.27      | 1.38              | 1.43 | 2.03      | 2.24              | 2.42 | ns |
| DIFF_HSTL_II_18_S       | 0.65 | 0.69              | 0.78 | 1.14      | 1.23              | 1.26 | 1.90      | 2.09              | 2.25 | ns |



表 53: 3.3V IOB High Range (HR) のスイッチ特性 (続き)

|                             |      | T <sub>IOPI</sub> |      |      | T <sub>IOOP</sub> |      |      | T <sub>IOTP</sub> |      |    |
|-----------------------------|------|-------------------|------|------|-------------------|------|------|-------------------|------|----|
| I/O 規格                      | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | 単位 |
|                             | -3   | -2                | -1   | -3   | -2                | -1   | -3   | -2                | -1   |    |
| HSTL_I_F                    | 0.61 | 0.64              | 0.73 | 1.10 | 1.19              | 1.23 | 1.86 | 2.05              | 2.22 | ns |
| HSTL_II_F                   | 0.61 | 0.64              | 0.73 | 1.05 | 1.18              | 1.28 | 1.81 | 2.04              | 2.27 | ns |
| HSTL_I_18_F                 | 0.64 | 0.67              | 0.76 | 1.05 | 1.18              | 1.28 | 1.81 | 2.04              | 2.27 | ns |
| HSTL_II_18_F                | 0.64 | 0.67              | 0.76 | 1.03 | 1.14              | 1.23 | 1.79 | 2.00              | 2.22 | ns |
| DIFF_HSTL_I_F               | 0.63 | 0.67              | 0.77 | 1.09 | 1.18              | 1.22 | 1.85 | 2.04              | 2.21 | ns |
| DIFF_HSTL_II_F              | 0.63 | 0.67              | 0.77 | 1.02 | 1.11              | 1.14 | 1.78 | 1.97              | 2.13 | ns |
| DIFF_HSTL_I_18_F            | 0.65 | 0.69              | 0.78 | 1.08 | 1.17              | 1.21 | 1.84 | 2.03              | 2.20 | ns |
| DIFF_HSTL_II_18_F           | 0.65 | 0.69              | 0.78 | 1.01 | 1.10              | 1.13 | 1.77 | 1.96              | 2.12 | ns |
| LVCMOS33_S4                 | 1.31 | 1.40              | 1.60 | 3.77 | 3.90              | 4.00 | 4.53 | 4.76              | 4.99 | ns |
| LVCMOS33_S8                 | 1.31 | 1.40              | 1.60 | 3.49 | 3.62              | 3.72 | 4.25 | 4.48              | 4.71 | ns |
| LVCMOS33_S12                | 1.31 | 1.40              | 1.60 | 3.05 | 3.18              | 3.28 | 3.81 | 4.04              | 4.27 | ns |
| LVCMOS33_S16                | 1.31 | 1.40              | 1.60 | 3.06 | 3.43              | 3.88 | 3.82 | 4.29              | 4.87 | ns |
| LVCMOS33_F4                 | 1.31 | 1.40              | 1.60 | 3.22 | 3.36              | 3.45 | 3.98 | 4.22              | 4.44 | ns |
| LVCMOS33_F8                 | 1.31 | 1.40              | 1.60 | 2.71 | 2.84              | 2.93 | 3.47 | 3.70              | 3.92 | ns |
| LVCMOS33_F12                | 1.31 | 1.40              | 1.60 | 2.57 | 2.85              | 3.15 | 3.33 | 3.71              | 4.14 | ns |
| LVCMOS33_F16                | 1.31 | 1.40              | 1.60 | 2.44 | 2.69              | 2.96 | 3.20 | 3.55              | 3.95 | ns |
| LVCMOS25_S4                 | 1.08 | 1.16              | 1.32 | 3.08 | 3.22              | 3.31 | 3.84 | 4.08              | 4.30 | ns |
| LVCMOS25_S8                 | 1.08 | 1.16              | 1.32 | 2.85 | 2.98              | 3.07 | 3.61 | 3.84              | 4.06 | ns |
| LVCMOS25_S12                | 1.08 | 1.16              | 1.32 | 2.44 | 2.57              | 2.67 | 3.20 | 3.43              | 3.66 | ns |
| LVCMOS25_S16                | 1.08 | 1.16              | 1.32 | 2.79 | 2.92              | 3.01 | 3.55 | 3.78              | 4.00 | ns |
| LVCMOS25_F4                 | 1.08 | 1.16              | 1.32 | 2.71 | 2.84              | 2.93 | 3.47 | 3.70              | 3.92 | ns |
| LVCMOS25_F8                 | 1.08 | 1.16              | 1.32 | 2.14 | 2.28              | 2.37 | 2.90 | 3.14              | 3.36 | ns |
| LVCMOS25_F12                | 1.08 | 1.16              | 1.32 | 2.15 | 2.29              | 2.52 | 2.91 | 3.15              | 3.51 | ns |
| LVCMOS25_F16                | 1.08 | 1.16              | 1.32 | 1.92 | 2.17              | 2.45 | 2.68 | 3.03              | 3.44 | ns |
| LVCMOS18_S4                 | 0.64 | 0.66              | 0.74 | 1.55 | 1.68              | 1.78 | 2.31 | 2.54              | 2.77 | ns |
| LVCMOS18_S8                 | 0.64 | 0.66              | 0.74 | 2.14 | 2.28              | 2.37 | 2.90 | 3.14              | 3.36 | ns |
| LVCMOS18_S12                | 0.64 | 0.66              | 0.74 | 2.14 | 2.28              | 2.37 | 2.90 | 3.14              | 3.36 | ns |
| LVCMOS18_S16                | 0.64 | 0.66              | 0.74 | 1.49 | 1.62              | 1.72 | 2.25 | 2.48              | 2.71 | ns |
| LVCMOS18_S24 <sup>(1)</sup> | 0.64 | 0.66              | 0.74 | 1.74 | 1.92              | 2.08 | 2.50 | 2.78              | 3.07 | ns |
| LVCMOS18_F4                 | 0.64 | 0.66              | 0.74 | 1.38 | 1.51              | 1.61 | 2.14 | 2.37              | 2.60 | ns |
| LVCMOS18_F8                 | 0.64 | 0.66              | 0.74 | 1.64 | 1.78              | 1.87 | 2.40 | 2.64              | 2.86 | ns |
| LVCMOS18_F12                | 0.64 | 0.66              | 0.74 | 1.64 | 1.78              | 1.87 | 2.40 | 2.64              | 2.86 | ns |
| LVCMOS18_F16                | 0.64 | 0.66              | 0.74 | 1.52 | 1.68              | 1.81 | 2.28 | 2.54              | 2.80 | ns |
| LVCMOS18_F24 <sup>(1)</sup> | 0.64 | 0.66              | 0.74 | 1.34 | 1.46              | 1.55 | 2.10 | 2.32              | 2.54 | ns |
| LVCMOS15_S4                 | 0.66 | 0.69              | 0.81 | 1.86 | 2.00              | 2.09 | 2.62 | 2.86              | 3.08 | ns |
| LVCMOS15_S8                 | 0.66 | 0.69              | 0.81 | 2.05 | 2.18              | 2.28 | 2.81 | 3.04              | 3.27 | ns |
| LVCMOS15_S12                | 0.66 | 0.69              | 0.81 | 1.83 | 2.03              | 2.23 | 2.59 | 2.89              | 3.22 | ns |
| LVCMOS15_S16                | 0.66 | 0.69              | 0.81 | 1.76 | 1.95              | 2.13 | 2.52 | 2.81              | 3.12 | ns |



表 53: 3.3V IOB High Range (HR) のスイッチ特性 (続き)

|                             |      | T <sub>IOPI</sub> |      |      | T <sub>IOOP</sub> |      |      | T <sub>IOTP</sub> |      |    |
|-----------------------------|------|-------------------|------|------|-------------------|------|------|-------------------|------|----|
| I/O 規格                      | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | 単位 |
|                             | -3   | -2                | -1   | -3   | -2                | -1   | -3   | -2                | -1   |    |
| LVCMOS15_F4                 | 0.66 | 0.69              | 0.81 | 1.63 | 1.76              | 1.86 | 2.39 | 2.62              | 2.85 | ns |
| LVCMOS15_F8                 | 0.66 | 0.69              | 0.81 | 1.79 | 1.99              | 2.18 | 2.55 | 2.85              | 3.17 | ns |
| LVCMOS15_F12                | 0.66 | 0.69              | 0.81 | 1.40 | 1.54              | 1.65 | 2.16 | 2.40              | 2.64 | ns |
| LVCMOS15_F16                | 0.66 | 0.69              | 0.81 | 1.37 | 1.51              | 1.61 | 2.13 | 2.37              | 2.60 | ns |
| LVCMOS12_S4                 | 0.88 | 0.91              | 1.00 | 2.53 | 2.67              | 2.76 | 3.29 | 3.53              | 3.75 | ns |
| LVCMOS12_S8                 | 0.88 | 0.91              | 1.00 | 2.05 | 2.18              | 2.28 | 2.81 | 3.04              | 3.27 | ns |
| LVCMOS12_S12 <sup>(1)</sup> | 0.88 | 0.91              | 1.00 | 1.75 | 1.89              | 1.98 | 2.51 | 2.75              | 2.97 | ns |
| LVCMOS12_F4                 | 0.88 | 0.91              | 1.00 | 1.94 | 2.07              | 2.17 | 2.70 | 2.93              | 3.16 | ns |
| LVCMOS12_F8                 | 0.88 | 0.91              | 1.00 | 1.50 | 1.64              | 1.73 | 2.26 | 2.50              | 2.72 | ns |
| LVCMOS12_F12 <sup>(1)</sup> | 0.88 | 0.91              | 1.00 | 1.54 | 1.71              | 1.87 | 2.30 | 2.57              | 2.86 | ns |
| SSTL135_S                   | 0.61 | 0.64              | 0.73 | 1.27 | 1.40              | 1.50 | 2.03 | 2.26              | 2.49 | ns |
| SSTL15_S                    | 0.61 | 0.64              | 0.73 | 1.24 | 1.37              | 1.47 | 2.00 | 2.23              | 2.46 | ns |
| SSTL18_I_S                  | 0.64 | 0.67              | 0.76 | 1.59 | 1.74              | 1.85 | 2.35 | 2.60              | 2.84 | ns |
| SSTL18_II_S                 | 0.64 | 0.67              | 0.76 | 1.27 | 1.40              | 1.50 | 2.03 | 2.26              | 2.49 | ns |
| DIFF_SSTL135_S              | 0.59 | 0.61              | 0.73 | 1.27 | 1.40              | 1.50 | 2.03 | 2.26              | 2.49 | ns |
| DIFF_SSTL15_S               | 0.63 | 0.67              | 0.77 | 1.24 | 1.37              | 1.47 | 2.00 | 2.23              | 2.46 | ns |
| DIFF_SSTL18_I_S             | 0.65 | 0.69              | 0.78 | 1.50 | 1.63              | 1.72 | 2.26 | 2.49              | 2.71 | ns |
| DIFF_SSTL18_II_S            | 0.65 | 0.69              | 0.78 | 1.13 | 1.22              | 1.25 | 1.89 | 2.08              | 2.24 | ns |
| SSTL135_F                   | 0.61 | 0.64              | 0.73 | 1.04 | 1.17              | 1.26 | 1.80 | 2.03              | 2.25 | ns |
| SSTL15_F                    | 0.61 | 0.64              | 0.73 | 1.04 | 1.17              | 1.26 | 1.80 | 2.03              | 2.25 | ns |
| SSTL18_I_F                  | 0.64 | 0.67              | 0.76 | 1.12 | 1.22              | 1.26 | 1.88 | 2.08              | 2.25 | ns |
| SSTL18_II_F                 | 0.64 | 0.67              | 0.76 | 1.05 | 1.18              | 1.28 | 1.81 | 2.04              | 2.27 | ns |
| DIFF_SSTL135_F              | 0.59 | 0.61              | 0.73 | 1.04 | 1.17              | 1.26 | 1.80 | 2.03              | 2.25 | ns |
| DIFF_SSTL15_F               | 0.63 | 0.67              | 0.77 | 1.04 | 1.17              | 1.26 | 1.80 | 2.03              | 2.25 | ns |
| DIFF_SSTL18_I_F             | 0.65 | 0.69              | 0.78 | 1.10 | 1.19              | 1.23 | 1.86 | 2.05              | 2.22 | ns |
| DIFF_SSTL18_II_F            | 0.65 | 0.69              | 0.78 | 1.02 | 1.10              | 1.14 | 1.78 | 1.96              | 2.13 | ns |

## 注記:

1. この I/O 規格は 3.3V High Range (HR) バンクでのみ使用できます。



表 54: 1.8V IOB High Performance (HP) のスイッチ特性

|                          |      | T <sub>IOPI</sub> |      |      | T <sub>IOOP</sub> |      |      | T <sub>IOTP</sub> |      |    |
|--------------------------|------|-------------------|------|------|-------------------|------|------|-------------------|------|----|
| I/O 規格                   | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | 単位 |
|                          | -3   | -2                | -1   | -3   | -2                | -1   | -3   | -2                | -1   |    |
| LVDS                     | 0.75 | 0.79              | 0.92 | 1.05 | 1.17              | 1.24 | 1.68 | 1.92              | 2.06 | ns |
| HSUL_12                  | 0.69 | 0.72              | 0.82 | 1.65 | 1.84              | 2.05 | 2.29 | 2.59              | 2.87 | ns |
| DIFF_HSUL_12             | 0.69 | 0.72              | 0.82 | 1.65 | 1.84              | 2.05 | 2.29 | 2.59              | 2.87 | ns |
| HSTL_I_S                 | 0.68 | 0.72              | 0.82 | 1.15 | 1.28              | 1.38 | 1.79 | 2.03              | 2.20 | ns |
| HSTL_II_S                | 0.68 | 0.72              | 0.82 | 1.05 | 1.17              | 1.26 | 1.69 | 1.93              | 2.08 | ns |
| HSTL_I_18_S              | 0.70 | 0.72              | 0.82 | 1.12 | 1.24              | 1.34 | 1.75 | 2.00              | 2.16 | ns |
| HSTL_II_18_S             | 0.70 | 0.72              | 0.82 | 1.06 | 1.18              | 1.26 | 1.70 | 1.94              | 2.08 | ns |
| HSTL_I_12_S              | 0.68 | 0.72              | 0.82 | 1.14 | 1.27              | 1.37 | 1.78 | 2.02              | 2.20 | ns |
| HSTL_I_DCI_S             | 0.68 | 0.72              | 0.82 | 1.11 | 1.23              | 1.33 | 1.74 | 1.99              | 2.15 | ns |
| HSTL_II_DCI_S            | 0.68 | 0.72              | 0.82 | 1.05 | 1.17              | 1.26 | 1.69 | 1.93              | 2.08 | ns |
| HSTL_II_T_DCI_S          | 0.70 | 0.72              | 0.82 | 1.15 | 1.28              | 1.38 | 1.78 | 2.03              | 2.20 | ns |
| HSTL_I_DCI_18_S          | 0.70 | 0.72              | 0.82 | 1.11 | 1.23              | 1.33 | 1.74 | 1.99              | 2.15 | ns |
| HSTL_II_DCI_18_S         | 0.70 | 0.72              | 0.82 | 1.05 | 1.16              | 1.24 | 1.69 | 1.92              | 2.06 | ns |
| HSTL_II _T_DCI_18_S      | 0.70 | 0.72              | 0.82 | 1.11 | 1.23              | 1.33 | 1.74 | 1.99              | 2.15 | ns |
| DIFF_HSTL_I_S            | 0.75 | 0.79              | 0.92 | 1.15 | 1.28              | 1.38 | 1.79 | 2.03              | 2.20 | ns |
| DIFF_HSTL_II_S           | 0.75 | 0.79              | 0.92 | 1.05 | 1.17              | 1.26 | 1.69 | 1.93              | 2.08 | ns |
| DIFF_HSTL_I_DCI_S        | 0.75 | 0.79              | 0.92 | 1.15 | 1.28              | 1.38 | 1.78 | 2.03              | 2.20 | ns |
| DIFF_HSTL_II_DCI_S       | 0.75 | 0.79              | 0.92 | 1.05 | 1.17              | 1.26 | 1.69 | 1.93              | 2.08 | ns |
| DIFF_HSTL_I_18_S         | 0.75 | 0.79              | 0.92 | 1.12 | 1.24              | 1.34 | 1.75 | 2.00              | 2.16 | ns |
| DIFF_HSTL_II_18_S        | 0.75 | 0.79              | 0.92 | 1.06 | 1.18              | 1.26 | 1.70 | 1.94              | 2.08 | ns |
| DIFF_HSTL_I_DCI_18_S     | 0.75 | 0.79              | 0.92 | 1.11 | 1.23              | 1.33 | 1.74 | 1.99              | 2.15 | ns |
| DIFF_HSTL_II_DCI_18_S    | 0.75 | 0.79              | 0.92 | 1.05 | 1.16              | 1.24 | 1.69 | 1.92              | 2.06 | ns |
| DIFF_HSTL_II _T_DCI_18_S | 0.75 | 0.79              | 0.92 | 1.11 | 1.23              | 1.33 | 1.74 | 1.99              | 2.15 | ns |
| HSTL_I_F                 | 0.68 | 0.72              | 0.82 | 1.02 | 1.14              | 1.22 | 1.66 | 1.90              | 2.04 | ns |
| HSTL_II_F                | 0.68 | 0.72              | 0.82 | 0.97 | 1.08              | 1.15 | 1.61 | 1.84              | 1.97 | ns |
| HSTL_I_18_F              | 0.70 | 0.72              | 0.82 | 1.04 | 1.16              | 1.24 | 1.68 | 1.91              | 2.06 | ns |
| HSTL_II_18_F             | 0.70 | 0.72              | 0.82 | 0.98 | 1.09              | 1.16 | 1.62 | 1.85              | 1.98 | ns |
| HSTL_I_12_F              | 0.68 | 0.72              | 0.82 | 1.02 | 1.13              | 1.21 | 1.65 | 1.88              | 2.03 | ns |
| HSTL_I_DCI_F             | 0.68 | 0.72              | 0.82 | 1.04 | 1.16              | 1.24 | 1.67 | 1.91              | 2.06 | ns |
| HSTL_II_DCI_F            | 0.68 | 0.72              | 0.82 | 0.97 | 1.08              | 1.15 | 1.61 | 1.84              | 1.97 | ns |
| HSTL_II_T_DCI_F          | 0.70 | 0.72              | 0.82 | 1.02 | 1.14              | 1.22 | 1.66 | 1.90              | 2.04 | ns |
| HSTL_I_DCI_18_F          | 0.70 | 0.72              | 0.82 | 1.04 | 1.16              | 1.24 | 1.67 | 1.91              | 2.06 | ns |
| HSTL_II_DCI_18_F         | 0.70 | 0.72              | 0.82 | 0.98 | 1.09              | 1.16 | 1.61 | 1.85              | 1.98 | ns |
| HSTL_II _T_DCI_18_F      | 0.70 | 0.72              | 0.82 | 1.04 | 1.16              | 1.24 | 1.67 | 1.91              | 2.06 | ns |
| DIFF_HSTL_I_F            | 0.75 | 0.79              | 0.92 | 1.02 | 1.14              | 1.22 | 1.66 | 1.90              | 2.04 | ns |
| DIFF_HSTL_II_F           | 0.75 | 0.79              | 0.92 | 0.97 | 1.08              | 1.15 | 1.61 | 1.84              | 1.97 | ns |
| DIFF_HSTL_I_DCI_F        | 0.75 | 0.79              | 0.92 | 1.02 | 1.14              | 1.22 | 1.66 | 1.90              | 2.04 | ns |
| DIFF_HSTL_II_DCI_F       | 0.75 | 0.79              | 0.92 | 0.97 | 1.08              | 1.15 | 1.61 | 1.84              | 1.97 | ns |



表 54: 1.8V IOB High Performance (HP) のスイッチ特性 (続き)

|                          |      | $T_IOPI$ |      |      | $T_{IOOP}$ |      |      | $T_{IOTP}$ |      |    |
|--------------------------|------|----------|------|------|------------|------|------|------------|------|----|
| I/O 規格                   | スピ   | ゚ード グレ   | ード   | スピ   | ード グレ      | ード   | スピ   | ード グレ      | ード   | 単位 |
|                          | -3   | -2       | -1   | -3   | -2         | -1   | -3   | -2         | -1   |    |
| DIFF_HSTL_I_18_F         | 0.75 | 0.79     | 0.92 | 1.04 | 1.16       | 1.24 | 1.68 | 1.91       | 2.06 | ns |
| DIFF_HSTL_II_18_F        | 0.75 | 0.79     | 0.92 | 0.98 | 1.09       | 1.16 | 1.62 | 1.85       | 1.98 | ns |
| DIFF_HSTL_I_DCI_18_F     | 0.75 | 0.79     | 0.92 | 1.04 | 1.16       | 1.24 | 1.67 | 1.91       | 2.06 | ns |
| DIFF_HSTL_II_DCI_18_F    | 0.75 | 0.79     | 0.92 | 0.98 | 1.09       | 1.16 | 1.61 | 1.85       | 1.98 | ns |
| DIFF_HSTL_II _T_DCI_18_F | 0.75 | 0.79     | 0.92 | 1.04 | 1.16       | 1.24 | 1.67 | 1.91       | 2.06 | ns |
| LVCMOS18_S2              | 0.47 | 0.50     | 0.60 | 3.95 | 4.28       | 4.85 | 4.59 | 5.04       | 5.67 | ns |
| LVCMOS18_S4              | 0.47 | 0.50     | 0.60 | 2.67 | 2.98       | 3.43 | 3.31 | 3.73       | 4.26 | ns |
| LVCMOS18_S6              | 0.47 | 0.50     | 0.60 | 2.14 | 2.38       | 2.72 | 2.77 | 3.14       | 3.54 | ns |
| LVCMOS18_S8              | 0.47 | 0.50     | 0.60 | 1.98 | 2.21       | 2.52 | 2.61 | 2.97       | 3.35 | ns |
| LVCMOS18_S12             | 0.47 | 0.50     | 0.60 | 1.70 | 1.91       | 2.17 | 2.34 | 2.67       | 2.99 | ns |
| LVCMOS18_S16             | 0.47 | 0.50     | 0.60 | 1.57 | 1.75       | 1.97 | 2.20 | 2.51       | 2.79 | ns |
| LVCMOS18_F2              | 0.47 | 0.50     | 0.60 | 3.50 | 3.87       | 4.48 | 4.14 | 4.63       | 5.30 | ns |
| LVCMOS18_F4              | 0.47 | 0.50     | 0.60 | 2.23 | 2.50       | 2.87 | 2.87 | 3.25       | 3.69 | ns |
| LVCMOS18_F6              | 0.47 | 0.50     | 0.60 | 1.80 | 2.00       | 2.26 | 2.43 | 2.76       | 3.08 | ns |
| LVCMOS18_F8              | 0.47 | 0.50     | 0.60 | 1.46 | 1.72       | 2.04 | 2.10 | 2.47       | 2.86 | ns |
| LVCMOS18_F12             | 0.47 | 0.50     | 0.60 | 1.26 | 1.40       | 1.53 | 1.89 | 2.16       | 2.35 | ns |
| LVCMOS18_F16             | 0.47 | 0.50     | 0.60 | 1.19 | 1.33       | 1.44 | 1.83 | 2.08       | 2.26 | ns |
| LVCMOS15_S2              | 0.59 | 0.62     | 0.73 | 3.55 | 3.89       | 4.45 | 4.19 | 4.65       | 5.27 | ns |
| LVCMOS15_S4              | 0.59 | 0.62     | 0.73 | 2.45 | 2.70       | 3.06 | 3.08 | 3.45       | 3.89 | ns |
| LVCMOS15_S6              | 0.59 | 0.62     | 0.73 | 2.24 | 2.51       | 2.88 | 2.88 | 3.26       | 3.71 | ns |
| LVCMOS15_S8              | 0.59 | 0.62     | 0.73 | 1.91 | 2.16       | 2.49 | 2.55 | 2.91       | 3.31 | ns |
| LVCMOS15_S12             | 0.59 | 0.62     | 0.73 | 1.77 | 1.98       | 2.23 | 2.41 | 2.73       | 3.05 | ns |
| LVCMOS15_S16             | 0.59 | 0.62     | 0.73 | 1.62 | 1.81       | 2.02 | 2.26 | 2.56       | 2.84 | ns |
| LVCMOS15_F2              | 0.59 | 0.62     | 0.73 | 3.38 | 3.69       | 4.18 | 4.02 | 4.44       | 5.00 | ns |
| LVCMOS15_F4              | 0.59 | 0.62     | 0.73 | 2.04 | 2.21       | 2.44 | 2.68 | 2.97       | 3.26 | ns |
| LVCMOS15_F6              | 0.59 | 0.62     | 0.73 | 1.47 | 1.74       | 2.09 | 2.10 | 2.50       | 2.91 | ns |
| LVCMOS15_F8              | 0.59 | 0.62     | 0.73 | 1.31 | 1.46       | 1.61 | 1.95 | 2.22       | 2.43 | ns |
| LVCMOS15_F12             | 0.59 | 0.62     | 0.73 | 1.21 | 1.34       | 1.45 | 1.84 | 2.10       | 2.27 | ns |
| LVCMOS15_F16             | 0.59 | 0.62     | 0.73 | 1.18 | 1.31       | 1.41 | 1.82 | 2.07       | 2.23 | ns |
| LVCMOS12_S2              | 0.64 | 0.67     | 0.78 | 3.38 | 3.80       | 4.48 | 4.02 | 4.55       | 5.30 | ns |
| LVCMOS12_S4              | 0.64 | 0.67     | 0.78 | 2.62 | 2.94       | 3.43 | 3.26 | 3.70       | 4.25 | ns |
| LVCMOS12_S6              | 0.64 | 0.67     | 0.78 | 2.05 | 2.33       | 2.72 | 2.69 | 3.08       | 3.54 | ns |
| LVCMOS12_S8              | 0.64 | 0.67     | 0.78 | 1.94 | 2.18       | 2.51 | 2.58 | 2.94       | 3.33 | ns |
| LVCMOS12_F2              | 0.64 | 0.67     | 0.78 | 2.84 | 3.15       | 3.62 | 3.48 | 3.90       | 4.44 | ns |
| LVCMOS12_F4              | 0.64 | 0.67     | 0.78 | 1.97 | 2.18       | 2.44 | 2.61 | 2.93       | 3.26 | ns |
| LVCMOS12_F6              | 0.64 | 0.67     | 0.78 | 1.33 | 1.51       | 1.70 | 1.96 | 2.26       | 2.52 | ns |
| LVCMOS12_F8              | 0.64 | 0.67     | 0.78 | 1.27 | 1.42       | 1.55 | 1.91 | 2.18       | 2.37 | ns |
| LVDCI_18                 | 0.47 | 0.50     | 0.60 | 1.99 | 2.15       | 2.35 | 2.62 | 2.91       | 3.17 | ns |



表 54: 1.8V IOB High Performance (HP) のスイッチ特性 (続き)

| 1/0 +8+4               | <b>→</b> 1.3 | T <sub>IOPI</sub> | 18       | 7.1  | T <sub>IOOP</sub> |          | <b>→</b> 1.5 | T <sub>IOTP</sub> | 18       | 単位 |
|------------------------|--------------|-------------------|----------|------|-------------------|----------|--------------|-------------------|----------|----|
| I/O 規格                 | -3           | ピード グレ<br>-2      | -r<br>-1 | -3   | パード グレ<br>-2      | -r<br>-1 | -3           | ード グレ<br>-2       | -r<br>-1 | 単位 |
| LVDCI_15               | 0.59         | 0.62              | 0.73     | 1.98 | 2.23              | 2.58     | 2.62         | 2.99              | 3.40     | ns |
| LVDCI_DV2_18           | 0.37         | 0.50              | 0.60     | 1.99 | 2.15              | 2.34     | 2.62         | 2.90              | 3.17     | ns |
| LVDCI_DV2_15           | 0.59         | 0.62              | 0.73     | 1.98 | 2.23              | 2.58     | 2.62         | 2.99              | 3.40     | ns |
| HSLVDCI 18             | 0.59         | 0.02              | 0.73     | 1.99 | 2.23              | 2.35     | 2.62         | 2.91              | 3.17     | ns |
| HSLVDCI_15             | 0.68         | 0.72              | 0.82     | 1.98 | 2.23              | 2.58     | 2.62         | 2.99              | 3.40     | ns |
| SSTL18_I_S             | 0.68         | 0.72              | 0.82     | 1.02 | 1.15              | 1.24     | 1.66         | 1.90              | 2.07     | ns |
| SSTL18_II_S            | 0.68         | 0.72              | 0.82     | 1.02 | 1.13              | 1.24     | 1.81         | 2.05              | 2.19     | ns |
| SSTL18_I_DCI_S         | 0.68         | 0.72              | 0.82     | 0.92 | 1.06              | 1.17     | 1.56         | 1.82              | 1.99     |    |
|                        |              |                   | 0.82     |      |                   |          |              |                   |          | ns |
| SSTL18_II_DCI_S        | 0.68         | 0.72              |          | 0.88 | 0.98              | 1.08     | 1.51         | 1.74              | 1.90     | ns |
| SSTL18_II_T_DCI_S      | 0.68         | 0.72              | 0.82     | 0.92 | 1.06              | 1.17     | 1.56         | 1.82              | 1.99     | ns |
| SSTL15_S               | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.58         | 1.82              | 1.97     | ns |
| SSTL15_DCI_S           | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.57         | 1.82              | 1.97     | ns |
| SSTL15_T_DCI_S         | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.57         | 1.82              | 1.97     | ns |
| SSTL135_S              | 0.69         | 0.72              | 0.82     | 0.97 | 1.10              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| SSTL135_DCI_S          | 0.69         | 0.72              | 0.82     | 0.97 | 1.09              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| SSTL135_T_DCI_S        | 0.69         | 0.72              | 0.82     | 0.97 | 1.09              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| SSTL12_S               | 0.69         | 0.72              | 0.82     | 0.96 | 1.09              | 1.18     | 1.60         | 1.84              | 2.00     | ns |
| SSTL12_DCI_S           | 0.69         | 0.72              | 0.82     | 1.03 | 1.17              | 1.27     | 1.66         | 1.92              | 2.09     | ns |
| SSTL12_T_DCI_S         | 0.69         | 0.72              | 0.82     | 1.03 | 1.17              | 1.27     | 1.66         | 1.92              | 2.09     | ns |
| DIFF_SSTL18_I_S        | 0.75         | 0.79              | 0.92     | 1.02 | 1.15              | 1.24     | 1.66         | 1.90              | 2.07     | ns |
| DIFF_SSTL18_II_S       | 0.75         | 0.79              | 0.92     | 1.17 | 1.29              | 1.37     | 1.81         | 2.05              | 2.19     | ns |
| DIFF_SSTL18_I_DCI_S    | 0.75         | 0.79              | 0.92     | 0.92 | 1.06              | 1.17     | 1.56         | 1.82              | 1.99     | ns |
| DIFF_SSTL18_II_DCI_S   | 0.75         | 0.79              | 0.92     | 0.88 | 0.98              | 1.08     | 1.51         | 1.74              | 1.90     | ns |
| DIFF_SSTL18_II_T_DCI_S | 0.75         | 0.79              | 0.92     | 0.92 | 1.06              | 1.17     | 1.56         | 1.82              | 1.99     | ns |
| DIFF_SSTL15_S          | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.58         | 1.82              | 1.97     | ns |
| DIFF_SSTL15_DCI_S      | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.57         | 1.82              | 1.97     | ns |
| DIFF_SSTL15_T_DCI_S    | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.57         | 1.82              | 1.97     | ns |
| DIFF_SSTL135_S         | 0.69         | 0.72              | 0.82     | 0.97 | 1.10              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| DIFF_SSTL135_DCI_S     | 0.69         | 0.72              | 0.82     | 0.97 | 1.09              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| DIFF_SSTL135_T_DCI_S   | 0.69         | 0.72              | 0.82     | 0.97 | 1.09              | 1.19     | 1.60         | 1.85              | 2.01     | ns |
| DIFF_SSTL12_S          | 0.69         | 0.72              | 0.82     | 0.96 | 1.09              | 1.18     | 1.60         | 1.84              | 2.00     | ns |
| DIFF_SSTL12_DCI_S      | 0.69         | 0.72              | 0.82     | 1.03 | 1.17              | 1.27     | 1.66         | 1.92              | 2.09     | ns |
| DIFF_SSTL12_T_DCI_S    | 0.69         | 0.72              | 0.82     | 1.03 | 1.17              | 1.27     | 1.66         | 1.92              | 2.09     | ns |
| SSTL18_I_F             | 0.68         | 0.72              | 0.82     | 0.94 | 1.06              | 1.15     | 1.58         | 1.82              | 1.97     | ns |
| SSTL18_II_F            | 0.68         | 0.72              | 0.82     | 0.97 | 1.09              | 1.16     | 1.61         | 1.84              | 1.99     | ns |
| SSTL18_I_DCI_F         | 0.68         | 0.72              | 0.82     | 0.89 | 1.02              | 1.10     | 1.53         | 1.77              | 1.92     | ns |
| SSTL18_II_DCI_F        | 0.68         | 0.72              | 0.82     | 0.89 | 1.02              | 1.10     | 1.53         | 1.77              | 1.92     | ns |
| SSTL18_II_T_DCI_F      | 0.68         | 0.72              | 0.82     | 0.89 | 1.02              | 1.10     | 1.53         | 1.77              | 1.92     | ns |



表 54: 1.8V IOB High Performance (HP) のスイッチ特性 (続き)

|                        |      | T <sub>IOPI</sub> |      |      | T <sub>IOOP</sub> |      |      | T <sub>IOTP</sub> |      |    |
|------------------------|------|-------------------|------|------|-------------------|------|------|-------------------|------|----|
| I/O 規格                 | スピ   | ード グレ             | ード   | スピ   | ード グレ             | ード   | スピ   | ゚ード グレ            | ード   | 単位 |
|                        | -3   | -2                | -1   | -3   | -2                | -1   | -3   | -2                | -1   |    |
| SSTL15_F               | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| SSTL15_DCI_F           | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| SSTL15_T_DCI_F         | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| SSTL135_F              | 0.69 | 0.72              | 0.82 | 0.88 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| SSTL135_DCI_F          | 0.69 | 0.72              | 0.82 | 0.89 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| SSTL135_T_DCI_F        | 0.69 | 0.72              | 0.82 | 0.89 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| SSTL12_F               | 0.69 | 0.72              | 0.82 | 0.88 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| SSTL12_DCI_F           | 0.69 | 0.72              | 0.82 | 0.91 | 1.03              | 1.11 | 1.54 | 1.79              | 1.93 | ns |
| SSTL12_T_DCI_F         | 0.69 | 0.72              | 0.82 | 0.91 | 1.03              | 1.11 | 1.54 | 1.79              | 1.93 | ns |
| DIFF_SSTL18_I_F        | 0.75 | 0.79              | 0.92 | 0.94 | 1.06              | 1.15 | 1.58 | 1.82              | 1.97 | ns |
| DIFF_SSTL18_II_F       | 0.75 | 0.79              | 0.92 | 0.97 | 1.09              | 1.16 | 1.61 | 1.84              | 1.99 | ns |
| DIFF_SSTL18_I_DCI_F    | 0.75 | 0.79              | 0.92 | 0.89 | 1.02              | 1.10 | 1.53 | 1.77              | 1.92 | ns |
| DIFF_SSTL18_II_DCI_F   | 0.75 | 0.79              | 0.92 | 0.89 | 1.02              | 1.10 | 1.53 | 1.77              | 1.92 | ns |
| DIFF_SSTL18_II_T_DCI_F | 0.75 | 0.79              | 0.92 | 0.89 | 1.02              | 1.10 | 1.53 | 1.77              | 1.92 | ns |
| DIFF_SSTL15_F          | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| DIFF_SSTL15_DCI_F      | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| DIFF_SSTL15_T_DCI_F    | 0.68 | 0.72              | 0.82 | 0.89 | 1.01              | 1.09 | 1.53 | 1.77              | 1.91 | ns |
| DIFF_SSTL135_F         | 0.69 | 0.72              | 0.82 | 0.88 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| DIFF_SSTL135_DCI_F     | 0.69 | 0.72              | 0.82 | 0.89 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| DIFF_SSTL135_T_DCI_F   | 0.69 | 0.72              | 0.82 | 0.89 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| DIFF_SSTL12_F          | 0.69 | 0.72              | 0.82 | 0.88 | 1.00              | 1.08 | 1.52 | 1.76              | 1.90 | ns |
| DIFF_SSTL12_DCI_F      | 0.69 | 0.72              | 0.82 | 0.91 | 1.03              | 1.11 | 1.54 | 1.79              | 1.93 | ns |
| DIFF_SSTL12_T_DCI_F    | 0.69 | 0.72              | 0.82 | 0.91 | 1.03              | 1.11 | 1.54 | 1.79              | 1.93 | ns |

#### 注記:

1. この I/O 規格は 1.8V High Performance (HP) バンクでのみ使用できます。

表 55 に、 $T_{IOTPHZ}$  および  $T_{IOIBUFDISABLE}$  の値を示します。 $T_{IOTPHZ}$  は、ハイ インピーダンス ステートのようにトライステートが有効な場合の、T ピンから IOB パッドの出力バッファーを通って IOB パッドに達するまでの遅延です。 $T_{IOIBUFDISABLE}$  は、IBUFDISABLE から O 出力までの IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB 遅延です。IOB IOB I

表 55: IOB トライステート出力のスイッチ特性

| 2.3.42.0                      | 5X 0D                                            | ス    | ピード グレー | - <b>ド</b> | # <i> </i> _ |
|-------------------------------|--------------------------------------------------|------|---------|------------|--------------|
| シンボル                          | 説明                                               | -3   | -2      | -1         | 単位           |
| T <sub>IOTPHZ</sub>           | T入力からパッドのハイ インピーダンス                              | 0.76 | 0.86    | 0.99       | ns           |
| T <sub>IOIBUFDISABLE_HR</sub> | HR I/O バンクでの IBUFDISABLE から O 出力までの IBUF ターンオン時間 | 1.72 | 1.89    | 2.14       | ns           |
| T <sub>IOIBUFDISABLE_HP</sub> | HP I/O バンクでの IBUFDISABLE から O 出力までの IBUF ターンオン時間 | 1.31 | 1.46    | 1.76       | ns           |



# 入力/出力ロジックのスイッチ特性

表 56: ILOGIC のスイッチ特性

| シンボル                                         | 説明                                                                     | ス         | ピード グレー   | ード        | 単位    |
|----------------------------------------------|------------------------------------------------------------------------|-----------|-----------|-----------|-------|
| シンバル                                         | たい がっ                                                                  | -3        | -2        | -1        | 早14   |
| セットアップ/ホールド                                  |                                                                        |           |           |           |       |
| T <sub>ICE1CK</sub> /T <sub>ICKCE1</sub>     | CE1 ピンの CLK に対するセットアップ/ホールド                                            | 0.42/0.00 | 0.48/0.00 | 0.67/0.00 | ns    |
| $T_{\rm ISRCK}/T_{\rm ICKSR}$                | SR ピンの CLK に対するセットアップ/ホールド                                             | 0.53/0.01 | 0.61/0.01 | 0.99/0.01 | ns    |
| T <sub>IDOCKE2</sub> /T <sub>IOCKDE2</sub>   | D ピンの CLK に対するセットアップ/ホールド (遅延なし) (HP I/O バンクのみ)                        | 0.01/0.27 | 0.01/0.29 | 0.01/0.34 | ns    |
| T <sub>IDOCKDE2</sub> /T <sub>IOCKDDE2</sub> | DDLY ピンの CLK に対するセットアップ/ホールド (IDELAY 使用) (HP I/O バンクのみ)                | 0.01/0.27 | 0.02/0.29 | 0.02/0.34 | ns    |
| T <sub>IDOCKE3</sub> /T <sub>IOCKDE3</sub>   | D ピンの CLK に対するセットアップ/ホールド (遅延なし) (HR I/O バンクのみ)                        | 0.01/0.27 | 0.01/0.29 | 0.01/0.34 | ns    |
| T <sub>IDOCKDE3</sub> /T <sub>IOCKDDE3</sub> | DDLY ピンの CLK に対するセットアップ/ホールド (IDELAY 使用) (HR I/O バンクのみ)                | 0.01/0.27 | 0.02/0.29 | 0.02/0.34 | ns    |
| 組み合わせ                                        |                                                                        |           |           |           |       |
| $T_{IDIE2}$                                  | D ピンから O ピンまでの伝搬遅延 (遅延なし)<br>(HP I/O バンクのみ)                            | 0.09      | 0.10      | 0.12      | ns    |
| T <sub>IDIDE2</sub>                          | DDLY ピンから O ピンまでの伝搬遅延 (IDELAY 使用) (HP I/O バンクのみ)                       | 0.10      | 0.11      | 0.13      | ns    |
| T <sub>IDIE3</sub>                           | D ピンから O ピンまでの伝搬遅延 (遅延なし)<br>(HR I/O バンクのみ)                            | 0.09      | 0.10      | 0.12      | ns    |
| T <sub>IDIDE3</sub>                          | DDLY ピンから O ピンまでの伝搬遅延 (IDELAY 使用) (HR I/O バンクのみ)                       | 0.10      | 0.11      | 0.13      | ns    |
| シーケンシャル遅延                                    |                                                                        | I         | ı         |           | •     |
| T <sub>IDLOE2</sub>                          | フリップフロップをラッチとして使用する場合の D ピンから<br>Q1 ピンまでの遅延 (遅延なし) (HP I/O バンクのみ)      | 0.36      | 0.39      | 0.45      | ns    |
| T <sub>IDLODE2</sub>                         | フリップフロップをラッチとして使用する場合の DDLY ピンから Q1 ピンまでの遅延 (IDELAY 使用) (HP I/O バンクのみ) | 0.36      | 0.39      | 0.45      | ns    |
| T <sub>IDLOE3</sub>                          | フリップフロップをラッチとして使用する場合の D ピンから<br>Q1 ピンまでの遅延 (遅延なし) (HR I/O バンクのみ)      | 0.36      | 0.39      | 0.45      | ns    |
| $T_{IDLOE3}$                                 | フリップフロップをラッチとして使用する場合の DDLY ピンから Q1 ピンまでの遅延 (IDELAY 使用) (HR I/O バンクのみ) | 0.36      | 0.39      | 0.45      | ns    |
| T <sub>ICKQ</sub>                            | CLK to Q outputs                                                       | 0.47      | 0.50      | 0.58      | ns    |
| T <sub>RQ_ILOGICE2</sub>                     | SR ピンから OQ/TQ 出力までの遅延 (HP I/O バンクのみ)                                   | 0.84      | 0.94      | 1.16      | ns    |
| T <sub>GSRQ_ILOGICE2</sub>                   | グローバル セット/リセットから $Q$ 出力までの遅延 $(HP I/O バンクのみ)$                          | 7.60      | 7.60      | 10.51     | ns    |
| T <sub>RQ_ILOGICE3</sub>                     | SR ピンから OQ/TQ 出力までの遅延 (HR I/O バンクのみ)                                   | 0.84      | 0.94      | 1.16      | ns    |
| T <sub>GSRQ_ILOGICE3</sub>                   | グローバル セット/リセットから Q 出力までの遅延<br>(HR I/O バンクのみ)                           | 7.60      | 7.60      | 10.51     | ns    |
| セット/リセット                                     |                                                                        |           |           |           |       |
| T <sub>RPW_ILOGICE2</sub>                    | 最小パルス幅、SR 入力 (HP I/O バンクのみ)                                            | 0.54      | 0.63      | 0.63      | ns、最小 |
| T <sub>RPW_ILOGICE3</sub>                    | 最小パルス幅、SR 入力 (HR I/O バンクのみ)                                            | 0.54      | 0.63      | 0.63      | ns、最小 |



# 表 57: OLOGIC のスイッチ特性

| 2 2 42 11                                | = 7 00                                       | ス          | ピード グレー    | -ド         | 24 /T |
|------------------------------------------|----------------------------------------------|------------|------------|------------|-------|
| シンボル                                     | 説明                                           | -3         | -2         | -1         | 単位    |
| セットアップ/ホールド                              |                                              |            |            |            |       |
| T <sub>ODCK</sub> /T <sub>OCKD</sub>     | D1/D2 ピンの CLK に対するセットアップ/ホールド                | 0.45/-0.13 | 0.50/-0.13 | 0.58/-0.13 | ns    |
| T <sub>OOCECK</sub> /T <sub>OCKOCE</sub> | OCE ピンの CLK に対するセットアップ/ホールド                  | 0.28/0.03  | 0.29/0.03  | 0.45/0.03  | ns    |
| T <sub>OSRCK</sub> /T <sub>OCKSR</sub>   | SR ピンの CLK に対するセットアップ/ホールド                   | 0.32/0.18  | 0.38/0.18  | 0.70/0.18  | ns    |
| T <sub>OTCK</sub> /T <sub>OCKT</sub>     | T1/T2 ピンの CLK に対するセットアップ/ホールド                | 0.49/-0.16 | 0.56/-0.16 | 0.68/-0.16 | ns    |
| T <sub>OTCECK</sub> /T <sub>OCKTCE</sub> | TCE ピンの CLK に対するセットアップ/ホールド                  | 0.28/0.01  | 0.30/0.01  | 0.45/0.01  | ns    |
| 組み合わせ                                    |                                              |            |            |            |       |
| T <sub>ODQ</sub>                         | D1 から OQ 出力または T1 から TQ 出力までの遅延              | 0.73       | 0.81       | 0.97       | ns    |
| シーケンシャル遅延                                |                                              |            |            |            |       |
| T <sub>OCKQ</sub>                        | CLK から OQ/TQ 出力までの遅延                         | 0.41       | 0.43       | 0.49       | ns    |
| T <sub>RQ_OLOGICE2</sub>                 | SR ピンから OQ/TQ 出力までの遅延 (HP I/O バンクのみ)         | 0.63       | 0.70       | 0.83       | ns    |
| T <sub>GSRQ_OLOGICE2</sub>               | グローバル セット/リセットから Q 出力までの遅延<br>(HP I/O バンクのみ) | 7.60       | 7.60       | 10.51      | ns    |
| T <sub>RQ_OLOGICE3</sub>                 | SR ピンから OQ/TQ 出力までの遅延 (HR I/O バンクのみ)         | 0.63       | 0.70       | 0.83       | ns    |
| T <sub>GSRQ_OLOGICE3</sub>               | グローバル セット/リセットから Q 出力までの遅延<br>(HR I/O バンクのみ) | 7.60       | 7.60       | 10.51      | ns    |
| セット/リセット                                 |                                              | •          | •          | •          |       |
| T <sub>RPW_OLOGICE2</sub>                | 最小パルス幅、SR 入力 (HP I/O バンクのみ)                  | 0.54       | 0.54       | 0.63       | ns、最小 |
| T <sub>RPW_OLOGICE3</sub>                | 最小パルス幅、SR 入力 (HR I/O バンクのみ)                  | 0.54       | 0.54       | 0.63       | ns、最小 |



# 入力シリアライザー /デシリアライザーのスイッチ特性

表 58: ISERDES のスイッチ特性

| > > 48 11                                                     | = 4 00                                                              | ス          | ピード グレー    | - <b>ド</b> | 24 /L |
|---------------------------------------------------------------|---------------------------------------------------------------------|------------|------------|------------|-------|
| シンボル                                                          | 説明                                                                  | -3         | -2         | -1         | 単位    |
| 制御ラインのセットアップ/ホール                                              | レド                                                                  |            |            |            |       |
| $T_{\text{ISCCK\_BITSLIP}}/T_{\text{ISCKC\_BITSLIP}}$         | BITSLIP ピンの CLKDIV に対するセットアップ/<br>ホールド                              | 0.01/0.12  | 0.02/0.13  | 0.02/0.15  | ns    |
| T <sub>ISCCK_CE</sub> /T <sub>ISCKC_CE</sub> <sup>(2)</sup>   | CE ピン (CE1) の CLK に対するセットアップ/<br>ホールド                               | 0.39/-0.02 | 0.44/-0.02 | 0.63/-0.02 | ns    |
| T <sub>ISCCK_CE2</sub> /T <sub>ISCKC_CE2</sub> <sup>(2)</sup> | CE ピン (CE2) の CLKDIV に対するセットアップ/<br>ホールド                            | -0.12/0.29 | -0.12/0.31 | -0.12/0.35 | ns    |
| データ ラインのセットアップ/ホ                                              | ールド                                                                 |            | ,          | ı          |       |
| T <sub>ISDCK_D</sub> /T <sub>ISCKD_D</sub>                    | Dピンの CLK に対するセットアップ/ホールド                                            | -0.02/0.11 | -0.02/0.12 | -0.02/0.15 | ns    |
| $T_{ISDCK\_DDLY}/T_{ISCKD\_DDLY}$                             | DDLY ピンの CLK に対するセットアップ/ホールド (IDELAY 使用) <sup>(1)</sup>             | -0.02/0.11 | -0.02/0.12 | -0.02/0.15 | ns    |
| $T_{\rm ISDCK\_D\_DDR}/T_{\rm ISCKD\_D\_DDR}$                 | DDR モードでの、D ピンの CLK に対する<br>セットアップ/ホールド                             | -0.02/0.11 | -0.02/0.12 | -0.02/0.15 | ns    |
| T <sub>ISDCK_DDLY_DDR</sub> /<br>T <sub>ISCKD_DDLY_DDR</sub>  | DDR モードでの、D ピンの CLK に対する<br>セットアップ/ホールド (IDELAY を使用) <sup>(1)</sup> | 0.11/0.11  | 0.12/0.12  | 0.15/0.15  | ns    |
| シーケンシャル遅延                                                     |                                                                     |            |            |            |       |
| T <sub>ISCKO_Q</sub>                                          | CLKDIV から Q ピンで出力されるまでの遅延                                           | 0.46       | 0.47       | 0.58       | ns    |
| 伝搬遅延                                                          |                                                                     |            |            |            |       |
| T <sub>ISDO_DO</sub>                                          | D 入力から DO 出力ピンまでの遅延                                                 | 0.09       | 0.10       | 0.12       | ns    |

#### 注記:

- 1. タップが 0 の場合の値です。
- 2.  $T_{ISCCK\_CE2}$  および  $T_{ISCKC\_CE2}$  は、タイミングレポートでは  $T_{ISCCK\_CE}/T_{ISCKC\_CE}$  と表示されます。

# 出力シリアライザー /デシリアライザーのスイッチ特性

表 59: OSERDES のスイッチ特性

| 2 2 42 11                                                   | = × no                          | ス          | ピード グレー    | ド          | ** 1T |
|-------------------------------------------------------------|---------------------------------|------------|------------|------------|-------|
| シンボル                                                        | 説明                              | -3         | -2         | -1         | 単位    |
| セットアップ/ホールド                                                 |                                 |            |            |            |       |
| $T_{OSDCK\_D}/T_{OSCKD\_D}$                                 | D 入力の CLKDIV に対するセットアップ/ホールド    | 0.37/0.02  | 0.40/0.02  | 0.55/0.02  | ns    |
| $T_{OSDCK\_T}/T_{OSCKD\_T}^{(1)}$                           | T 入力の CLK に対するセットアップ/ホールド       | 0.49/-0.15 | 0.56/-0.15 | 0.68/-0.15 | ns    |
| T <sub>OSDCK_T2</sub> /T <sub>OSCKD_T2</sub> <sup>(1)</sup> | T 入力の CLKDIV に対するセットアップ/ホールド    | 0.27/-0.15 | 0.30/-0.15 | 0.34/-0.15 | ns    |
| T <sub>OSCCK_OCE</sub> /T <sub>OSCKC_OCE</sub>              | OCE 入力の CLK に対するセットアップ/ホールド     | 0.28/0.03  | 0.29/0.03  | 0.45/0.03  | ns    |
| T <sub>OSCCK_S</sub>                                        | SR (リセット) 入力の CLKDIV に対するセットアップ | 0.41       | 0.46       | 0.75       | ns    |
| T <sub>OSCCK_TCE</sub> /T <sub>OSCKC_TCE</sub>              | TCE 入力の CLK に対するセットアップ/ホールド     | 0.28/0.01  | 0.30/0.01  | 0.45/0.01  | ns    |
| シーケンシャル遅延                                                   |                                 |            |            |            |       |
| T <sub>OSCKO_OQ</sub>                                       | CLK から OQ までの Clock-to-Out 遅延   | 0.35       | 0.37       | 0.42       | ns    |
| T <sub>OSCKO_TQ</sub>                                       | CLK から TQ までの Clock-to-Out 遅延   | 0.41       | 0.43       | 0.49       | ns    |
| 組み合わせ                                                       | ·                               |            |            |            |       |
| T <sub>OSDO_TTQ</sub>                                       | T入力から TQ 出力までの遅延                | 0.73       | 0.81       | 0.97       | ns    |

#### 注記:

1.  $T_{OSDCK\_T2}$  および  $T_{OSCKD\_T2}$  は、タイミング レポートでは  $T_{OSDCK\_T}/T_{OSCKD\_T}$  と表示されます。



# 入力/出力遅延のスイッチ特性

表 60: 入力/出力遅延のスイッチ特性

|                                                              | =4.00                                                         | ス۱         | ピード グレー                   | ード         | 77 /T      |
|--------------------------------------------------------------|---------------------------------------------------------------|------------|---------------------------|------------|------------|
| シンボル                                                         | 説明                                                            | -3         | -2                        | -1         | 単位         |
| IDELAYCTRL                                                   |                                                               |            |                           |            |            |
| T <sub>DLYCCO_RDY</sub>                                      | IDELAYCTRL のリセットからレディ                                         | 3.22       | 3.22                      | 3.22       | μs         |
| F <sub>IDELAYCTRL_REF</sub>                                  | REFCLK 周波数 = 200.0 <sup>(1)</sup>                             | 200        | 200                       | 200        | MHz        |
|                                                              | REFCLK 周波数 = 300.0 <sup>(1)</sup>                             | 300        | 300                       | N/A        | MHz        |
| IDELAYCTRL_REF_PRECISION                                     | REFCLK 精度                                                     | ±10        | ±10                       | ±10        | MHz        |
| T <sub>IDELAYCTRL_RPW</sub>                                  | 最小リセット パルス幅                                                   | 52.00      | 52.00                     | 52.00      | ns         |
| IDELAY/ODELAY                                                |                                                               |            |                           |            |            |
| T <sub>IDELAYRESOLUTION</sub>                                | IDELAY チェーン遅延精度                                               | 1/         | (32 x 2 x F <sub>RI</sub> | EF)        | ps         |
|                                                              | クロック パターンの遅延チェーンにおけるパ<br>ターン依存周期ジッター <sup>(2)</sup>           | 0          | 0                         | 0          | ps/<br>タップ |
| T <sub>IDELAYPAT_JIT</sub> および<br>T <sub>ODELAYPAT_JIT</sub> | ランダム データ パターンの遅延チェーンにおけるパターン依存周期ジッター (PRBS 23) <sup>(3)</sup> | ±5         | ±5                        | ±5         | ps/<br>タップ |
|                                                              | ランダム データ パターンの遅延チェーンにおけるパターン依存周期ジッター (PRBS 23) <sup>(4)</sup> | <u>+</u> 9 | <u>+</u> 9                | <u>+</u> 9 | ps/<br>タップ |
| T <sub>IDELAY_CLK_MAX</sub> /                                | IDELAY/ODELAY への CLK 入力の最大周波数                                 | 800        | 800                       | 710        | MHz        |
| T <sub>ODELAY_CLK_MAX</sub>                                  |                                                               |            |                           |            |            |
| $T_{\text{IDCCK\_CE}}/T_{\text{IDCKC\_CE}}$                  | CE ピンの C に対するセットアップ/ホールド (IDELAY 使用)                          | 0.11/0.10  | 0.14/0.12                 | 0.18/0.14  | ns         |
| T <sub>ODCCK_CE</sub> /T <sub>ODCKC_CE</sub>                 | CE ピンの C に対するセットアップ/ホールド<br>(ODELAY 使用)                       | 0.14/0.03  | 0.16/0.04                 | 0.19/0.05  | ns         |
| T <sub>IDCCK_INC</sub> /T <sub>IDCKC_INC</sub>               | INC ピンの C に対するセットアップ/ホールド (IDELAY 使用)                         | 0.10/0.14  | 0.12/0.16                 | 0.14/0.20  | ns         |
| T <sub>ODCCK_INC</sub> /T <sub>ODCKC_INC</sub>               | INC ピンの C に対するセットアップ/ホールド<br>(ODELAY 使用)                      | 0.10/0.07  | 0.12/0.08                 | 0.13/0.09  | ns         |
| T <sub>IDCCK_RST</sub> /T <sub>IDCKC_RST</sub>               | RST ピンの C に対するセットアップ/ホールド (IDELAY 使用)                         | 0.13/0.08  | 0.14/0.10                 | 0.16/0.12  | ns         |
| T <sub>ODCCK_RST</sub> /T <sub>ODCKC_RST</sub>               | RST ピンの C に対するセットアップ/ホールド<br>(ODELAY 使用)                      | 0.16/0.04  | 0.19/0.06                 | 0.24/0.08  | ns         |
| T <sub>IDDO_IDATAIN</sub>                                    | IDELAY の伝播遅延                                                  | 注記 5       | 注記 5                      | 注記 5       | ps         |
| T <sub>ODDO_ODATAIN</sub>                                    | ODELAY の伝播遅延                                                  | 注記 5       | 注記 5                      | 注記 5       | ps         |

- 1. タップ遅延の平均値は、200MHz で 78ps、300MHz で 52ps です。
- 2. HIGH\_PERFORMANCE モードが TRUE または FALSE の場合です。
- 3. HIGH\_PERFORMANCE モードが TRUE の場合です。
- 4. HIGH\_PERFORMANCE モードが FALSE の場合です。
- 5. 遅延は IDELAY/ODELAY タップの設定に依存します。実際の値は、タイミング レポートを参照してください。



# 表 61: IO\_FIFO のスイッチ特性

| 2.3.42.0                                           | 説明                      | ス          | スピード グレード  |            |     |  |  |
|----------------------------------------------------|-------------------------|------------|------------|------------|-----|--|--|
| シンボル                                               |                         | -3         | -2         | -1         | 単位  |  |  |
| IO_FIFO の Clock-to-Out 遅延                          |                         |            |            |            |     |  |  |
| T <sub>OFFCKO_DO</sub>                             | RDCLK から Q 出力までの遅延      | 0.51       | 0.56       | 0.63       | ns  |  |  |
| T <sub>CKO_FLAGS</sub>                             | クロックから IO_FIFO フラグまでの遅延 | 0.59       | 0.62       | 0.81       | ns  |  |  |
| セットアップ/ホールド                                        |                         | •          |            | •          |     |  |  |
| $T_{CCK\_D}/T_{CKC\_D}$                            | D 入力から WRCLK            | 0.43/-0.01 | 0.47/-0.01 | 0.53/-0.01 | ns  |  |  |
| T <sub>IFFCCK_WREN</sub> /T <sub>IFFCKC_WREN</sub> | WREN から WRCLK           | 0.39/-0.01 | 0.43/-0.01 | 0.50/-0.01 | ns  |  |  |
| T <sub>OFFCCK_RDEN</sub> /T <sub>OFFCKC_RDEN</sub> | RDEN から RDCLK           | 0.49/0.01  | 0.53/0.02  | 0.61/0.02  | ns  |  |  |
| 最小パルス幅                                             |                         |            |            |            |     |  |  |
| T <sub>PWH_IO_FIFO</sub>                           | RESET, RDCLK, WRCLK     | 0.81       | 0.92       | 1.08       | ns  |  |  |
| T <sub>PWL_IO_FIFO</sub>                           | RESET, RDCLK, WRCLK     | 0.81       | 0.92       | 1.08       | ns  |  |  |
| 最大周波数                                              |                         |            |            |            |     |  |  |
| F <sub>MAX</sub>                                   | RDCLK および WRCLK         | 533.05     | 470.37     | 400.00     | MHz |  |  |



# CLB スイッチ特性

表 62: CLB のスイッチ特性

|                                              | = 24 nu                                                         | スヒ        | スピード グレード |           |       |  |  |
|----------------------------------------------|-----------------------------------------------------------------|-----------|-----------|-----------|-------|--|--|
| シンボル                                         | 説明                                                              | -3        | -2        | -1        | 単位    |  |  |
| 組み合わせ遅延                                      |                                                                 |           |           |           |       |  |  |
| T <sub>ILO</sub>                             | An – Dn LUT アドレスから A までの遅延                                      | 0.05      | 0.05      | 0.06      | ns、最大 |  |  |
| T <sub>ILO_2</sub>                           | An – Dn LUT アドレスから AMUX/CMUX までの遅延                              | 0.15      | 0.16      | 0.19      | ns、最大 |  |  |
| T <sub>ILO_3</sub>                           | An – Dn LUT アドレスから BMUX_A までの遅延                                 | 0.24      | 0.25      | 0.30      | ns、最大 |  |  |
| T <sub>ITO</sub>                             | <b>An-Dn</b> 入力から <b>A-DQ</b> 出力までの遅延                           | 0.58      | 0.61      | 0.74      | ns、最大 |  |  |
| T <sub>AXA</sub>                             | AX 入力から AMUX 出力までの遅延                                            | 0.38      | 0.40      | 0.49      | ns、最大 |  |  |
| T <sub>AXB</sub>                             | AX 入力から BMUX 出力までの遅延                                            | 0.40      | 0.42      | 0.52      | ns、最大 |  |  |
| T <sub>AXC</sub>                             | AX 入力から CMUX 出力までの遅延                                            | 0.39      | 0.41      | 0.50      | ns、最大 |  |  |
| T <sub>AXD</sub>                             | AX 入力から DMUX 出力までの遅延                                            | 0.43      | 0.44      | 0.52      | ns、最大 |  |  |
| $T_{BXB}$                                    | BX 入力から BMUX 出力までの遅延                                            | 0.31      | 0.33      | 0.40      | ns、最大 |  |  |
| T <sub>BXD</sub>                             | BX 入力から DMUX 出力までの遅延                                            | 0.38      | 0.39      | 0.47      | ns、最大 |  |  |
| T <sub>CXC</sub>                             | CX 入力から CMUX 出力までの遅延                                            | 0.27      | 0.28      | 0.34      | ns、最大 |  |  |
| T <sub>CXD</sub>                             | CX 入力からDMUX 出力までの遅延                                             | 0.33      | 0.34      | 0.41      | ns、最大 |  |  |
| $T_{DXD}$                                    | DX 入力から DMUX 出力までの遅延                                            | 0.32      | 0.33      | 0.40      | ns、最大 |  |  |
| シーケンシャル遅延                                    |                                                                 | *         |           | *         |       |  |  |
| $T_{CKO}$                                    | クロックから AQ – DQ 出力までの遅延                                          | 0.26      | 0.27      | 0.32      | ns、最大 |  |  |
| T <sub>SHCKO</sub>                           | クロックから AMUX – DMUX 出力までの遅延                                      | 0.32      | 0.32      | 0.39      | ns、最大 |  |  |
| クロック CLK 前後におり                               | する CLB フリップフロップのセットアップ/ホールド タイム                                 | •         |           |           |       |  |  |
| $T_{AS}/T_{AH}$                              | $A-D$ フリップフロップの $A_N-D_N$ 入力から CLK                              | 0.01/0.12 | 0.02/0.13 | 0.03/0.18 | ns、最小 |  |  |
| $T_{DICK}/T_{CKDI}$                          | $A-D$ フリップフロップの $A_X-D_X$ 入力から CLK                              | 0.04/0.14 | 0.04/0.14 | 0.05/0.20 | ns、最小 |  |  |
|                                              | $MUX$ および/またはキャリー ロジックを介する $A-D$ フリップフロップの $A_X-D_X$ 入力から $CLK$ | 0.36/0.10 | 0.37/0.11 | 0.46/0.16 | ns、最小 |  |  |
| T <sub>CECK_CLB</sub> /T <sub>CKCE_CLB</sub> | A-Dフリップフロップの CE 入力から CLK                                        | 0.19/0.05 | 0.20/0.05 | 0.25/0.05 | ns、最小 |  |  |
| T <sub>SRCK</sub> /T <sub>CKSR</sub>         | A-Dフリップフロップの SR 入力から CLK                                        | 0.30/0.05 | 0.31/0.07 | 0.37/0.09 | ns、最小 |  |  |
| セット/リセット                                     |                                                                 |           |           |           |       |  |  |
| T <sub>SRMIN</sub>                           | SR 入力最小パルス幅                                                     | 0.52      | 0.78      | 1.04      | ns、最小 |  |  |
| $T_{RQ}$                                     | SR 入力から AQ – DQ フリップフロップまでの遅延                                   | 0.38      | 0.38      | 0.46      | ns、最大 |  |  |
| T <sub>CEO</sub>                             | CE 入力から AQ – DQ フリップフロップまでの遅延                                   | 0.34      | 0.35      | 0.43      | ns、最大 |  |  |
| F <sub>TOG</sub>                             | トグル周波数 (エクスポート制御用)                                              | 1818      | 1818      | 1818      | MHz   |  |  |



# CLB 分散 RAM のスイッチ特性 (SLICEM のみ)

表 63: CLB 分散 RAM のスイッチ特性

| 2.3.42.0                          | ≅HRR                                  | スヒ        | ₩ / <b>T</b> |           |       |
|-----------------------------------|---------------------------------------|-----------|--------------|-----------|-------|
| シンボル                              | 説明                                    | -3        | -2           | -1        | 単位    |
| シーケンシャル遅延                         |                                       |           |              |           |       |
| T <sub>SHCKO</sub> <sup>(1)</sup> | クロックから A – B 出力までの遅延                  | 0.68      | 0.70         | 0.85      | ns、最大 |
| T <sub>SHCKO_1</sub>              | クロックから AMUX – BMUX 出力までの遅延            | 0.91      | 0.95         | 1.15      | ns、最大 |
| クロック CLK 前後における                   | るセットアップ タイムおよびホールド タイム                |           |              |           |       |
| $T_{DS\_LRAM}/T_{DH\_LRAM}$       | A – D 入力から CLK                        | 0.45/0.23 | 0.45/0.24    | 0.54/0.27 | ns、最小 |
| $T_{AS\_LRAM}/T_{AH\_LRAM}$       | An 入力からクロック                           | 0.13/0.50 | 0.14/0.50    | 0.17/0.58 | ns、最小 |
|                                   | MUX および/またはキャリー ロジックを介する An 入力 からクロック | 0.40/0.16 | 0.42/0.17    | 0.52/0.23 | ns、最小 |
| $T_{WS\_LRAM}/T_{WH\_LRAM}$       | WE 入力からクロック                           | 0.29/0.09 | 0.30/0.09    | 0.36/0.09 | ns、最小 |
| $T_{CECK\_LRAM}/T_{CKCE\_LRAM}$   | CE 入力から CLK                           | 0.29/0.09 | 0.30/0.09    | 0.37/0.09 | ns、最小 |
| クロック CLK                          |                                       |           |              |           |       |
| T <sub>MPW_LRAM</sub>             | 最小パルス幅                                | 0.68      | 0.77         | 0.91      | ns、最小 |
| T <sub>MCP</sub>                  | 最小クロック周期                              | 1.35      | 1.54         | 1.82      | ns、最小 |

#### 注記:

# CLB シフト レジスタのスイッチ特性 (SLICEM のみ)

表 64: CLB シフト レジスタのスイッチ特性

| シンボル                                               | =4.00                      | スト        | スピード グレード |           | ₩ / <del>+</del> |
|----------------------------------------------------|----------------------------|-----------|-----------|-----------|------------------|
| シンボル                                               | 説明                         | -3        | -2        | -1        | 単位               |
| シーケンシャル遅延                                          |                            |           |           |           |                  |
| T <sub>REG</sub>                                   | クロックから A – D 出力までの遅延       | 0.96      | 0.98      | 1.20      | ns、最大            |
| T <sub>REG_MUX</sub>                               | クロックから AMUX – DMUX 出力までの遅延 | 1.19      | 1.23      | 1.50      | ns、最大            |
| T <sub>REG_M31</sub>                               | クロックから M31 出力を介した DMUX     | 0.89      | 0.91      | 1.10      | ns、最大            |
| クロック CLK 前後におけるセッ                                  | トアップ タイムおよびホールド タイム        |           |           |           |                  |
| $T_{WS\_SHFREG}/T_{WH\_SHFREG}$                    | WE 入力                      | 0.26/0.09 | 0.27/0.09 | 0.33/0.09 | ns、最小            |
| T <sub>CECK_SHFREG</sub> /T <sub>CKCE_SHFREG</sub> | CE 入力から CLK                | 0.27/0.09 | 0.28/0.09 | 0.33/0.09 | ns、最小            |
| $T_{DS\_SHFREG}/T_{DH\_SHFREG}$                    | A – D 入力から CLK             | 0.28/0.26 | 0.28/0.26 | 0.33/0.30 | ns、最小            |
| クロック CLK                                           |                            |           |           |           |                  |
| T <sub>MPW_SHFREG</sub>                            | 最小パルス幅                     | 0.55      | 0.65      | 0.78      | ns、最小            |

<sup>1.</sup>  $T_{SHCKO}$  は CLK から XMUX 出力までの遅延も表します。 タイミング レポートで、CLK から XMUX までのパスを参照してください。



# ブロック RAM および FIFO スイッチ特性

表 65: ブロック RAM および FIFO のスイッチ特性

|                                                                      |                                                                                         | スヒ        | <br>ピード グレ- |           | 24 11 |  |
|----------------------------------------------------------------------|-----------------------------------------------------------------------------------------|-----------|-------------|-----------|-------|--|
| シンボル                                                                 | 説明                                                                                      | -3        | -2          | -1        | 単位    |  |
| ブロック RAM および FIFO                                                    | の Clock-to-Out 遅延                                                                       |           |             |           |       |  |
| T <sub>RCKO_DO</sub> および<br>T <sub>RCKO_DO_REG</sub> <sup>(1)</sup>  | クロック <b>CLK</b> から <b>DOUT</b> 出力までの遅延<br>(出力レジスタなし) <sup>(2)(3)</sup>                  | 1.57      | 1.80        | 2.08      | ns、最大 |  |
|                                                                      | クロック <b>CLK</b> から <b>DOUT</b> 出力までの遅延<br>(出力レジスタあり) <sup>(4)(5)</sup>                  | 0.54      | 0.63        | 0.75      | ns、最大 |  |
| T <sub>RCKO_DO_ECC</sub> および<br>T <sub>RCKO_DO_ECC_REG</sub>         | ECC を使用した場合のクロック CLK から DOUT 出力<br>までの遅延 (出力レジスタなし) <sup>(2)(3)</sup>                   | 2.35      | 2.58        | 3.26      | ns、最大 |  |
| KCKO_BO_LCC_KLO                                                      | ECC を使用した場合のクロック CLK から DOUT 出力<br>までの遅延 (出力レジスタあり) <sup>(4)(5)</sup>                   | 0.62      | 0.69        | 0.80      | ns、最大 |  |
| T <sub>RCKO_DO_CASCOUT</sub> および T <sub>RCKO_DO_CASCOUT_REG</sub>    | カスケード接続した場合のクロック CLK から DOUT 出<br>力までの遅延 (出力レジスタなし) <sup>(2)</sup>                      | 2.21      | 2.45        | 2.80      | ns、最大 |  |
| RCRO_DO_CASCOOT_REG                                                  | カスケード接続した場合のクロック CLK から DOUT 出<br>力までの遅延 (出力レジスタあり) <sup>(4)</sup>                      | 0.98      | 1.08        | 1.24      | ns、最大 |  |
| T <sub>RCKO_FLAGS</sub>                                              | クロック CLK から FIFO フラグ出力までの遅延 <sup>(6)</sup>                                              | 0.65      | 0.74        | 0.89      | ns、最大 |  |
| T <sub>RCKO_POINTERS</sub>                                           | クロック CLK から FIFO ポインター出力までの遅延 <sup>(7)</sup>                                            | 0.79      | 0.87        | 0.98      | ns、最大 |  |
| T <sub>RCKO_PARITY_ECC</sub>                                         | エンコード専用モードの ECC を使用した場合のクロック CLK から ECCPARITY までの遅延                                     | 0.66      | 0.72        | 0.80      | ns、最大 |  |
| T <sub>RCKO_SDBIT_ECC</sub> および T <sub>RCKO_SDBIT_ECC_REG</sub>      | クロック CLK から BITERR 出力までの遅延<br>(出力レジスタなし)                                                | 2.17      | 2.38        | 3.01      | ns、最大 |  |
| RERO_SDBIT_LECE_REG                                                  | クロック CLK から BITERR 出力までの遅延<br>(出力レジスタあり)                                                | 0.57      | 0.65        | 0.76      | ns、最大 |  |
| T <sub>RCKO_RDADDR_ECC</sub> および<br>T <sub>RCKO_RDADDR_ECC_REG</sub> | ECC を使用した場合のクロック CLK から RDADDR 出力までの遅延 (出力レジスタなし)                                       | 0.64      | 0.74        | 0.90      | ns、最大 |  |
|                                                                      | ECC を使用した場合のクロック CLK から RDADDR 出力までの遅延 (出力レジスタあり)                                       | 0.71      | 0.79        | 0.92      | ns、最大 |  |
| クロック CLK 前後におけるも                                                     | マットアップ タイムおよびホールド タイム                                                                   |           |             |           |       |  |
| T <sub>RCCK_ADDRA</sub> /T <sub>RCKC_ADDRA</sub>                     | ADDR 入力 <sup>(8)</sup>                                                                  | 0.38/0.27 | 0.42/0.28   | 0.48/0.31 | ns、最小 |  |
| T <sub>RDCK_DI_WF_NC</sub> / T <sub>RCKD_DI_WF_NC</sub>              | ブロック RAM を WRITE_FIRST または NO_CHANGE モードにコンフィギュレーションした場合のデータ入力 セットアップ/ホールド タイム $^{(9)}$ | 0.49/0.51 | 0.55/0.53   | 0.63/0.57 | ns、最小 |  |
| T <sub>RDCK_DI_RF</sub> /<br>T <sub>RCKD_DI_RF</sub>                 | ブロック RAM を READ_FIRST モードにコンフィギュレーションする場合のデータ入力セットアップ/ホールドタイム $^{(9)}$                  | 0.17/0.25 | 0.19/0.29   | 0.21/0.35 | ns、最小 |  |
| T <sub>RDCK_DI_ECC</sub> /<br>T <sub>RCKD_DI_ECC</sub>               | 標準モードのブロック RAM ECC を使用した場合の<br>DIN 入力 <sup>(9)</sup>                                    | 0.42/0.37 | 0.47/0.39   | 0.53/0.43 | ns、最小 |  |
| T <sub>RDCK_DI_ECCW</sub> /<br>T <sub>RCKD_DI_ECCW</sub>             | ブロック RAM ECC エンコードのみを使用した場合の<br>DIN 入力 <sup>(9)</sup>                                   | 0.79/0.37 | 0.87/0.39   | 0.99/0.43 | ns、最小 |  |
| T <sub>RDCK_DI_ECC_FIFO</sub> /<br>T <sub>RCKD_DI_ECC_FIFO</sub>     | 標準モードの FIFO ECC を使用した場合の DIN 入力 <sup>(9)</sup>                                          | 0.89/0.47 | 0.98/0.50   | 1.12/0.54 | ns、最小 |  |
| T <sub>RCCK_INJECTBITERR</sub> /<br>T <sub>RCKC_INJECTBITERR</sub>   | ECC モードでシングル/ダブル ビット エラーを挿入                                                             | 0.49/0.30 | 0.55/0.31   | 0.63/0.34 | ns、最小 |  |



### 表 65: ブロック RAM および FIFO のスイッチ特性 (続き)

| 2.5.42.0                                           | 5X 00                                                                                             | スヒ         | ₩ / <b>⊥</b> |            |       |
|----------------------------------------------------|---------------------------------------------------------------------------------------------------|------------|--------------|------------|-------|
| シンボル                                               | 説明                                                                                                | -3         | -2           | -1         | 単位    |
| T <sub>RCCK_EN</sub> /T <sub>RCKC_EN</sub>         | ブロック RAM のイネーブル (EN) 入力                                                                           | 0.30/0.17  | 0.33/0.18    | 0.38/0.20  | ns、最小 |
| T <sub>RCCK_REGCE</sub> /T <sub>RCKC_REGCE</sub>   | 出力レジスタの CE 入力                                                                                     | 0.21/0.13  | 0.25/0.13    | 0.31/0.14  | ns、最小 |
| T <sub>RCCK_RSTREG</sub> /T <sub>RCKC_RSTREG</sub> | 同期 RSTREG 入力                                                                                      | 0.25/0.06  | 0.27/0.06    | 0.29/0.06  | ns、最小 |
| T <sub>RCCK_RSTRAM</sub> /T <sub>RCKC_RSTRAM</sub> | 同期 RSTRAM 入力                                                                                      | 0.27/0.35  | 0.29/0.37    | 0.31/0.39  | ns、最小 |
| T <sub>RCCK_WEA</sub> /T <sub>RCKC_WEA</sub>       | ライト イネーブル (WE) 入力 (ブロック RAM のみ)                                                                   | 0.38/0.15  | 0.41/0.16    | 0.46/0.17  | ns、最小 |
| T <sub>RCCK_WREN</sub> /T <sub>RCKC_WREN</sub>     | WREN FIFO 入力                                                                                      | 0.39/0.25  | 0.39/0.30    | 0.40/0.37  | ns、最小 |
| T <sub>RCCK_RDEN</sub> /T <sub>RCKC_RDEN</sub>     | RDEN FIFO 入力                                                                                      | 0.36/0.26  | 0.36/0.30    | 0.37/0.37  | ns、最小 |
| リセット遅延                                             |                                                                                                   |            |              |            |       |
| T <sub>RCO_FLAGS</sub>                             | リセット RST から FIFO フラグ/ポインターまでの遅延 <sup>(10)</sup>                                                   | 0.76       | 0.83         | 0.93       | ns、最大 |
| $T_{RREC\_RST}/T_{RREM\_RST}$                      | FIFO リセットリカバリおよび削除タイミング <sup>(11)</sup>                                                           | 1.59/-0.68 | 1.76/-0.68   | 2.01/-0.68 | ns、最大 |
| 最大周波数                                              |                                                                                                   |            |              |            |       |
| F <sub>MAX_BRAM_WF_NC</sub>                        | ブロック RAM (Write First および No Change モード)                                                          | 601.32     | 543.77       | 458.09     | MHz   |
|                                                    | SDP RF モードではない                                                                                    |            |              |            |       |
| F <sub>MAX_BRAM_RF_PERFORMANCE</sub>               | ブロック RAM (Read First、Performance モード)                                                             | 601.32     | 543.77       | 458.09     | MHz   |
|                                                    | SDP RF モード、ポート A とポート B 間でアドレス重複なし                                                                |            |              |            |       |
| F <sub>MAX_BRAM_RF_DELAYED_</sub>                  | ブロック RAM (Read First、Delayed_write モード)                                                           | 528.26     | 477.33       | 400.80     | MHz   |
| WRITE                                              | SDP RF モード、ポート A とポート B 間でアドレス重複の可能性あり                                                            |            |              |            |       |
| F <sub>MAX_CAS_WF_NC</sub>                         | ブロック RAM カスケード (Write First、No change<br>モード) カスケード接続、RF モードではない                                  | 551.27     | 493.93       | 408.00     | MHz   |
| F <sub>MAX_CAS_RF_PERFORMANCE</sub>                | ブロック RAM カスケード (Read First、Performance<br>モード) RF モードでカスケード接続されている場合、<br>アドレス重複の可能性はなし/1 つのポートが無効 | 551.27     | 493.93       | 408.00     | MHz   |
| F <sub>MAX_CAS_RF_DELAYED_WRITE</sub>              | RF モードでカスケード接続されている場合、ポート A とポート B 間でアドレス重複の可能性あり                                                 | 478.24     | 427.35       | 350.88     | MHz   |
| F <sub>MAX_FIFO</sub>                              | ECC を使用した場合のすべてのモードの FIFO                                                                         | 601.32     | 543.77       | 458.09     | MHz   |
| F <sub>MAX_ECC</sub>                               | ECC コンフィギュレーションのブロック RAM および FIFO                                                                 | 484.26     | 430.85       | 351.12     | MHz   |

- 1. タイミング レポートでは、すべてのパラメーターが  $T_{RCKO\_DO}$  と表示されます。
- 2.  $T_{RCKO\ DOR}$  には B ポートに相当するタイミング パラメーターのほかに、 $T_{RCKO\ DOW}$ 、 $T_{RCKO\ DOPR}$ 、および  $T_{RCKO\ DOPW}$  が含まれます。
- 3. これらのパラメーターは、 $DO_REG = 0$  に設定された同期 FIFO にも適用されます。
- 4.  $T_{RCKO\ DO}$  には B ポートに相当するタイミングパラメーターのほかに、 $T_{RCKO\ DOP}$  が含まれます。
- 5. これらのパラメーターは、DO\_REG=1 に設定されたマルチレート (非同期) FIFO および同期 FIFO にも適用されます。
- 6.  $T_{RCKO\_FLAGS}$  には、 $T_{RCKO\_AEMPTY}$ 、 $T_{RCKO\_AFULL}$ 、 $T_{RCKO\_EMPTY}$ 、 $T_{RCKO\_FULL}$ 、 $T_{RCKO\_RDERR}$ 、 $T_{RCKO\_WRERR}$  が含まれます。
- 7.  $T_{RCKO\ POINTERS}$  には、 $T_{RCKO\ RDCOUNT}$  および  $T_{RCKO\ WRCOUNT}$  の両方が含まれます。
- 8. ADDR のセットアップおよびホールド タイムは、WE が無効の場合でも、EN がアサートされるときに満たされている必要があります。満たされていないと、ブロック RAM データが破損する可能性があります。
- 9. これらのパラメーターには、A入力とB入力、およびそれらのパリティ入力が含まれます。
- 10.  $T_{RCO\_FLAGS}$  には、AEMPTY、AFULL、EMPTY、FULL、RDERR、WRERR、RDCOUNT、および WRCOUNT が含まれます。
- 11. RDEN および WREN は、リセット前から終了するまでの間 Low に保持しておく必要があります。FIFO のリセットは、最も低速のクロック (WRCLK または RDCLK) の少なくとも立ち上がりエッジ 5 回分アサートする必要があります。



# DSP48E1 スイッチ特性

表 66: DSP48E1 のスイッチ特性

| S = 18                                                                      | = 4 00                                        | スヒ         | スピード グレード  |            |    |  |
|-----------------------------------------------------------------------------|-----------------------------------------------|------------|------------|------------|----|--|
| シンボル                                                                        | 説明                                            | -3         | -2         | -1         | 単位 |  |
| データ/制御ピンから入力レジスタ クロックへ                                                      | ・<br>のセットアップ タイムおよびホールド タイム                   | <u> </u>   | ļ          |            |    |  |
| T <sub>DSPDCK_A_AREG</sub> /T <sub>DSPCKD_A_AREG</sub>                      | A 入力から A レジスタ CLK                             | 0.24/0.12  | 0.27/0.14  | 0.31/0.16  | ns |  |
| T <sub>DSPDCK_B_BREG</sub> /T <sub>DSPCKD_B_BREG</sub>                      | B入力から B レジスタ CLK                              | 0.28/0.13  | 0.32/0.14  | 0.39/0.15  | ns |  |
| T <sub>DSPDCK_C_CREG</sub> /T <sub>DSPCKD_C_CREG</sub>                      | C 入力から C レジスタ CLK                             | 0.15/0.15  | 0.17/0.17  | 0.20/0.20  | ns |  |
| T <sub>DSPDCK_D_DREG</sub> /T <sub>DSPCKD_D_DREG</sub>                      | D入力から D レジスタ CLK                              | 0.21/0.19  | 0.27/0.22  | 0.35/0.26  | ns |  |
| T <sub>DSPDCK_ACIN_AREG</sub> /T <sub>DSPCKD_ACIN_AREG</sub>                | ACIN 入力から A レジスタ CLK                          | 0.21/0.12  | 0.24/0.14  | 0.27/0.16  | ns |  |
| T <sub>DSPDCK_BCIN_BREG</sub> /T <sub>DSPCKD_BCIN_BREG</sub>                | BCIN 入力から B レジスタ CLK                          | 0.22/0.13  | 0.25/0.14  | 0.30/0.15  | ns |  |
| パイプライン レジスタ クロックに対するデー                                                      | ·<br>·タ ピンのセットアップおよびホールド タイム                  | <u> </u>   | I          | 1          |    |  |
| T <sub>DSPDCK_</sub> {A, B}_MREG_MULT/<br>T <sub>DSPCKD_B_MREG_MULT</sub>   | {A, B,} 入力から M レジスタ CLK<br>(乗算器を使用)           | 2.04/-0.01 | 2.34/-0.01 | 2.79/-0.01 | ns |  |
| T <sub>DSPDCK_{A, B}_ADREG</sub> /T <sub>DSPCKD_D_ADREG</sub>               | {A, D} 入力から AD レジスタ CLK                       | 1.09/-0.02 | 1.25/-0.02 | 1.49/-0.02 | ns |  |
| データ/制御ピンから出力レジスタ クロックへ                                                      | のセットアップ タイムおよびホールド タイム                        | <b>A</b>   |            |            |    |  |
| T <sub>DSPDCK_{A, B}_PREG_MULT</sub> / T <sub>DSPCKD_{A, B}_PREG_MULT</sub> | {A, B,} 入力から P レジスタ CLK<br>(乗算器を使用)           | 3.41/-0.24 | 3.90/-0.24 | 4.64/-0.24 | ns |  |
| T <sub>DSPDCK_D_PREG_MULT</sub> / T <sub>DSPCKD_D_PREG_MULT</sub>           | D 入力から P レジスタ CLK<br>(乗算器を使用)                 | 3.33/-0.62 | 3.81/-0.62 | 4.53/-0.62 | ns |  |
| T <sub>DSPDCK_{A,B}_PREG</sub> /<br>T <sub>DSPCKD_{A,B}_PREG</sub>          | A または B 入力から P レジスタ CLK<br>(乗算器は未使用)          | 1.47/-0.24 | 1.68/-0.24 | 2.00/-0.24 | ns |  |
| T <sub>DSPDCK_C_PREG</sub> / T <sub>DSPCKD_C_PREG</sub>                     | <ul><li>C 入力から P レジスタ CLK (乗算器は未使用)</li></ul> | 1.30/-0.22 | 1.49/-0.22 | 1.78/-0.22 | ns |  |
| T <sub>DSPDCK_PCIN_PREG</sub> / T <sub>DSPCKD_PCIN_PREG</sub>               | PCIN 入力から P レジスタ CLK                          | 1.12/-0.13 | 1.28/-0.13 | 1.52/-0.13 | ns |  |
| CE ピンのセットアップ タイムおよびホール                                                      | ドタイム                                          |            | 11         | 1          |    |  |
| TDSPDCK_{CEA;CEB}_{AREG;BREG}/<br>TDSPCKD_{CEA;CEB}_{AREG;BREG}             | {CEA; CEB} 入力から {A; B}<br>レジスタ CLK            | 0.30/0.05  | 0.36/0.06  | 0.44/0.09  | ns |  |
| $T_{DSPDCK\_CEC\_CREG}/T_{DSPCKD\_CEC\_CREG}$                               | CEC 入力から C レジスタ CLK                           | 0.24/0.08  | 0.29/0.09  | 0.36/0.11  | ns |  |
| $T_{DSPDCK\_CED\_DREG}/T_{DSPCKD\_CED\_DREG}$                               | CED 入力から D レジスタ CLK                           | 0.31/-0.02 | 0.36/-0.02 | 0.44/-0.02 | ns |  |
| T <sub>DSPDCK_CEM_MREG</sub> /T <sub>DSPCKD_CEM_MREG</sub>                  | CEM 入力から M レジスタ CLK                           | 0.26/0.15  | 0.29/0.17  | 0.33/0.20  | ns |  |
| T <sub>DSPDCK_CEP_PREG</sub> /T <sub>DSPCKD_CEP_PREG</sub>                  | CEP 入力から P レジスタ CLK                           | 0.31/0.01  | 0.36/0.01  | 0.45/0.01  | ns |  |
| RST ピンのセットアップ タイムおよびホール                                                     | ンド タイム                                        |            |            |            |    |  |
|                                                                             | {A、B} レジスタの CLK に対する {RSTA、<br>RSTB} 入力       | 0.34/0.10  | 0.39/0.11  | 0.47/0.13  | ns |  |
| T <sub>DSPDCK_RSTC_CREG</sub> /T <sub>DSPCKD_RSTC_CREG</sub>                | RSTC 入力から C レジスタ CLK                          | 0.06/0.22  | 0.07/0.24  | 0.08/0.26  | ns |  |
| $T_{DSPDCK\_RSTD\_DREG}/T_{DSPCKD\_RSTD\_DREG}$                             | RSTD 入力から D レジスタ CLK                          | 0.37/0.06  | 0.42/0.06  | 0.50/0.07  | ns |  |
| $T_{DSPDCK\_RSTM\_MREG}/T_{DSPCKD\_RSTM\_MREG}$                             | RSTM 入力から M レジスタ CLK                          | 0.18/0.18  | 0.20/0.21  | 0.23/0.24  | ns |  |
| $T_{DSPDCK\_RSTP\_PREG}/T_{DSPCKD\_RSTP\_PREG}$                             | RSTP 入力から P レジスタ CLK                          | 0.24/0.01  | 0.26/0.01  | 0.30/0.01  | ns |  |
| 入力ピンから出力ピンまでの組み合わせ遅延                                                        |                                               |            |            |            |    |  |
| T <sub>DSPDO_A_CARRYOUT_MULT</sub>                                          | A 入力から CARRYOUT 出力 (乗算器を使用)                   | 3.21       | 3.69       | 4.39       | ns |  |
| T <sub>DSPDO_D_P_MULT</sub>                                                 | D 入力から P 出力 (乗算器を使用)                          | 3.15       | 3.61       | 4.30       | ns |  |
| $T_{DSPDO\_A\_P}$                                                           | A 入力から P 出力 (乗算器は未使用)                         | 1.30       | 1.48       | 1.76       | ns |  |
| $T_{DSPDO\_C\_P}$                                                           | C 入力から P 出力                                   | 1.13       | 1.30       | 1.55       | ns |  |



# 表 66: DSP48E1 のスイッチ特性 (続き)

| シンボル                                         | 説明                                             | スピード グレード |              |      | 単位 |
|----------------------------------------------|------------------------------------------------|-----------|--------------|------|----|
| シンホル                                         |                                                | -3        | -2           | -1   | 単位 |
| 入力ピンからカスケード接続された出力ピン                         | ンまでの組み合わせ遅延                                    |           |              |      |    |
| $T_{DSPDO_{A; B}_{ACOUT; BCOUT}}$            | {A、B} 入力から {ACOUT、BCOUT} 出力                    | 0.47      | 0.53         | 0.63 | ns |
| $T_{DSPDO_{A, B}_{CARRYCASCOUT_{MULT}}}$     | {A、B} 入力から CARRYCASCOUT<br>出力 (乗算器を使用)         | 3.44      | 3.94         | 4.69 | ns |
| T <sub>DSPDO_D_CARRYCASCOUT_MULT</sub>       | D 入力から CARRYCASCOUT 出力<br>(乗算器を使用)             | 3.36      | 3.85         | 4.58 | ns |
| T <sub>DSPDO_{A, B}_CARRYCASCOUT</sub>       | {A、B} 入力から CARRYCASCOUT 出力<br>(乗算器は未使用)        | 1.50      | 1.72         | 2.04 | ns |
| T <sub>DSPDO_C_CARRYCASCOUT</sub>            | C 入力から CARRYCASCOUT 出力                         | 1.34      | 1.53         | 1.83 | ns |
| カスケード接続された入力ピンからすべての                         | の出力ピンまでの組み合わせ遅延                                |           |              |      |    |
| T <sub>DSPDO_ACIN_P_MULT</sub>               | ACIN 入力から P 出力 (乗算器を使用)                        | 3.09      | 3.55         | 4.24 | ns |
| T <sub>DSPDO_ACIN_P</sub>                    | ACIN 入力から P 出力 (乗算器は未使用)                       | 1.16      | 1.33         | 1.59 | ns |
| T <sub>DSPDO_ACIN_ACOUT</sub>                | ACIN 入力から ACOUT 出力までの遅延                        | 0.32      | 0.37         | 0.45 | ns |
| T <sub>DSPDO_ACIN_CARRYCASCOUT_MULT</sub>    | ACIN 入力から CARRYCASCOUT 出力<br>(乗算器を使用)          | 3.30      | 3.79         | 4.52 | ns |
| T <sub>DSPDO_ACIN_CARRYCASCOUT</sub>         | ACIN 入力から CARRYCASCOUT 出力<br>(乗算器は未使用)         | 1.37      | 1.57         | 1.87 | ns |
| T <sub>DSPDO_PCIN_P</sub>                    | PCIN 入力から P 出力                                 | 0.94      | 1.08         | 1.29 | ns |
| T <sub>DSPDO_PCIN_CARRYCASCOUT</sub>         | PCIN 入力から CARRYCASCOUT 出力                      | 1.15      | 1.32         | 1.57 | ns |
| 出カレジスタ クロックから出カピンまでの                         | Clock-to-Out                                   |           |              |      |    |
| T <sub>DSPCKO_P_PREG</sub>                   | CLK PREG から P 出力                               | 0.33      | 0.35         | 0.39 | ns |
| T <sub>DSPCKO_CARRYCASCOUT_PREG</sub>        | CLK PREG から CARRYCASCOUT 出力                    | 0.44      | 0.50         | 0.59 | ns |
| パイプライン レジスタ クロックから出力ビ                        | ンまでの Clock-to-Out                              |           | <del>'</del> |      |    |
| T <sub>DSPCKO_P_MREG</sub>                   | CLK MREG から P 出力                               | 1.42      | 1.64         | 1.96 | ns |
| T <sub>DSPCKO_CARRYCASCOUT_MREG</sub>        | CLK MREG から CARRYCASCOUT 出力                    | 1.63      | 1.87         | 2.24 | ns |
| T <sub>DSPCKO_P_ADREG_MULT</sub>             | CLK ADREG 入力から P 出力 (乗算器を使用)                   | 2.30      | 2.63         | 3.13 | ns |
| T <sub>DSPCKO_CARRYCASCOUT_ADREG_MULT</sub>  | CLK ADREG 入力から CARRYCASCOUT<br>出力 (乗算器を使用)     | 2.51      | 2.87         | 3.41 | ns |
| 入力レジスタ クロックから出力ピンまでの                         | Clock-to-Out                                   |           |              |      | •  |
| T <sub>DSPCKO_P_AREG_MULT</sub>              | CLK AREG 入力から P 出力 (乗算器を使用)                    | 3.34      | 3.83         | 4.55 | ns |
| T <sub>DSPCKO_P_BREG</sub>                   | CLK BREG 入力から P 出力 (乗算器は未使用)                   | 1.39      | 1.59         | 1.88 | ns |
| T <sub>DSPCKO_P_CREG</sub>                   | CLK CREG 入力から P 出力 (乗算器は未使用)                   | 1.43      | 1.64         | 1.95 | ns |
| T <sub>DSPCKO_P_DREG_MULT</sub>              | CLK DREG 入力から P 出力 (乗算器を使用)                    | 3.32      | 3.80         | 4.51 | ns |
| 入力レジスタ クロックからカスケード接続                         | された出力ピンまでの Clock-to-Out                        |           |              |      | 1  |
| $T_{DSPCKO\_\{ACOUT;BCOUT\}\_\{AREG;BREG\}}$ | CLK (ACOUT、BCOUT) 入力から {A,B}<br>レジスタ出力         | 0.55      | 0.62         | 0.74 | ns |
| TDSPCKO_CARRYCASCOUT_{AREG, BREG}_MULT       | CLK (AREG、BREG) から<br>CARRYCASCOUT 出力 (乗算器を使用) | 3.55      | 4.06         | 4.84 | ns |
| T <sub>DSPCKO_CARRYCASCOUT_BREG</sub>        | CLK BREG 入力から CARRYCASCOUT<br>出力 (乗算器は未使用)     | 1.60      | 1.82         | 2.16 | ns |
| T <sub>DSPCKO_CARRYCASCOUT_DREG_MULT</sub>   | CLK DREG 入力から CARRYCASCOUT<br>出力 (乗算器を使用)      | 3.52      | 4.03         | 4.79 | ns |
|                                              |                                                |           |              |      |    |



# 表 66: DSP48E1 のスイッチ特性 (続き)

| > 18 II                                     | = 11 00                                  | スピード グレード |        |        | 単位  |
|---------------------------------------------|------------------------------------------|-----------|--------|--------|-----|
| シンボル                                        | 説明                                       | -3        | -2     | -1     | 単位  |
| T <sub>DSPCKO_CARRYCASCOUT_CREG</sub>       | CLK CREG から CARRYCASCOUT 出力              | 1.64      | 1.88   | 2.23   | ns  |
| 最大周波数                                       |                                          |           |        |        |     |
| $F_{MAX}$                                   | すべてのレジスタを使用                              | 741.84    | 650.20 | 547.95 | MHz |
| F <sub>MAX_PATDET</sub>                     | パターン検出器を使用                               | 627.35    | 549.75 | 463.61 | MHz |
| F <sub>MAX_MULT_NOMREG</sub>                | 2つのレジスタ付き乗算器 (MREG なし)                   | 412.20    | 360.75 | 303.77 | MHz |
| F <sub>MAX_MULT_NOMREG_PATDET</sub>         | 2 つのレジスタ付き乗算器 (MREG なし、<br>パターン検出なし)     | 374.25    | 327.65 | 276.01 | MHz |
| F <sub>MAX_PREADD_MULT_NOADREG</sub>        | ADREG なし                                 | 468.82    | 408.66 | 342.70 | MHz |
| F <sub>MAX_PREADD_MULT_NOADREG_PATDET</sub> | ADREG なし (パターン検出あり)                      | 468.82    | 408.66 | 342.70 | MHz |
| F <sub>MAX_NOPIPELINEREG</sub>              | パイプライン レジスタなし (MREG、ADREG)               | 306.84    | 267.81 | 225.02 | MHz |
| F <sub>MAX_NOPIPELINEREG_PATDET</sub>       | パイプライン レジスタなし (MREG、<br>ADREG)(パターン検出あり) | 285.23    | 249.13 | 209.38 | MHz |



# クロック バッファーおよびネットワーク

表 67: グローバル クロックのスイッチ特性 (BUFGCTRL を含む)

| シンボル                                                        | 説明                         | スヒ        | # / <del>+</del> |           |     |  |  |
|-------------------------------------------------------------|----------------------------|-----------|------------------|-----------|-----|--|--|
|                                                             |                            | -3        | -2               | -1        | 単位  |  |  |
| T <sub>BCCCK_CE</sub> /T <sub>BCCKC_CE</sub> <sup>(1)</sup> | CE ピンのセットアップ/ホールド          | 0.12/0.30 | 0.14/0.38        | 0.26/0.38 | ns  |  |  |
| $T_{BCCCK\_S}/T_{BCCKC\_S}$ <sup>(1)</sup>                  | S ピンのセットアップ/ホールド           | 0.12/0.30 | 0.14/0.38        | 0.26/0.38 | ns  |  |  |
| T <sub>BCCKO_O</sub> <sup>(2)</sup>                         | IO/I1 から O までの BUFGCTRL 遅延 | 0.08      | 0.10             | 0.12      | ns  |  |  |
| 最大周波数                                                       |                            |           |                  |           |     |  |  |
| F <sub>MAX_BUFG</sub>                                       | グローバル クロック ツリー (BUFG)      | 741.00    | 710.00           | 625.00    | MHz |  |  |

#### 注記:

- 1.  $T_{BCCCK\_CE}$  および  $T_{BCCKC\_CE}$  は、クロックの切り替え時にグローバル クロックの動作でグリッチが発生しないようにするため、仕様を満たす 必要があります。BUFGMUX プリミティブではグリッチが発生しないため、これらのパラメーターは適用されません。その他のグローバル クロックのセットアップおよびホールド タイムはオプションです。この要件を満たす必要があるのは、クロックの切り替え時にサイクルごとにデバイス動作をシミュレーションと一致させる必要がある場合のみです。
- 2. T<sub>BGCKO O</sub> (IO から O までの BUFG 遅延) の値は、T<sub>BCCKO O</sub> の値と同じです。

## 表 68: 入力/出力クロックのスイッチ特性 (BUFIO)

| シンボル                   | 説明                         | スヒ     | 出八     |        |     |
|------------------------|----------------------------|--------|--------|--------|-----|
|                        |                            | -3     | -2     | -1     | 単位  |
| T <sub>BIOCKO_O</sub>  | I から O までの Clock-to-Out 遅延 | 1.04   | 1.14   | 1.32   | ns  |
| 最大周波数                  |                            |        |        |        |     |
| F <sub>MAX_BUFIO</sub> | I/O クロック ツリー (BUFIO)       | 800.00 | 800.00 | 710.00 | MHz |

### 表 69: リージョナル クロック バッファーのスイッチ特性 (BUFR)

| シンボル                                 | 説明                                                 | スヒ     | 出八     |        |     |
|--------------------------------------|----------------------------------------------------|--------|--------|--------|-----|
|                                      |                                                    | -3     | -2     | -1     | 単位  |
| T <sub>BRCKO_O</sub>                 | I から O までの Clock-to-Out 遅延                         | 0.60   | 0.65   | 0.77   | ns  |
| T <sub>BRCKO_O_BYP</sub>             | Divide Bypass 属性設定時の I から O までの Clock-to-Out<br>遅延 | 0.30   | 0.32   | 0.38   | ns  |
| T <sub>BRDO_O</sub>                  | CLR から O までの伝播遅延                                   | 0.71   | 0.75   | 0.96   | ns  |
| 最大周波数                                |                                                    |        |        |        |     |
| F <sub>MAX_BUFR</sub> <sup>(1)</sup> | リージョナル クロック ツリー (BUFR)                             | 600.00 | 540.00 | 450.00 | MHz |

### 注記:

1. BUFR および BUFMR への最大入力周波数は BUFIO  $F_{MAX}$  周波数です。

## 表 70: 水平クロック バッファーのスイッチ特性 (BUFH)

| シンボル                                         | =4.00               | スヒ        | ニード グレー   | - <b>ド</b> | ** 1* |
|----------------------------------------------|---------------------|-----------|-----------|------------|-------|
| シンホル                                         | 説明                  | -3        | -2        | -1         | 単位    |
| T <sub>BHCKO_O</sub>                         | I から O までの BUFH の遅延 | 0.10      | 0.11      | 0.13       | ns    |
| T <sub>BHCCK_CE</sub> /T <sub>BHCKC_CE</sub> | CE ピンのセットアップ/ホールド   | 0.20/0.16 | 0.23/0.20 | 0.38/0.21  | ns    |
| 最大周波数                                        |                     |           |           |            |       |
| F <sub>MAX_BUFH</sub>                        | 水平クロック バッファー (BUFH) | 741.00    | 710.00    | 625.00     | MHz   |



### 表 71: デューティ サイクルのずれおよびクロック ツリーのスキュー

| 2.3.42 (1              | =X ap                                  | スピード グレード |      | ード   | 単位   |          |
|------------------------|----------------------------------------|-----------|------|------|------|----------|
| シンボル                   | 説明                                     | ナハイス      | -3   | -2   | -1   | <u> </u> |
| T <sub>DCD_CLK</sub>   | グローバル クロック ツリーのデューティ サイクルの ず $h^{(1)}$ | すべて       | 0.20 | 0.20 | 0.20 | ns       |
| T <sub>CKSKEW</sub>    | グローバル クロック ツリーのスキュー <sup>(2)</sup>     | XC7Z030   | 0.29 | 0.36 | 0.37 | ns       |
|                        |                                        | XC7Z045   | 0.43 | 0.54 | 0.57 | ns       |
|                        |                                        | XC7Z100   | N/A  | 0.54 | 0.56 | ns       |
| T <sub>DCD_BUFIO</sub> | I/O クロック ツリーのデューティ サイクルのずれ             | すべて       | 0.12 | 0.12 | 0.12 | ns       |
| T <sub>BUFIOSKEW</sub> | 1 クロック領域内での I/O クロック ツリー スキュー          | すべて       | 0.02 | 0.02 | 0.02 | ns       |
| T <sub>DCD_BUFR</sub>  | リージョナル クロック ツリーのデューティ サイクルの<br>ずれ      | すべて       | 0.15 | 0.15 | 0.15 | ns       |

### 注記:

- 1. これらのパラメーターは、LVDS 出力バッファーを使用するデバイス ピンで計測されるデューティ サイクルのずれのワースト ケースです。その 他の I/O 規格については、IBIS を使用して立ち上がり/立下がり時間が非対称であるために生じるデューティ サイクルのずれを計測できます。
- 2.  $T_{CKSKEW}$  値は、順次 I/O エレメント間で計測されるクロック ツリー スキューのワースト ケースです。I/O レジスタが近接し、入力がクロック ツリーの同じ分岐または近接する分岐にある場合は、クロック ツリー スキューが大幅に低減されます。特定のアプリケーションのクロック スキュー値を得るには、ザイリンクスの Timing Analyzer ツールを使用してください。

# MMCM スイッチ特性

### 表 72: MMCM の仕様

| 2 2 48 0                        | =# 00                                   | スヒ      | ニード グレー | ード            | 24 /T |
|---------------------------------|-----------------------------------------|---------|---------|---------------|-------|
| シンボル                            | 説明                                      | -3      | -2      | -1            | 単位    |
| MMCM_F <sub>INMAX</sub>         | 最大入力クロック周波数                             | 1066.00 | 933.00  | 800.00        | MHz   |
| MMCM_F <sub>INMIN</sub>         | 最小入力クロック周波数                             | 10.00   | 10.00   | 10.00         | MHz   |
| MMCM_F <sub>INJITTER</sub>      | 最大入力クロック周期ジッター                          | クロック    |         | 20% 以内ま<br>ns | たは最大  |
| MMCM_F <sub>INDUTY</sub>        | 入力デューティ サイクル許容範囲 : 10 ~ 49MHz           | 25.00   | 25.00   | 25.00         | %     |
|                                 | 入力デューティ サイクル許容範囲 : 50 ~ 199MHz          | 30.00   | 30.00   | 30.00         | %     |
|                                 | 入力デューティ サイクル許容範囲 : 200 ~ 399MHz         | 35.00   | 35.00   | 35.00         | %     |
|                                 | 入力デューティ サイクル許容範囲 : 400 ~ 499MHz         | 40.00   | 40.00   | 40.00         | %     |
|                                 | 入力デューティ サイクル許容範囲 : >500MHz              | 45.00   | 45.00   | 45.00         | %     |
| MMCM_F <sub>MIN_PSCLK</sub>     | 最小可変位相シフト クロック周波数                       | 0.01    | 0.01    | 0.01          | MHz   |
| MMCM_F <sub>MAX_PSCLK</sub>     | 最大可変位相シフト クロック周波数                       | 550.00  | 500.00  | 450.00        | MHz   |
| MMCM_F <sub>VCOMIN</sub>        | 最小 MMCM VCO 周波数                         | 600.00  | 600.00  | 600.00        | MHz   |
| MMCM_F <sub>VCOMAX</sub>        | 最大 MMCM VCO 周波数                         | 1600.00 | 1440.00 | 1200.00       | MHz   |
| MMCM_F <sub>BANDWIDTH</sub>     | 標準 Low MMCM 帯域幅 <sup>(1)</sup>          | 1.00    | 1.00    | 1.00          | MHz   |
|                                 | 標準 High MMCM 帯域幅 <sup>(1)</sup>         | 4.00    | 4.00    | 4.00          | MHz   |
| MMCM_T <sub>STATPHAOFFSET</sub> | MMCM 出力のスタティック位相オフセット <sup>(2)</sup>    | 0.12    | 0.12    | 0.12          | ns    |
| MMCM_T <sub>OUTJITTER</sub>     | MMCM 出力ジッター                             |         | 注記3     |               |       |
| MMCM_T <sub>OUTDUTY</sub>       | MMCM 出力クロックのデューティ サイクル精度 <sup>(4)</sup> | 0.20    | 0.20    | 0.20          | ns    |
| MMCM_T <sub>LOCKMAX</sub>       | MMCM 最大ロック時間                            | 100.00  | 100.00  | 100.00        | μs    |
| MMCM_F <sub>OUTMAX</sub>        | MMCM 最大出力周波数                            | 1066.00 | 933.00  | 800.00        | MHz   |
| MMCM_F <sub>OUTMIN</sub>        | MMCM 最小出力周波数 <sup>(5)(6)</sup>          | 4.69    | 4.69    | 4.69          | MHz   |



### 表 72: MMCM の仕様 (続き)

| S. S. 42 n                                                    | ≣¥ oo                                | スヒ        | スピード グレード  |                | 単位     |
|---------------------------------------------------------------|--------------------------------------|-----------|------------|----------------|--------|
| シンボル                                                          | 説明                                   | -3        | -2         | -1             | 甲加     |
| MMCM_T <sub>EXTFDVAR</sub>                                    | 外部クロック フィードバックの変動                    | クロック      | 入力周期の<br>1 | 20% 以内 s<br>ns | または最大  |
| MMCM_RST <sub>MINPULSE</sub>                                  | 最小リセット パルス幅                          | 5.00      | 5.00       | 5.00           | ns     |
| MMCM_F <sub>PFDMAX</sub>                                      | PFD (位相周波数検出器) での最大周波数               | 550.00    | 500.00     | 450.00         | MHz    |
| MMCM_F <sub>PFDMIN</sub>                                      | PFD (位相周波数検出器) での最小周波数               | 10.00     | 10.00      | 10.00          | MHz    |
| $MMCM\_T_{FBDELAY}$                                           | フィードバック パスでの最大遅延                     | 最大 3n     | s または CI   | LKIN Ø 1       | サイクル   |
| MMCM スイッチ特性のも                                                 | zットアップおよびホールド                        |           |            |                |        |
| T <sub>MMCMDCK_PSEN</sub> /<br>T <sub>MMCMCKD_PSEN</sub>      | 位相シフト イネーブルのセットアップおよびホールド            | 1.04/0.00 | 1.04/0.00  | 1.04/0.00      | ns     |
| T <sub>MMCMDCK_PSINCDEC</sub> / T <sub>MMCMCKD_PSINCDEC</sub> | 位相シフト インクリメント/デクリメントのセットアップ/<br>ホールド | 1.04/0.00 | 1.04/0.00  | 1.04/0.00      | ns     |
| T <sub>MMCMCKO_PSDONE</sub>                                   | PSDONE の位相シフト Clock-to-Out           | 0.59      | 0.68       | 0.81           | ns     |
| DCLK 前後の MMCM の                                               | DRP (ダイナミック リコンフィギュレーション ポート)        |           |            |                |        |
| T <sub>MMCMDCK_DADDR</sub> /<br>T <sub>MMCMCKD_DADDR</sub>    | D アドレスのセットアップおよびホールド                 | 1.25/0.15 | 1.40/0.15  | 1.63/0.15      | ns、最小  |
| T <sub>MMCMDCK_DI</sub> /<br>T <sub>MMCMCKD_DI</sub>          | D 入力のセットアップおよびホールド                   | 1.25/0.15 | 1.40/0.15  | 1.63/0.15      | ns、最小  |
| T <sub>MMCMDCK_DEN</sub> / T <sub>MMCMCKD_DEN</sub>           | D イネーブルのセットアップおよびホールド                | 1.76/0.00 | 1.97/0.00  | 2.29/0.00      | ns、最小  |
| T <sub>MMCMDCK_DWE</sub> / T <sub>MMCMCKD_DWE</sub>           | D ライト イネーブルのセットアップおよびホールド            | 1.25/0.15 | 1.40/0.15  | 1.63/0.15      | ns、最小  |
| T <sub>MMCMCKO_DRDY</sub>                                     | DRDY O CLK-to-Out                    | 0.65      | 0.72       | 0.99           | ns、最大  |
| F <sub>DCK</sub>                                              | DCLK の周波数                            | 200.00    | 200.00     | 200.00         | MHz、最大 |

- 1. **MMCM** では通常の拡散スペクトラム入力クロックがフィルターされません。これは、通常これらの入力が帯域幅フィルターの周波数よりもはるかに低い値のためです。
- 2. スタティック オフセットは、同一の位相を持つ任意の MMCM 出力間で計測されています。
- 3. このパラメーターの値は、クロッキング ウィザードから取得できます。 詳細は、http://japan.xilinx.com/products/intellectual-property/clocking\_wizard.htm を参照してください。
- 4. グローバル クロック バッファーを含みます。
- 5. デューティ サイクルが 50% の場合に  $F_{VCO}/128$  として算出した値です。
- 6. CLKOUT4\_CASCADE = TRUE のとき、MMCM\_F<sub>OUTMIN</sub> は 0.036MHz です。



# PLL スイッチ仕様

表 73: PLL の仕様

| . 18.                                                    | 57.00                                         | スヒ                           | ニード グレー   |                | ··· / I |
|----------------------------------------------------------|-----------------------------------------------|------------------------------|-----------|----------------|---------|
| シンボル                                                     | 説明                                            | -3                           | -2        | -1             | 単位      |
| PLL_F <sub>INMAX</sub>                                   | 最大入力クロック周波数                                   | 1066.00                      | 933.00    | 800.00         | MHz     |
| PLL_F <sub>INMIN</sub>                                   | 最小入力クロック周波数                                   | 19.00                        | 19.00     | 19.00          | MHz     |
| PLL_F <sub>INJITTER</sub>                                | 最大入力クロック周期ジッター                                | クロック入力周期の 20% 以内または最大<br>1ns |           |                |         |
| PLL_F <sub>INDUTY</sub>                                  | 入力デューティ サイクル許容範囲 : 19 ~ 49MHz                 | 25.00                        | 25.00     | 25.00          | %       |
|                                                          | 入力デューティ サイクル許容範囲 : $50 \sim 199 \mathrm{MHz}$ | 30.00                        | 30.00     | 30.00          | %       |
|                                                          | 入力デューティ サイクル許容範囲 : 200 ~ 399MHz               | 35.00                        | 35.00     | 35.00          | %       |
|                                                          | 入力デューティ サイクル許容範囲 : 400 ~ 499MHz               | 40.00                        | 40.00     | 40.00          | %       |
|                                                          | 入力デューティ サイクル許容範囲 : >500MHz                    | 45.00                        | 45.00     | 45.00          | %       |
| PLL_F <sub>VCOMIN</sub>                                  | 最小 PLL VCO 周波数                                | 800.00                       | 800.00    | 800.00         | MHz     |
| PLL_F <sub>VCOMAX</sub>                                  | 最大 PLL VCO 周波数                                | 2133.00                      | 1866.00   | 1600.00        | MHz     |
| PLL_F <sub>BANDWIDTH</sub>                               | 標準 Low PLL 帯域幅 <sup>(1)</sup>                 | 1.00                         | 1.00      | 1.00           | MHz     |
|                                                          | 標準 High PLL 帯域幅 <sup>(1)</sup>                | 4.00                         | 4.00      | 4.00           | MHz     |
| PLL_T <sub>STATPHAOFFSET</sub>                           | PLL 出力のスタティック位相オフセット <sup>(2)</sup>           | 0.12                         | 0.12      | 0.12           | ns      |
| PLL_T <sub>OUTJITTER</sub>                               | PLL 出力ジッター <sup>(3)</sup>                     |                              | 注         | 記 1            |         |
| PLL_T <sub>OUTDUTY</sub>                                 | PLL 出力クロックのデューティ サイクル精度 <sup>(4)</sup>        | 0.20                         | 0.20      | 0.20           | ns      |
| PLL_T <sub>LOCKMAX</sub>                                 | PLL 最大ロック時間                                   | 100.00                       | 100.00    | 100.00         | μs      |
| PLL_F <sub>OUTMAX</sub>                                  | PLL 最大出力周波数                                   | 1066.00                      | 933.00    | 800.00         | MHz     |
| PLL_F <sub>OUTMIN</sub>                                  | PLL 最小出力周波数 <sup>(5)</sup>                    | 6.25                         | 6.25      | 6.25           | MHz     |
| PLL_T <sub>EXTFDVAR</sub>                                | 外部クロック フィードバックの変動                             | クロック                         |           | 20% 以内 s<br>ns | または最大   |
| PLL_RST <sub>MINPULSE</sub>                              | 最小リセット パルス幅                                   | 5.00                         | 5.00      | 5.00           | ns      |
| PLL_F <sub>PFDMAX</sub>                                  | PFD (位相周波数検出器) での最大周波数                        | 550.00                       | 500.00    | 450.00         | MHz     |
| PLL_F <sub>PFDMIN</sub>                                  | PFD (位相周波数検出器) での最小周波数                        | 19.00                        | 19.00     | 19.00          | MHz     |
| PLL_T <sub>FBDELAY</sub>                                 | フィードバック パスでの最大遅延                              | 最大 3r                        | ıs または C  | LKIN Ø 1       | サイクル    |
| DCLK 前後の PLL の DRP                                       | (ダイナミック リコンフィギュレーション ポート)                     |                              |           |                |         |
| T <sub>PLLCCK_DADDR</sub> /<br>T <sub>PLLCKC_DADDR</sub> | D アドレスのセットアップおよびホールド                          | 1.25/0.15                    | 1.40/0.15 | 1.63/0.15      | ns、最小   |
| T <sub>PLLCCK_DI</sub> /T <sub>PLLCKC_DI</sub>           | D 入力のセットアップおよびホールド                            | 1.25/0.15                    | 1.40/0.15 | 1.63/0.15      | ns、最小   |
| T <sub>PLLCCK_DEN</sub> /T <sub>PLLCKC_DEN</sub>         | D イネーブルのセットアップおよびホールド                         | 1.76/0.00                    | 1.97/0.00 | 2.29/0.00      | ns、最小   |
| T <sub>PLLCCK_DWE</sub> /T <sub>PLLCKC_DWE</sub>         | D ライト イネーブルのセットアップおよびホールド                     | 1.25/0.15                    | 1.40/0.15 | 1.63/0.15      | ns、最小   |
| T <sub>PLLCKO_DRDY</sub>                                 | DRDY O CLK-to-Out                             | 0.65                         | 0.72      | 0.99           | ns、最大   |
| F <sub>DCK</sub>                                         | DCLK の周波数                                     | 200.00                       | 200.00    | 200.00         | MHz、最大  |
| >÷=¬ .                                                   | 1                                             | 1                            | 1         | I              | 1       |

- 1. PLL では通常の拡散スペクトラム入力クロックがフィルターされません。これは、通常これらの入力が帯域幅フィルターの周波数よりもはるかに低い値のためです。
- 2. スタティック オフセットは、同一の位相を持つ任意の PLL 出力間で計測されています。
- 3. このパラメーターの値は、クロッキング ウィザードから取得できます。 詳細は、http://japan.xilinx.com/products/intellectual-property/clocking\_wizard.htm を参照してください。
- 4. グローバル クロック バッファーを含みます。
- 5. デューティ サイクルが 50% の場合に  $\mathrm{F_{VCO}}/128$  として算出した値です。



# デバイスの Pin-to-Pin 出力パラメーターのガイドライン

表 74: CC (クロック兼用) クロック入力から出力までの遅延 (MMCM/PLL なし)、(クロック領域近辺)

| 2 2 42 11                                                                | 説明 デバイス                  |         | スピード グレード |      |      | 単位 |
|--------------------------------------------------------------------------|--------------------------|---------|-----------|------|------|----|
| シンボル                                                                     |                          | ナハイス    | -3        | -2   | -1   | 早业 |
| SSTL15 CC クロック入力から出力までの遅延 (出力フリップフロップ使用、12mA、スルー レート = Fast、MMCM/PLL なし) |                          |         |           |      |      |    |
| T <sub>ICKOF</sub>                                                       | CC クロック入力と OUTFF 間       | XC7Z030 | 5.32      | 5.85 | 6.55 | ns |
|                                                                          | (MMCM/PLL なし)、(クロック領域近辺) | XC7Z045 | 5.27      | 5.78 | 6.48 | ns |
|                                                                          |                          | XC7Z100 | N/A       | 5.91 | 6.62 | ns |

#### 注記:

1. この表には、1つのグローバル クロック入力で、アクセス可能なカラムの垂直クロック ラインが 1 本駆動され、アクセス可能な IOB および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。

### 表 75 : CC (クロック兼用) クロック入力から出力までの遅延 (MMCM/PLL なし)、(クロック領域から離れている)

| シンボル                                                                     | =4.00                             |         | スヒ   | ゚゚ード グレ- | - <b>ド</b> | 単位 |  |
|--------------------------------------------------------------------------|-----------------------------------|---------|------|----------|------------|----|--|
| シンホル                                                                     | 説明                                | デバイス    | -3   | -2       | -1         |    |  |
| SSTL15 CC クロック入力から出力までの遅延 (出力フリップフロップ使用、12mA、スルー レート = Fast、MMCM/PLL なし) |                                   |         |      |          |            |    |  |
| T <sub>ICKOFFAR</sub>                                                    | CC クロック入力と OUTFF 間 (MMCM/PLL なし)、 | XC7Z030 | 5.32 | 5.85     |            |    |  |
|                                                                          | (クロック領域から離れている)                   | XC7Z045 | 5.88 | 6.46     | 7.23       | ns |  |
|                                                                          |                                   | XC7Z100 | N/A  | 6.59     | 7.37       | ns |  |

### 注記:

1. この表には、1つのグローバル クロック入力で、アクセス可能なカラムの垂直クロック ラインが 1 本駆動され、アクセス可能な IOB および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。

### 表 76:CC (クロック兼用) クロック入力から出力までの遅延 (MMCM あり)

| 2 2 42 11                                                       | =4.00                        | スピード グレード デバイス |      | - <b>ド</b> | 334 I.T. |    |
|-----------------------------------------------------------------|------------------------------|----------------|------|------------|----------|----|
| シンボル                                                            |                              | ナハイス           | -3   | -2         | -1       | 単位 |
| SSTL15 CC クロック入力から出力までの遅延 (出力フリップフロップ使用、スルー レート = Fast、MMCM あり) |                              |                |      |            |          |    |
| T <sub>ICKOFMMCMCC</sub>                                        | CC クロック入力と OUTFF 間 (MMCM あり) | XC7Z030        | 0.92 | 0.92       | 0.92     | ns |
|                                                                 |                              | XC7Z045        | 0.97 | 0.97       | 0.97     | ns |
|                                                                 |                              | XC7Z100        | N/A  | 0.96       | 0.96     | ns |

#### 注記:

- 1. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムの垂直クロック ラインが 1 本駆動され、アクセス可能な IOB および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
- 2. MMCM 出力ジッターはタイミング算出に含まれています。

## 表 77:CC (クロック兼用) クロック入力から出力までの遅延 (PLL あり)

| シンボル                                                           | = 24.00                     | デバイス スピード グレード<br>-3 -2 -1 | - <b>ド</b> | 単位   |      |    |
|----------------------------------------------------------------|-----------------------------|----------------------------|------------|------|------|----|
| シンホル                                                           | 説明                          |                            | -3         | -2   | -1   | 単位 |
| SSTL15 CC クロック入力から出力までの遅延 (出力フリップフロップ使用、スルー レート = Fast、PLL あり) |                             |                            |            |      |      |    |
| T <sub>ICKOFPLLCC</sub>                                        | CC クロック入力と OUTFF 間 (PLL あり) | XC7Z030                    | 0.81       | 0.81 | 0.81 | ns |
|                                                                |                             | XC7Z045                    | 0.86       | 0.86 | 0.86 | ns |
|                                                                |                             | XC7Z100                    | N/A        | 0.85 | 0.85 | ns |

- 1. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムの垂直クロック ラインが 1 本駆動され、アクセス可能な IOB および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
- 2. PLL の出力ジッターはタイミング算出に含まれています。



### 表 78: BUFIO を使用する場合の Pin-to-Pin、Clock-to-Out

| シンボル                 | 5H 00                               | スし   | ピード グレー | - <b>ド</b> | # / <del>_</del> |
|----------------------|-------------------------------------|------|---------|------------|------------------|
|                      | 説明                                  | -3   | -2      | -1         | 単位               |
| T <sub>ICKOFCS</sub> | HR I/O バンクでの I/O クロックの Clock-to-Out | 4.93 | 5.52    | 6.20       | ns               |
|                      | HP I/O バンクでの I/O クロックの Clock-to-Out | 4.85 | 5.44    | 6.11       | ns               |

### デバイスの Pin-to-Pin 入力パラメーターのガイドライン

表 79:グローバル クロック入力のセットアップおよびホールド (MMCM/PLL なし、ZHOLD\_DELAY あり、HR I/O バンク)

| シンボル                                                             | 説明                                                     | デバイス    | スピード グレード  |            | 単位         |    |
|------------------------------------------------------------------|--------------------------------------------------------|---------|------------|------------|------------|----|
| シンバル                                                             |                                                        |         | -3         | -2         | -1         | 中位 |
| SSTL15 規格における、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム <sup>(1)</sup> |                                                        |         |            |            |            |    |
| $T_{PSFD}/T_{PHFD}$                                              | 全体遅延(レガシ遅延またはデフォルト遅延)                                  | XC7Z030 | 3.04/-0.34 | 3.16/-0.34 | 3.40/-0.34 | ns |
|                                                                  | グローバル クロック入力および IFF                                    | XC7Z045 | 3.50/-0.47 | 3.67/-0.47 | 3.97/-0.47 | ns |
|                                                                  | (MMCM/PLL なし、ZHOLD_DELAY あり、HR I/O バンク) <sup>(2)</sup> | XC7Z100 | N/A        | 3.81/-0.52 | 4.13/-0.52 | ns |

### 注記:

- 1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセスが最も低速で温度が最も高く、電圧が最も低い条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセスが最も高速で温度が最も低く、電圧が最も高い条件下のグローバル クロック入力信号に対して計測されています。
- 2. IFF は入力フリップフロップまたはラッチです。

### 表 80:CC のクロック入力のセットアップおよびホールド (MMCM あり)

| 2.2.42.0                                                         | = 24.00                  | <u> </u> | スト         | ピード グレー    | -ド         | 単位 |
|------------------------------------------------------------------|--------------------------|----------|------------|------------|------------|----|
| シンボル                                                             | 説明                       | デバイス     | -3         | -2         | -1         | 中四 |
| SSTL15 規格における、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム <sup>(1)</sup> |                          |          |            |            |            |    |
| T <sub>PSMMCMCC</sub> /                                          | 遅延のない CC クロック入力と IFF 間   | XC7Z030  | 2.41/-0.23 | 2.68/-0.23 | 2.95/-0.23 | ns |
| $T_{PHMMCMCC}$                                                   | (MMCM あり) <sup>(2)</sup> | XC7Z045  | 2.73/-0.09 | 3.00/-0.09 | 3.32/-0.09 | ns |
|                                                                  |                          | XC7Z100  | N/A        | 3.00/-0.10 | 3.32/-0.10 | ns |

### 注記:

- 1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセスが最も低速で温度が最も高く、電圧が最も低い条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセスが最も高速で温度が最も低く、電圧が最も高い条件下のグローバル クロック入力信号に対して計測されています。
- 2. IFF は入力フリップフロップまたはラッチです。
- 3. 各信号規格の使用によって発生するデューティサイクルのずれは、IBIS を使用して確認してください。

### 表 81: CC のクロック入力のセットアップおよびホールド (PLL あり)

| シンボル                                                 | 説明                                             | デバイス    | ス۱         | 単位         |            |    |  |  |
|------------------------------------------------------|------------------------------------------------|---------|------------|------------|------------|----|--|--|
| シンホル                                                 | 武明                                             |         | -3         | -2         | -1         | 甲世 |  |  |
| SSTL15 規格における、CC のクロック入力信号に対する入力セットアップおよびホールド タイム(1) |                                                |         |            |            |            |    |  |  |
| T <sub>PSPLLCC</sub> /T <sub>PHPLLCC</sub>           | 遅延のない CC クロック入力と IFF 間 (PLL あり) <sup>(2)</sup> | XC7Z030 | 2.71/-0.34 | 3.02/-0.34 | 3.29/-0.34 | ns |  |  |
|                                                      |                                                | XC7Z045 | 2.91/-0.20 | 3.24/-0.20 | 3.53/-0.20 | ns |  |  |
|                                                      |                                                | XC7Z100 | N/A        | 3.24/-0.21 | 3.53/-0.21 | ns |  |  |

- 1. セットアップおよびホールド タイムは、ワースト ケースの条件下(プロセス、電圧、温度)で計測されています。セットアップ タイムは、プロセスが最も低速で温度が最も高く、電圧が最も低い条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセスが最も高速で温度が最も低く、電圧が最も高い条件下のグローバル クロック入力信号に対して計測されています。
- 2. IFF は入力フリップフロップまたはラッチです。
- 3. 各信号規格の使用によって発生するデューティ サイクルのずれは、IBIS を使用して確認してください。



### 表 82:BUFIO を使用する場合の転送クロック入力ピンに対するデータ入力セットアップおよびホールド タイム

| 2.5.42 ()                            | 5X 0D                            | スし         | ## / <del> </del> |            |    |
|--------------------------------------|----------------------------------|------------|-------------------|------------|----|
| シンボル                                 | 説明                               | -3         | -2                | -1         | 単位 |
| T <sub>PSCS</sub> /T <sub>PHCS</sub> | HR I/O バンクの I/O クロックのセットアップ/ホールド | -0.36/1.36 | -0.36/1.50        | -0.36/1.70 | ns |
|                                      | HP I/O バンクの I/O クロックのセットアップ/ホールド | -0.34/1.39 | -0.34/1.53        | -0.34/1.73 | ns |

#### 表 83: サンプル ウィンドウ

| シンボル                    | 説明                                    |      | スピード グレード |      |    |  |
|-------------------------|---------------------------------------|------|-----------|------|----|--|
|                         |                                       |      | -2        | -1   | 単位 |  |
| $T_{SAMP}$              | レシーバー ピンでのサンプリング エラー (1)              | 0.51 | 0.56      | 0.61 | ns |  |
| T <sub>SAMP_BUFIO</sub> | BUFIO を使用する場合のレシーバー ピンでのサンプリング エラー(2) | 0.30 | 0.35      | 0.40 | ns |  |

#### 注記:

- 1. このパラメーターは、さまざまな電圧、温度、プロセスでの PL DDR 入力レジスタの総サンプリング エラー数を示します。特性評価では、DCM を使用して DDR 入力レジスタの動作エッジをキャプチャしています。計測には次が含まれます。
  - CLK0 MMCM ジッター
  - MMCM 精度 (位相オフセット)
  - MMCM 位相シフト精度

ただし、パッケージまたはクロック ツリー スキューは含まれません。

2. このパラメーターは、さまざまな電圧、温度、プロセスでの PL DDR 入力レジスタの総サンプリング エラー数を示します。特性評価では、BUFIO クロック ネットワークおよび IDELAY を使用して DDR 入力レジスタの動作エッジをキャプチャしています。ただし、パッケージまたはクロック ツリー スキューは含まれません。

### その他のパッケージ パラメーターのガイドライン

ここでは、PL のクロック トランスミッターおよびレシーバーにおけるデータ有効ウィンドウのタイミング算出に必要な値を示します。

#### 表 84: パッケージ スキュー

| シンボル                 | 説明            | デバイス    | パッケージ   | Value | 単位 |
|----------------------|---------------|---------|---------|-------|----|
| T <sub>PKGSKEW</sub> | パッケージ スキュー(1) | XC7Z030 | FBG484  | 113   | ps |
|                      |               |         | FBG676  | 113   | ps |
|                      |               |         | FFG676  | 136   | ps |
|                      |               | XC7Z045 | FBG676  | 159   | ps |
|                      |               |         | FFG676  | 158   | ps |
|                      |               |         | FFG900  | 191   | ps |
|                      |               | XC7Z100 | FFG900  | 161   | ps |
|                      |               |         | FFG1156 | 165   | ps |

- 1. これらの値はパッケージにある任意の 2 つの SelectIO リソース間のワースト ケース スキューで、ダイ パッドからボールの最短遅延と最長遅延の 差を示します。
- 2. これらのデバイスとパッケージの組み合わせに関するパッケージ遅延情報もあり、この情報を使用してパッケージのスキューを低減できます。

# GTX トランシーバーの仕様

# GTX トランシーバーの DC 入力および出力レベル

表 85 に、Zynq-7000 デバイスの GTX トランシーバーの DC 仕様を示します。詳細は、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(UG476) を参照してください。

表 85: GTX トランシーバーの DC 仕様

| シンボル                | DC パラメーター                                 | 条件                                         | 最小   | 標準                       | 最大                   | 単位 |
|---------------------|-------------------------------------------|--------------------------------------------|------|--------------------------|----------------------|----|
| DV <sub>PPOUT</sub> | Peak-to-Peak 差動出力電圧 <sup>(1)</sup>        | トランスミッターの出力範囲は<br>最大値に設定                   | _    | -                        | 1000                 | mV |
| $V_{CMOUTDC}$       | DC 同相出力電圧 式に基づく                           |                                            | 7    | mV                       |                      |    |
| R <sub>OUT</sub>    | 差動出力抵抗                                    |                                            |      | 100                      | _                    | Ω  |
| T <sub>OSKEW</sub>  | トランスミッター差動出力間 (TXP および TXN) の内部ペア<br>スキュー |                                            |      | 2                        | 12                   | ps |
|                     | Peak-to-Peak 差動入力電圧                       | >10.3125Gb/s                               | 150  | _                        | 1250                 | mV |
| DV <sub>PPIN</sub>  | (外部 AC カップル)                              | $6.6 \text{Gb/s} \sim 10.3125 \text{Gb/s}$ | 150  | _                        | 1250                 | mV |
|                     |                                           | ≤ 6.6Gb/s                                  | 150  | _                        | 2000                 | mV |
| V <sub>IN</sub>     | 絶対入力電圧                                    | (DC カップル) V <sub>MGTAVTT</sub> = 1.2V      | -200 | _                        | V <sub>MGTAVTT</sub> | mV |
| V <sub>CMIN</sub>   | 同相入力電圧                                    | (DC カップル) V <sub>MGTAVTT</sub> = 1.2V      | _    | 2/3 V <sub>MGTAVTT</sub> | _                    | mV |
| R <sub>IN</sub>     | 差動入力抵抗                                    |                                            | _    | 100                      | _                    | Ω  |
| C <sub>EXT</sub>    | 外部 AC カップリングのキャパシタの推奨値 <sup>(2)</sup>     |                                            | _    | 100                      | _                    | nF |

#### 注記:

- 1. 出力幅およびプリエンファシス レベルは、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(UG476) で説明している属性を使用してプログラムでき、その結果はこの表に示す値よりも小さくできる可能性があります。
- 2. 特定のプロトコルおよび規格に準拠するため、必要に応じてこれらの範囲外の値を使用する場合があります。



図 17:シングルエンド出力の電圧幅



図 18:差動出力の電圧幅

表 86 に、GTX トランシーバー クロックの DC 入力仕様の概要を示します。詳細は、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(UG476) を参照してください。



## 表 86: GTX トランシーバー クロックの DC 入力の仕様

| シンボル               | DC パラメーター            | 最小 | 標準  | 最大   | 単位 |
|--------------------|----------------------|----|-----|------|----|
| V <sub>IDIFF</sub> |                      |    | _   | 2000 | mV |
| R <sub>IN</sub>    | 差動入力抵抗               | _  | 100 | _    | Ω  |
| C <sub>EXT</sub>   | 外部 AC カップリングのキャパシタ要件 | _  | 100 | _    | nF |

## GTX トランシーバー スイッチ特性

詳細は、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(UG476) を参照してください。

### 表 87: GTX トランシーバーのパフォーマンス値

|                                    |                                 |           |              |                   | スピード            | グレード     |                   |          |      |
|------------------------------------|---------------------------------|-----------|--------------|-------------------|-----------------|----------|-------------------|----------|------|
| シンボル                               | =8 □                            | 出力        | -;           | 3                 | -2              |          | -1 <sup>(1)</sup> |          | 単位   |
| シンバル                               | 説明                              | 分周器       | パッケージ タイプ    |                   |                 |          |                   |          | 半世   |
|                                    |                                 |           | FF           | FB                | FF              | FB       | FF                | FB       |      |
| F <sub>GTXMAX</sub> <sup>(2)</sup> | GTX トランシーバーの最大データ               | レート       | 12.5         | 6.6               | 10.3125         | 6.6      | 8.0               | 6.6      | Gb/s |
| F <sub>GTXMIN</sub> <sup>(2)</sup> | GTX トランシーバーの最小データ               | レート       | 0.500        | 0.500             | 0.500           | 0.500    | 0.500             | 0.500    | Gb/s |
|                                    | CPLL ライン レート範囲                  | 1         |              |                   | 3.2-            | 6.6      |                   |          | Gb/s |
|                                    |                                 | 2         |              |                   | 1.6-            | 3.3      |                   |          | Gb/s |
| F <sub>GTXCRANGE</sub>             |                                 | 4         |              |                   | 0.8-            | 1.65     |                   |          | Gb/s |
|                                    |                                 | 8         |              |                   | 0.5-0           | 0.825    |                   |          | Gb/s |
|                                    |                                 | 16        |              |                   | N/              | 'A       |                   |          | Gb/s |
|                                    | QPLL ライン レート範囲 1                | 1         | 5.93-8.0     | 5.93-6.6          | 5.93-8.0        | 5.93-6.6 | 5.93-8.0          | 5.93-6.6 | Gb/s |
|                                    |                                 | 2         | 2.96         | 5-4.0             | 2.965           | 5-4.0    | 2.965             | 5-4.0    | Gb/s |
| F <sub>GTXQRANGE1</sub>            |                                 | 4         | 1.482        | 25-2.0            | 1.4825-2.0      |          | 1.482             | 5-2.0    | Gb/s |
|                                    |                                 | 8         | 0.7412       | 25-1.0            | 0.74125-1.0     |          | 0.74125-1.0       |          | Gb/s |
|                                    |                                 | 16        | N/           | /A                | N/              | 'A       | N/                | 'A       | Gb/s |
|                                    |                                 | 1         | 9.8–<br>12.5 | N/A               | 9.8–<br>10.3125 | N/A      | N/                | 'A       | Gb/s |
|                                    |                                 | 2         | 4.9-         | 6.25              | 4.9-5.          | 15625    | N/                | 'A       | Gb/s |
| F <sub>GTXQRANGE2</sub>            | QPLL ライン レート範囲 2 <sup>(3)</sup> | 4         | 2.45-        | 3.125             | 2.45-2          | 578125   | N/                | 'A       | Gb/s |
|                                    |                                 | 8         | 1.225-       | 1.5625            | 1.225-1.2       | 2890625  | N/                | 'A       | Gb/s |
|                                    |                                 | 16        | 0.6125-      | 0.78125           | 0.6125-0.6      | 64453125 | N/                | 'A       | Gb/s |
| F <sub>GCPLLRANGE</sub>            | GTX トランシーバーの CPLL 周波            | PLL 周波数範囲 |              | -3.3              | 1.6-            | 3.3      | 1.6-              | 3.3      | GHz  |
| F <sub>GQPLLRANGE1</sub>           | GTX トランシーバーの QPLL 周波            | 皮数範囲 1    | 5.93         | 5.93-8.0 5.93-8.0 |                 | 5.93-8.0 |                   | GHz      |      |
| F <sub>GQPLLRANGE2</sub>           | GTX トランシーバーの QPLL 周波            | 支数範囲 2    | 9.8-         | 12.5              | 9.8-10          | .3125    | N/                | 'A       | GHz  |

### 注記:

- 1. -1 スピード グレードの場合、5.0Gb/s を超える動作には 4 バイトの内部データ幅が必要です。
- 2. 8.0Gb/s  $\sim 9.8$ Gb/s のデータ レートはサポートされていません。
- 3. QPLL ライン レート範囲 2 では、分周器 N が 66 に設定されている場合の最大ライン レートは 10.3125Gb/s です。

### 表 88:GTX トランシーバーのダイナミック リコンフィギュレーション ポート(DRP) のスイッチ特性

| シンボル                   | 説明              |        | スピード グレード |        |     |  |
|------------------------|-----------------|--------|-----------|--------|-----|--|
|                        | 武 明             | -3     | -2        | -1     | 単位  |  |
| F <sub>GTXDRPCLK</sub> | GTXDRPCLK 最大周波数 | 175.01 | 175.01    | 156.25 | MHz |  |

## 表 89: GTX トランシーバーの基準クロックのスイッチ特性

| シンボル               | = 24 00           | Æ IIL           | すべて | 出什  |     |     |
|--------------------|-------------------|-----------------|-----|-----|-----|-----|
| ンノホル               | 説明                | 条件              | 最小  | 標準  | 最大  | 単位  |
|                    | -3 スピード グレード      | 60              | -   | 700 | MHz |     |
| $F_{GCLK}$         | 基準クロックの周波数範囲      | その他の全スピード グレード  | 60  | _   | 670 | MHz |
| T <sub>RCLK</sub>  | 基準クロックの立ち上がり時間    | 20% ~ 80%       | _   | 200 | -   | ps  |
| $T_{FCLK}$         | 基準クロックの立ち下がり時間    | 80% ~ 20%       | _   | 200 | _   | ps  |
| T <sub>DCREF</sub> | 基準クロックのデューティ サイクル | トランシーバーの PLL のみ | 40  | 50  | 60  | %   |



図 19: 基準クロックのタイミング パラメーター

## 表 90: GTX トランシーバー PLL/ロック タイムの適用

| シンボル              | 説明                                                   | 条件                                          | すべて | 単位     |                      |    |
|-------------------|------------------------------------------------------|---------------------------------------------|-----|--------|----------------------|----|
| クンバル              | 武功                                                   | <b>米</b> 什                                  | 最小  | 標準     | 最大                   | 中四 |
| T <sub>LOCK</sub> | PLL が最初にロックするまでの時間                                   |                                             | _   | _      | 1                    | ms |
| Т                 | DFE (判定帰還型イコライザー) に必要なクロック リカバリの位相取得および適用時間          | PLL が基準クロックにロックされた後、クロック データ リカバ            | _   | 50,000 | 37 x10 <sup>6</sup>  | UI |
| (LF               | DFE が無効の場合、低消費電力モード (LPM) に必要なクロック リカバリの位 相取得および適用時間 | リ (CDR) が入力時に提供される<br>データにロックされるのに必要<br>な時間 | _   | 50,000 | 2.3 x10 <sup>6</sup> | UI |



## 表 91:GTX トランシーバーのユーザー クロックのスイッチ特性<sup>(1)(2)</sup>

|                                  | 説明              | データ           | データ幅の条件          |         | スピード グレード <sup>(3)(4)</sup> |         |     |  |
|----------------------------------|-----------------|---------------|------------------|---------|-----------------------------|---------|-----|--|
| シンボル                             |                 | 内部ロジック        | インターコネクト<br>ロジック | -3      | -2                          | -1      | 単位  |  |
| F <sub>TXOUT</sub>               | TXOUTCLK 最大周波数  |               |                  | 412.500 | 412.500                     | 312.500 | MHz |  |
| F <sub>RXOUT</sub>               | RXOUTCLK 最大周波数  |               |                  | 412.500 | 412.500                     | 312.500 | MHz |  |
| Е                                | TVICDCI V 具十国冰粉 | 16 ビット        | 16 および 32 ビット    | 412.500 | 412.500                     | 312.500 | MHz |  |
| F <sub>TXIN</sub> TXUSRCLK 最大周波数 | 32 ビット          | 32 ビット        | 390.625          | 322.266 | 250.000                     | MHz     |     |  |
| E DWIGDOLK E LEWY.               | 16 ビット          | 16 および 32 ビット | 412.500          | 412.500 | 312.500                     | MHz     |     |  |
| $F_{RXIN}$                       | RXUSRCLK 最大周波数  | 32 ビット        | 32 ビット           | 390.625 | 322.266                     | 250.000 | MHz |  |
|                                  |                 | 16 ビット        | 16ビット            | 412.500 | 412.500                     | 312.500 | MHz |  |
| $F_{TXIN}$                       | TXUSRCLK2 最大周波数 | 16 および 32 ビット | 32 ビット           | 390.625 | 322.266                     | 250.000 | MHz |  |
|                                  |                 | 64 ビット        | 64 ビット           | 195.313 | 161.133                     | 125.000 | MHz |  |
|                                  |                 | 16 ビット        | 16ビット            | 412.500 | 412.500                     | 312.500 | MHz |  |
| F <sub>RXIN2</sub>               | RXUSRCLK2 最大周波数 | 16 および 32 ビット | 32 ビット           | 390.625 | 322.266                     | 250.000 | MHz |  |
|                                  |                 | 64 ビット        | 64 ビット           | 195.313 | 161.133                     | 125.000 | MHz |  |

### 注記:

- 1. クロックは、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』(<u>UG476</u>) に記載の方法でインプリメントする必要があります。
- 2. これらの周波数は、すべてのトランシーバー コンフィギュレーションでサポートされているわけではありません。
- 3. スピード グレード -3 および -2 の場合、16 ビット データ パスは 6.6Gb/s よりも低速な動作でしか使用できません。
- 4. スピード グレード -1 の場合、16 ビット データ パスは 5.0Gb/s よりも低速な動作でしか使用できません。

### 表 92: GTX トランシーバーのトランスミッターのスイッチ特性

| シンボル                         | 説明                      | 条件                                             | 最小    | 標準 | 最大                  | 単位   |
|------------------------------|-------------------------|------------------------------------------------|-------|----|---------------------|------|
| F <sub>GTXTX</sub>           | シリアル データ レート範囲          | <u>,                                      </u> | 0.500 | -  | F <sub>GTXMAX</sub> | Gb/s |
| T <sub>RTX</sub>             | TX 立ち上がり時間              | 20% ~ 80%                                      | _     | 40 | _                   | ps   |
| T <sub>FTX</sub>             | TX 立ち下がり時間              | $80\% \sim 20\%$                               | _     | 40 | -                   | ps   |
| T <sub>LLSKEW</sub>          | TX Lane-to-Lane スキュー(1) |                                                | _     | _  | 500                 | ps   |
| V <sub>TXOOBVDPP</sub>       | 電気的アイドルの振幅              |                                                | _     | _  | 15                  | mV   |
| T <sub>TXOOBTRANSITION</sub> | 電気的アイドルの送信時間            |                                                | _     | _  | 140                 | ns   |
| TJ <sub>12.5</sub>           | 総ジッター(2)(4)             | 12.5Gb/s                                       | _     | _  | 0.28                | UI   |
| DJ <sub>12.5</sub>           | 確定的なジッター(2)(4)          | 12.300/8                                       | _     | _  | 0.17                | UI   |
| TJ <sub>11.18</sub>          | 総ジッター(2)(4)             | 11 19Ch/a                                      | _     | _  | 0.28                | UI   |
| DJ <sub>11.18</sub>          | 確定的なジッター(2)(4)          | 11.18Gb/s                                      | _     | _  | 0.17                | UI   |
| TJ <sub>10.3125</sub>        | 総ジッター(2)(4)             | 10.3125Gb/s                                    | _     | _  | 0.28                | UI   |
| DJ <sub>10.3125</sub>        | 確定的なジッター(2)(4)          | 10.312300/8                                    | _     | _  | 0.17                | UI   |
| TJ <sub>9.953</sub>          | 総ジッター(2)(4)             | 9.953Gb/s                                      | _     | _  | 0.28                | UI   |
| DJ <sub>9.953</sub>          | 確定的なジッター(2)(4)          | 9.93300/8                                      | _     | _  | 0.17                | UI   |
| TJ <sub>9.8</sub>            | 総ジッター(2)(4)             | 9.8Gb/s                                        | _     | _  | 0.28                | UI   |
| DJ <sub>9.8</sub>            | 確定的なジッター(2)(4)          | 9.800/8                                        | _     | _  | 0.17                | UI   |
| TJ <sub>8.0</sub>            | 総ジッター(2)(4)             | 8.0Gb/s                                        | _     | _  | 0.33                | UI   |
| $\mathrm{DJ}_{8.0}$          | 確定的なジッター(2)(4)          | 0.0G0/S                                        | _     | _  | 0.17                | UI   |
| TJ <sub>6.6_QPLL</sub>       | 総ジッター(2)(4)             | 6.6Gb/s                                        |       | -  | 0.28                | UI   |
| DJ <sub>6.6_QPLL</sub>       | 確定的なジッター(2)(4)          | 0.000/8                                        | _     | _  | 0.17                | UI   |



### 表 92: GTX トランシーバーのトランスミッターのスイッチ特性 (続き)

| シンボル                   | 説明             | 条件                      | 最小 | 標準 | 最大   | 単位 |
|------------------------|----------------|-------------------------|----|----|------|----|
| TJ <sub>6.6_CPLL</sub> | 総ジッター(3)(4)    | 6.6Gb/s                 | _  | _  | 0.30 | UI |
| DJ <sub>6.6_CPLL</sub> | 確定的なジッター(3)(4) | 0.000/s                 | _  | _  | 0.15 | UI |
| TJ <sub>5.0</sub>      | 総ジッター(3)(4)    | 5.0Gb/s                 | _  | _  | 0.33 | UI |
| DJ <sub>5.0</sub>      | 確定的なジッター(3)(4) | J.000/s                 | _  | _  | 0.15 | UI |
| TJ <sub>4.25</sub>     | 総ジッター(3)(4)    | 4.25Gb/s                | _  | _  | 0.33 | UI |
| DJ <sub>4.25</sub>     | 確定的なジッター(3)(4) | 4.2300/8                | _  | _  | 0.14 | UI |
| TJ <sub>3.75</sub>     | 総ジッター(3)(4)    | 3.75Gb/s                | _  | _  | 0.34 | UI |
| DJ <sub>3.75</sub>     | 確定的なジッター(3)(4) | 3.73G0/s                | _  | _  | 0.16 | UI |
| TJ <sub>3.2</sub>      | 総ジッター(3)(4)    | 3.20Gb/s <sup>(5)</sup> | _  | _  | 0.2  | UI |
| DJ <sub>3.2</sub>      | 確定的なジッター(3)(4) | 3.2000/8(**/            | _  | _  | 0.1  | UI |
| TJ <sub>3.2L</sub>     | 総ジッター(3)(4)    | 3.20Gb/s <sup>(6)</sup> | _  | _  | 0.35 | UI |
| DJ <sub>3.2L</sub>     | 確定的なジッター(3)(4) | 3.2000/8(*/             | _  | _  | 0.16 | UI |
| TJ <sub>2.5</sub>      | 総ジッター(3)(4)    | 2.5Gb/s <sup>(7)</sup>  | _  | _  | 0.20 | UI |
| DJ <sub>2.5</sub>      | 確定的なジッター(3)(4) | 2.300/8**/              | _  | _  | 0.08 | UI |
| TJ <sub>1.25</sub>     | 総ジッター(3)(4)    | 1.25Gb/s <sup>(8)</sup> | _  | _  | 0.15 | UI |
| DJ <sub>1.25</sub>     | 確定的なジッター(3)(4) | 1.2300/8(0)             | _  | _  | 0.06 | UI |
| TJ <sub>500</sub>      | 総ジッター(3)(4)    | 500Mb/s                 | _  | _  | 0.1  | UI |
| DJ <sub>500</sub>      | 確定的なジッター(3)(4) | JUUIVIU/S               | _  | _  | 0.03 | UI |

- 1. 最大 12 個の連続したトランスミッター (3 つの GTX クワッドにあるトランシーバーすべて) を有効にして TX 位相アライメントを設定し、同じ REFCLK 入力を使用した場合の値です。
- 2. QPLL FBDIV = 40 かつ内部データ幅が 20 ビットの値です。これらの値は、プロトコル特定の準拠の確定のための値ではありません。
- 3. CPLL\_FBDIV = 2 かつ内部データ幅が 20 ビットの値です。これらの値は、プロトコル特定の準拠の確定のための値ではありません。
- 4. すべてのジッター値は、BER (Bit-Error Ratio) が 1e<sup>-12</sup> の場合に基づいています。
- 5. CPLL 周波数 3.2GHz、TXOUT\_DIV = 2 を使用した場合の値です。
- 6. CPLL 周波数 1.6GHz、TXOUT\_DIV = 1 を使用した場合の値です。
- 7. CPLL 周波数 2.5GHz、TXOUT\_DIV = 2 を使用した場合の値です。
- 8. CPLL 周波数 2.5GHz、TXOUT\_DIV = 4 を使用した場合の値です。



### 表 93: GTX トランシーバーのレシーバーのスイッチ特性

| シンボル                      | 説明                                       |                                 | 最小                                           | 標準 | 最大                  | 単位   |
|---------------------------|------------------------------------------|---------------------------------|----------------------------------------------|----|---------------------|------|
| F <sub>GTXRX</sub>        | シリアル データ レート                             |                                 | 0.500                                        | -  | F <sub>GTXMAX</sub> | Gb/s |
| T <sub>RXELECIDLE</sub>   | RXELECIDLE がデータ損失または                     | **<br>は復元に応答するための時間             | _                                            | 10 | _                   | ns   |
| RX <sub>OOBVDPP</sub>     | OOB 検出しきい値 Peak-to-Peak                  |                                 | 60                                           | _  | 150                 | mV   |
| RX <sub>SST</sub>         | レシーバー スペクトラム拡散の<br>トラッキング <sup>(1)</sup> | 33KHz で変調                       | -5000                                        | -  | 0                   | ppm  |
| RX <sub>RL</sub>          | ラン レングス (CID)                            |                                 | _                                            | _  | 512                 | UI   |
|                           | データ/REFCLK PPM オフセット                     | ビット レート ≤ 6.6Gb/s               | -1250                                        | _  | 1250                | ppm  |
| RX <sub>PPMTOL</sub>      | 耐性                                       | ビットレート > 6.6Gb/s<br>および≤8.0Gb/s | -700                                         | -  | 700                 | ppm  |
|                           |                                          | ビットレート > 8.0Gb/s                | -200                                         | -  | 200                 | ppm  |
| SJ ジッター耐性 <sup>(2)</sup>  |                                          |                                 |                                              |    |                     |      |
| JT_SJ <sub>12.5</sub>     | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 12.5Gb/s                        | 0.3                                          | _  | _                   | UI   |
| JT_SJ <sub>11.18</sub>    | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 11.18Gb/s                       | 0.3                                          | _  | _                   | UI   |
| JT_SJ <sub>10.32</sub>    | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 10.32Gb/s                       | 0.3                                          | _  | _                   | UI   |
| JT_SJ <sub>9.95</sub>     | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 9.95Gb/s                        | 0.3                                          | -  | -                   | UI   |
| JT_SJ <sub>9.8</sub>      | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 9.8Gb/s                         | 0.3                                          | _  | _                   | UI   |
| JT_SJ <sub>8.0</sub>      | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 8.0Gb/s                         | 0.44                                         | _  | _                   | UI   |
| JT_SJ <sub>6.6_QPLL</sub> | 正弦波ジッター (QPLL) <sup>(3)</sup>            | 6.6Gb/s                         | 0.48                                         | -  | -                   | UI   |
| JT_SJ <sub>6.6_CPLL</sub> | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 6.6Gb/s                         | 0.44                                         | _  | _                   | UI   |
| JT_SJ <sub>5.0</sub>      | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 5.0Gb/s                         | 0.44                                         | _  | _                   | UI   |
| JT_SJ <sub>4.25</sub>     | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 4.25Gb/s                        | 0.44                                         | _  | -                   | UI   |
| JT_SJ <sub>3.75</sub>     | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 3.75Gb/s                        | 0.44                                         | _  | _                   | UI   |
| JT_SJ <sub>3.2</sub>      | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 3.2Gb/s <sup>(4)</sup>          | 0.45                                         | _  | _                   | UI   |
| JT_SJ <sub>3.2L</sub>     | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 3.2Gb/s <sup>(5)</sup>          | 0.45                                         | _  | _                   | UI   |
| JT_SJ <sub>2.5</sub>      | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 2.5Gb/s <sup>(6)</sup>          | 0.5                                          | _  | _                   | UI   |
| JT_SJ <sub>1.25</sub>     | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 1.25Gb/s <sup>(7)</sup>         | 0.5                                          | _  | _                   | UI   |
| JT_SJ <sub>500</sub>      | 正弦波ジッター (CPLL) <sup>(3)</sup>            | 500Mb/s                         | 0.4                                          | _  | _                   | UI   |
| 負荷がある場合の SJ               | ジッタ <del>ー</del> 耐性 <sup>(2)</sup>       |                                 | <u>,                                    </u> |    |                     |      |
| JT_TJSE <sub>3.2</sub>    | 負荷がある場合の総ジッター <sup>(8)</sup>             | 3.2Gb/s                         | 0.70                                         | -  | -                   | UI   |
| 31_135123.2               | 貝側がめる場合の総ンツターの                           | 6.6Gb/s                         | 0.70                                         | _  | _                   | UI   |
| JT_SJSE <sub>3.2</sub>    | 負荷がある場合の正弦波ジッター                          | 3.2Gb/s                         | 0.1                                          | -  | _                   | UI   |
| 31_335123.2               | (8)                                      | 6.6Gb/s                         | 0.1                                          | _  | -                   | UI   |

- 1. RXOUT\_DIV=1、2、および4を使用する場合です。
- 2. すべてのジッター値は、BER (Bit Error Ratio) が  $1e^{-12}$  の場合に基づいています。
- 3. 挿入した正弦波ジッターの周波数は 10MHz です。
- 4. CPLL 周波数 3.2GHz、RXOUT\_DIV = 2 を使用した場合の値です。
- 5. CPLL 周波数 1.6GHz、RXOUT\_DIV = 1 を使用した場合の値です。
- 6. CPLL 周波数 2.5GHz、RXOUT\_DIV = 2 を使用した場合の値です。
- 7. CPLL 周波数 2.5GHz、RXOUT\_DIV = 4 を使用した場合の値です。
- 8. RX を使用し、LPM または DFE モードの場合の複合ジッターです。



# GTX トランシーバー プロトコル ジッターの特性

表 94 ~表 99 に、『7 シリーズ FPGA GTX トランシーバー ユーザー ガイド』 (UG476) に記載の、プロトコル特定の特性を最適に使用するために推奨する設定値を示します。

### 表 94: ギガビット イーサネット プロトコルの特性

| 説明                            | ライン レート (Mb/s) | 最小    | 最大   | 単位 |  |  |  |
|-------------------------------|----------------|-------|------|----|--|--|--|
| ギガビット イーサネット トランスミッター ジッターの生成 |                |       |      |    |  |  |  |
| 総トランスミッター ジッター (T_TJ)         | 1250           | _     | 0.24 | UI |  |  |  |
| ギガビット イーサネット レシーバーの高周波ジッター許容値 |                |       |      |    |  |  |  |
| レシーバーの総ジッター許容値                | 1250           | 0.749 | _    | UI |  |  |  |

### 表 95: XAUI プロトコルの特性

| 説明                    | ライン レート (Mb/s) | 最小   | 最大   | 単位 |
|-----------------------|----------------|------|------|----|
| XAUI トランスミッター ジッターの生成 |                |      |      |    |
| 総トランスミッター ジッター (T_TJ) | 3125           | _    | 0.35 | UI |
| XAUI レシーバーの高周波ジッター許容値 |                |      |      |    |
| レシーバーの総ジッター許容値        | 3125           | 0.65 | _    | UI |

### 表 96: PCI Express プロトコルの特性(1)

| 規格                                                    | 説明                      |                                           | ライン レート<br>(Mb/s) | 最小   | 最大    | 単位 |
|-------------------------------------------------------|-------------------------|-------------------------------------------|-------------------|------|-------|----|
| PCI Express トランス                                      | ミッター ジッターの生成            |                                           |                   |      |       |    |
| PCI Express Gen 1                                     | トランスミッターの総ジッタ           | _                                         | 2500              | _    | 0.25  | UI |
| PCI Express Gen 2                                     | トランスミッターの総ジッタ           |                                           | 5000              | _    | 0.25  | UI |
| PCI Express Gen 3 <sup>(2)</sup>                      | トランスミッターの総ジッタ           | ー (相関関係なし)                                | 8000              | _    | 31.25 | ps |
| PCI Express Gen 3(4)                                  | トランスミッターの確定的な           | ジッター (相関関係なし)                             |                   | _    | 12    | ps |
| PCI Express レシーバー                                     | 一の高周波ジッター許容値            |                                           |                   |      |       |    |
| PCI Express Gen 1                                     | レシーバーの総ジッター許容           | 値                                         | 2500              | 0.65 | _     | UI |
| PCI Express Gen 2 <sup>(3)</sup>                      | レシーバーに内在するタイミ           | ング エラー                                    | 5000              | 0.40 | _     | UI |
| r CI Express Gen 2007                                 | レシーバーに内在する確定的なタイミング エラー |                                           | 3000              | 0.30 | _     | UI |
|                                                       |                         | $0.03 \mathrm{MHz} \sim 1.0 \mathrm{MHz}$ |                   | 1.00 | _     | UI |
| PCI Express Gen 3 <sup>(2)</sup> レシーバーの正弦波ジッター<br>許容値 |                         | $1.0 \mathrm{MHz} \sim 10 \mathrm{MHz}$   | 8000              | 注記 4 | -     | UI |
|                                                       | FI 47 IE                | $10 \mathrm{MHz} \sim 100 \mathrm{MHz}$   | 7                 | 0.10 | _     | UI |

- 1. Card Electromechanical (CEM) に基づいてテストされています。
- 2. PCI-SIG 3.0 コンプライアンス テストの認証を受けたテスト ボードは現在使用できません。
- 3. 一般的な REFCLK を使用した場合の値です。
- 4. 1MHz ~ 10MHz では、正弦波ジッターの最小ロール オフ (20dB/decade の傾き) です。



## 表 97: CEI-6G および CEI-11G プロトコルの特性

| 説明                            | ライン レート (Mb/s) | インターフェイス      | 最小    | 最大  | 単位 |  |  |  |  |  |  |
|-------------------------------|----------------|---------------|-------|-----|----|--|--|--|--|--|--|
| CEI-6G トランスミッター ジッターの生成       |                |               |       |     |    |  |  |  |  |  |  |
| トランスミッターの総ジッター <sup>(1)</sup> | 4976-6375      | CEI-6G-SR     | _     | 0.3 | UI |  |  |  |  |  |  |
|                               | 4970-0373      | CEI-6G-LR     | _     | 0.3 | UI |  |  |  |  |  |  |
| CEI-6G レシーバーの高周波ジッタ           | 一許容値           |               |       |     |    |  |  |  |  |  |  |
| レシーバーの総ジッター許容値 <sup>(1)</sup> | 1076 6275      | CEI-6G-SR     | 0.6   | _   | UI |  |  |  |  |  |  |
|                               | 4976-6375      | CEI-6G-LR     | 0.95  | _   | UI |  |  |  |  |  |  |
| CEI-11G トランスミッター ジッタ-         | 一の生成           |               |       |     |    |  |  |  |  |  |  |
| 1 = 1 = 2 = 4 = 0 (2)         | 0070 11100     | CEI-11G-SR    | _     | 0.3 | UI |  |  |  |  |  |  |
| トランスミッターの総ジッター <sup>(2)</sup> | 9950-11100     | CEI-11G-LR/MR | _     | 0.3 | UI |  |  |  |  |  |  |
| CEI-11G レシーバー高周波ジッター          | -の許容値          |               | •     |     | I  |  |  |  |  |  |  |
| レシーバーの総ジッター許容値 <sup>(2)</sup> |                | CEI-11G-SR    | 0.65  |     | UI |  |  |  |  |  |  |
|                               | 9950-11100     | CEI-11G-MR    | 0.65  |     | UI |  |  |  |  |  |  |
|                               |                | CEI-11G-LR    | 0.825 | _   | UI |  |  |  |  |  |  |

### 注記:

- 1. 390.625MHz の基準クロックを使用し、最も一般的な 6250Mb/s のライン レートでテストされています。
- 2. 155.46875MHz の基準クロックを使用する 9950Mb/s のライン レート、および 173.4375MHz の基準クロックを使用する 11100Mb/s のライン レートでテストされています。

### 表 98: SFP+ プロトコルの特性

| 説明                    | ライン レート (Mb/s)         | 最小  | 最大   | 単位 |
|-----------------------|------------------------|-----|------|----|
| SFP+ トランスミッター ジッターの生成 |                        |     |      |    |
|                       | 9830.40 <sup>(1)</sup> |     |      |    |
|                       | 9953.00                |     |      |    |
| トランスミッターの総ジッター        | 10312.50               | _   | 0.28 | UI |
|                       | 10518.75               |     |      |    |
|                       | 11100.00               |     |      |    |
| SFP+ レシーバーの高周波ジッター許容値 |                        | ,   |      | •  |
|                       | 9830.40 <sup>(1)</sup> |     |      |    |
|                       | 9953.00                |     |      |    |
| レシーバーの総ジッター許容値        | 10312.50               | 0.7 | _    | UI |
|                       | 10518.75               |     |      |    |
|                       | 11100.00               |     |      |    |

### 注記:

1. SFP+ を介した CPRI アプリケーションで使用されるライン レートです。



### 表 99: CPRI プロトコルの特性

| 説明                    | ライン レート (Mb/s) | 最小   | 最大   | 単位 |  |  |  |
|-----------------------|----------------|------|------|----|--|--|--|
| CPRI トランスミッター ジッターの生成 |                |      |      |    |  |  |  |
|                       | 614.4          | _    | 0.35 | UI |  |  |  |
|                       | 1228.8         | _    | 0.35 | UI |  |  |  |
|                       | 2457.6         | _    | 0.35 | UI |  |  |  |
| トランスミッターの総ジッター        | 3072.0         | _    | 0.35 | UI |  |  |  |
|                       | 4915.2         | _    | 0.3  | UI |  |  |  |
|                       | 6144.0         | _    | 0.3  | UI |  |  |  |
|                       | 9830.4         | _    | 注記1  | UI |  |  |  |
| CPRI レシーバーの周波数ジッター許容値 |                |      |      |    |  |  |  |
|                       | 614.4          | 0.65 | _    | UI |  |  |  |
|                       | 1228.8         | 0.65 | _    | UI |  |  |  |
|                       | 2457.6         | 0.65 | -    | UI |  |  |  |
| レシーバーの総ジッター許容値        | 3072.0         | 0.65 | _    | UI |  |  |  |
|                       | 4915.2         | 0.95 | -    | UI |  |  |  |
|                       | 6144.0         | 0.95 | _    | UI |  |  |  |
|                       | 9830.4         | 注記1  | _    | UI |  |  |  |

#### 注記:

1. SFP+ 仕様に基づいてテストされています (表 98 参照)。

# PCI Express デザイン用統合インターフェイス ブロックのスイッチ特性

PCI Express デザインのソリューションに関する資料および詳細は、次のサイトから入手できます。http://japan.xilinx.com/technology/protocols/pciexpress.htm

## 表 100: PCI Express デザインの最大パフォーマンス

| シンボル                  | =2.00              |     | ** /- |     |     |
|-----------------------|--------------------|-----|-------|-----|-----|
|                       | 説明                 | -3  | -2    | -1  | 単位  |
| F <sub>PIPECLK</sub>  | パイプ クロックの最大周波数     | 250 | 250   | 250 | MHz |
| F <sub>USERCLK</sub>  | ユーザー クロックの最大周波数    | 500 | 500   | 250 | MHz |
| F <sub>USERCLK2</sub> | ユーザー クロック 2 の最大周波数 | 250 | 250   | 250 | MHz |
| F <sub>DRPCLK</sub>   | DRP クロックの最大周波数     | 250 | 250   | 250 | MHz |



# XADC 仕様

表 101: XADC の仕様

| パラメーター                                                  | シンボル                    | コメント/条件                                                                                            | 最小     | 標準    | 最大                | 単位       |
|---------------------------------------------------------|-------------------------|----------------------------------------------------------------------------------------------------|--------|-------|-------------------|----------|
| $V_{\text{CCADC}} = 1.8V \pm 5\%$ , $V_{\text{REFP}} =$ | = 1.25V、V <sub>RI</sub> | $_{\rm EFN}$ = 0V 、ADCCLK = 26MHz 、 $T_{\rm j}$ = -40°C $\sim$                                     | 100°C、 | 標準値 T | j=+40°C           |          |
| ADC の精度 <sup>(1)</sup>                                  |                         |                                                                                                    |        |       |                   |          |
| 精度                                                      |                         |                                                                                                    | 12     | _     | _                 | ビット      |
| 積分非直線性 <sup>(2)</sup>                                   | INL                     |                                                                                                    | _      | _     | ±2                | LSB      |
| 差動非直線性                                                  | DNL                     | コードの欠落なし、単調であることを保証                                                                                | -      | -     | ±1                | LSB      |
| オフセット エラー                                               |                         | 単極動作                                                                                               | -      | -     | ±8                | LSB      |
|                                                         |                         | 双極動作                                                                                               | _      | _     | ±4                | LSB      |
| ゲイン エラー                                                 |                         |                                                                                                    | _      | _     | ±0.5              | %        |
| オフセットの一致                                                |                         |                                                                                                    | _      | _     | 4                 | LSB      |
| ゲインの一致                                                  |                         |                                                                                                    | _      | _     | 0.3               | %        |
| サンプル レート                                                |                         |                                                                                                    | 0.1    | -     | 1                 | MS/s     |
| 信号対ノイズ比 <sup>(2)</sup>                                  | SNR                     | $F_{SAMPLE} = 500KS/s$ , $F_{IN} = 20KHz$                                                          | 60     | _     | _                 | dB       |
| RMS コード ノイズ                                             |                         | 外部基準電圧 1.25V                                                                                       | _      | _     | 2                 | LSB      |
|                                                         |                         | オンチップ基準電圧                                                                                          | _      | 3     | _                 | LSB      |
| 高調波の総ひずみ <sup>(2)</sup>                                 | THD                     | $F_{SAMPLE} = 500KS/s$ , $F_{IN} = 20KHz$                                                          | 70     | _     | _                 | dB       |
| 拡張温度 (-55°C ~ 125°C) にる                                 | 。<br>おける ADC の          | カ精度<br>フ精度                                                                                         |        |       | I                 | l        |
| 精度                                                      |                         |                                                                                                    | 10     | -     | _                 | ビット      |
| 積分非直線性 <sup>(2)</sup>                                   | INL                     |                                                                                                    | -      | -     | ±1                | LSB      |
| 差動非直線性                                                  | DNL                     | コードの欠落なし、単調であることを保証                                                                                | _      | _     | ±1                | (10 ビット) |
| アナログ入力 <sup>(3)</sup>                                   |                         |                                                                                                    |        |       |                   |          |
| ADC 入力範囲                                                |                         | 単極動作                                                                                               | 0      | -     | 1                 | V        |
|                                                         |                         | 双極動作                                                                                               | -0.5   | _     | +0.5              | V        |
|                                                         |                         | 単極同相範囲 (FS 入力)                                                                                     | 0      | _     | +0.5              | V        |
|                                                         |                         | 双極同相範囲 (FS 入力)                                                                                     | +0.5   | _     | +0.6              | V        |
| 外部チャネル入力の範囲(最大)                                         |                         | これらの範囲内に設定されたアナログ チャネルは隣接するチャネルの計測値に影響を与えない                                                        | -0.1   | _     | V <sub>CCAD</sub> | V        |
| 補助チャネルの全精度帯域幅                                           | FRBW                    |                                                                                                    | 250    | _     | _                 | KHz      |
| オンチップ センサー                                              |                         | 1                                                                                                  |        |       |                   |          |
| 温度センサー エラー                                              |                         | $T_i = -40^{\circ}C \sim 100^{\circ}C$                                                             | _      | _     | <u>+</u> 4        | °C       |
|                                                         |                         | $T_i = -55^{\circ}C \sim +125^{\circ}C$                                                            | -      | _     | ±6                | °C       |
| 電源センサー エラー                                              |                         | $V_{\rm CCAUX}$ 1.8 $V$ ±5% $T_{\rm j}$ = $-40^{\circ}{\rm C}$ $\sim$ +100 $^{\circ}{\rm C}$ の計測範囲 | _      | -     | ±1                | %        |
|                                                         |                         | V <sub>CCAUX</sub> 1.8V ±5% の計測範囲                                                                  | _      | _     | ±2                | %        |
|                                                         |                         | $T_i = -55^{\circ}C \sim +125^{\circ}C$                                                            |        |       |                   |          |
| 変換レート <sup>(4)</sup>                                    |                         | 1 1                                                                                                | I      | I     | 1                 | <u>I</u> |
| 変換時間 - 継続                                               | $t_{CONV}$              | CLK サイクル数                                                                                          | 26     | _     | 32                | サイクル     |
| 変換時間 - イベント                                             | t <sub>CONV</sub>       | CLK サイクル数                                                                                          | _      | _     | 21                | サイクル     |
|                                                         |                         |                                                                                                    | 0      |       | 250               |          |
| DRP クロック周波数                                             | DCLK                    | DRP クロック周波数                                                                                        | 8      | _     | 250               | MHz      |



### 表 101: XADC の仕様 (続き)

| パラメーター                    | シンボル              | コメント/条件                                                                       | 最小     | 標準   | 最大     | 単位 |
|---------------------------|-------------------|-------------------------------------------------------------------------------|--------|------|--------|----|
| DCLK デューティ サイクル           |                   |                                                                               | 40     | _    | 60     | %  |
| XADC の基準電圧 <sup>(5)</sup> |                   |                                                                               |        |      |        |    |
| 外部基準電圧                    | V <sub>REFP</sub> | 外部の基準電源電圧                                                                     | 1.20   | 1.25 | 1.30   | V  |
| オンチップ基準電圧                 |                   | $V_{REFP}$ ピンを AGND に接続、 $T_j = -40^{\circ}\text{C} \sim 100^{\circ}\text{C}$ | 1.2375 | 1.25 | 1.2625 | V  |

#### 注記:

- 1. オフセット エラーおよびゲイン エラーは、XADC の自動ゲイン キャリブレーション機能を有効にすると解除されます。この機能が有効な場合に 指定されている値です。
- 2. BitGen オプションの XADCEnhancedLinearity が ON の場合に対してのみ指定されている値です。
- 3. 詳細は、『7 シリーズ FPGA および Zynq-7000 All Programmable SoC XADC デュアル 12 ビット 1 MSPS アナログ -デジタル コンバーター ユーザー ガイド』(UG480) の第 2 章「アナログ デジタル コンバーター (ADC)」を参照してください。
- 4. 詳細は、『7 シリーズ FPGA および Zynq-7000 All Programmable SoC XADC デュアル 12 ビット 1 MSPS アナログ -デジタル コンバーター ユーザー ガイド』(UG480) の第 5 章「XADC のタイミング」を参照してください。
- 5. 基準電圧が  $V_{REFP} = 1.25V$  および  $V_{REFN} = 0V$  の標準電圧以外の場合、理想的な伝達関数からのずれが生じます。また、内部センサーの温度や電源などの計測値にも影響を与えます。外付けレシオメトリック タイプのアプリケーションでは、電源電圧および基準電圧の変動は  $\pm 4\%$  まで許容されます。オンチップ基準電圧の変動は  $\pm 1\%$  です。

# コンフィギュレーション スイッチ特性

表 102: コンフィギュレーションのスイッチ特性

| 2 2 42 11               | =¥ na                           | スト        | 単位        |           |            |
|-------------------------|---------------------------------|-----------|-----------|-----------|------------|
| シンボル                    | 説明                              | -3        | -2        | -1        | 単位         |
| 電源投入タイミング特性             |                                 |           |           |           |            |
| T <sub>POR</sub>        | パワーオン リセット                      | 50.00     | 50.00     | 50.00     | ms、最大      |
| バウンダリ スキャン ホ            | 『一トのタイミング仕様                     |           |           |           |            |
| $T_{TAPTCK}/T_{TCKTAP}$ | TMS および TDI のセットアップ/ホールド        | 3.00/2.00 | 3.00/2.00 | 3.00/2.00 | ns、最小      |
| T <sub>TCKTDO</sub>     | TCK 立ち下がりエッジから TDO 出力           | 7.00      | 7.00      | 7.00      | ns、最大      |
| F <sub>TCK</sub>        | TCK の周波数                        | 66.00     | 66.00     | 66.00     | MHz、最<br>大 |
| 内部コンフィギュレー              | ション アクセス ポート                    |           |           |           |            |
| F <sub>ICAPCK</sub>     | 内部コンフィギュレーション アクセス ポート (ICAPE2) | 100.00    | 100.00    | 100.00    | MHz、最<br>大 |

# eFUSE プログラム条件

表 103 に、eFUSE 特有のプログラム条件を示します。詳細は、『7 シリーズ FPGA コンフィギュレーション ユーザー ガイド』(<u>UG470)</u>を参照してください。

### 表 103: eFUSE プログラム条件(1)

| シンボル           | 説明                      | 最小 | 標準 | 最大  | 単位 |
|----------------|-------------------------|----|----|-----|----|
| $I_{FS}$       | V <sub>CCAUX</sub> 電源電流 | _  | _  | 115 | mA |
| t <sub>j</sub> | 温度範囲                    |    | _  | 125 | °C |

#### 注記:

1. eFUSE プログラム中は Zynq-7000 デバイスをコンフィギュレーションしないでください。



# 改訂履歴

次の表に、この文書の改訂履歴を示します。

| 日付         | バージョン | 説明                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|------------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2012年8月23日 | 1.0   | 初版                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| 2012/08/31 | 1.1   | 表 $2$ の $T_j$ を更新し、注記 $3$ を追加。表 $3$ の $R_{IN\_TERM}$ を更新表 $9$ の規格を更新。「PS パフォーマンス特性」の概要説明を改訂。表 $18$ の値を更新。表 $34$ に注記 $3$ を追加。表 $36$ に注記を追加。表 $41$ の $F_{MSPICLK}$ を変更。                                                                                                                                                                                                                                                                                       |
| 2013年3月14日 | 1.2   | ISE 14.5 および Vivado 2013.1 のそれぞれについて v1.06 (-3、-2、および -1) のスピード仕様に 基づいて「AC スイッチ特性」を更新。表 16 および表 17 で、XC7Z045 を Production ステータス、スピード グレード -2 および -1 も更新。                                                                                                                                                                                                                                                                                                    |
|            |       | 文書全体に XC7Z100 デバイスの記述を追加。                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|            |       | 「概要」の説明を更新。表 $2$ に注記 $2$ を追加。表 $1$ および表 $2$ の $V_{PIN}$ を更新。表 $3$ で、「 $C_{PIN}$ ( $2$ )」の PS の仕様を変更、 $I_{RPD}$ に関する注記 $3$ を削除。表 $6$ を更新。 $LVTTL$ 、注記 $2$ および注記 $3$ の削除、 $SSTL135$ の追加など、表 $9$ を更新。表 $10$ を追加。                                                                                                                                                                                                                                               |
|            |       | 「PS スイッチ特性」セクションで、適用可能な場合はテスト条件に関する注記を追加するなど、図 や表の内容を強化。表 $18$ ~表 $20$ を置き換えまたは更新。 $AXI$ インターコネクト セクションを 削除。                                                                                                                                                                                                                                                                                                                                                |
|            |       | 表 69 の注記 1 を更新。表 84 の注記 1 および注記 2 を更新。表 87 で、-1 スピード グレード (FF パッケージ) の $F_{GTXMAX}$ 値を 6.6Gb/s から 8.0Gb/s に変更。                                                                                                                                                                                                                                                                                                                                              |
|            |       | 表 101 で、オフセット エラー、ゲイン エラー、オフセットの一致、ゲインの一致を更新。表 102 に「内部コンフィギュレーション アクセス ポート」を追加。                                                                                                                                                                                                                                                                                                                                                                            |
| 2013年3月27日 | 1.3   | 表 7 で、XC7Z030 の $I_{\text{CCINTMIN}}$ 値を変更。表 16 および表 17 で、XC7Z030 を Production ステータス、スピード グレード -2 および -1 も更新。表 51 で、表のタイトルおよび LPDDR2 の値を更新、注記 3 を削除。表 52 で、表のタイトルを更新、注記 4 を削除。                                                                                                                                                                                                                                                                              |
| 2013年4月24日 | 1.4   | 表 $16$ および表 $17$ を、スピード グレード $-3$ の $XC7Z030$ および $XC7Z045$ の $Production$ グレード リリースを含むように更新。「 $PS$ パワーオン リセット」セクションを削除。「 $PS$ — $PL$ の電源 シーケンス」セクションを更新。表 $34$ に新しいデータを追加して負荷の条件を明確化。                                                                                                                                                                                                                                                                      |
|            |       | 表 $1$ の $V_{IN}$ (I/O 入力電圧) の値を表 $4$ および表 $5$ と一致するように更新し、注記 $4$ と以前の注記 $5$ を $1$ つにして新たに 注記 $6$ を追加。表 $2$ の $V_{IN}$ の説明を更新、注記 $9$ を追加、注記 $3$ を更新。表 $4$ および表 $5$ の最初の $3$ 行を更新。表 $1$ 、表 $4$ 、表 $5$ の記載と一致するよう表 $11$ の PCI33_3 最小電圧を更新。表 $14$ および表 $15$ に注記 $1$ を追加。表 $19$ に注記 $1$ を追加。データシート全体 $1$ (表 $19$ ) から「ホールド タイムが $19$ とは、ホールド タイムがないか負であることを意味する」という明白な注記を削除。表 $19$ の USRCLK データを更新し、わかりやすく記載。                                                    |
| 2013年6月26日 | 1.5   | ISE 14.6 および Vivado 2013.2 のそれぞれについて v1.07 (-3、-2、および -1) のスピード仕様に 基づいて「AC スイッチ特性」を更新。表 16 および表 17 で、XC7Z100 を Production ステータス、スピード グレード -1 および -2 も更新。                                                                                                                                                                                                                                                                                                    |
|            |       | 表 $1$ で、フローティング、 $V_{MGTAVTT}$ 、GND それぞれの場合における $I_{DCIN}$ の値と、フローティングおよび $V_{MGTAVTT}$ の場合の $I_{DCOUT}$ の値を更新。表 $2$ に注記 $6$ を追加。表 $6$ および表 $7$ に XC7Z100 の値を追加。表 $18$ の CPU クロック パフォーマンス $(6:2:1)$ で $-2$ スピード グレードに対する周波数を増加。表 $19$ の $F_{DDR3L\_MAX}$ 値を更新。表 $20$ を移動して $F_{AXI\_MAX}$ を追加。表 $21$ から注記 $1$ を削除。表 $25$ および表 $26$ の最小 $T_{DQVALID}$ 値を更新。表 $27$ を追加。表 $38$ の $F_{SDSCLK}$ 最大値および $F_{SDIDCLK}$ ユニットのタイプ ミスを修正。表 $93$ の $F_{GTXRX}$ の説明を更新。 |



# Notice of Disclaimer

The information disclosed to you hereunder (the "Materials") is provided solely for the selection and use of Xilinx products. To the maximum extent permitted by applicable law:(1) Materials are made available "AS IS" and with all faults, Xilinx hereby DISCLAIMS ALL WARRANTIES AND CONDITIONS, EXPRESS, IMPLIED, OR STATUTORY, INCLUDING BUT NOT LIMITED TO WARRANTIES OF MERCHANTABILITY, NON-INFRINGEMENT, OR FITNESS FOR ANY PARTICULAR PURPOSE; and (2) Xilinx shall not be liable (whether in contract or tort, including negligence, or under any other theory of liability) for any loss or damage of any kind or nature related to, arising under, or in connection with, the Materials (including your use of the Materials), including for any direct, indirect, special, incidental, or consequential loss or damage (including loss of data, profits, goodwill, or any type of loss or damage suffered as a result of any action brought by a third party) even if such damage or loss was reasonably foreseeable or Xilinx had been advised of the possibility of the same.Xilinx assumes no obligation to correct any errors contained in the Materials or to notify you of updates to the Materials or to product specifications. You may not reproduce, modify, distribute, or publicly display the Materials without prior written consent.Certain products are subject to the terms and conditions of the Limited Warranties which can be viewed at <a href="http://www.xilinx.com/warranty.htm">http://www.xilinx.com/warranty.htm</a>; IP cores may be subject to warranty and support terms contained in a license issued to you by Xilinx.Xilinx products are not designed or intended to be fail-safe or for use in any application requiring fail-safe performance; you assume sole risk and liability for use of Xilinx products in Critical Applications: <a href="http://www.xilinx.com/warranty.htm#critapps">http://www.xilinx.com/warranty.htm#critapps</a>.

#### AUTOMOTIVE APPLICATIONS DISCLAIMER

XILINX PRODUCTS ARE NOT DESIGNED OR INTENDED TO BE FAIL-SAFE, OR FOR USE IN ANY APPLICATION REQUIRING FAIL-SAFE PERFORMANCE, SUCH AS APPLICATIONS RELATED TO:(I) THE DEPLOYMENT OF AIRBAGS, (II) CONTROL OF A VEHICLE, UNLESS THERE IS A FAIL-SAFE OR REDUNDANCY FEATURE (WHICH DOES NOT INCLUDE USE OF SOFTWARE IN THE XILINX DEVICE TO IMPLEMENT THE REDUNDANCY) AND A WARNING SIGNAL UPON FAILURE TO THE OPERATOR, OR (III) USES THAT COULD LEAD TO DEATH OR PERSONAL INJURY.CUSTOMER ASSUMES THE SOLE RISK AND LIABILITY OF ANY USE OF XILINX PRODUCTS IN SUCH APPLICATIONS.

本資料は英語版 (v1.5) を翻訳したもので、内容に相違が生じる場合には原文を優先します。

資料によっては英語版の更新に対応していないものがあります。

日本語版は参考用としてご使用の上、最新情報につきましては、必ず最新英語版をご参照ください。

この資料に関するフィードバックおよびリンクなどの問題につきましては、jpn\_trans\_feedback@xilinx.com までお知らせください。いただきましたご意見を参考に早急に対応させていただきます。なお、このメール アドレスへのお問い合わせは受け付けておりません。あらかじめご了承ください。