# 第三章 程序的转换与指令系统

程序转换概述 LA32指令系统 LA64指令系统

# 程序的转换与指令系统

#### • 主要教学目标

- 了解高级语言程序转换为目标代码的过程
- 了解汇编语言与机器语言之间的关系
- 了解指令集体系结构的基本内容和指令系统风格
- 掌握LA32/LA64的指令格式、操作数类型、寻址方式等
- 掌握LA32/LA64常用指令类型和常用指令功能

#### • 主要教学内容

- 程序转换: 机器指令和汇编指令、ISA、机器代码的生成过程
- LA32/LA64指令系统概述
- LA32/LA64 常用指令类型和常用指令功能

# 程序的转换与指令系统

- 分以下五个部分介绍
  - 第一讲: 程序转换概述
    - 机器指令和汇编指令
    - 机器级程序员感觉到的属性和功能特性
    - 高级语言程序转换为机器代码的过程
  - 第二讲: LA32/LA64指令系统
    - 机器指令格式和数据类型
    - 寄存器组织和寻址方式
  - 第三讲: LA32/LA64基础整数指令
    - 整数运算类指令和移位指令
    - 普通访存指令
    - 程序执行流控制指令
  - 第四讲: LA32/LA64基础浮点指令
    - 浮点普通访存指令
    - 浮点运算类指令
    - 浮点转换指令和传送指令

围绕LA32/LA64指令 系统,解释具体的指 令功能

### "指令"的概念

- 有微指令、机器指令、汇编指令、伪(宏)指令等指令相关概念
- 微指令是微程序级命令,属于硬件范畴
- 机器指令介于二者之间,处于硬件和软件的交界面
  - 本章中提及的指令都指机器指令
- 汇编指令是机器指令的汇编表示形式,即符号表示
- 机器指令和汇编指令一一对应、它们都与具体机器结构有关、都属于机器级指令
- 伪指令是由若干汇编指令组成的序列,属于软件范畴,如: LA指令 "or \$r4, \$r12, \$r0" 可表示为伪指令 "move \$r4, \$r12" RV32I中有60条伪指令,其中,指令 "addi a4,a5,0" 可表示为伪指令 "mv a4,a5"

### 不同层次语言之间的等价转换



### 回顾:程序和指令执行过程举例

假设模型机M中8位指令,格式有两种: R型、M型

R--寄存器(Register)M-存储器(Memory)

| 格式 | 4位 | 2位 | 2位  | 功能说明                                   |  |  |  |
|----|----|----|-----|----------------------------------------|--|--|--|
| R型 | ор | rt | rs  | R[rt] ← R[rt] op R[rs] 或 R[rt] ← R[rs] |  |  |  |
| M型 | ор | ac | ldr | R[0] ← M[addr] 或 M[addr] ← R[0]        |  |  |  |

rs和rt为通用寄存器编号; addr为主存单元地址

R型: op=0000, 寄存器间传送(mov); op=0001, 加(add)

M型: op=1110, 取数(load); op=1111, 存数(store)

问题: 指令 1110 0111的功能是什么?

答:因为op=1110,故是M型load指令,功能为:

R[0] ←M[0111], 即: 将主存地址0111(7号单元)中的 8位数据装入到0号寄存器中。

# 回顾:程序和指令执行过程举例

若在M上实现"z=x+y", x和y分别存放在主存5和6号单元中, 结果z存放在7号单元中,则程序在主存单元中的初始内容为:

| 主存地址 | 主存单元<br>内容 | 内容说明(li表示第i条指令)                      | 指令的符号<br>表示  |
|------|------------|--------------------------------------|--------------|
| 0    | 1110 0110  | I1: R[0] ← M[6]; op=1110: 取数操作       | load r0, 6#  |
| 1    | 0000 0100  | I2: R[1] ← R[0]; op=0000: 传送操作       | mov r1, r0   |
| 2    | 1110 0101  | I3: R[0] ← M[5]; op=1110: 取数操作       | load r0, 5#  |
| 3    | 0001 0001  | I4: R[0] ← R[0] + R[1]; op=0001: 加操作 | add r0, r1   |
| 4    | 1111 0111  | I5: M[7]← R[0]; op=1111: 存数操作        | store 7#, r0 |
| 5    | 0001 0000  | 操作数x, 值为16 程序执行过程                    |              |
| 6    | 0010 0001  | 操作数y, 值为33 及其结果是什么                   |              |
| 7    | 0000 0000  | 结果z,初始值为0                            |              |

# 回顾:程序和指令执行过程举例



指令I1 (PC=0) 的执行过 程

| 任王    | l1: 1110 O110 |
|-------|---------------|
| 取指令   | IR←M[0000]    |
| 指令译码  | op=1110,取数    |
| PC增量  | PC←0000+1     |
| 取数并执行 | MDR←M[0110]   |
| 送结果   | R[0]←MDR      |
| 执行结果  | R[0]=33       |

随后执行PC=1中的指令I2

程序执行过程

### 机器级指令

- 机器指令和汇编指令——对应,都是机器级指令
- 机器指令是一个0/1序列,由若干字段组成 补码1111 1110 0100的真 值为多少? -28
- 如龙芯架构(LA32/LA64)中指令:

| st.w ₽                    | si12 +           | rj ↔    | rd .                  |
|---------------------------|------------------|---------|-----------------------|
| 00 1010 0110 <sub>0</sub> | 1111 1110 0100 a | 10110 e | <b>01100</b> <i>e</i> |
| 1                         | <u>†</u>         | 1       |                       |
| 操作码                       | 立即数(位移量)         |         | 寄存                    |

汇编指令是机器指令的符号表示(可能有不同的格式)

st.w \$r12, \$r22, -28(0xfe4)

其中, st.w、\$r12、\$r22等都是助记符

指令的功能为: M[R[r22]-28,WORD]←R[r12]

寄存器内容

存储单元内容

寄存器传送语言 RTL (Register Transfer Language)

### 回顾: 指令集体系结构ISA

- ISA (Instruction Set Architecture) 位于软件和硬件之间
- 硬件的功能通过ISA提供出来
- 软件通过ISA规定的"指令"使用硬件
- ISA规定了:
  - 可执行的指令的集合,包括指令格式、操作种类以及每种操作对 应的操作数的相应规定;
  - 指令可以接受的操作数的类型;
  - 操作数所能存放的寄存器组的结构,包括每个寄存器的名称、编号、长度和用途;
  - 操作数所能存放的存储空间的大小和编址方式;
  - 操作数在存储空间存放时按照大端还是小端方式存放;
  - \_ 指令获取操作数的方式,即寻址方式;
  - 指令执行过程的控制方式,包括程序计数器、条件码定义等。

### 回顾: 计算机中数据的存储

计算机中的数据存放在哪里? 相当于宿舍书架 寄存器文件 CPU 相当于图书 通用寄存器组G体证架 register file 存储器 ALU system bus memory bus 1/0 main Memory Interface bridge memor

指令中需给出的信息:

操作性质(操作码)

源操作数1或/和源操作数2 (立即数、寄存器编号、存储地址)

目的操作数地址 (寄存器编号、存储地址)

存储地址的描述与操作数的数据结构有关!

### 指令系统概述

- · 指令系统处在软/硬件交界面,同时被硬件设计者和系统程序员看到
- · 硬件设计者角度: 指令系统为CPU提供功能需求, 要求易于硬件设计
- 系统程序员角度: 通过指令系统来使用硬件,要求易于编写编译器
- 指令系统设计的好坏还决定了: 计算机的性能和成本



#### 回顾: 冯.诺依曼结构机器对指令规定:

- u 用二进制表示,和数据一起存放在主存中
- u 由两部分组成:操作码和操作数(或其地址码)
  - Operation Code: defines the operation type
  - Operands: indicate operation source and destination

# 一条指令须包含的信息

问题: 一条指令必须明显或隐含包含的信息有哪些?

操作码: 指定操作类型

(操作码长度:固定/可变)

源操作数参照:一个或多个源操作数所在的地址

(操作数来源: 主(虚)存/寄存器/I/O端口/指令本身)

结果值参照:产生的结果存放何处(目的操作数)

(结果地址: 主(虚)存/寄存器/I/O端口)

下一条指令地址: 下条指令存放何处

(下条指令地址: 主(虚)存)

(正常情况隐含在PC中, 改变顺序时由指令给出)

### 指令设计风格 -- 按操作数位置指定风格来分

Accumulator: (earliest machines) 累加器型

特点: 其中一个操作数 (源操作数1)和目的操作数总在累加器中

1 address  $add A acc \leftarrow acc + mem[A]$ 

1(+x) address add x A  $acc \leftarrow acc + mem[A + x]$ 

Stack: (e.g. HP calculator, Java virtual machines) 栈型

特点: 总是将栈顶两个操作数进行运算, 指令无需指定操作数地址

0 address add  $tos \leftarrow tos + next$ 

General Purpose Register: (e.g. IA-32, Motorola 68xxx) 通用寄存器型

特点:操作数可以是寄存器或存储器数据(即A、B和C可以是寄存器或存储单元)

2 address add A B  $EA(A) \leftarrow EA(A) + EA(B)$ 

3 address add A B C  $EA(A) \leftarrow EA(B) + EA(C)$ 

Load/Store: (e.g. SPARC, MIPS, RISC-V) 装入/存储型

特点: 运算操作数只能是寄存器数据,只有load/store能访问存储器

3 address add Ra Rb Rc Ra  $\leftarrow$  Rb + Rc

load Ra Rb Ra ←mem[Rb]

store Ra Rb  $mem[Rb] \leftarrow Ra$ 

### 指令风格比较

#### **Comparison:**

Bytes per instruction? Number of Instructions? Cycles per instruction?

Code sequence for C = A + B for four classes of instruction sets:

| Stack  | Accumulator | Register           | Register       |  |  |
|--------|-------------|--------------------|----------------|--|--|
|        |             | (register- memory) | (load - store) |  |  |
| Push A | Load A      | Load R1,A          | Load R1,A      |  |  |
| Push B | Add B       | Add R1,B           | Load R2,B      |  |  |
| Add    | Store C     | Store C, R1        | Add R3,R1,R2   |  |  |
| Pop C  |             |                    | Store C,R3     |  |  |
|        | 指令名数        | 4次八>               |                |  |  |

复杂表达式时,累加器型风格指令条数变多,因为所有运算都要用累加器 ,使得程序中多出许多移入 / 移出累加器的指令!

想象一下 "C=a\*x+b\*y+x\*y" 用累加器型风格实现的情况!

#### 75年开始,寄存器型占主导地位,原因:

- 寄存器速度快,使用大量通用寄存器可减少访存操作
- · 表达式编译时与顺序无关(相对于Stack)

(Java Virtual Machine 采用Stack型)

#### **Examples of Register Usage**

#### 每条典型ALU指令中的存储器地址个数

```
每条典型ALU指令中的最多操作数个数
                 Examples
                 SPARC, MIPS, Precision Architecture, Power PC, RISC-V
                 Intel 80x86, Motorola 68000
                 VAX (also has 3-operand formats)
 3
         3
                 VAX (also has 2-operand formats)
                                               一条指令!
  In VAX(CISC): ADDL (R9), (R10), (R11)
                          ; mem[R9] \leftarrow mem[R10] + mem[R11]
  In MIPS(RISC):
                lw R1, (R10) : R1 \leftarrow mem[R10]
哪种CPI小?
                 lw R2, (R11) : R2 \leftarrow mem[R11]
                                                          四条指令!
MIPS!
                 add R3, R1, R2 : R3 \leftarrow R1+R2
                 sw R3, (R9) : mem[R9] \leftarrow R3
```

#### **Examples of Register Usage**

#### 每条典型ALU指令中的存储器地址个数

```
每条典型ALU指令中的最多操作数个数
                 Examples
                 SPARC, MIPS, Precision Architecture, Power PC, RISC-V
                 Intel 80x86, Motorola 68000
                 VAX (also has 3-operand formats)
 3
         3
                 VAX (also has 2-operand formats)
                                               一条指令!
  In VAX(CISC): ADDL (R9), (R10), (R11)
                          ; mem[R9] \leftarrow mem[R10] + mem[R11]
  In MIPS(RISC):
                lw R1, (R10) : R1 \leftarrow mem[R10]
哪种CPI小?
                 lw R2, (R11) : R2 \leftarrow mem[R11]
                                                          四条指令!
MIPS!
                 add R3, R1, R2 : R3 \leftarrow R1+R2
                 sw R3, (R9) : mem[R9] \leftarrow R3
```

### 指令设计风格 - 按指令格式的复杂度来分

按指令格式的复杂度来分, 有两种类型计算机:

复杂指令集计算机CISC (Complex Instruction Set Computer) 精简指令集计算机RISC (Reduce Instruction Set Computer)

#### 早期CISC设计风格的主要特点

- (1) 指令系统复杂 变长操作码/变长指令字/指令多/寻址方式多/指令格式多
- (2) 指令周期长 绝大多数指令需要多个时钟周期才能完成
- (3) 各种指令都能访问存储器 除了专门的存储器读写指令外,运算指令也能访问存储器
- (4) 采用微程序控制
- (5) 有专用寄存器
- (6) 难以进行编译优化来生成高效目标代码

#### 例如, VAX-11/780小型机

16种寻址方式; 9种数据格式; 303条指令;

- 一条指令包括1~2个字节的操作码和下续N个操作数说明符。
- 一个说明符的长度达1~10个字节。

### 复杂指令集计算机CISC

#### u CISC的缺陷

- 一日趋庞大的指令系统不但使计算机的研制周期变长,而且难以保证设计的正确性,难以调试和维护,并且因指令操作复杂而增加机器周期,从而降低了系统性能。
- u 1975年IBM公司开始研究指令系统的合理性问题,John Cocks提出精简 指令系统计算机 RISC (Reduce Instruction Set Computer)。
- u 对CISC进行测试,发现一个事实:
  - 在程序中各种指令出现的频率悬殊很大,最常使用的是一些简单 指令,这些指令占程序的80%,但只占指令系统的20%。而且在 微程序控制的计算机中,占指令总数20%的复杂指令占用了控制 存储器容量的80%。
- u 1982年美国加州伯克利大学的RISC-I, 斯坦福大学的MIPS, IBM公司的IBM801相继宣告完成, 这些机器被称为第一代RISC机。

**SKIP** 

### **Top 10 80x86 Instructions**

| ° Rank | instruction        | <b>Integer Average Percent total executed</b> |
|--------|--------------------|-----------------------------------------------|
| 1      | load               | 22%                                           |
| 2      | conditional branch | h 20%                                         |
| 3      | compare            | 16%                                           |
| 4      | store              | 12%                                           |
| 5      | add                | 8%                                            |
| 6      | and                | 6%                                            |
| 7      | sub                | 5%                                            |
| 8      | move register-regi | ister 4%                                      |
| 9      | call               | 1%                                            |
| 10     | return             | 1%                                            |
|        | Total              | 96%                                           |

 $<sup>^{\</sup>circ}$  Simple instructions dominate instruction frequency

### RISC设计风格的主要特点

(1) 简化的指令系统

指令少 / 寻址方式少 / 指令格式少 / 指令长度一致

(2) 以RR方式工作

除Load/Store指令可访问存储器外,其余指令都只访问寄存器。

(3) 指令周期短

以流水线方式工作, 因而除Load/Store指令外,其他简单指令都只需 一个或一个不到的时钟周期就可完成。

- (4) 采用大量通用寄存器,以减少访存次数
- (5) 采用组合逻辑电路控制,不用或少用微程序控制
- (6) 采用优化的编译系统,力求有效地支持高级语言程序

MIPS、RISC(RISC-I到RISC-V)系列架构是典型的RISC处理器,82年以来新的指令集大多采用RISC体系结构

x86因为"兼容"的需要,保留了CISC的风格,同时也借鉴了RISC思想

### 高级语言程序转换为机器代码的过程

### 用GCC编译器套件进行转换的过程



预处理:在高级语言源程序中插入所有用#include命令指定的文件和用#define声明指定的宏。

编译:将预处理后的源程序文件编译生成相应的汇编语言程序。

汇编:由汇编程序将汇编语言源程序文件转换为可重定位的机器

语言目标代码文件。

链接:由链接器将多个可重定位的机器语言目标文件以及库例程(如printf()库函数)链接起来,生成最终的可执行目标文件。

#### GCC使用举例

```
// test.c
                                两个源程序文件test1.c和test2.c,最终生成可执行
      int add(int i, int j )
                                文件为test
3
      {
                                  gcc -O1 test1.c test2.c -o test
4
                                选项-O1表示一级优化,-O2为二级优化,选项-o
          int x = i + j;
                                指出输出文件名
5
          return x:
6
             gcc -E test.c -o test i
                                                      文件中以"."开头的行
             gcc -S test.i -o test.s
                                                      都属于汇编指示符
            gcc –S test.c –o test.s
          "test.c"
    .file
1.
2.
          .text
                                           17.
                                                     ld.w
                                                              $r13, $r22, -36
3.
    .Ltext0:
                                           18.
                                                               $r12, $r22, -40
                                                     ld.w
4.
          .align
                    2
                                           19.
                                                     add.w
                                                              $r12, $r13, $r1
5.
                    add
          .globl
                                                              $r12, $r22, -20
                                           20.
                                                     st.w
6.
                    add, @function
          .type
                                           21.
                                                     ld.w
                                                              $r12, $r22, -20
7.
   add:
                                           22.
                                                     or
                                                               $r4, $r12, $r0
8.
    .LFB0 = .
                                           23.
                                                     ld.w
                                                               $r22, $r3, 44
                    $r3, $r3, -48
          addi.w
                                           24. LCFI3 = ...
   .LCFIO = .
                                           25.
                                                     addi.w
                                                              $r3, $r3, 48
11.
                    $r22, $r3, 44
          st.w
                                           26. LCFI4 = ...
12. LCFI1 = ...
                                           27.
                                                               $r1
13.
          addi.w
                    $r22, $r3, 48
                                           28. .LFE0:
14. LCF12 = ...
                                           29.
                                                     .size
                                                              add, .-add
15.
                    $r4, $r22, -36
          st.w
                                                               .debug_frame,"",@progbits
                                           30.
16.
                                                     .section
                    $r5, $r22, -40
          st.w
```

### GCC使用举例

test.s文件中以"."开头的行都属于汇编指示符 常见的汇编指示符含义如下:

.file: 给出对应的源程序文件名。

.text: 指示代码节(.text)从此处开始。

.globl add: 声明add是一个全局符号。

.type add, @function: 声明add是一个函数。

.data: 指示已初始化数据节(.data)从此处开始。

.bss: 指示未初始化数据节(.bss)从此处开始。

.section .rodata: 指示只读数据节(.rodata)从此处开始。

.align 2: 指示代码从此处开始按22=4字节对齐。

.balign 4: 指示数据从此处开始按4字节对齐。

.string "Hello, %s!\n": 定义以null结尾的字符串"Hello, %s!\n"。

### GCC使用举例

#### LA32中编译得到的 test.s部分内容

#### add:

addi.w \$r3, \$r3, -48 \$r22, \$r3, 44 st.w addi.w \$r22, \$r3, 48 st.w \$r4, \$r22, -36 st.w \$r5, \$r22, -40 ld.w \$r13, \$r22, -36 ld.w \$r12, \$r22, -40 add.w \$r12, \$r13, \$r1 \$r12, \$r22, -20 st.w ld.w \$r12, \$r22, -20 \$r4, \$r12, \$r0 or ld.w \$r22, \$r3, 44 addi.w \$r3, \$r3, 48

**\$r1** 

"gcc - c test.s - o test.o" 将test.s汇编为test.o "objdump -d test.o" test.o 反汇编结果如下:

#### 00000000 <add>:

| 0000 | <u> </u> |
|------|----------|
| 0:   | 02bf4063 |
| 4:   | 2980b076 |
| 8:   | 0280c076 |
| c:   | 29bf72c4 |
| 10:  | 29bf62c5 |
| 14:  | 28bf72cd |
| 18:  | 28bf62cc |
| 1c:  | 001031ac |
| 20:  | 29bfb2cc |
| 24:  | 28bfb2cc |
| 28:  | 00150184 |
| 2c:  | 2880b076 |
| 30:  | 0280c063 |
| 34:  | 4c000020 |
| 位移量  | 机器指令     |

```
addi.w $r3, $r3, -48(0xfd0)
        $r22, $r3, 44(0x2c)
 st.w
addi.w $r22, $r3, 48(0x30)
          $r4, $r22, -36(0xfdc)
st.w
          $r5, $r22, -40(0xfd8)
st.w
          $r13, $r22, -36(0xfdc)
ld.w
          $r12, $r22, -40(0xfd8)
ld.w
add.w
        $r12, $r13, $r12
          $r12, $r22, -20(0xfec)
st.w
ld.w
          $r12, $r22, -20(0xfec)
        $r4, $r12
move
ld.w
          $r22, $r3, 44(0x2c)
addi.w
         $r3, $r3, 48(0x30)
iirl
          $r0, $r1, 0
              汇编指今
```

编译得到的与反汇编得到的汇编指令形式稍有差异: 1) 后者

立即数多了16进制表示; 2) 两者都可能出现伪指令

# 两种目标文件

#### test.o: 可重定位目标文件, test: 可执行目标文件

"objdump -d test.o"结果

"objdump -d test" 结果

| ( | 0000 | 000 <add>:</add> |        |                          | 000106b  | 0 <add>:</add> |        |
|---|------|------------------|--------|--------------------------|----------|----------------|--------|
|   | 0:   | 02bf4063         | addi.w | \$r3, \$r3, -48(0xfd0)   | 106b0: 0 | 2bf4063        | addi.w |
|   | 4:   | 2980b076         | st.w   | \$r22, \$r3, 44(0x2c)    | 106b4: 2 | 980b076        | st.w   |
|   | 8:   | 0280c076         | addi.w | \$r22, \$r3, 48(0x30)    | 106b8: 0 | 280c076        | addi.w |
|   | c:   | 29bf72c4         | st.w   | \$r4, \$r22, -36(0xfdc)  | 106bc: 2 | 9bf72c4        | st.w   |
|   | 10:  | 29bf62c5         | st.w   | \$r5, \$r22, -40(0xfd8)  | 106c0: 2 | 9bf62c5        | st.w   |
|   | 14:  | 28bf72cd         | ld.w   | \$r13, \$r22, -36(0xfdc) | 106c4: 2 | 8bf72cd        | ld.w   |
|   | 18:  | 28bf62cc         | ld.w   | \$r12, \$r22, -40(0xfd8) | 106c8: 2 | 8bf62cc        | ld.w   |
|   | 1c:  | 001031ac         | add.w  | \$r12, \$r13, \$r12      | 106cc: 0 | 01031ac        | add.w  |
|   | 20:  | 29bfb2cc         | st.w   | \$r12, \$r22, -20(0xfec) | 106d0: 2 | 29bfb2cc       | st.w   |
|   | 24:  | 28bfb2cc         | ld.w   | \$r12, \$r22, -20(0xfec) | 106d4: 2 | 28bfb2cc       | ld.w   |
|   | 28:  | 00150184         | move   | \$r4, \$r12              | 106d8: 0 | 0150184        | move   |
|   | 2c:  | 2880b076         | ld.w   | \$r22, \$r3, 44(0x2c)    | 106dc: 2 | 880b076        | ld.w   |
|   | 30:  | 0280c063         | addi.w | \$r3, \$r3, 48(0x30)     | 106e0: 0 | 280c063        | addi.w |
|   | 34:  | 4c000020         | jirl   | \$r0, \$r1, 0            | 106e4: 4 | c000020        | jirl   |
| Į |      |                  |        |                          |          |                | -      |

test.o中的代码从地址0开始, test中的代码从000106b0开始!

LA32中只读代码段起始地址为0x10000

# 可执行文件的存储器映像



# 程序的转换与指令系统

- 分以下五个部分介绍
  - 第一讲: 程序转换概述
    - 机器指令和汇编指令
    - 机器级程序员感觉到的属性和功能特性
    - 高级语言程序转换为机器代码的过程
  - 第二讲: LA32/LA64指令系统
    - 机器指令格式和数据类型
    - 寄存器组织和寻址方式
  - 第三讲: LA32/LA64基础整数指令
    - 整数运算类指令和移位指令
    - 普通访存指令
    - 程序执行流控制指令
  - 第四讲: LA32/LA64基础浮点指令
    - 浮点普通访存指令
    - 浮点运算类指令
    - 浮点转换指令和传送指令

围绕LA32/LA64指令 系统,解释具体的指 令功能

### 一条指令中应该有几个地址码字段?

#### 零地址指令

(1) 无需操作数 如: 空操作 / 停机等

(2) 所需操作数为默认的 如: 堆栈/累加器等

形式: OP

#### 一地址指令

其地址既是操作数的地址, 也是结果的地址

(1) 单目运算:如:取反/取负等

(2) 双目运算: 另一操作数为默认的 如: 累加器等

形式: OP A1

#### 二地址指令(最常用)

分别存放双目运算中两个操作数,并将其中一个地址作为结果的地址。

形式: OP A1 A2

#### 三地址指令(RISC风格)

分别作为双目运算中两个源操作数的地址和一个结果的地址。

形式: OP A1 A2 A3

#### 多地址指令

用于成批数据处理的指令,如:向量/矩阵等运算的SIMD指令。

### 从指令执行周期看指令设计涉及的问题



从存储器取指令

指令地址、指令长度(定长/变长)

对指令译码,以确定将要做什么操作 指令格式、操作码编码、操作数类型

计算操作数地址并取操作数 地址码、寻址方式、操作数格式和存放

进行相应计算,并得到标志位操作类型、标志或条件码 将计算结果保存到目的地 结果数据位置(目的操作数)

计算下条指令地址(通常和取指令同时进行) 下条指令地址(顺序/转移)

指令执行 的每一步 都可能发 生异常或 中断, 因 此,指令 集系统架 构(ISA) 还需要考 虑异常和 中断机制

### 指令格式的设计

#### 指令格式的选择应遵循的几条基本原则

- 应尽量短
- 要有足够的操作码位数
- 指令编码必须有唯一的解释,否则是不合法的指令
- 指令字长应是字节的整数倍
- 合理地选择地址字段的个数
- 指令尽量规整

一般通过对操作码进行不同的编码来 定义不同的含义,操作码相同时,再 由功能码定义不同的含义!

#### 与指令集设计相关的重要方面

- · 操作码的全部组成:操作码个数 / 种类 / 复杂度 LD/ST/INC/BRN 四种指令已足够编制任何可计算程序,但程序会很长
- 数据类型:对哪几种数据类型完成操作
- 指令格式: 指令长度 / 地址码个数 / 各字段长度
- 通用寄存器: 个数 / 功能 / 长度
- 寻址方式: 操作数地址的指定方式
- · 下条指令的地址如何确定: 顺序, PC+1; 条件转移; 无条件转移; ……
- 异常和中断机制,包括存储保护方式等

### 操作数类型和存储方式

操作数是指令处理的对象,与高级语言数据类型对应,基本类型有哪些? 地址(指针)

被看成无符号整数,用来参加运算以确定主(虚)存地址

#### 数值数据

定点数(整数): 一般用二进制补码表示

浮点数(实数): 大多数机器采用IEEE754标准

十进制数: 用NBCD码表示, 压缩/非压缩(汇编程序设计时用)

#### 位、位串、字符和字符串

用来表示文本、声音和图像等

- 4 bits is a nibble (一个十六进制数字)
- 8 bits is a byte
- 16 bits is a half-word
- 32 bits is a word

#### 逻辑(布尔)数据

按位操作(0-假/1-真)

操作数存放在寄存器 或内存单元中,也可 以立即数的方式直接 出现在指令中

### IA-32 & RISC-V Data Type

#### • IA-32

- 基本类型:
  - 字节、字(16位)、双字(32位)、四字(64位)
- 整数:
  - 16位、32位、64位三种2-补码表示的整数
  - 18位压缩8421 BCD码表示的十进制整数
- 无符号整数(8、16或32位)
- 近指针: 32位段内偏移(有效地址)
- 浮点数: IEEE 754 (80位扩展精度浮点数寄存器)

#### RISC-V

- 基本类型:
  - 字节、半字(16位)、字(32位)、四字(64位)
- 整数: 16位、32位、64位三种2-补码表示的整数
- 无符号整数: 16位、32位、64位整数
- 浮点数: IEEE 754 (32位/64位浮点数寄存器)

# LoongArch指令系统概述

- LoongArch架构分32位(LA32)和64位(LA64)两个版本
  - LA64架构应用级向下二进制兼容LA32架构。所谓"应用级向下二进制兼容",一方面指采用LA32架构的应用软件的二进制可直接运行在兼容LA64架构的机器上并获得相同的运行结果,另一方面指仅限于应用软件兼容,架构规范并不保证在兼容LA32架构的机器上运行的系统软件(如操作系统内核)的二进制直接在兼容LA64架构的机器上运行时总是获得相同的运行结果
  - LoongArch有限借鉴了MIPS架构,进而推翻了大量MIPS设计,且不受其授权限制。龙芯将把LoongArch免费开放,并把部分处理器IP核源码开源,组建自主指令系统联盟。新流片的龙芯CPU均支持LoongArch,不再支持MIPS,但出于兼容性,可以通过LAT二进制翻译引擎100%翻译执行MIPS程序,藉此兼容MIPS生态,同时重点发扬LoongArch原生生态

# LoongArch机器指令格式

#### RISC架构,32位定长指令字,以下列举几种典型指令格式

| opcode为操<br>作码字段,<br>位数不等; | 2R- 型    | 3 3 2 2 2 2 2 2<br>1 0 9 8 7 6 5 |        | 1 1 1<br>9 8 7 | 1 1<br>6 5 | 1 1 1 1 1 4 3 2 1 0 |      | 0 0 0 0 0<br>4 3 2 1 0 |
|----------------------------|----------|----------------------------------|--------|----------------|------------|---------------------|------|------------------------|
| ra、rj、rk、                  | 3R- 型    |                                  | opcode |                |            | rk                  | rj   | rd                     |
| rd为寄存器                     | 4R- 型    | opcod                            | le     | ra             | ı          | rk                  | rj   | rd                     |
| 编号,<br>IN/IN[n:m]是         | 3RI2- 型  | opcod                            | le     |                | I2         | rk                  | rj   | rd                     |
|                            | IRI20- 型 | opcode                           |        |                | I          | 20                  |      | rd                     |
| 其中N表示位                     | 2RI8- 型  |                                  | opcode |                |            | I8                  | rj   | rd                     |
| 数,n:m表示。<br>N位中从n到         | 2RI12- 型 | opcode                           |        | 8              | I12        |                     | rj   | rd                     |
|                            | 2RI14- 型 | opcode                           |        | I              | 14         |                     | rj   | rd                     |
| 号。                         | 2RI16- 型 | opcode                           |        | I16            |            |                     | rj   | rd                     |
|                            | 1RI21- 型 | opcode                           |        | I21[15         | :0]        |                     | rj   | I21[20:16]             |
|                            | I26- 型   | opcode                           |        | I26[15         | :0]        |                     | 126[ | 25:16]                 |

# LoongArch ABI规定的LA64中数据类型

# C语言数据类型规格

Table 3. LP64 数据模型 (对应基础 ABI 类型: lp64d lp64f lp64s)

| 标量类型                         | 大小 (字节) | 对齐 (字节) |
|------------------------------|---------|---------|
| bool/_Bool                   | 1       | 1       |
| unsigned char/char           | 1       | 1       |
| unsigned short/short         | 2       | 2       |
| unsigned int/int             | 4       | 4       |
| unsigned long/long           | 8       | 8       |
| unsigned long long/long long | 8       | 8       |
| 指针类型                         | 8       | 8       |
| float                        | 4       | 4       |
| double                       | 8       | 8       |
| long double                  | 16      | 16      |

long double型浮点运算由编译器用软件模拟实现

# LoongArch ABI规定的LA32中数据类型

Table 4. ILP32 数据模型 (对应基础 ABI 类型:ilp32d ilp32f ilp32s)

| 标量类型                         | 大小 (字节) | 对齐 (字节) |
|------------------------------|---------|---------|
| bool/_Bool                   | 1       | 1       |
| unsigned char/char           | 1       | 1       |
| unsigned short/short         | 2       | 2       |
| unsigned int/int             | 4       | 4       |
| unsigned long/long           | 4       | 4       |
| unsigned long long/long long | 8       | 8       |
| 指针类型                         | 4       | 4       |
| float                        | 4       | 4       |
| double                       | 8       | 8       |
| long double型浮点运算的 编译器用软件模拟实现 | 16      | 16      |

对于任何基础 ABI 类型, char 默认是有符号类型。

# LoongArch 汇编指令助记符

- u 所有128位向量指令名以V开头; 所有256位向量指令名以XV开头。所有非向量浮点数指令名以F开头; 所有128位向量浮点指令名以VF开头; 所有256位向量浮点指令名以XVF开头。
- u 如 "ADD.D rd, rj, rk"中,指令名ADD.D表示一条整数加法指令。 "FADD.S fd, fj, fk"中,指令名以F开头,故是一条浮点加法指令。
- u 指令名后缀为.B、.H、.W、.D、.BU、.HU、.WU、.DU分别表示该指令操作数是带符号字节、带符号半字、带符号字、带符号双字、无符号字节、无符号平字、无符号双字。
- u 当操作数是带符号还是无符号整数不影响运算结果时,指令名中的后缀均不带U,此时并不限制操作对象只能是带符号整数。
- u 操作对象是浮点数类型时,指令名后缀.H、.S、.D、.W、.L、.WU、.LU分别表示该指令操作数是半精度浮点数、单精度浮点数、双精度浮点数、带符号字、带符号双字、无符号字、无符号双字
- u 向量指令中,后缀.V表示将整个向量数据作为一个整体操作。
- u 并不是所有指令都用".XX"形式后缀指示指令操作对象。当指令操作数位 宽由系统字长决定时,不加指令名后缀,如SLT和SLTU指令。

# LoongArch 汇编指令助记符

- u 若源操作数位宽与目的操作数位宽不同,则有两个后缀,前为目的操作数后 缀, 后为源操作数后缀。
- u 如 "MULW.D.WU rd, rj, rk"中, .D对应目的操作数rd, .WU对应源操作数rj 和rk, 表明两个无符号字相乘, 得到的双字结果写入rd中。
- u 若操作数情况更复杂,则从左往右依次列出目的操作数和每个源操作数的情况,其次序与其后操作数顺序一致。
- u 如 "CRC.W.B.W rd, rj, rk"中, .W对应rd, .B对应rj, 第二个.W对应rk, 表明该CRC校验操作是将rj中的字节消息与rk 中32位原校验码, 经某种处理生成新的32位校验码写入到rd中。
- u 大部分指令需区分操作数类型。如:
  - ü "FADD.S fd, fj, fk"操作数都为float型
  - ü "FADD.D fd, fj, fk"操作数都为double型
  - ü "MULW.D.W rd, rj, rk"源操作数为int型,目的操作数为long long型
  - ü "MULW.D.WU rd, rj, rk"源操作数为unsigned int型,目的操作数为long long类型

# LoongArch定点寄存器组织

- u 不考虑I/O指令,指令中操作数有立即数、寄存器操作数和存储器操作数
  - ü 立即数在指令中, 无需指定其存放位置
  - ü 寄存器操作数需要指定操作数所在寄存器的编号
  - ü 存储器操作数需要指定操作数所在存储单元的地址
- u 基础整数指令涉及的通用寄存器
  - ü 通用寄存器GR有32个, 汇编指令中记为\$r0~\$r31, 其中, 0号寄存器r0内容恒 为0。寄存器编号为00000B~11111B
  - ü **汇编指令中GR位宽记为GRLEN。LA32架构下GRLEN=32,LA64架构下** GRLEN=64
- u 程序计数器 (PC)
  - ü PC没有编号,不能在指令中直接指定或修改,PC位宽等于GRLEN
  - ü 顺序执行时,每执行一条指令,PC加4; 执行到跳转和过程调用等非顺序执行 指令时、PC的内容修改为跳转目标地址

# LoongArch浮点寄存器组织

- u 浮点数指令涉及的寄存器主要有浮点寄存器(FR)、条件标志寄存器(CFR)、 浮点控制状态寄存器(FCSR)
- u 浮点寄存器 (FR)
  - ü 浮点寄存器FR有32个, 汇编指令中记为\$f0~\$f31, 其编号为00000B~11111B
  - ü LA32和LA64中,FR位宽皆为64,单精度浮点数运算或整数字时,操作数位宽为32,使用FR中低32位,此时,FR[63:32]可以是任意值
- u 条件标志寄存器(CFR)
  - ü CFR有8个,汇编指令中记为fcc0~fcc7
  - ü CFR位宽为1, 若浮点比较指令的比较结果为真, 则置1; 否则置0
  - ü 浮点分支指令根据CFR的取值进行跳转
- u 浮点控制状态寄存器 (FCSR)
  - ü 浮点指令支持IEEE 754-2008 所定义的五种浮点异常:
  - ü 不精确Inexact (I)、下溢Underflow (U)、 上溢Overflow (O)、除零Division by Zero (Z)、非法操作Invalid Operation (V)

# LoongArch浮点控制状态寄存器FCSR

FCSR有4个,汇编指令中记为fcsr0~fcsr3,fcsr1是fcsr0中Enables的别名,fcsr2是fcsr0中Cause和Flags字段的别名,fcsr3是fcsr0中RM字段的别名。fcsr1~fcsr3中各字段的位置与fcsr0中的一致

| 位↔      | 字段.            | 读写。                     | 描述ҫ                                      |
|---------|----------------|-------------------------|------------------------------------------|
| 4:0 ₽   | Enables        | RW 4                    | 5 种浮点异常对应的陷入使能位。位 4:0 分别对应 V、Z、O、U、I。 🖟  |
| 7:5 ₽   | 0 &            | R0 &                    | 保留字段。只读,返回0,不允许软件改变其值。。                  |
|         |                |                         | 舍入模式控制字段。含义如下: 4                         |
|         |                |                         | 0: RNE,对应 IEEE 754-2008 中的就近舍入到偶数; →     |
| 9:8 🕫   | $RM_{\varphi}$ | $RW   \text{\tiny $P$}$ | 1: RZ,对应 IEEE 754-2008 中的向零方向舍入; →       |
|         |                |                         | 2: RP, 对应 IEEE 754-2008 中的向+∞方向舍入; →     |
|         | 8              | 30                      | 3: RM,对应 IEEE 754-2008 中的向-∞方向舍入。。       |
| 15:10 ₽ | 0 &            | R0 &                    | 保留字段。只读,返回0,不允许软件改变其值。。                  |
| 20.16   |                | D                       | 自该字段对应位被软件清空后所产生但未陷入的浮点异常情况。。            |
| 20:16 ₽ | Flags + RW +   |                         | 位 20:16 分别对应 V、Z、O、U、I。 🖟                |
| 23:21 🕹 | 0 %            | R0 &                    | 保留字段。只读,返回0,不允许软件改变其值。。                  |
| 28:24 0 | Cause &        | RW &                    | 最近一次浮点操作所产生的浮点异常。位 28:24 分别对应 V、Z、O、U、I。 |
| 31:29 0 | 0 43           | R0 &                    | 保留字段。只读,返回0,不允许软件改变其值。。                  |

# Addressing Modes (寻址方式)

- 什么是"寻址方式"?指令或操作数地址的指定方式。即:根据地址找到指令或操作数的方法。
- 地址码编码由操作数的寻址方式决定
- 地址码编码原则:

为什么? 指令地址码尽量短 目标代码短,省空间 操作数存放位置灵活,空间应尽量大→利于编译器优化产生高效代码 地址计算过程尽量简单 指令执行快

u 指令的寻址----简单

正常: PC增值

跳转 ( jump / branch / call / return ): 同操作数的寻址

操作数的寻址----复杂(想象一下高级语言程序中操作数情况多复杂)

操作数来源:寄存器/外设端口/主(虚)存/栈顶

操作数结构: 位 / 字节 / 半字 / 字 / 双字 / 一维表 / 二维表 /…

通常寻址方式指"操作数的寻址方式"

## Addressing Modes (寻址方式)

- 寻址方式的确定
  - (1) 没有专门的寻址方式位(由操作码确定寻址方式)

如: MIPS指令,一条指令中最多仅有一个主(虚)存地址,且仅有一到两种寻址方式,Load/store型机器指令属于这种情况。

(2) 有专门的寻址方式位

如: X86指令,一条指令中有多个操作数,且寻址方式各不相同,需要各自说明寻址方式,因此每个操作数有专门的寻址方式位。

• 有效地址的含义

操作数所在存储单元的地址(可能是逻辑地址或物理地址),可通过指令的寻址方式和地址码计算得到

• 基本寻址方式

立即 / 直接 / 间接 / 寄存器(直接) / 寄存器间接 / 偏移 / 栈

• 基本寻址方式的算法及优缺点

# 基本寻址方式的算法和优缺点

假设: A=地址字段值, R=寄存器编号,

EA=有效地址, (X)=X中的内

EA=栈顶

OP R A ···

应

容

栈

| 方式     | 算法                    | 主要优点              |               |
|--------|-----------------------|-------------------|---------------|
| 主要缺点   |                       |                   |               |
| 立即数    | 操作数=A                 | 指令执行速度快           | 操作数幅值         |
| 有限     |                       |                   |               |
| 直接     | EA=A                  | 有效地址计算简           | <b>道 地址范围</b> |
| 有限     |                       |                   |               |
| 间接     | EA=                   | (A) 有效地:          | 址范围大          |
| 多次存储   | 器访问                   |                   |               |
| 寄存器(直接 | 操作                    | 数=(R) 指令执行        | 快,指令短 地址范     |
| 围有限    |                       |                   | _             |
| 寄存器间接  | EA=(R)                | 地址范围大             | 额外            |
| 问题存储器论 | 种寻址方式下,排              | <b>操作数在寄存器中还是</b> | 在存储器中?        |
|        | EA=A+(R)<br>[地址EA的操作数 |                   | 复             |
| 需要某具有效 | [地址EA的裸作数             | 都是任仔储器甲           |               |

指令短

# 偏移寻址方式

指令中给 出的地址 码A称为 形式地址



偏移寻址: EA=A+(R) R可以明显给出,也可以隐含给出

R可以为PC、基址寄存器B、

### 变址寄存器 |

• 相对寻址: EA=A+(PC) 相对于当前指令处偏移量为A的单元

• 基址寻址: EA=A+(B) 相对于基址(B)处偏移量为A的单元

# 变址寻址实现

#### 自动变址

指令中的地址码A给定数组首址 , 变址器 I 每次自动加/减数组元 素的长度x。

- · 对于"for (i=0;i<N;i++)···.",即 地址从低→高变化:加
- 对于 "for (i=N-1;i>=0;i--) ···." ,即地址从高→低变化: 减
- · 可提供对线性表的方便访问

#### 假定一维数组A从100号单元开始



假设按字节编址,则:

每个元素为一个字节时, I=(I) ± 1

每个元素为4个字节时, ⊨(|) ± 4

一般RISC机器不提供<mark>自动变址</mark>寻址,并将变址 和基址寻址统一成一种偏移寻址方式

# LoongArch的寻址方式

- LoongArch为RISC, 寻址方式简单, 仅有4种基本方式:
  - 立即寻址、寄存器寻址、基址寻址、相对寻址
- 寻址方式举例
  - addi.w \$r12, \$r13, -28(0xfe4)

采用2RI12-型指令格式,功能为: R[r12] ←R[r13]+(-28)

其中,源操作数R[r13]和目的操作数R[r12]为寄存器寻址,寄存器编号01101和01100分别由rj和rd字段给出

另一源操作数(-28)为立即寻址, 立即数0xfe4由l12字段给出

- st.w \$r12, \$r22, -28(0xfe4)

采用2RI12-型指令格式,功能为: M[R[r22]-28,WORD]←R[r12]

目的操作数为基址寻址,立即数字段指出偏移量,源操作数为寄存器寻址

- bge \$r13, \$r12, 24(0x18)

采用2Rl16-型指令格式,功能为: 若大于等于,则PC=PC+偏移量(相对寻址),第25:10位为立即数字段offs16=0000 0000 0000 0110B,偏移量= SignExtend({offs16, 2'b0}, GRLEN)=0x18

# Instruction Format(指令格式)

### u 操作码的编码有两种方式

- Fixed Length Opcodes (定长操作码法)
- Expanding Opcodes (扩展操作码编法)
- u instructions size
  - 代码长度更重要时: 采用变长指令字、变长操作码
  - 性能更重要时:采用定长指令字、定长操作码 为什么?

变长指令字和变长操作码使机器代码更紧凑;定长指令字和定长操作码便于快速访问和译码。学了CPU设计就更明白了。

问题: 是否可以有定长指令字、变长操作码? 定长操作码、变长指令字呢? 指令长度是否可变与操作码长度是否可变没有绝对关系, 但通常是 "定长操作码不一定是定长指令字"、 "变长操作码一般是变长指令字"。

# 定长操作码编码 Fixed Length Opcodes

### 基本思想

指令的操作码部分采用固定长度的编码

如: 假设操作码固定为6位,则系统最多可表示64种指令

### 特点

译码方便, 但有信息冗余

### 举例

#### IBM360/370采用:

8位定长操作码,最多可有256条指令

只提供了183条指令,有73种编码为冗余信息

机器字长32位,按字节编址

有16个32位通用寄存器,基址器B和变址器X可用其中任意一个

问题: 通用寄存器编号有几位? B和X的编号占几位? 都是4位!

# 扩展(变长)操作码编码

#### 基本思想

将操作码的编码长度分成几种固定长的格式。被大多数指令集采用。 LoongArch是典型的扩展操作码机器。

### 种类

等长扩展法: 4-8-12; 3-6-9; …… / 不等长扩展法

#### 举例说明如何扩展

设某指令系统指令字是16位,每个地址码为6位。若二地址指令15条,一地址指令34条,则剩下零地址指令最多有多少条?

解:操作码按短到长进行扩展编码

二地址指令: (0000 ~ 1110)

一地址指令: 11110 (00000 ~ 11111); 11111 (00000 ~ 00001)

零地址指令: 11111 (00010 ~ 11111) (000000 ~ 111111)

故零地址指令最多有 30x26=15x27 种

# 扩展(变长)操作码编码

### LoongArch是典型的扩展操作码机器

|          | $\begin{smallmatrix} 3 & 3 & 2 & 2 & 2 & 2 & 2 \\ 1 & 0 & 9 & 8 & 7 & 6 & 5 \end{smallmatrix}$ | $ \begin{array}{cccccccccccccccccccccccccccccccccccc$ | $\begin{smallmatrix}1&1&1&1\\8&7&6&5\end{smallmatrix}$ | $\begin{smallmatrix}1&1&1&1&1\\4&3&2&1&0\end{smallmatrix}$ | $\begin{array}{cccccccccccccccccccccccccccccccccccc$ | $\begin{smallmatrix}0&0&0&0&0\\4&3&2&1&0\end{smallmatrix}$ |
|----------|------------------------------------------------------------------------------------------------|-------------------------------------------------------|--------------------------------------------------------|------------------------------------------------------------|------------------------------------------------------|------------------------------------------------------------|
| 2R- 型    |                                                                                                | opeod                                                 | le                                                     |                                                            | rj                                                   | rd                                                         |
| 3R-型     |                                                                                                | opcode                                                |                                                        | rk                                                         | rj                                                   | rd                                                         |
| 4R- 型    | opcod                                                                                          | e                                                     | ra                                                     | rk                                                         | rj                                                   | rd                                                         |
| 3RI2- 型  | opcod                                                                                          | e                                                     | I2                                                     | rk                                                         | rj                                                   | rd                                                         |
| 1RI20- 型 | opcode                                                                                         |                                                       | į.                                                     | [20                                                        |                                                      | rd                                                         |
| 2RI8- 型  | opcode                                                                                         |                                                       |                                                        | 18                                                         | rj                                                   | rd                                                         |
| 2RI12- 型 | opcode                                                                                         |                                                       | I12                                                    |                                                            | rj                                                   | rd                                                         |
| 2RI14- 型 | opcode                                                                                         |                                                       | I14                                                    |                                                            | rj                                                   | rd                                                         |
| 2RI16- 型 | opcode                                                                                         | 116                                                   |                                                        |                                                            | rj                                                   | rd                                                         |
| 1RI21- 型 | opcode                                                                                         | I21[15                                                |                                                        |                                                            | rj                                                   | I21[20:16]                                                 |
| I26- 型   | opcode                                                                                         | le I26[15:0]                                          |                                                        |                                                            | I26                                                  | [25:16]                                                    |

# 程序的转换与指令系统

- 分以下五个部分介绍
  - 第一讲: 程序转换概述
    - 机器指令和汇编指令
    - 机器级程序员感觉到的属性和功能特性
    - 高级语言程序转换为机器代码的过程
  - 第二讲: LA32/LA64指令系统
    - 机器指令格式和数据类型
    - 寄存器组织和寻址方式
  - 第三讲: LA32/LA64基础整数指令
    - 整数运算类指令和移位指令
    - 普通访存指令
    - 程序执行流控制指令
  - 第四讲: LA32/LA64基础浮点指令
    - 浮点普通访存指令
    - 浮点运算类指令
    - 浮点转换指令和传送指令

围绕LA32/LA64指令 系统,解释具体的指 令功能

## LA32/LA64基础整数指令概述

64位系统既要能处理64位数据,还要能处理4字节的int型数据和2字节的 short型数据等,因此其中包含了32位架构LA32的所有指令,即LA32是 LA64的一个子集,该子集所含指令列表如下:

|               | ADD.W, SUB.W, ADDI.W, ALSL.W, ALSL.WU, LU12I.W, SLT, SLTU, SLTI, SLTUI; |
|---------------|-------------------------------------------------------------------------|
| 算术运算指令。       | PCADDI, PCADDU12I, PCALAU12I;                                           |
| 并小母并相可。       | AND, OR, NOR, XOR, ANDN, ORN, ANDI, ORI, XORI;                          |
| 6             | MUL.W, MULH.W, MULH.WU, DIV.W, MOD.W, DIV.WU, MOD.WU                    |
| 移位运算指令 🕹      | SLL.W, SRL.W, SRA.W, ROTR.W, SLLI.W, SRLI.W, SRAI.W, ROTRI.W            |
| 位操作指令↓        | EXT.W.B, EXT.W.H, CLO.W, CLZ.W, CTO.W, CTZ.W, BYTEPICK.W;               |
| □□            | REVB.2H, BITREV.4B, BITREV.W, BSTRINS.W, BSTRPICK.W, MASKEQZ, MASKNEZ   |
| 跳转指令₽         | BEQ, BNE, BLT, BGE, BLTU, BGEU, BEQZ, BNEZ, B, BL, JIRL                 |
| 普通访存指令。       | LD.B, LD.H, LD.W, LD.BU, LD.HU, ST.B, ST.H, ST.W, PRELD                 |
| 原子访存指令。       | LL.W, SC.W 4                                                            |
| <b>栅</b> 障指念。 | DBAR, IBAR 🖟                                                            |
| 其他杂项指令。       | SYSCALL, BREAK, RDTIMEL.W, RDTIMEH.W, CPUCFG                            |
| 71            |                                                                         |

- LoongArch中整数运算类指令包括算术运算、逻辑运算、比较运算等,执行这些指令时不对溢出进行处理,也不会生成标志位
- 加减运算指令

| 指令↩     |                                 | 功能↓                                |
|---------|---------------------------------|------------------------------------|
| -44     |                                 | tmp = R[rj][31:0] + R[rk][31:0]    |
| add.w ₽ | rd, rj, rk                      | R[rd]←SignExtend(tmp[31:0], GRLEN) |
|         | tmp = R[rj][31:0] - R[rk][31:0] |                                    |
| sub.w ₽ | rd, rj, rk                      | R[rd]←SignExtend(tmp[31:0], GRLEN) |
| add.d ₽ | rd, rj, rk                      | R[rd]←R[rj][63:0] + R[rk][63:0] ₽  |
| sub.d 🕫 | rd, rj, rk                      | R[rd]←R[rj][63:0] - R[rk][63:0] ₽  |

| 3                     | 指令↩          | 功能。                                                                    |
|-----------------------|--------------|------------------------------------------------------------------------|
| . 11:                 |              | tmp = R[rj][31:0] + SignExtend(si12, 32) +                             |
| addi.w ₽              | rd, rj, si12 | R[rd]←SignExtend(tmp[31:0], GRLEN) ↔                                   |
| addi.d - rd, rj, si12 |              | R[rd]←R[rj][63:0] + SignExtend(si12, 64) ₽                             |
| addu16i.d             | rd, rj, si16 | R[rd] \( -\text{R[rj][63:0]} + \text{SignExtend}(\{\si16, 16'b0\}, 64) |

## 定点加减运算指令举例

• 已知R[r15][31:0]为0x8080 0350, 在LA32和LA64中执行指令 "addi.w \$r13,\$r15,-16(0xff0)" 后, r13中的内容分别是什么?

解: 0xff0符号扩展得0xffff fff0, R[r15][31:0]+SignExtend(0xff0,32) =0x8080 0350+0xffff fff0=0x8080 0340。
LA32中,该指令执行后,r13中的内容为0x8080 0340
LA64中,通用寄存器r13有64位,求和的结果符号扩展32位后写入r13,其内容为0xffff ffff 8080 0340。

- LA32中,若R[r12]=0xffff fff0,R[r13]=0xffff fffa,则指令 "sub.w \$r14,\$r12,\$r13" 执行后,r12、r13、r14中的内容各是什么?
- 解: "sub.w \$r14,\$r12,\$r13" 功能是R[r14]←R[r12]-R[r13]。sub指令执行后, 差存放在r14中,LA32中sub.w指令不生成标志信息。

在补码加减运算器中做减法, Sub=1, 加法器的Y' 端为反相器输出(各位取反), FFFF FFF0H - FFFF FFFAH = FFFF FFF0H + 0000 0005H + 1 = FFFF FFF6H, 即R[r14]= 0xffff fff6。r12和r13中内容不变

## 定点加减运算指令举例

对于高21位(高53位)为全0或全1的常数,可利用ADDI.W指令进行符号扩展的特性完成立即数的装载

| 扌           | 旨令↓          | 功能↓                                               |
|-------------|--------------|---------------------------------------------------|
| addi.w ₽    | rd ri si12   | tmp = R[rj][31:0] + SignExtend(si12, 32) +        |
| addi.w 4    | rd, rj, si12 | R[rd]←SignExtend(tmp[31:0], GRLEN)                |
| addi.d ₽    | rd, rj, si12 | R[rd]←R[rj][63:0] + SignExtend(si12, 64) ₽        |
| addu16i.d 4 | rd, rj, si16 | R[rd]←R[rj][63:0] + SignExtend({si16, 16'b0}, 64) |

• 假定变量x分配在寄存器r12中,分别给出C语言语句 "long x=-500;" 对应的LA32和LA64机器级代码。

解: -500的64位机器数为0xffff ffff ffff ffff ffff ffff ffff fe0c, x在LA64中占64位(高53位为全1),在LA32中占32位(高21位为全1),故在LA32和LA64中都可用指令ADDI.W将低12位1110 0000 1100写入r12。C语言语句"int x=-500;"在LA32和LA64下所用指令相同。

02b8300c addi.w \$r12,\$r0,-500(0xe0c)

### • 按位逻辑运算指令

| 指令               | 功能。                                  | 指令                | 功能↓                                      |
|------------------|--------------------------------------|-------------------|------------------------------------------|
| and rd, rj, rk   | R[rd]←R[rj] & R[rk]                  | andn ₀ rd, rj, rk | $R[rd]\leftarrow R[rj] & (\sim R[rk])$   |
| or or rd, rj, rk | $R[rd]\leftarrow R[rj] \mid R[rk]$   | nor ₽ rd, rj, rk  | $R[rd] \leftarrow \sim (R[rj]   R[rk]) $ |
| xor rd, rj, rk   | $R[rd]\leftarrow R[rj] \wedge R[rk]$ | orn - rd, rj, rk  | R[rd]←R[rj]   (~R[rk]) ₽                 |

指令AND、OR、XOR和NOR分别将rj与rk内容按位逻辑与、或、异或、或非,结果写入rd。指令ANDN将rk内容按位取反后再与rj内容按位逻辑与,结果写入rd。指令ORN将rk内容按位取反后再与rj内容按位逻辑或,结果写入rd

| 指令    |              | 功能↓                                     |
|-------|--------------|-----------------------------------------|
| andi  | rd, rj, ui12 | R[rd]←R[rj] & ZeroExtend(ui12, GRLEN)   |
| ori 🛭 | rd, rj, ui12 | R[rd]←R[rj]   ZeroExtend(ui12, GRLEN) ₽ |
| xori  | rd, rj, ui12 | R[rd]←R[rj] ^ ZeroExtend(ui12, GRLEN) . |

指令ANDI、ORI和XORI分别将rj内容与立即数si12零扩展后的数据按位逻辑与、 或、异或,结果写入通用寄存器rd

#### • 立即数按位逻辑运算指令

|       | 指令           | 功能↓                                     |
|-------|--------------|-----------------------------------------|
| andi  | rd, rj, ui12 | R[rd]←R[rj] & ZeroExtend(ui12, GRLEN)   |
| ori ₽ | rd, rj, ui12 | R[rd]←R[rj]   ZeroExtend(ui12, GRLEN)   |
| xori  | rd, rj, ui12 | R[rd]←R[rj] ^ ZeroExtend(ui12, GRLEN) . |

• 假定变量x分配在寄存器r12中,给出C语句"int x=2048;"对应的LA32机器级代码。

0000001110 **1000 0000 0000** 00000 01100 ori \$r12,\$r0,0x800

#### • 立即数装载指令

| 指令→     |              | 功能                                                        |
|---------|--------------|-----------------------------------------------------------|
| lu12i.w | rd, si20 🕫   | R[rd]←SignExtend({si20, 12'b0}, GRLEN)                    |
| lu32i.d | rd, si20 🛭   | $R[rd] \leftarrow \{SignExtend(si20, 32), GR[rd][31:0]\}$ |
| lu52i.d | rd, rj, si12 | R[rd]←{si12, GR[rj][51:0]} ₽                              |

LU12I.W、LU32I.D、LU52I.D中的si20、si12分别表示20位和12位立即数,这些指令与ORI指令配合使用,用于将超过12位的立即数装载到通用寄存器中

• 假定变量x分配在寄存器r12中,给出C语句"int x=-8191;"对应的LA32机器级代码。

-8191的32位机器数为1111 1111 1111 1110 0000 0000 0001B, 高20位中有0也有1, 因此,需将-8191分解为两个立即数,先将其高20位装入r12高20位(低12位清0),再将r12内容与低12位零扩展结果0000 0000 0001按位与。C语句"int x=-8191;"对应的LA32机器指令和汇编指令如下

0001010 **1111 1111 1111 1111 1110** 01100 1u12i.w \$r12,-2(0xffffe) 0000001110 **0000 0000 0001** 01100 01100 ori \$r12,\$r12,0x1

#### • 小于比较指令

|                                      | 指令↩          | 功能。                                                            |
|--------------------------------------|--------------|----------------------------------------------------------------|
| slt ₽                                | rd, rj, rk 🛭 | $R[rd] \leftarrow (signed(R[rj]) < signed(R[rk])) ? 1 : 0 $    |
| sltu 4                               | rd, rj, rk 🛭 | $R[rd] \leftarrow (unsigned(R[rj]) < unsigned(R[rk])) ? 1 : 0$ |
| slti 🕫                               | rd, rj, si12 | tmp = SignExtend(si12, GRLEN)                                  |
|                                      | 5058         | $R[rd] \leftarrow (signed(R[rj]) < signed(tmp)) ? 1 : 0 $      |
| sltui                                | rd, rj, si12 | tmp = SignExtend(si12, GRLEN)                                  |
| 1<br>1<br>1<br>1<br>1<br>1<br>1<br>1 |              | $R[rd] \leftarrow (unsigned(R[rj]) < unsigned(tmp)) ? 1 : 0 =$ |

• 若x、y和z都是long long型, x的高、低32位分别存放在r15、r14中; y的高、低32位分别存放在r17、r16中; z的高、低32位分别存放在r13、r12中。写出 C语句 "z=x+y;"对应的LA32机器级代码

#### 可通过SLTU指令将低32位的进位加入高32位中

#### PC增量指令

| 指           | 令        | 功能                                                                            |  |  |  |
|-------------|----------|-------------------------------------------------------------------------------|--|--|--|
| pcaddi 🛭    | rd, si20 | R[rd]←PC + SignExtend({si20, 2'b0}, GRLEN)                                    |  |  |  |
| pcaddu12i   | rd, si20 | R[rd]←PC + SignExtend({si20, 12'b0}, GRLEN)                                   |  |  |  |
| pcaddu18i   | rd, si20 | R[rd]←PC + SignExtend({si20, 18'b0}, GRLEN)                                   |  |  |  |
| pcalau12i * | rd, si20 | tmp =PC+SignExtend({si20, 12'b0}, GRLEN) ← R[rd] ← {tmp[GRLEN-1:12], 12'b0} ← |  |  |  |

- 可方便计算相对于当前指令的跳转目的地址或某个常数所在的地址。假设在 si20低位添加n个0,则增量值为si20\*2n,2n为比例因子。PCALAU12i会将跳转 目的地址低12位置0,即地址按4K字节对齐。
- 给出LA32中C语句 "float f=5.0;" 对应的部分机器级代码

1068c: 1c000cac pcaddu12i \$r12,101(0x65)

10690: 02a1318c addi.w \$r12,\$r12,-1972(0x84c)

PCADDU12l执行后, r12中为0x0001 068c+0x0006 5000=0x0007 568c; ADDI.W 执行后, r12中为0x0007 568c+0xffff f84c=0x0007 4ed8, 即5.0存放在地址为 0x0007 4ed8。5.0表示为0x40a0 0000, LoongArch是小端方式, 故在0x0007 4ed8中存放的是0x00, 0x0007 4eda中存放的是0xa0。

| <b>LA32/LA64整数运算类指令</b>                  |            |            |                                                                                                                                   |  |  |  |
|------------------------------------------|------------|------------|-----------------------------------------------------------------------------------------------------------------------------------|--|--|--|
|                                          | 指令         |            | 功能↩                                                                                                                               |  |  |  |
| <ul><li>乘运算指令<br/>MUL.W和MUL.D将</li></ul> | mul.w ₽    | rd, rj, rk | product = signed(R[rj][31:0]) * signed(R[rk][31:0]) $\leftarrow$ R[rd] $\leftarrow$ SignExtend(product[31:0], GRLEN) $\leftarrow$ |  |  |  |
| 低n位乘积写入<br>目的寄存器,包                       | mulh.w 🕫   | rd, rj, rk | product = signed(R[rj][31:0]) * signed(R[rk][31:0]) *                                                                             |  |  |  |
| 括无符号和带符                                  |            |            | R[rd]←SignExtend(product[63:32], GRLEN) ₽                                                                                         |  |  |  |
| 号乘<br>MULH.W和                            | mulh.wu ₽  | rd, rj, rk | product = unsigned(R[rj][31:0]) * unsigned(R[rk][31:0])<br>R[rd] $\leftarrow$ SignExtend(product[63:32], GRLEN) $\leftarrow$      |  |  |  |
| MULH.WU分别<br>用于带符号和无<br>符号32位乘运算         | mul.d ₽    | rd, rj, rk | product = signed(R[rj][63:0]) * signed(R[rk][63:0]) $\sim$ R[rd] $\leftarrow$ product[63:0] $\sim$                                |  |  |  |
| 的高32位乘积<br>MULH.D和<br>MULH.DU,分          | mulh.d ₽   | rd, rj, rk | product = signed(R[rj][63:0]) * signed(R[rk][63:0]) $\leftarrow$ R[rd] $\leftarrow$ product[127:64] $\leftarrow$                  |  |  |  |
| 别用于带符号和<br>无符号64位乘运                      | mulh.du 🕹  | rd, rj, rk | product = unsigned(R[rj][63:0]) * unsigned(R[rk][63:0])<br>R[rd] $\leftarrow$ product[127:64] $_{e}$                              |  |  |  |
| 算的高64位乘积<br>MULW.D.W和<br>MULW.D.WU分      | mulw.d.w @ | rd, rj, rk | product = signed(R[rj][31:0]) * signed(R[rk][31:0]) $\sim$ R[rd] $\leftarrow$ product[63:0] $\sim$                                |  |  |  |
| 别用于带符号和<br>无符号32位乘运<br>算的全部64位乘          | mulw.d.wu  | rd, rj, rk | product = unsigned(R[rj][31:0]) * unsigned(R[rk][31:0])<br>R[rd] $\leftarrow$ product[63:0] $_{\circ}$                            |  |  |  |

除运算指令 DIV.W. MOD.W. DIV.D 、MOD.D进行 除运算时,操作数均 视作带符号整数 DIV.WU\ DIV.DU MOD.WU、MOD.DU 进行除运算时,操作 数均视作无符号数 LoongArch规定: 若 商溢出或除数为0, CPU不触发任何异常 . 除数为0时结果可 为任意值,编译器检 查除数是否为0. 若 是. 则通过执行陷阱 指令给出出错信息并 终止程序执行

| - 85   |                                                          |            |                                                                                                                  |  |  |  |
|--------|----------------------------------------------------------|------------|------------------------------------------------------------------------------------------------------------------|--|--|--|
| -      | 措                                                        | 令          | 功能                                                                                                               |  |  |  |
| F<br>3 | div.w ₽                                                  | rd, rj, rk | quotient = $signed(R[rj][31:0]) / signed(R[rk][31:0]) $<br>$R[rd] \leftarrow SignExtend(quotient[31:0], GRLEN) $ |  |  |  |
| 3      | mod.w ←                                                  | rd, rj, rk | remainder = signed(R[rj][31:0]) % signed(R[rk][31:0]) ↓ R[rd]←SignExtend(remainder[31:0], GRLEN) ↓               |  |  |  |
|        | div.wu ₽ rd, rj, rk                                      |            | quotient = unsigned(R[rj][31:0]) / unsigned(R[rk][31:0]) ↓ R[rd]←SignExtend(quotient[31:0], GRLEN) ↓             |  |  |  |
|        | mod.wu                                                   | rd, rj, rk | remainder = unsigned(R[rj][31:0]) % unsigned(R[rk][31:0]) R[rd]←SignExtend(remainder[31:0], GRLEN) ↔             |  |  |  |
| Ž      | div.d ₽                                                  | rd, rj, rk | R[rd]←signed(R[rj][63:0]) / signed(R[rk][63:0]) .                                                                |  |  |  |
| ‡<br>E | mod.d a rd, rj, rk div.du a rd, rj, rk mod.du rd, rj, rk |            | R[rd]←signed(R[rj][63:0]) % signed(R[rk][63:0]) ₽                                                                |  |  |  |
| F 88   |                                                          |            | $R[rd]\leftarrow unsigned(R[rj][63:0]) / unsigned(R[rk][63:0]) $                                                 |  |  |  |
| 0      |                                                          |            | R[rd]←unsigned(R[rj][63:0]) % unsigned(R[rk][63:0]) ₽                                                            |  |  |  |

# LoongArch中除法溢出和除0处理

#### 在LA32+Linux系统中所运行程序P中主要包含以下C语言代码段:

```
没有相关编译选项时,执行结果如下:
int b,c;
                              b=-1
                              -2147483648
scanf("%d",&b);
                              b=0
c = a/b;
printf("%d\n", c);
编译器将上述赋值语句 "c=a/b;" 转换为机器级代码:
```

int a = 0x80000000;

```
$r13, $r22, -28(0xffe4) #R[r13]←b;
 Id.w r14, r22, -20(0xfec) \#R[r14] \leftarrow a;
             $r12, $r14, $r13 #R[r12]←a/b;
 div.w
       $r13, $r0, .L0 #若R[r13]!=0则转.L0
 break
             0x7
                                  #触发断点异常
.LO
       $r12, $r22, -24(0xfe8)
  st.w
                                 #c←a/b;
```

- Floating point exception(core dumped)
  - 1) 未检测除法溢出
  - 2) LA32中规定: div.w指令在除数 为0时正常执行,结果可为任意值
  - 3) 软件检测整除0. 并在检测到除 数为0时、触发断点(break)异常
  - break指令陷入内核后, 最终执 行do\_bp()函数
  - 5) 这里编译器可优化一下,先检测 后做除法

## 异常举例—除法溢出和除0

#### 在LA32+Linux系统中所运行程序P中主要包含以下C语言代码段:

```
int a = 0x80000000;
int b,c;
scanf("%d",&b);
c = a/b;
printf("%d\n", c);
```

```
有<mark>-fsanitize=undefined和-fsanitize-undefined-trap-on-error</mark>编译选项时,执行结果如下:
b=-1
```

Trace/breakpoint trap(core dumped)

b=0

Trace/breakpoint trap(core dumped)

### 编译器将上述赋值语句 "c=a/b;" 转换为<u>机器级代码段</u>:

- 1) 软件检测<mark>除法溢出</mark>,并在检测到除 法溢出时,触发断点(break)异常
- 2) 软件检测整除0,并在检测到除数为 0时,触发断点(break)异常
- 3) 将除法溢出看成未定义行为,而整除

在没有上述编译选项时,也会检测

#### • 基址加比例变址指令

ALSL.W将rj中31:0位逻辑左移sa2+1位后加rk中31:0位,符号扩展后写入rd ALSL.WU将rj中31:0位逻辑左移sa2+1位后加rk中31:0位,零扩展后写入rd 在LA32中,上述两条指令的结果没有区别。

ALSL.D将rj中63:0位逻辑左移sa2+1位后加rk中63:0位,所得结果写入rdsa2是指令中一个两位的立即数字段、故最大为3。

|         | 指令              | 功能                                                        |
|---------|-----------------|-----------------------------------------------------------|
|         | rd, rj, rk, sa2 | tmp = (R[rj][31:0] << (sa2+1)) + R[rk][31:0]              |
| aisi.w  |                 | R[rd]←SignExtend(tmp[31:0], GRLEN) ↔                      |
| -1-1    | rd, rj, rk, sa2 | tmp = (R[rj][31:0] << (sa2+1)) + R[rk][31:0]              |
| aisi.wu |                 | R[rd]←ZeroExtend(tmp[31:0], GRLEN) ↔                      |
| alsl.d  | rd, rj, rk, sa2 | $R[rd] \leftarrow (R[rj][63:0] << (sa2+1)) + R[rk][63:0]$ |

sa2+1的取值为1 、2、3、4,故 比例因子分别为 2、4、8、16

C语言中对数组、结构、联合等数据元素的访问,对应机器级代码中需有"基址加比例变址"等寻址方式。比例变址时,变址值等于变址寄存器内容乘以比例系数S(也称比例因子),S的含义为操作数的字节数,取值可以是1、2、4或8等

汇编指令中立即数是sa2+1,即实际移位值,而非指令机器中立即数。如汇编指令 "alsl.w \$r14,\$r13,\$r12,0x2"的指令机器码为000000000000000 01 01100 01110,其中sa2为01(红字),而汇编指令中填入的是0x2。

### LA32/LA64移位指令

- 基础整数指令集提供了16条移位指令,有算术移位、逻辑移位或循环移位
- 移位位数可以是寄存器rk中低m位或立即数所确定的值

右边是移位位数由rk中低 m位确定的移位指令 SLL.W、SLL.D是逻辑左移 . 高位移出. 低位补0 逻辑左移与算术左移的结 果一致. 因此SLL.W和 SLL.D也适用于算术左移 SRL.W、SRL.D是逻辑右移 , 低位丢弃, 高位补0 SRA.W、SRA.D是算术右 移,低位丢弃,高位补符 ROTR.W、ROTR.D是循环 右移, 每右移一次, 最低 位移到最高位。

| 指令               |                                      | 功能                                        |  |  |  |
|------------------|--------------------------------------|-------------------------------------------|--|--|--|
| sll.w            | rd, rj, rk                           | tmp = SLL(R[rj][31:0], R[rk][4:0]) $_{e}$ |  |  |  |
|                  | , ,,,                                | R[rd]←SignExtend(tmp[31:0], GRLEN)        |  |  |  |
| ,                | rd, rj, rk                           | tmp = SRL(R[rj][31:0], R[rk][4:0])        |  |  |  |
| srl.w            |                                      | R[rd]←SignExtend(tmp[31:0], GRLEN) -      |  |  |  |
|                  |                                      | tmp = SRA(R[rj][31:0], R[rk][4:0])        |  |  |  |
| sra.w rd, rj, rk | R[rd]←SignExtend(tmp[31:0], GRLEN) - |                                           |  |  |  |
|                  | rd, rj, rk                           | tmp = ROTR(R[rj][31:0], R[rk][4:0])       |  |  |  |
| rotr.w           |                                      | R[rd]←SignExtend(tmp[31:0], GRLEN) -      |  |  |  |
| sll.d ₽          | rd, rj, rk                           | R[rd]←SLL(R[rj][63:0], R[rk][5:0]) ↔      |  |  |  |
| srl.d ₽          | rd, rj, rk                           | R[rd]←SRL(R[rj][63:0], R[rk][5:0]) ↔      |  |  |  |
| sra.d.           | rd, rj, rk                           | R[rd]←SRA(R[rj][63:0], R[rk][5:0]) ₽      |  |  |  |
| rotr.d           | rd, rj, rk                           | R[rd]←ROTR(R[rj][63:0], R[rk][5:0]) ₽     |  |  |  |

### LA32/LA64移位指令

- 基础整数指令集提供了16条移位指令,有算术移位、逻辑移位或循环移位
- 移位位数可以是寄存器rk中低m位或立即数所确定的值

右边是移位位数由立 即数确定的移位指令 SLLI.W、SLLI.D是逻 辑左移指令 SRLI.W、SRLI.D是逻 辑右移指令 SRAI.W、SRAI.D是算 术右移指令 ROTRI.W、ROTRI.D 是循环右移指令

| 3        | 指令          | 功能                                 |
|----------|-------------|------------------------------------|
| .11:     | rd, rj, ui5 | tmp = SLL(R[rj][31:0], ui5) +      |
| SII1.W ₽ |             | R[rd]←SignExtend(tmp[31:0], GRLEN) |
| 1:       | rd, rj, ui5 | tmp = SRL(R[rj][31:0], ui5)        |
| SIII.W + |             | R[rd]←SignExtend(tmp[31:0], GRLEN) |
|          | rd, rj, ui5 | tmp = SRA(R[rj][31:0], ui5) +      |
| srai.w   |             | R[rd]←SignExtend(tmp[31:0], GRLEN) |
|          | rd, rj, ui5 | tmp = ROTR(R[rj][31:0], ui5) +     |
| rouri.w  |             | R[rd]←SignExtend(tmp[31:0], GRLEN) |
| slli.d 🛭 | rd, rj, ui6 | R[rd]←SLL(R[rj][63:0], ui6) ↔      |
| srli.d ₽ | rd, rj, ui6 | R[rd]←SRL(R[rj][63:0], ui6) ₽      |
| srai.d 🛭 | rd, rj, ui6 | R[rd]←SRA(R[rj][63:0], ui6) ₽      |
| rotri.d  | rd, rj, ui6 | R[rd]←ROTR(R[rj][63:0], ui6) ↔     |

## LA32/LA64移位指令举例

在LA64系统中,假设执行下列C语言代码段前long型变量x、y和n已被编译器分配在寄存器r12、r13和r14中,并且执行完该段代码后变量t1、t2和t3的运算结果分别存放在r12、r13和r14中,给出下列C代码段对应的汇编指令序列

```
long t1=x*80;
long t2=t1&y;
long t3=t2>>n;
```

```
解: slli.d $r15, $r12, 0x2#x*4

add.d $r12, $r15, $r12 #x*4+x=5*x

slli.d $r12, $r12, 0x4#5*x*16=80*x

and $r13, $r12, $r13 #t1&y

sra.d $r14, $r13, $r14 #t2>>n
```

|                            | 指令      |                              | 功能                                           |
|----------------------------|---------|------------------------------|----------------------------------------------|
| $\mathbf{L}_{\mathcal{F}}$ |         | rd, rj, si12                 | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            | ld.b ₽  |                              | byte = M[addr, BYTE] +                       |
| • 普通访存指令用于                 |         |                              | R[rd]←SignExtend(byte, GRLEN) -              |
|                            |         |                              | addr = R[rj] + SignExtend(si12, GRLEN)       |
| 实现通用寄存器和                   | ld.h ₽  | rd, rj, si12                 | halfword = M[addr, HALFWORD]                 |
| 存储单元之间传送                   |         |                              | R[rd]←SignExtend(halfword, GRLEN)   □        |
| 13 14 1 30 21 31 2         |         |                              | addr = R[rj] + SignExtend(si12, GRLEN)       |
| 1. 基址加立即数访存指令              | ld.w ₽  | rd, rj, si12                 | word= M[addr, WORD] -                        |
| <b>护移导由专即类。30</b> 22       |         |                              | R[rd]←SignExtend(word, GRLEN) ₽              |
| 偏移量由立即数si12符号              | ld.d ₽  | rd, rj, si12                 | addr = R[rj] + SignExtend(si12, GRLEN)       |
| 扩展得到                       | 10.0    | 10, 13, 5112                 | R[rd]←M[addr, DOUBLEWORD] ↔                  |
| LD.{B/H/W}从存储单元取           |         | rd, rj, si12                 | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            | ld.bu ₽ |                              | byte = M[addr, BYTE] +                       |
| 出字节/半字/字,符号扩               |         |                              | R[rd]←ZeroExtend(byte, GRLEN) ₽              |
| 展后送入rd, LD.D从存储            |         |                              | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            | ld.hu ₽ | rd, rj, si12                 | halfword = M[addr, HALFWORD]                 |
| 单元取出双字直接送入rd               |         |                              | R[rd]←ZeroExtend(halfword, GRLEN)            |
| LD.{BU/HU/WU}从存储单          |         |                              | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            | ld.wu ₽ | rd, rj, si12                 | word= M[addr, WORD]                          |
| 元取出字节/半字/字,零               | 2       |                              | R[rd]←ZeroExtend(word, GRLEN) ₽              |
| 扩展后送入rd                    | st.b ₽  | rd, rj, si12                 | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            |         | 10, 1, 5112                  | $M[addr, BYTE] \leftarrow R[rd][7:0]$        |
| ST.{B/H/W/D}分别将rd中         | st.h ₽  | rd, rj, si12                 | addr = R[rj] + SignExtend(si12, GRLEN)       |
| 7:0/15:0/31:0/63:0         |         | , -,,                        | $M[addr, HALFWORD] \leftarrow R[rd][15:0]$   |
|                            | st.w ₽  | rd, rj, si12<br>rd, rj, si12 | addr = R[rj] + SignExtend(si12, GRLEN)       |
| 位写入存储单元中                   |         |                              | $M[addr, WORD] \leftarrow R[rd][31:0]$       |
|                            |         |                              | addr = R[rj] + SignExtend(si12, GRLEN)       |
|                            |         |                              | $M[addr, DOUBLEWORD] \leftarrow R[rd][63:0]$ |

| LA3                               | ldx.b ₽  | rd, rj, rk | $addr = R[rj] + R[rk] + B$ $byte = M[addr, BYTE] + R[rd] \leftarrow SignExtend(byte, GRLEN) + B$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|-----------------------------------|----------|------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2. 基址加寄存器内容访<br>存指令               | ldx.h ↔  | rd, rj, rk | addr = R[rj] + R[rk] + R[rk] + R[rd]            |
| 偏移量由通用寄存器的内<br>容给出                | ldx.w ↔  | rd, rj, rk | $addr = R[rj] + R[rk] + Word = M[addr, WORD] + R[rd] \leftarrow SignExtend(word, GRLEN) + Word + R[rd] + R[rd]$ |
| LDX.{B/H/W}从存储单元                  | ldx.d ₽  | rd, rj, rk | $addr = R[rj] + R[rk] + R[rd] \leftarrow M[addr, DOUBLEWORD] + R[rd] $                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| 取出字节/半字/字后,送<br>入rd               | ldx.bu ↔ | rd, rj, rk | addr = $R[rj] + R[rk]$ $\downarrow$<br>byte = $M[addr, BYTE]$ $\downarrow$<br>$R[rd] \leftarrow ZeroExtend(byte, GRLEN)$ $\downarrow$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| LDX.D从存储单元取出双<br>字后送入rd           | ldx.hu ↔ | rd, rj, rk | addr = $R[rj] + R[rk]$ $\omega$<br>halfword = $M[addr, HALFWORD]$ $\omega$<br>$R[rd] \leftarrow ZeroExtend(halfword, GRLEN)$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| LDX.{BU/HU/WU}从存储<br>单元取出字节/半字/字, | ldx.wu - | rd, rj, rk | addr = $R[rj] + R[rk]$ $\omega$<br>word= $M[addr, WORD]$ $\omega$<br>$R[rd] \leftarrow ZeroExtend(word, GRLEN)$ $\omega$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 经零扩展后送入rd<br>STX.{B/H/W/D}将rd中    | stx.b ₽  | rd, rj, rk | $addr = R[rj] + R[rk] \neq M[addr, BYTE] \leftarrow R[rd][7:0] \neq$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 7:0/15:0/31:0/63:0位数据             | stx.h ₽  | rd, rj, rk | addr = R[rj] + R[rk] $\leftarrow$<br>M[addr, HALFWORD] ←R[rd][15:0] $\leftarrow$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |

字后送入rd LDX.{BU/HU/WU}从 单元取出字节/半字/ 经零扩展后送入rd STX.{B/H/W/D}将rd<sup>1</sup> 7:0/15:0/31:0/63:0位 写入存储单元中 addr = R[rj] + R[rk] +rd, rj, rk stx.w +  $M[addr, WORD] \leftarrow R[rd][31:0]$ addr = R[rj] + R[rk] +stx.d @ rd, rj, rk  $M[addr, DOUBLEWORD] \leftarrow R[rd][63:0]$ 

### LA32/LA64普通访存指令

3. 基址加4倍立即数访存 偏移量由立即数si14乘4( 左移2位)后再符号扩展 得到

LDPTR.W从存储单元取出一个字,经符号扩展后送入rd

LDPTR.D从存储单元取 出双字后直接送入rd STPTR.{W/D}将rd中

31:0/63:0位直接写入存

储单元

| 指令                        | 功能                                               |
|---------------------------|--------------------------------------------------|
|                           | $addr = R[rj] + SignExtend({si14, 2'b0}, GRLEN)$ |
| ldptr.w rd, rj, si14      | word = M[addr, WORD]                             |
|                           | R[rd]←SignExtend(word, GRLEN) ↔                  |
| 1010 2001 001 001 001 404 | $addr = R[rj] + SignExtend({si14, 2'b0}, GRLEN)$ |
| ldptr.d ₁ rd, rj, si14    | $R[rd] \leftarrow M[addr, DOUBLEWORD]$           |
|                           | $addr = R[rj] + SignExtend({si14, 2'b0}, GRLEN)$ |
| stptr.w drd, rj, si14     | M[addr, WORD]←R[rd][31:0] ↔                      |
| stptr.d - rd, rj, si14    | $addr = R[rj] + SignExtend({si14, 2'b0}, GRLEN)$ |
|                           | M[addr, DOUBLEWORD]←R[rd][63:0] ₽                |

LDPTR.W和LD.W功能相近。前者采用"基址+比例位移",后者采用"基址+位移"方式,LDPTR.W的立即数位数更多且偏移量是4的倍数,可得到更大的位移空间

只要其访存地址<mark>自然对齐,都不会</mark>触发非对齐异常。非自然对齐时,若硬件实现 支持非对齐访存,且当前运算环境配置为允许非对齐访存,则不会触发非对齐异 常,否则将触发非对齐异常。

### LA32/LA64程序执行流程控制指令

- 程序执行流控制指令包括3条无条件跳转指令和8条条件跳转指令
- 有直接跳转和间接跳转两种方式
  - ü 直接跳转指跳转目标地址由立即数作为偏移量而计算得到
  - ü 间接跳转指跳转目标地址间接存储在某寄存器或存储单元中
- 跳转目标地址的计算方法有两种
  - ü 通过PC加偏移量得到,因偏移量是带符号整数,故跳转目标地址为PC内容增加或减少某一个数值,即采用相对寻址方式得到,可以看成是以当前PC内容为基准往前或往后跳转,称为相对跳转
  - ü 直接将指令中设置的目标地址送入PC,称为绝对跳转
- 3条无条件跳转指令: B/BL/JIRL

指令B实现无条件跳转 指令BL用作过程调用, r1中存放返回地址 指令JIRL可实现过程调 用的返回,也可实现绝 对或相对跳转

| b offs26 ₽          | PC = PC + SignExtend({offs26, 2'b0}, GRLEN)                                         |
|---------------------|-------------------------------------------------------------------------------------|
| bl offs26 @         | $R[r1] = PC + 4 \varphi$<br>$PC = PC + SignExtend(\{offs26, 2'b0\}, GRLEN) \varphi$ |
| jirl rd, rj, offs16 | $R[rd] = PC + 4 \mu$<br>$PC = R[rj] + SignExtend({offs16, 2'b0}, GRLEN)$            |

### LA32/LA64程序执行流程控制指令

#### • 8条条件跳转指令

ü 以标志位作为跳转依据,也称<mark>分支指令。若满足条件,则跳转到目标地址</mark> 处执行: 否则执行下条指令。采用相对寻址方式进行直接跳转

| 指令     |                                                                                                    | 功能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|--------|----------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| beq ₽  | beq $\varphi$ rj, rd, offs16 if R[rj]==R[rd] PC = PC + SignExtend({offs16, 2'b0}, GRLEN) $\varphi$ |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| bne ₽  | rj, rd, offs16                                                                                     | if R[rj]!=R[rd] PC = PC + SignExtend({offs16, 2'b0}, GRLEN)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| blt ₽  | rj, rd, offs16                                                                                     | $if\ signed(R[rj]) < signed(R[rd])\ PC = PC + SignExtend(\{offs16,\ 2'b0\},\ GRLEN) + (a)$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| bge ₽  | rj, rd, offs16                                                                                     | if $signed(R[rj]) \ge signed(R[rd]) PC = PC + SignExtend({offs16, 2'b0}, GRLEN) $                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| bltu - | rj, rd, offs16                                                                                     | $if \ unsigned(R[rj]) \leq unsigned(R[rd]) \ PC = PC + SignExtend(\{offs16, 2'b0\}, GRLEN) + C(suppose of the context of the conte$ |
| bgeu   | rj, rd, offs16                                                                                     | $if \ unsigned(R[rj]) >= unsigned(R[rd]) \ PC = PC + SignExtend(\{offs16, 2'b0\}, GRLEN)$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| beqz   | rj, offs21 ₽                                                                                       | if R[rj]==0 PC = PC + SignExtend({offs21, 2'b0}, GRLEN)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| bnez   | rj, offs21 ₽                                                                                       | if $R[rj]!=0$ PC = PC + SignExtend({offs21, 2'b0}, GRLEN)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |

通过减运算实现比较,减运算在<mark>补码加减运算器</mark>中生成标志位,根据标志位判定两数 大小,从而确定跳转到何处执行指令。

### LA32/LA64程序执行流程控制指令

#### • 8条条件跳转指令

ü 若执行A减B,则可得进/借位标志CF、符号标志SF、溢出标志OF和零标志 ZF。标志位的含义以及A和B的大小判断规则如下:

LoongArch中,有专门的电路实现减运算并产生标志位,可按标志位判断 跳转条件是否满足,但这些标志位并 不保存在某个特定的寄存器中。

不同于Intel x86架构,在x86架构中 ,某些运算指令会生成标志位,并保 存在专门的标志寄存器中。

| -            |                         |
|--------------|-------------------------|
| CF=0         | 无符号整数 A>B               |
| CF=0 &       | 无符号整数 A≥B               |
| CF=1 &       | 无符号整数 A <b< td=""></b<> |
| CF=1 或 ZF=1。 | 无符号整数 A≤B               |
| SF=OF 且 ZF=0 | 带符号整数 A>B               |
| SF=OF &      | 带符号整数 A≥B               |
| SF≠OF ₽      | 带符号整数 A <b< td=""></b<> |
| SF≠OF 或 ZF=1 | 带符号整数 A≤B               |

LoongArch汇编指令中的偏移量是指令机器码中的立即数经相应左移操作(如offs26<<2、offs16<<2、offs21<<2)后得到的值,即汇编指令中给出的偏移量是以字节为单位的偏移值。

### 回顾: 标志信息是干什么的?

Ex1: 
$$-7-6 = -7 + (-6) = +3$$
  
9 - 6 = 3



OF=1、ZF=0 SF=0、借位CF=0

$$6 - (-7) = 6 + 7 = -3$$
  
 $6 - 9 = 13$ 



OF=1、ZF=0 SF=1、借位CF=1

#### 做减法以比较大小,规则:

Unsigned: CF=0且ZF=0时, 大于; CF=1时, 小于

Signed: OF=SF且ZF=0时, 大于; OF≠SF时, 小于

若相等,则CF=0,OF=SF,故CF=1、OF ≠ SF时,一定小于

#### LA32/LA64跳转指令举例

```
int sum(int a[], unsigned len)
{
  int i, s = 0;
  for (i = 0; i <= len-1; i++)
    s += a[i];
  return s;
}

sum:
...

ld.w $r12,$r22,-40(0xfd8)
    addi.w $r13,$r12,-1(0xfff)
    ld.w $r12,$r22,-20(0xfec)
    bgeu $r13,$r12,-56(0x3ffc8)
...</pre>
```

当参数len为0时,返回值应该是0,但是在机器上执行时,却发

生了存储器访问异常。 Why?

i 和 len-1分别存放在哪个寄存器中? \$r12? \$r13?

i 在\$r12中, len-1在\$r13中

\$r12:0000 ··· 0000

\$r13 : 1111 ··· 1111

bgeu 指令的执行结果是什么?

## bgeu \$r13,\$r12,-56执行结果



"bgeu \$r13,\$r12,-56": A=FFFF FFFFH, B=0000 0000H, Sub=1 , 因此 CF=0, ZF=0, OF=0, SF=1

# bgeu \$r13,\$r12,-56执行结果

| 指令          | 转移条件           | 说明                    |
|-------------|----------------|-----------------------|
| bgu label   | CF=0 AND ZF=0  | 无符号数A>B               |
| bgeu label  | CF=0 OR ZF=1   | 无符号数A≥B               |
| bltu label  | CF=1 AND ZF=0  | 无符号数A <b< td=""></b<> |
| blteu label | CF=1 OR ZF=1   | 无符号数A≤B               |
| bg label    | SF=OF AND ZF=0 | 有符号数A>B               |
| bge label   | SF=OF OR ZF=1  | 有符号数A≥B               |
| blt label   | SF≠OF AND ZF=0 | 有符号数A <b< td=""></b<> |
| blte label  | SF≠OF OR ZF=1  | 有符号数A≤B               |

"bgeu \$r13,\$r12,-56" 执行结果是 CF=0, ZF=0, OF=0, SF=1, 说明满足条件,应转到.L3执行!显然,对于每个i都满足条件,因为任何无符号数都比32个1小,因此循环体被不断执行,最终导致数组访问越界而发生存储器访问异常。

#### LA32/LA64跳转指令举例

```
int sum(int a[], int len)
{
    int i, s = 0;
    for (i = 0; i <= len-1; i++)
        s += a[i];
    return s;
}

sum:
...
ld.w $r13,$r22,-40(0xfd8)
ld.w $r12,$r22,-20(0xfec)
    blt $r12,$r13,-52(0x3ffcc)
...</pre>
```

正确的做法是将参数len声明为int型。 Why?

当参数len为0时,返回值应该是0,执行结果确实是0!

i 和 len 分别存放在哪个寄存 器中? \$r12? \$r13?

```
i 在$r12中, len 在$r13中
```

\$r12:0000 ··· 0000

\$r13:0000 ··· 0000

blt 指令的执行结果是什么?

## bgeu \$r13,\$r12,-56执行结果



"blt \$r12,\$r13,−52": A=0000 0000H, B=0000 0000H, Sub=1, 因此 CF=0, ZF=1, OF=0, SF=0

## blt \$r12,\$r13,-52执行结果

| 指令          | 转移条件           | 说明                    |
|-------------|----------------|-----------------------|
| bgu label   | CF=0 AND ZF=0  | 无符号数A>B               |
| bgeu label  | CF=0 OR ZF=1   | 无符号数A≥B               |
| bltu label  | CF=1 AND ZF=0  | 无符号数A <b< td=""></b<> |
| blteu label | CF=1 OR ZF=1   | 无符号数A≤B               |
| bg label    | SF=OF AND ZF=0 | 有符号数A>B               |
| bge label   | SF=OF OR ZF=1  | 有符号数A≥B               |
| blt label   | SF≠OF AND ZF=0 | 有符号数A <b< td=""></b<> |
| blte label  | SF≠OF OR ZF=1  | 有符号数A≤B               |

<sup>&</sup>quot;blt \$r12,\$r13,-52" 执行结果是 CF=0, ZF=1, OF=0, SF=0, 说明不满足条件, 应跳出循环! 程序执行结束, 返回值为0。

# 程序的转换与指令系统

- 分以下五个部分介绍
  - 第一讲: 程序转换概述
    - 机器指令和汇编指令
    - 机器级程序员感觉到的属性和功能特性
    - 高级语言程序转换为机器代码的过程
  - 第二讲: LA32/LA64指令系统
    - 机器指令格式和数据类型
    - 寄存器组织和寻址方式
  - 第三讲: LA32/LA64基础整数指令
    - 整数运算类指令和移位指令
    - 普通访存指令
    - 程序执行流控制指令
  - 第四讲: LA32/LA64基础浮点指令
    - 浮点普通访存指令
    - 浮点运算类指令
    - 浮点转换指令和传送指令

围绕LA32/LA64指令 系统,解释具体的指 令功能

- 基础浮点指令集提供了浮点运算类指令、浮点比较指令、浮点转换指令 、浮点传送指令、浮点分支指令、浮点访存指令等常用类型
- 浮点普通访存指令

| fld.s   | fd, rj, si12 | addr = R[rj] + SignExtend(si12, GRLEN) R[fd][31:0]←M[addr, WORD]   □               |
|---------|--------------|------------------------------------------------------------------------------------|
| fld.d ₽ | fd, rj, si12 | addr = $R[rj]$ + SignExtend(si12, GRLEN)<br>$R[fd] \leftarrow M[addr, DOUBLEWORD]$ |
| fst.s ₽ | fd, rj, si12 | addr = R[rj] + SignExtend(si12, GRLEN)  M[addr, WORD]←R[fd][31:0]                  |
| fst.d 🛭 | fd, rj, si12 | addr = R[rj] + SignExtend(si12, GRLEN)  M[addr, DOUBLEWORD]←R[fd] ↔                |

访存地址计算与LD和ST指令相同,将rj的内容与si12符号扩展后相加得到 FLD.S从指定存储单元取出32位送入fd的低32位。若浮点寄存器位宽为64位 ,则fd的高32位不确定

#### • 浮点普通访存指令

| fldx.s | fd, rj, rk | $addr = R[rj] + R[rk] $ $R[fd][31:0] \leftarrow M[addr, WORD] $ |
|--------|------------|-----------------------------------------------------------------|
| fldx.d | fd, rj, rk | $addr = R[rj] + R[rk]$ $R[fd] \leftarrow M[addr, DOUBLEWORD]$   |
| fstx.s | fd, rj, rk | $addr = R[rj] + R[rk] $ $M[addr, WORD] \leftarrow R[fd][31:0] $ |
| fstx.d | fd, rj, rk | $addr = R[rj] + R[rk]$ $M[addr, DOUBLEWORD] \leftarrow R[fd]$   |

访存地址计算与LDX和STX相同,将rj的内容与rk的内容相加得到 FLDX.S从指定存储单元取出32位送入fd的低32位。若浮点寄存器位 宽为64位,则fd的高32位不确定

#### • 浮点加、减、乘、除运算类指令

| fadd.s   | fd, fj, fk | $R[fd][31:0] \leftarrow R[fj][31:0] + R[fk][31:0]$ |
|----------|------------|----------------------------------------------------|
| fadd.d   | fd, fj, fk | $R[fd] \leftarrow R[fj] + R[fk]$                   |
| fsub.s - | fd, fj, fk | $R[fd][31:0] \leftarrow R[fj][31:0] - R[fk][31:0]$ |
| fsub.d   | fd, fj, fk | $R[fd] \leftarrow R[fj] - R[fk]$                   |
| fmul.s   | fd, fj, fk | $R[fd][31:0] \leftarrow R[fj][31:0] * R[fk][31:0]$ |
| fmul.d   | fd, fj, fk | $R[fd]\leftarrow R[fj] * R[fk]$                    |
| fdiv.s 🛭 | fd, fj, fk | $R[fd][31:0] \leftarrow R[fj][31:0] / R[fk][31:0]$ |
| fdiv.d . | fd, fj, fk | $R[fd]\leftarrow R[fj] / R[fk]$                    |

已知float型变量x1、x2 、x3被分配在地址为 R[r22]-20、R[r22]-24 、R[r22]-28的存储单元 中,给出C语句 "x3=x1+x2;"的 LoongArch汇编代码

```
fld.s $f0, $r22, -20(0xfec) #读取x1
fld.s $f1, $r22, -24(0xfe8)#读取x2
fadd.s $f0, $f1, $f0 #计算x1+x2
fst.s $f0, $r22, -28(0xfe4) #写入x3
```

#### • 浮点最大值/最小值指令

| fmax.s 4  | fd, fj, fk | R[fd][31:0]←max(R[fj][31:0], R[fk][31:0]) .               |
|-----------|------------|-----------------------------------------------------------|
| fmax.d -  | fd, fj, fk | $R[fd]\leftarrow max(R[fj], R[fk])$                       |
| fmin.s 🕫  | fd, fj, fk | R[fd][31:0]←min(R[fj][31:0], R[fk][31:0]) ₽               |
| fmin.d 🕫  | fd, fj, fk | $R[fd] \leftarrow min(R[fj], R[fk])$                      |
| fmaxa.s   | fd, fj, fk | $R[fd][31:0] \leftarrow maxMag(R[fj][31:0], R[fk][31:0])$ |
| fmaxa.d   | fd, fj, fk | $R[fd]\leftarrow maxMag(R[fj], R[fk])$                    |
| fmina.s . | fd, fj, fk | R[fd][31:0]←minMag(R[fj][31:0], R[fk][31:0])              |
| fmina.d   | fd, fj, fk | $R[fd]\leftarrow minMag(R[fj], R[fk])$                    |

选择浮点寄存器 fj 中的单精度/双精度浮点数与浮点寄存器 fk 中的单精度/双精度浮点数中的较大者或较小者、绝对值较大者或绝对值较小者送入浮点寄存器fd。

#### • 浮点绝对值/相反数指令

| 指        | 令      | 功能                                           |
|----------|--------|----------------------------------------------|
| fabs.s . | fd, fj | R[fd][31:0]←abs(R[fj][31:0]) ₽               |
| fabs.d   | fd, fj | $R[fd]\leftarrow abs(R[fj])$                 |
| fneg.s   | fd, fj | $R[fd][31:0] \leftarrow negate(R[fj][31:0])$ |
| fneg.d   | fd, fj | $R[fd] \leftarrow negate(R[fj])$             |

将浮点寄存器 fj 中的单精度/双精度浮点数的绝对值或相反数(取负)送入浮点寄存器fd。

取绝对值时将其符号位置0,其它部分不变;取相反数时将符号位取反,其它部分不变。

#### • 单精度与双精度浮点数之间的转换指令

| fcvt.s.d - fd, fj | R[fd][31:0]←FP32_convertFormat(R[fj], FP64) |
|-------------------|---------------------------------------------|
| fevt.d.s - fd, fj | R[fd]←FP64_convertFormat(R[fj][31:0], FP32) |

FCVT.S.D将 fj 中的双精度浮点数转换为单精度浮点数送入fd FCVT.D.S将 fj 中的单精度浮点数转换为双精度浮点数送入fd

已知double型变量d存于\$f0中,以下情况下,执行 "float f=d;"语句对应的指令 "fcvt.s.d \$f0, \$f0"后,\$f0的内容发生什么变化?

当d=1e10=2 540B E400H=1.0010 1010 0000 0101 1111 001x2<sup>33</sup>时,\$f0中原内容为4202 A05F 2000 0000H,转换为单精度后, \$f0中低32位内容为5015 02F9H,转换前后保留了24位有效数字,故f=d。

当d=1e11=17 4876 E800H=1.0111 0100 1000 0111 0110 1110 1x2<sup>36</sup>时,\$f0中原来内容为4237 4876 E800 0000H,转换为单精度后,\$f0中低32位内容为51BA 43B7H,转换后丢弃了最后两个有效数字01,故f<d。

• 单精度与双精度浮点数之间的转换指令

| fcvt.s.d - fd, fj | R[fd][31:0]←FP32_convertFormat(R[fj], FP64) |
|-------------------|---------------------------------------------|
| fcvt.d.s - fd, fj | R[fd]←FP64_convertFormat(R[fj][31:0], FP32) |

FCVT.S.D将 fj 中的双精度浮点数转换为单精度浮点数送入fd FCVT.D.S将 fj 中的单精度浮点数转换为双精度浮点数送入fd

已知double型变量d存于\$f0中,以下情况下,执行"float f=d;"语句对应的指令"fcvt.s.d \$f0, \$f0"后,\$f0的内容发生什么变化?

当d=1e40=1D 6329 F1C3 5CA5 0000 0000 0000 0000 0000H=1.1101 0110 0011 0010 1001 1111 0001 1100 0011 0101 1100 1010 0101x2<sup>132</sup>时,\$f0中原内容为 485D 6329 F1C3 5CA5H,因为1e40的二进制位数为133,而float型浮点数最多只能表示128位,所以转换为单精度后,f=+∞,即发生浮点溢出,\$f0中低32位内容为7F80 0000H。

浮点数与整型数据之间的转换指令(进行等值转换)

S、D表示浮点数后缀,W、L表示整数后缀,SINT32、SINT64分别表示32位、64位带符号整数; 浮点数向整数转换时,存在小数部分的舍入和有效数位丢失等问题, 需考虑舍入根据FCSR寄存器中舍入模式字段RM, 有就近舍入到偶数(RNE)、向零舍入(RZ)、向正无穷舍入(RP)、向负无穷舍入(RM)4种。如指令ftintrz.w.s表示float型数转换为int型数时向0方向舍入。

| ffint.s.w   | fd, fj | R[fd][31:0]←FP32_convertFromInt(R[fj][31:0], SINT32) ₽ |
|-------------|--------|--------------------------------------------------------|
| ffint.s.l 🖟 | fd, fj | R[fd][31:0]←FP32_convertFromInt(FR[fj], SINT64) ₽      |
| ffint.d.w   | fd, fj | R[fd]←FP64_convertFromInt(R[fj][31:0], SINT32) ₽       |
| ffint.d.l 🛭 | fd, fj | R[fd]←FP64_convertFromInt(R[fj], SINT64) ₽             |
| ftint.w.s   | fd, fj | R[fd][31:0]←FP32convertToSint32(R[fj][31:0], FCSR.RM)  |
| ftint.l.s + | fd, fj | R[fd]←FP32convertToSint64(R[fj][31:0], FCSR.RM)        |
| ftint.w.d   | fd, fj | R[fd][31:0]←FP64convertToSint32(R[fj], FCSR.RM)        |
| ftint.l.d 0 | fd, fj | R[fd]←FP64convertToSint64(R[fj], FCSR.RM) ₽            |

· 浮点寄存器之间传送指令 FMOV.{S/D}将fj内容送入fd

| fmov.s | fd, fj | R[fd][31:0]←R[fj][31:0] |
|--------|--------|-------------------------|
| fmov.d | fd, fj | $R[fd]\leftarrow R[fj]$ |

• 浮点寄存器与通用寄存器之间传送指令(不进行等值转换!)

MOVGR2FR.W将通用寄存器rj低32位送入浮点寄存器fd低32位。

MOVGR2FRH.W将rj的低32位送入fd的高32位,而fd的低32位不变。

MOVFR2GR.S/MOVFRH2GR.S将浮点寄存器fj的低32位/高32位符号扩展后写入通用寄存器rd。

| movgr2fr.w -  | fd, rj | R[fd][31:0]←R[rj][31:0] ₽                                                 |
|---------------|--------|---------------------------------------------------------------------------|
| movgr2frh.w   | fd, rj | $R[fd][63:32] \leftarrow R[rj][31:0], R[fd][31:0] \leftarrow R[fd][31:0]$ |
| movgr2fr.d -  | fd, rj | $R[fd] \leftarrow R[rj]$                                                  |
| movfr2gr.s -  | rd, fj | R[rd]←SignExtend(R[fj][31:0], GRLEN)                                      |
| movfrh2gr.s - | rd, fj | R[rd]←SignExtend(R[fj][63:32], GRLEN)                                     |
| movfr2gr.d -  | rd, fj | $R[rd] \leftarrow R[fj]$                                                  |

已知float型变量f和int型变量i分别在地址为R[r22]-20和R[r22]-28的存储单元中,实现 C语句 "i=f:"的LA64架构指令代码如下:

1 12000080c: 2b3fb2c0 fld.s \$f0, \$r22, -20(0xfec)

2 120000810: 011a8400 ftintrz.w.s \$f0, \$f0

3 120000814: 0114b40c movfr2gr.s \$r12, \$f0

4 120000818: 29bf92cc st.w \$r12, \$r22, -28(0xfe4)

以下情况下,执行第3条指令后,r12中的内容是什么?

| f的值。       | f的机器数       | 第2条指令前<br>f0[31:0] | 第2条指令后<br>f0[31:0] | 第 3 条指令后 r12          | i的值        |
|------------|-------------|--------------------|--------------------|-----------------------|------------|
| 5. 9999 -  | 0x40bf ff2e | 0x40bf ff2e        | 0x0000 0005        | 0x0000 0000 0000 0005 | 5 ₽        |
| -5. 9999 ₽ | 0xc0bf ff2e | 0xc0bf ff2e        | 0xffff fffb        | 0xffff ffff ffff fffb | -5 ₽       |
| 2147483648 | 0x4f00 0000 | 0x4f00 0000        | 0x7fff ffff        | 0x0000 0000 7fff ffff | 2147483647 |

"ftintrz.w.s \$f0, \$f0"执行后,保存在目的寄存器f0中的是带符号整数,且采用向零方向舍入方式。当f=±5.9999时,直接丢弃小数部分,因此 i 的值为±5; 当f=2 147 483 648时,超出 i 表示最大数,该指令将可表示最大数2 147 483 647 送入目的寄存器。指令 "movfr2gr.s \$r12, \$f0"执行时,将f0[31:0]的内容符号扩展后送入r12。

以下是关于函数调用传递参数时进行类型转换的一个C语言程序:

```
#include <stdio.h>
         int funct(int r) {
                return 2*3.14*r:
5
        int main() {
               float x = funct(5.6);
               printf("%f\n", x);
8
9
               return 0;
10
```

先将上述程序在LA64架构上进行编译、汇编生成可重定位目标文件,然后对可重定位目标文件进行反汇编,根据反汇编结果分析该程序执行过程中进行了哪些类型转换,并分析main函数的两条bl指令的功能,给出其中立即数字段和被调用过程首地址之间的关系。

```
解: 可重定位目标文件反汇编部分结果如下(省略了部分指令并加了注释):
 00000001200007c4 \left\(\text{funct}\): #
    #include <stdio.h>
     int funct(int r) {
                                    整数r送入浮点寄存器f0,再
                                    转换为浮点数存入f1
     return 2*3.14*r:
                                      $r12, $r22, -20(0xfec)
                          1d. w
     1200007dc: 28bfb2cc
                                                  #R[f0]←r ↓
     1200007e0: 0114a580
                          movgr2fr. w
 9
     1200007e4: 011d2001
                          ffint d w
                                      $f1.
                                         再存入通用寄存器r12中
                                                   #R[f0]←2*3.14 ₽
                                      $f0, $r12, 0
                          fld. d
     1200007f0:
               2b800180
                                               $f0 #R[f0] ←2*3.14*r
                                      $f0, $f1,
 13
     1200007f4: 01050020
                          fmul.d
     1200007f8: 011a8800
                          ftintrz.w.d
                                      $f0.
 15
     1200007fc: 0114b40c
                          movfr2gr.s
 16
     120000800: 00150184
                                      $a0, $r12.
                          move
```

```
0000000120000810 <main>: 4
      ......
  int main() {
      •••••
                                将浮点常数5.6转换成了整型常数5
    float f = funct(5.6):
                     addi.w $a0, $zero, 5 (0x5)
24 120000820: 02801404
  120000824: 57ffa3ff
                      bl -96 (0xfffffa0) #1200007c4 <funct>
                                r12, a0 \#R[r12] \leftarrow funct(5.6)
  120000828: 0015008c
                     move
   12000082c: 0114a980 movgr2fr.d $f0, $r12.
  120000830: 011d1000
                     ffint.s.w $f0, $f0
                                $f0, $r22, -20(0xfec) -
                      fst.s
  120000834: 2b7fb2c0
     printf("%f\n",f);
                          将funct返回的整型数转换为float型数存入f0
30 120000838: 2b3fb2c0 fld. s
                                $f0, $r22, -20(0xfec)
  12000083c: 01192400 fcvt.d.s $f0, $f0.
32 120000840: 0114b805 movfr2gr.d $a1, $f0
            将f0中的float型数 f 转换为double型,然后送入参数寄存器
35 12000084c: 54608800
                                24712 (0x6088) #1200068d4 < IO printf)
                      b1
```

```
0000000120000810 〈n 实现对funct()的调用,57ffa3ffH=0101 0111 1111 1111 1010 0011
                    1111 1111B,由I26-型指令格式可知,立即数offs26=11 1111 1111
       ......
                    11 1111 1111 1010 00B, offs26<<2=11 1111 1111 11 1111 1111 1010
  int main() {
                    0000B=0xfff ffa0, 因此,该bl指令的跳转目标地址为
       • • • • • •
                    0x1 2000 0824+0xfff ffa0=0x1 2000 07c4
    float f = func
24 120000820: 02801404
                         addi.w
                                     a0, \ zero, 5(0x5)
                                     -96 (0xfffffa0) #1200007c4 <funct>
   120000824: 57ffa3ff
                         bl
                                    r12, sa0 \#R[r12] \leftarrow funct(5.6)
   120000828: 0015008c
                         move
   12000082c: 0114a980
                         movgr2fr. d $f0, $r12.
   120000830: 011d1000
                         ffint. s. w $f0. $f0.
  120000834: 2b7fb2c0
                         fst.s $f0, $r22, -20(0xfec)
      printf("%f \setminus n", f);
                         fld. s $f0, $r22, -20(0xfec)
  120000838: 2b3fb2c0
   12000083c: 01192400
                             该bl指令的跳转目标地址为
32 120000840: 0114b805
                             0x1 2000 084c+0x0 6088=0x1 2000 68d4
                                     24712 (0x6088) #1200068d4 < IO printf>
35 12000084c: 54608800
                         bl
```