# 多周期处理器大作业实验报告

无 91 2019010999 杨坤泽

#### 1. 数据通路设计

1.1

数据通路部分主要代码如下:

- Controller Controller\_1(reset,clk,opcode,func,PCWrite,PCWrite Cond,IorD,MemWrite,MemRead,IRWrite,MemtoReg,RegDst,RegWrite,ExtOp,LuiOp,ALUSrcA,ALUSrcB,ALUOp,PCSource);
   PC PC\_1(reset,clk,signal,PC\_in,PC);

- 5. RegisterFile R\_1(reset, clk, RegWrite, rs, rt, Write\_register, Write data, Read data1, Read data2);
- 6. ImmProcess I\_3(ExtOp, LuiOp, {rs,rt,rd,shamt,func}, ImmExtOut
  , ImmExtShift);
- ALUControl A\_1(ALUOp, func, ALUConf, Sign);
- ALU A\_2(ALUConf, Sign, In1, In2, Zero, Result);

数据通路部分主要是将各个模块进行连接,保证多周期处理器的数据传输 准确无误。需要注意的是变量在声明的时候要保证比特数和模块中的一致。

数据通路中主要包含的寄存器代码如下:

- RegTemp MDR(reset,clk,Mem data,MDR o);
- RegTemp A(reset,clk,Read\_data1,A\_o);
- 3. RegTemp B(reset,clk,Read data2,B o);
- RegTemp ALUOut(reset,clk,Result,ALUOut\_o);

寄存器的作用主要是将存储数据并将数据在下一个周期中使用出来。MDR 寄存器主要存储从存储器里读出的数据,可能会在lw指令中用到,将某一地址中取出的数据存入,在后续的RegisterFile模块中将数据存入寄存器中;A寄存器主要存储从RegisterFile模块中读取出的Rs寄存器中的数据;B寄存器主要存储从RegisterFile模块中读取出的Rs寄存器中的数据;ALUOut寄存器是存储ALU模块的运算结果。

其实PC模块也是一个寄存器,主要存储可能用于跳转的指令地址与正常的指令地址; *InstReg*为指令寄存器,用于输入指令并进行指令的*decode*。

多路选择器代码如下:

- assign address=IorD?ALUOut o:PC;
- assign signal=(PCWriteCond&&Zero)||PCWrite;

- 3. assign Write\_register=RegDst?rd:rt;
- 4. assign Write\_data=MemtoReg?MDR\_o:ALUOut\_o;
- 5. assign In1=(ALUSrcA==2'b00)?A\_o:(ALUSrcA==2'b01)?PC:(ALUSrcA=
  =2'b11)?shamt:32'b0;
- 6. assign In2=(ALUSrcB==2'b00)?B\_o:(ALUSrcB==2'b01)?32'd4:(ALUSr cB==2'b11)?ImmExtShift:(ALUSrcB==2'b10)?ImmExtOut:32'b0;
- 7. assign PC\_in=(PCSource==2'b00)?Result:(PCSource==2'b01)?ALUOu
  t\_o:(PCSource==2'b10)?{PC[31:28],{rs,rt,rd,shamt,func}<<2}:(PCSou
  rce==2'b11)?A\_o:32'b0;</pre>

address信号为InstAndDataMemory模块接收到的地址信号,由IorD控制信号决定多路选择器输出ALUOut\_o还是PC;

signal不是多路选择器,而是判断PC是否写入的组合逻辑,由PCWrite、Zero和PCWriteCond信号共同构成;

 $Write\_Register$ 是写入寄存器号,由RegDst控制信号决定写入rd中还是写入rt中,因为有一些指令中没有rd寄存器号;

*Write\_data*是写入寄存器的数据,由*MemtoReg*控制信号决定输入*MDR\_o* 还是*ALUOut\_o*中的数据;

In1和In2是ALU的输入数据,前者由ALUSrcA决定输入 $A\_o$ 、PC还是用于偏移指令的偏移量shamt,后者由ALUSrcB决定输入 $B\_o$ 、4、扩展后的立即数还是扩展偏移后的立即数:

*PC\_in*是*PC*的输入数据,由*PCSource*控制信号决定输入*ALU*的计算结果 *Result、ALUOut o*、可能用于*jr*指令的*rs*还是*j*指令跳转的地址。

### 2. 控制信号分析与有限状态机实现

2.1

PCWrite: PC寄存器的写使能信号,1代表写入,0代表不写入;

*PCWriteCond*:分支指令时会用到的防止因*ALU*计算产生两个相同的数而认为指令是分支指令的辨别信号,1代表是*beg*指令,0代表不是;

*IorD*: 决定存储器的读取地址, 1代表读入ALU计算结果, 0代表读入PC:

MemWrite:存储器的写使能信号,1代表写入,0代表不写入;

MemRead: 存储器的读使能信号,1代表读取,0代表不读取;

IRWrite: 指令存储器的写使能信号,1代表写入,0代表不写入;

MemtoReg: 寄存器堆写入数据多路选择器的决定信号,1代表写入数据寄存器MDR的输出,0代表写入ALU计算寄存器的输出;

RegDst: 寄存器堆写入寄存器的决定信号,1代表写入rd,0代表写入rt; RegWrite: 寄存器堆的写使能信号,1代表写入,0代表不写入;

*ExtOp*: 立即数拓展方式的决定信号,1代表有符号拓展,0代表无符号拓展:

LuiOp: 是否进行立即数左移16位的操作,1代表是,0代表不是;

ALUSrcA: ALU输入数据的决定信号,00代表输入rs,01代表输入PC,11代表输入偏移指令的偏移量;

ALUSrcB: ALU输入数据的决定信号,00代表输入rt,01代表输入4,11

代表输入偏移后的拓展立即数; 10代表输入拓展立即数;

*ALUOp*: *ALU*所进行操作的决定变量,根据不同的指令生成不同的信号,控制*ALU*执行指令所需要的计算功能,如求和、做差等等;

PCSource: PC输入数据的决定变量,00代表直接输入ALU的计算结果,01代表输入ALUOut寄存器的输出值,10代表输入j指令的跳转地址,11代表输入rs。

#### 2.2

状态转移图如下,与简单指令集相比加入了i指令,jr、jalr等指令的状态,也改变了例如ALUSrcA等控制信号的比特数:



代码较长,写在code文件中,且加有注释方便阅读。

**备注**: 在做后续题目的时候发现上述状态转移图与数据通路设计存在问题,在此订正。首先是*RegDst与MemtoReg*信号应该改为2*bit*,用途是在*jal*指令后将地址保存在*ra*寄存器中(此处将*ra*定义为30号寄存器)。修改后的代码如下:

```
else if(OpCode==6'h03)begin//jal 指令
1.
2.
                     PCWrite<=1'b1:
3.
                     PCSource <= 2 b10;
4.
                     RegDst<=2'b11;</pre>
5.
                     MemtoReg<=2'b11;</pre>
6.
                     RegWrite<=1'b1;</pre>
7.
                     state<=sIF;</pre>
8.
                     end
```

### 3. *ALU*功能拓展

#### 3. 1

该指令为R型指令,包含3个寄存器的寄存器号与Funct码。定义机器码如下: OpCode: 6'b0, rs, rt, rd, shamt: 5'b0, Funct: 0x2f

#### 3, 2

认为计算结果rd = rs - rt,根据真值表可以得到相当于是按位运算, $rd = rs\&(\sim rt)$ ,即可得到结果。

代码修改思路为:

先在 Controller 中修改 ALUOp,定义为 111 时代表 setsub 运算;在 ALUControl中定义 setsub 指令的 ALUConf=11111;最后在 ALU 模块中添加计算语句即可。

#### 3.3

首先进行理论计算,A = 0xabcd1234,B = 0xcdef3456,理论上两者的差值应该为0x22000220。先存储数据,思路为先存入0x0000abcd,再左移16位后与0x00001234相加,另一个数据同样,最后调用setsub即可。修改代码如下:

```
// addi $a0, $zero, 0xabcd
1.
                RAM_data[8'd0] <= {6'h08, 5'd0, 5'd4, 16'habcd};
2.
3.
                // sll $a2, $a0, 16,a2=0xabcd0000
                RAM data[8'd1] <= {6'h00, 5'd0, 5'd4, 5'd6, 5'd16
4.
   , 6'h00};
5.
                // addiu $a1, $a2, 0x1234
6.
                RAM_data[8'd2] \leftarrow \{6'h09, 5'd6, 5'd5, 16'h1234\};
7.
                // addi $a3, $zero, 0xcdef
                RAM_data[8'd3] <= {6'h08, 5'd0, 5'd7, 16'hcdef};</pre>
8.
                // sll $t0, $a3, 16,a2=0xcdef0000
9.
                RAM_data[8'd4] \leftarrow \{6'h00, 5'd0, 5'd7, 5'd8, 5'd16\}
10.
   , 6'h00};
                // addiu $t1, $t0, 0x3456
11.
                RAM_data[8'd5] \leftarrow \{6'h09, 5'd8, 5'd9, 16'h3456\};
12.
                // setsub $t2 $a1 $t1
13.
```

```
14. RAM_data[8'd6] <= {6'h00, 5'd5, 5'd9, 5'd10, 5'b0, 6'h2f};

15. // Loop:
16. // j Loop
17. RAM_data[8'd7] <= {6'h02, 26'd7};
```

仿真结果如下(仅查看了寄存器中的数值):



5号寄存器即为 $a_1$ ,9号寄存器即为 $t_1$ ;最终结果存在10号寄存器即 $t_2$ 中。观察到结果与理论计算的正确结果一致,因此ALU功能拓展是正确的。

# 4. 汇编程序分析-1

4.1

具体计算结果及过程如下图所示:

```
a0=12123.(0x2fsb)

a1=53191(生記) Dxcfc7)

a2= Dxcfc70000

a3= HH 手(7 (存得号拓展)

a3=a1 见) 助初し1.

比处不等似进行下条指令.

a0=Dxx(ce0000 (36ceが移161定)

L1: to=a2+ax=DND6850000.(溢出, 環ル上不会写入.这里以
26850000写入)

t= to>8= Dx00268500

tz= ffffd0at (有符号数)

V0=(ax<tz)?[:0=1 (无符号)

V1= (ax<tz)?[:0=1 (无符号)
```

4.2 在vivado中进行仿真验证结果,仿真结果如下:



首先观察寄存器中的结果,在程序中寄存器即为连续的数组,其中2号为 $v_0$ ,3号为 $v_1$ ,4、5、6、7号为 $a_0$ 、 $a_1$ 、 $a_2$ 、 $a_3$ ,8、9、10号为 $t_0$ 、 $t_1$ 、 $t_2$ 。将仿真结果与实际计算结果对比,发现最终寄存器中存储的数据正确无误;且观察PC的变化,发现PC每次加4,最后进入30与26的循环,符合程序中最后的循环体特点。因此多周期处理器的设计功能正确,具体代码在code文件夹中。

### 5. 汇编程序分析-2

## 5.1 为代码加上注释后:

```
1. 0 addi $a0, $zero, 5 #a0=5
                          #异或操作, v0=0
2. 1 xor $v0, $zero, $zero
3. 2 jal sum
                           #跳到 sum 部分执行代码
4. Loop:
5. 3 beq $zero, $zero, Loop #循环体, 作为结束
6. sum:
7. 4 addi $sp, $sp, -8
                           #开辟栈空间
                           #保护现场,将跳回地址存在 sp+4 中
8. 5 sw $ra, 4($sp)
                           #保护现场,将a存在sp中
9. 6 sw $a0, 0($sp)
                           #a0<1 则 t0=1, 否则 t0=0
10.7 slti $t0, $a0, 1
                           #t0 是否是 0, 是的话跳到 L1 执行代码
11.8 beq $t0, $zero, L1
12.9 addi $sp, $sp, 8
13.10 jr $ra
14.L1:
15.11 add $v0, $a0, $v0
                           #v0=a0+v0
16.12 addi $a0, $a0, -1
                           #a0=a0-1
17.13 jal sum
                           #跳到 sum
18.14 lw $a0, 0($sp)
                           #恢复现场
19.15 lw $ra, 4($sp)
                           #恢复现场
20.16 addi $sp, $sp, 8
                           #恢复栈空间
21.17 add $v0, $a0, $v0
                           #v0=a0+v0
22.18 jr $ra
                           #跳回
```

这段程序实现的功能是求n到0的整数和的2倍。Loop是循环,作为程序的结束;sum段代码主要是判断求和是否结束;L1段代码主要是2次求和并跳回sum判断部分。

# 5.2 翻译的机器码如下:

```
// addi $a0, $zero, 5
1.
2.
                                                                                                                RAM_data[8'd0] \leftarrow \{6'h08, 5'd0, 5'd4, 16'd5\};
                                                                                                                //addi $sp $zero 0x3fc
3.
4.
                                                                                                                RAM_data[8'd1] <= {6'h08, 5'd0, 5'd31, 16'hdf};
                                                                                                                // xor $v0 $zero $zero
5.
                                                                                                                RAM_data[8'd2] \leftarrow \{6'h00, 5'd0, 5'd0, 5'd2, 5'd0, 5'd
6.
                              6'h26};
7.
                                                                                                                // jal sum
8.
                                                                                                                RAM_data[8'd3] <= {6'h03, 26'd5};
9.
10.
                                                                                                                // Loop:
11.
                                                                                                                //j Loop
```

```
12.
                RAM_data[8'd4] \leftarrow \{6'h02,26'd4\};
13.
14.
                //sum:
15.
                // addi $sp $sp -8
16.
                RAM data[8'd5] \leftarrow \{6'h08, 5'd31, 5'd31, 16'hfff8\};
17.
                // sw $ra, 4($sp)
                RAM_data[8'd6] <= {6'h2b, 5'd31 , 5'd30 , 16'd4};
18.
19.
                // sw $a0, 0($sp)
                RAM data[8'd7] \leftarrow \{6'h2b, 5'd31, 5'd4, 16'd0\};
20.
21.
                //slti $t0, $a0, 1
                RAM_data[8'd8] <= {6'h0a, 5'd4, 5'd8, 16'd1};
22.
23.
                //beq $t0, $zero, L1
24.
                RAM_data[8'd9] <= {6'h04, 5'd8, 5'd0, 16'hfffe};
25.
                //addi $sp, $sp, 8
26.
                RAM_data[8'd10] \leftarrow \{6'h08, 5'd31, 5'd31, 16'd8\};
27.
                //ir $ra
28.
                RAM_data[8'd11] \leftarrow \{6'h00, 5'd30, 15'd0, 6'd08\};
29.
30.
                //L1:
31.
                //add $v0, $a0, $v0
                RAM data[8'd12] \leftarrow \{6'h00, 5'd4, 5'd2, 5'd2, 5'b0\}
32.
   , 6'h20};
33.
                //addi $a0, $a0, -1
34.
                RAM_data[8'd13] <= {6'h08, 5'd4, 5'd4, 16'hfffff};
35.
                //jal sum
                RAM_data[8'd14] \leftarrow \{6'h03, 26'd5\};
36.
37.
                //Lw $a0, 0($sp)
38.
                RAM_data[8'd15] \leftarrow \{6'h23, 5'd31, 5'd4, 16'h0\};
39.
                //lw $ra, 4($sp)
                RAM data[8'd16] \leftarrow \{6'h23, 5'd31, 5'd30, 16'd4\};
40.
41.
                //addi $sp, $sp, 8
42.
                RAM_data[8'd17] \leftarrow \{6'h08, 5'd31, 5'd31, 16'd8\};
43.
                //add $v0, $a0, $v0
                RAM_data[8'd18] \leftarrow \{6'h00, 5'd4, 5'd2, 5'd2, 5'b0\}
44.
   , 6'd20};
45.
                //jr $ra
                RAM data[8'd19] <= {6'h00, 5'd30, 15'd0, 6'd08};
46.
```

5.3 仿真验证,结果如下:



此处的4号寄存器为 $a_0$ ,2号寄存器为 $v_0$ , $a_0$ 中的数值为5, $v_0$ 中的数值为30,符合预期结果。在调试过程中遇到了太多太多的问题,主要是没有考虑到jal指令使用后需要将下一条地址写在ra寄存器中,且在考虑sp的初始位置数值与存储器内部的数组设置时出现了问题,耽误了很长时间。

5.4 *PC*寄存器的输入输出情况如图(仅包含部分,完整情况见代码的仿真结果)



*PC*寄存器的读取值每次+4,在遇到跳转时会跳到对应的指令位置;*PC*的数值与存储器中指令编号为4倍的关系;

 $a_0$ 的变化为54321012345,与程序中的先减小后出栈还原寄存器中的数值的预期结果一致:

 $v_0$ 的变化为5 9 12 14 15 15 16 18 21 25 30,先是正常的求5到1的整数和,之后是循环中求与出栈的数值的和,最后是正确结果30;

sp初始值为0xdf,之后在循环过程中每次减8,开辟出的栈空间分别存储 $a_0$ 与ra中的地址,最后在恢复现场的过程中存回;

*ra*为30号寄存器,在*jal*指令后将后一条指令的地址存在其中,在*jr*指令中使用,以达到跳回的目的,程序中的变化与预期结果一致。

### 6. 实验感想

在写本次多周期处理器的过程中遇到了很多很多的问题,也感觉到了很多困难;好在最终通过不断地debug与研究完成了大作业,并且感受到本次大作业对于理解课上的知识与学会熟练运用处理器的原理有着很大的帮助。实验中的代码在文件夹code中一并提交,感谢助教们本学期的辛苦付出!