# 流水线处理器

无 91 2019010999 杨坤泽

## 一、 实验目的

- 1. 理解并掌握外设的设计;
- 2. 理解并用合适的方法解决流水线中的冒险和数据关联问题;
- 3. 测试验证流水线处理器的功能和进行流水线处理器的性能分析。

### 二、 设计方案

流水线处理器以多周期处理器的设计为基础,共分为16个模块——1个顶层模块pipelineCPU与15个功能模块。处理器为5级流水线处理器,将指令分为ID、IF、EX、MEM、WB阶段,各阶段间控制信号的传递与数据的传递通过寄存器实现,方便起见控制信号直接在IDIF寄存器中生成。

四级寄存器分别记为IFID\_Reg、IDEX\_Reg、EXMEM\_Reg、MEMWB\_Reg;clock\_long模块为分频模块;PC模块为实现PC寄存器功能的模块,输入端为经过阻塞模块控制的PC信号;InstructionMem模块为指令存储器模块,起到存储指令的作用;RegisterFile模块为寄存器堆模块,可以实现寄存器的读写与数据存储功能;ImmProcess为立即数拓展模块,根据指令集中指令的不同分为有符号拓展与无符号拓展两种,同时还需要Lui指令的立即数操作;ALU\_add模块为组合逻辑加法器;ALUControl模块主要功能为根据指令的不同生成ALU模块操作的不同控制信号,而ALU模块的作用则为根据控制信号和输入数据执行不同的操作;DataMem模块为数据存储器模块,主要作用为存储初始数据。ForwardingUnit为转发单元,主要功能为生成转发多路选择器的控制信号,再通过组合逻辑和控制信号实现转发功能;HazardUnit为阻塞单元,主要功能是生成Load\_Use冒险出现时所需要的阻塞控制信号,再通过组合逻辑的多路选择器实现阻塞功能。而对于控制冒险所需要的清空操作,通过组合逻辑生成flush控制信号,再同样通过组合逻辑和多路选择器实现flush操作。

最终在流水线处理器的功能正确后,要实现通过外设的显示,则需要用汇编语言——先将结果转换为16进制表示的4位数字分别存在4个寄存器中,并将数字翻译为外设控制信号,再轮流将控制信号写入数据存储器中的外设部分,通过外设部分实现数据的显示。

## 三、 关键代码

流水线处理器的所有代码可见文件夹中的vivado程序,由于代码与变量较多,只列出部分代码,与多周期重合度较高的代码未列出。

pipelineCPU的数据通路:

- clock\_long cl(clk,reset,clk\_o);
- 2. PC PCreg(reset,clk\_o,PC\_hazard\_in,PC\_o);
- 3. InstructionMem InstMem(reset,clk\_o,PC\_o,inst);
- 4. IFID\_REG ifid\_reg(reset,clk\_o,IFID\_PC\_hazard\_in\_flush,inst\_hazard \_flush,IFID\_PC\_o,inst\_o,IFID\_ExtOp,IFID\_LuiOp,IFID\_ALUOp,IFID\_ALU

- SrcA,IFID\_ALUSrc,IFID\_RegDst,IFID\_MemRead,IFID\_MemWr,IFID\_Branch,
  IFID\_MemtoReg,IFID\_RegWr,Jump);
- RegisterFile RF(reset, clk\_o, MEMWB\_RegWr, inst\_o[25:21], inst\_o[20:16], MEMWB\_RtorRd\_o, write\_data, Read\_data1, Read\_data2);
- 6. ImmProcess Imm(IFID\_ExtOp,IFID\_LuiOp,inst\_o[15:0],ImmExtOut,ImmSh
   ift);
- 7. IDEX\_REG idex\_reg(reset,clk\_o,Read\_data1\_flush,Read\_data2\_flush,I FID\_PC\_o\_flush,ImmShift\_flush,ImmExtOut\_flush,IDEX\_OpCode\_in\_flush,IFID\_rs\_in\_flush,IFID\_rt\_in\_flush,IFID\_rd\_in\_flush,IFID\_shamt\_i n\_flush,IFID\_Funct\_in\_flush,
- 8. IDEX\_Read\_1\_o,IDEX\_Read\_2\_o,IDEX\_PC\_o,IDEX\_ImmS hift\_o,IDEX\_ImmExtOut\_o,IDEX\_OpCode\_o,IDEX\_rs\_o,IDEX\_rt\_o,IDEX\_rd\_o,IDEX\_shamt\_o,IDEX\_Funct\_o,
- 9. IFID\_ExtOp\_flush,IFID\_LuiOp\_flush,IFID\_ALUOp\_f lush,IFID\_ALUSrcA\_flush,IFID\_ALUSrc\_flush,IFID\_RegDst\_flush,IDEX\_ MemRead\_hazard\_flush,IDEX\_MemWr\_hazard\_flush,IDEX\_Branch\_hazard\_f lush,IFID\_MemtoReg\_flush,IDEX\_RegWr\_hazard\_flush,
- 11.ALU add adder(reset,clk o,IDEX ImmShift o,IDEX PC o,adder out);
- 12.ALUControl conf(IDEX\_ALUOp,IDEX\_Funct\_o,ALUConf,Sign);
- 13.ALU alu(ALUConf,IDEX\_OpCode\_o,Sign,In1,In2,zero,result);
- 14. EXMEM\_REG exmem\_reg(reset,clk\_o,adder\_out,zero,result,IDEX\_Read\_2 \_\_o,EXMEM\_RtorRd\_in,IDEX\_OpCode\_o,EXMEM\_adder\_o,EXMEM\_zero,EXMEM\_result\_o,EXMEM\_Read\_2\_o,EXMEM\_RtorRd\_o,EXMEM\_OpCode\_o,
- 15. IDEX\_MemWr,IDEX\_MemRead,IDEX\_Branch,IDEX\_MemtoReg,IDEX\_RegWr,EXMEM\_MemWr,EXMEM\_MemRead,
- 16. EXMEM\_Branch, EXMEM\_MemtoReg, EXMEM\_RegWr);
- 17.DataMem DM(reset,clk\_o,EXMEM\_result\_o,write\_data\_hazard,EXMEM\_Mem Wr,EXMEM\_MemRead,DM\_Read\_data,code);
- 18.MEMWB\_REG memwb\_reg(reset,clk\_o,DM\_Read\_data,EXMEM\_result\_o,EXMEM\_ RtorRd\_o,MEMWB\_Read\_data\_o,MEMWB\_result\_o,MEMWB\_RtorRd\_o,
- 19. EXMEM\_MemtoReg, EXMEM\_RegWr, EXMEM\_MemRead, MEMW B MemtoReg, MEMWB RegWr, MEMWB MemRead);
- 20.ForwardingUnit FU(reset,clk\_o,EXMEM\_RegWr,MEMWB\_RegWr,EXMEM\_RtorR
  d\_o,MEMWB\_RtorRd\_o,EXMEM\_MemWr,MEMWB\_MemRead,IDEX\_rs\_o,IDEX\_rt\_o,
  forwardA,forwardB,forward\_MEM);
- 21. HazardUnit HU(inst\_o,IDEX\_MemRead,IDEX\_rt\_o,inst\_o[25:21],inst\_o[20:16],PC\_MUX,IFID\_MUX,IDEX\_MUX);

#### pipelineCPU的组合逻辑与多路选择器实现:

1. assign In1=(IDEX\_ALUSrcA==2'b00)?forwardA\_in:(IDEX\_ALUSrcA==2'b11
)?IDEX\_shamt\_o:32'b0;

```
2. assign In2=(IDEX_ALUSrc==2'b00)?forwardB_in:(IDEX_ALUSrc==2'b10)?
   IDEX ImmExtOut o:(IDEX ALUSrc==2'b01)?(IDEX PC o):32'b0;
3. assign forwardA in=(forwardA==2'b00)?IDEX Read 1 o:(forwardA==2'b
   01)?write data:(forwardA==2'b10)?EXMEM_result_o:32'b0;
4. assign forwardB in=(forwardB==2'b00)?IDEX Read 2 o:(forwardB==2'b
   01)?write_data:(forwardB==2'b10)?EXMEM_result_o:32'b0;
5. assign EXMEM RtorRd in=(IDEX RegDst==2'b00)?IDEX rt o:(IDEX RegDs
   t==2'b01)?IDEX_rd_o:(IDEX_RegDst==2'b10)?5'd31:5'b0;
6. assign PCSource=(((zero==3'b001)&&(IDEX_OpCode_o==6'h04))||((zero
   ==3'b010)&&(IDEX OpCode o==6'h11))||((zero==3'b100)&&(IDEX OpCode
   o==6'h12)||((zero==3'b011)&&(IDEX OpCode o==6'h13))||((zero==3'
   b110)&&(IDEX_OpCode_o==6'h14))||(zero==3'b101&&IDEX_OpCode_o==6'h
   15))&&IDEX_Branch;
7. assign write data=(MEMWB MemtoReg==2'b00)?MEMWB result o:(MEMWB M
   emtoReg==2'b01)?MEMWB Read data o:32'b0;
8. assign PC in first=PCSource?adder out:(PC o+4);
9. assign PC_in=(Jump==2'b01)?{IFID_PC_o[31:28],inst_o[25:0]<<2}:(Ju
   mp==2'b00)?PC in first:(Jump==2'b10)?Read data1:0;
10.assign IFID PC in=PC o+4;
11.assign PC_hazard_in=(PC_MUX==2'b01)?0:(PC MUX==2'b10)?PC o:(PC MU
   X==2'b00)?PC in:0;
12.assign IFID_PC_hazard_in=(IFID_MUX==2'b01)?0:(IFID_MUX==2'b10)?IF
   ID PC o:(IFID MUX==2'b00)?PC o+4:0;
13.assign inst hazard=(IFID MUX==2'b01)?0:(IFID MUX==2'b10)?inst o:(
   IFID MUX==2'b00)?inst:0;
14.assign IDEX RegWr hazard=(IDEX MUX==2'b01)?0:(IDEX MUX==2'b10)?ID
   EX_RegWr:(IDEX_MUX==2'b00)?IFID_RegWr:0;
15.assign IDEX MemWr hazard=(IDEX MUX==2'b01)?0:(IDEX MUX==2'b10)?ID
   EX_MemWr:(IDEX_MUX==2'b00)?IFID_MemWr:0;
16.assign IDEX_MemRead_hazard=(IDEX_MUX==2'b01)?0:(IDEX MUX==2'b10)?
   IDEX_MemRead:(IDEX_MUX==2'b00)?IFID_MemRead:0;
17.assign IDEX_Branch_hazard=(IDEX_MUX==2'b01)?0:(IDEX_MUX==2'b10)?I
   DEX_Branch:(IDEX_MUX==2'b00)?IFID_Branch:0;
18.assign write_data_hazard=(forward_MEM==2'b00)?EXMEM_Read_2_o:(for
   ward MEM==2'b01)?MEMWB Read data o:0;
19.
20.assign flush IFID=((((zero==3'b001&&IDEX OpCode o==6'h04)||(zero=
   =3'b010&&IDEX_OpCode_o==6'h11)||(zero==3'b100&&IDEX_OpCode_o==6'h
   12) | | (zero==3'b011&&IDEX_OpCode_o==6'h13) | | (zero==3'b110&&IDEX_Op
   Code_o==6'h14)||(zero==3'b101&&IDEX_OpCode_o==6'h15))&&IDEX_Branc
   h)||(inst_o[31:26]==6'h02||inst_o[31:26]==6'h03||(inst_o[31:26]==
   6'h0&&inst o[5:0]==6'h08)))?1:0;//flush IFID
21.assign IFID PC hazard in flush=flush_IFID?0:IFID PC hazard in;
22.assign inst_hazard_flush=flush_IFID?0:inst_hazard;
```

```
23.
24.assign flush IFIDEX=((zero==3'b001&&IDEX OpCode o==6'h04)||(zero=
   =3'b010&&IDEX OpCode o==6'h11)||(zero==3'b100&&IDEX OpCode o==6'h
   12) | | (zero==3'b011&&IDEX OpCode o==6'h13) | | (zero==3'b110&&IDEX Op
   Code o==6'h14) | (zero==3'b101\&EX OpCode o==6'h15))\&EDEX Branc
   h?1:0;//flush IFIDEX
25.assign Read data1 flush=flush IFIDEX?0:Read data1;
26.assign Read_data2_flush=flush_IFIDEX?0:Read_data2;
27.assign IFID PC o flush=flush IFIDEX?0:IFID PC o;
28.assign ImmShift flush=flush IFIDEX?0:ImmShift;
29.assign ImmExtOut flush=flush IFIDEX?0:ImmExtOut;
30.assign IFID_rs_in_flush=flush_IFIDEX?0:inst_o[25:21];
31.assign IFID_rt_in_flush=flush_IFIDEX?0:inst_o[20:16];
32.assign IFID rd in flush=flush IFIDEX?0:inst o[15:11];
33.assign IFID_shamt_in_flush=flush_IFIDEX?0:inst_o[10:6];
34.assign IFID Funct in flush=flush IFIDEX?0:inst o[5:0];
35.assign IFID_ExtOp_flush=flush_IFIDEX?0:IFID_ExtOp;
36.assign IFID LuiOp flush=flush IFIDEX?0:IFID LuiOp;
37.assign IFID_ALUOp_flush=flush_IFIDEX?0:IFID_ALUOp;
38.assign IFID_ALUSrcA_flush=flush_IFIDEX?0:IFID_ALUSrcA;
39.assign IFID ALUSrc flush=flush IFIDEX?0:IFID ALUSrc;
40.assign IFID_RegDst_flush=flush_IFIDEX?0:IFID_RegDst;
41.assign IDEX MemRead hazard flush=flush IFIDEX?0:IDEX MemRead haza
   rd;
42.assign IDEX MemWr hazard flush=flush IFIDEX?0:IDEX MemWr hazard;
43.assign IDEX_Branch_hazard_flush=flush_IFIDEX?0:IDEX_Branch_hazard
44.assign IFID MemtoReg flush=flush IFIDEX?0:IFID MemtoReg;
45.assign IDEX_RegWr_hazard_flush=flush_IFIDEX?0:IDEX_RegWr_hazard;
46.assign IDEX_OpCode_in_flush=flush_IFIDEX?0:inst_o[31:26];
```

#### ForwardingUnit转发单元:

```
    module ForwardingUnit(
    reset,
    clk,
    EXMEM_RegWr,
    MEMWB_RegWr,
    EXMEM_RtorRd_in,
    MEMWB_RtorRd_in,
    EXMEM_MemWr,
    MEMWB_MemRead,
    IDEX_rs_in,
    IDEX_rt_in,
    forwardA,
```

```
13. forwardB,
14. forward MEM
15.
       );
16.
17.
       input reset;
18.
       input clk;
19.
       input EXMEM RegWr;
20.
       input MEMWB_RegWr;
21.
       input [4:0] EXMEM RtorRd in;
22.
       input [4:0] MEMWB RtorRd in;
23.
       input EXMEM MemWr;
24.
       input MEMWB_MemRead;
25.
       input[4:0] IDEX_rs_in;
       input [4:0] IDEX rt in;
26.
       output reg [1:0] forwardA;
27.
28.
       output reg [1:0] forwardB;
29.
       output reg [1:0] forward_MEM;
30.
31.
       always@(*)
32.
       begin
33.
         if(EXMEM RegWr&&(EXMEM RtorRd in!=0)&&(EXMEM RtorRd in==IDE
   X_rs_in))
34.
            forwardA<=2'b10;</pre>
35.
          else if(MEMWB_RegWr&&(MEMWB_RtorRd_in!=0)&&(MEMWB_RtorRd_in
   ==IDEX rs in)&&((EXMEM RtorRd in!=IDEX rs in)||~EXMEM RegWr))
36.
            forwardA<=2'b01;</pre>
37.
38.
            forwardA<=2'b00;</pre>
39.
         if(EXMEM_RegWr&&(EXMEM_RtorRd_in!=0)&&(EXMEM_RtorRd_in==IDE
   X rt in))
40.
           forwardB<=2'b10;</pre>
          else if(MEMWB_RegWr&&(MEMWB_RtorRd_in!=0)&&(MEMWB_RtorRd_in
41.
   ==IDEX_rt_in)&&((EXMEM_RtorRd_in!=IDEX_rt_in)||~EXMEM_RegWr))
42.
            forwardB<=2'b01;</pre>
43.
          else
44.
            forwardB<=2'b00;</pre>
45.
         if(MEMWB MemRead&&EXMEM MemWr&&(MEMWB RtorRd in==EXMEM Rtor
   Rd in))
46.
            forward_MEM<=2'b01;</pre>
47.
          else
48.
            forward MEM<=2'b00;</pre>
49.
       end
50.
51.endmodule
```

#### HazardUnit阻塞单元:

```
    module HazardUnit(

IFID_inst_o,
IDEX_MemRead,
4. IDEX_rt_o,
5. IFID_rs_o,
IFID_rt_o,
7. PC MUX,
8. IFID_MUX,
9. IDEX_MUX
10.
       );
11.
      input [31:0] IFID_inst_o;
12.
13.
      input IDEX MemRead;
14.
      input [4:0] IDEX_rt_o;
15. input [4:0] IFID_rs_o;
      input [4:0] IFID_rt_o;
16.
17.
      output reg [1:0] PC_MUX;
18.
      output reg [1:0] IFID_MUX;
19.
      output reg [1:0] IDEX_MUX;
20.
21.
      always@(*)
22.
        begin
23.
           if((IDEX_MemRead&&((IDEX_rt_o==IFID_rs_o)||(IDEX_rt_o==IFI
   D_rt_o))))
24.
            begin
25.
            PC MUX<=2'b10;
26.
             IFID_MUX<=2'b10;</pre>
27.
            IDEX MUX<=2'b01;</pre>
28.
             end
29.
           else
30.
             begin
            PC_MUX<=2'b00;
31.
32.
             IFID MUX<=2'b00;</pre>
33.
             IDEX_MUX<=2'b00;</pre>
34.
             end
35.
           end
36.endmodule
```

# 四、 仿真结果及分析

仿真结果如下:



理论上数据的输出结果为"0028",翻译成控制信号则为"7c0""bc0""da4" "e80",根据仿真结果4位数字循环显示,间隔约为14ms,则仿真结果符合预期,且硬件显示无误。

# 五、 综合情况

查找表占用情况如下:

| √ M pipelineCPU                  | 7834 |
|----------------------------------|------|
| <pre>exmem_reg (EXMEM_REG)</pre> | 4019 |
| DM (DataMem)                     | 2208 |
| <pre>idex_reg (IDEX_REG)</pre>   | 671  |
| RF (RegisterFile)                | 544  |
| memwb_reg (MEMWB_REG)            | 133  |
| ifid_reg (IFID_REG)              | 110  |
| ■ InstMem (InstructionMem)       | 91   |
| PCreg (PC)                       | 47   |
| cl (clock_long)                  | 15   |

### 寄存器占用情况如下:

| Name                             | Used |
|----------------------------------|------|
| √ № pipelineCPU                  | 9614 |
| DM (DataMem)                     | 8192 |
| RF (RegisterFile)                | 992  |
| <pre>idex_reg (IDEX_REG)</pre>   | 141  |
| <pre>exmem_reg (EXMEM_REG)</pre> | 87   |
| ifid_reg (IFID_REG)              | 85   |
| <pre>memwb_reg (MEMWB_REG)</pre> | 72   |
| PCreg (PC)                       | 32   |
| cl (clock_long)                  | 13   |

符合预期结果。

### 六、 思想体会

本次流水线处理器的代码编写与多周期处理器有所不同,除了一些模块是在多周期的基础上有所改动完成的之外全部是我自己编写的,包括思考数据通路的构成,转发、阻塞和清空的具体实现方式,以及每一个变量在数据通路中的传递等等,让我充分理解了流水线处理器解决各种冒险的方式的实际实现是怎么样的;并且在debug的过程中让我明白了一个体量比较大的程序的代码编写细节有多么重要,一点微小的错误可能就会导致十分奇怪的结果。十分感谢张老师和助教一个学期的辛苦付出,让我们能够通过这门课程学到许多宝贵的知识!