# التعرف على بنية المعالج ومبدأ عمله ومراحل تطوره

إعداد الطالب: ناصر عيان

بإشراف الآنسة: إلهام القاسم

بنية المعالج: تتألف المعالجات من عدد كبير من الترانزستورات ، فما هو عدد هذه الترانزستورات وكيف تعمل ؟

كيف يتعامل المعالج مع البيانات التي ندخلها رغم أنه لا يفهم إلا لغة الصفر والواحد ، فالنسبة لنا فأن البيانات تعني رسالة نصية أو صورة أو ملف صوتي ... الخ أما بالنسبة للمعالج فهي عبارة عن أصفار و واحدات فكل بت ممكن أن يكون أما صفر أو واحد وكل مجموعة من البتات هي عبارة عن شيفرة تكون مخرنه فيقوم المعالج بمقارنة هذه الشيفرات وترجمتها ثم تنفيذ العمليات على أساس هذه الشيفرات .

وإذا فكرنا قليلاً كيف تنفيذ هذه التعليمات والشيفرات داخل المعالج مثل الجمع والطرح والعمليات المنطقية كالمقارنة بين الأعداد فهنا يكمن عمل الترانزستورات ولا تظن أن ترانزستور واحد يستطيع أن يقوم باتخاذ القرارات بل إن هذه الترانزستورات موزعة في شكل مجموعات داخل المعالج لتقوم كل مجموعة منها بنوعية معينة من الأعمال فمثلاً أحد المجموعات مخصصة للمقارنة وأخرى لاتخاذ القرارات في حالة ما وهكذا وفي كل مجموعة تختلف عدد وطريقة تجميع وتوصيل الترانزستورات مما يؤثر على وظيفتها من هنا يستطيع الحاسب باستخدام هذه المجموعات المختلفة بشكل مدروس ومنظم أن يقوم بكل العمل الذي يطلب منه .

إن كل مجموعة من الترانزستورات تسمى بوابة منطقية وتختلف البوابات المنطقية بحسب الوظيفة التي تؤديها وعـدد الترانزسـتورات التي تحتويها

وتصنيع المعالج ما هو إلا وضع هذه المجموعات وربطها يبعضها بالشكل المطلوب.

إن المجموعات ( أي البوابات ) إذا تجمع عدد كبير منها لأداء وظيفة معينة تصبح ما نسميه  ${
m IC}$  دارة متكاملة .

والمعالج ما هو إلا مجموعة من الدارات المتكاملة m IC مترابطة مع بعضها البعض بشكل معقد وبمعنى أدق :

عدد من الترانزستورات يساوي مجموعة ( أي بوابة منطقية ) .

acc من البوابات ( الآلاف منها ) يساوي دارة متكاملة m IC .

عدد من الدارات المتكاملة ICs = معالج .

## تصنيع أول المعالجات لشركة إنتل

المعالج Intel 4004 : وهو أول رقاقة معالج تصممها شركة إنتل في أواخر عام ١٩٧١ . ولقد كانت سرعته 740KHz أي 0.74MHz وله ١٦ رجل ولقد استطاع هذا المعالج أن ينجز ٢٠,٠٠٠ أمر في ثانية واحدة ولقد صمم هذا المعالج لصالح شركة يابانية للحسابات وكان هذا المعالج يملك أربعة خطوط للبيانات ( وسوف نشرح لاحقاً ما هي خطوط البيانات ) وكان يتعامل هذا المعالج مع ذاكرة من نوع ROM حجمها كخطوط البيانات ) وكان يملك ١٢ خط لعنونة الذاكرة ولقد تألف هذا المعالج من ٢٢٥٠

ترانزستور بحيث أنه كان يملك ١٦ تعليمة أو يمكن أن تعد برامج صغيرة فقط.





البنية الإلكترونية للمعالج 4004

المعالج 1940 ويملك عنه المعالج في عام ١٩٧٤ ويملك هذا المعالج في عام ١٩٧٤ ويملك هذا المعالج ٢٤رجل وكان هذا المعالج يستخدم بشكل أساسي في الألعاب والاختبارات والتحكم في التجهيزات ولقد أضيف لهذا المعالج ١٤ تعليمة إضافية عن المعالج ٢٠٠٤ ومكدس كبير وBKB ذاكرة برامج وثماني مسجلات إضافية ولقد تميز هذا المعالج بقدرات المقاطعة .



المعالج Intel 8008 : ولقد أنتج هذا المعالج في منتصف عام ١٩٧٢ ولقد وصلت CTC سرعته إلى 0.8MHz وكان يملك ١٨ رجل ولقد صنع هذا المعالج لـشركة 0.8MHz وكان يملك computer terminal corporation وكان هذا المعالج هو الأول الذي يملك خط نقل بيانات بعرض Bit وكان يستطيع الوصول إلى الذاكرة RAM بفعالية أكثر بـ ؛ مرات وكان يملك ١٤ خط عنونة أي يستطيع عنونة 16KB من الذاكرة .



المعالج 2MHz : ولقد صنع هذا المعالج في منتصف عام ١٩٧٤ ولقد وصلت سرعته إلى 2MHz وأصبح يمتلك ٤٠ رجل ولقد كان هذا المعالج هو الأول الذي يتعامل مع تعليمات لغة التجميع والذي طور بواسطة شركة 64KB ويمتلك وكان يمتلك ١٦ خط عنونة أي استطاع أن يعنون ذاكرة حجمها 64KB ويمتلك أيضاً 8 خطوط لنقل البيانات .



المعالج Intel 8085 : ولقد أنتج هذا المعالج في منتصف عام ١٩٧٦ ولكن مشروع بناء هذا المعالج بدء منذ عام ١٩٧٠ ووصلت سرعة هذا المعالج إلى



5085 من أن المعالج 5080 جاءت 5 زيادة بالرقم عن 5080 من أن المعالج 5080 من أن المعالج 5080 يتطلب جهد فقط 5 فولت أما المعالج 5080 يتطلب جهد 12 فولت .

### العالج 8086

ولقد أنتج هذا المعالج في بداية عام ١٩٧٨ ولقد وصلت سرعته إلى 10MHz وله ٤٠ رجل وهو مؤلف من ٢٩,٠٠٠ ترانزستور ولقد المعالج المتخدم أول مرة مع حواسيب IBM PC مع نظام التشغيل Disk Operating System ) DOS ) ويملك هذا المعالج ٢٠ خط لعنونة الذاكرة أي يستطيع عنونة ذاكرة حجمها 1MB ويملك ١٦ خط لنقل البيانات وطول مسجلاته كلها ١٦ بت . ولقد فكرت أن أشرح مبدأ عمل المعالج بدءاً من المعالج بنا أول معالج بنا المعالج بنا أول معالج بنا المعالج بنا أول معالج بنا أول معالج بنا أول معالج بنا أول المعالج بدءاً من المعالج بدءاً من المعالج بنا أول معالج بنا أول معالج بنا أول معالج بنا أول معالج بنا أول بنا أول معالج بنا أول بنا أول معالج بنا أول بنا المعالج بنا أول بنا أول بنا المعالج بنا أول بنا أ

ولكى نفهم مبدأ عمل المعالج يجب أن نفهم بعض الأجزاء:

- المرات والذاكرات ROM و RAM .
- وحدة الحساب والمنطق Arithmetic Logic Unit
  - وحدات الدخل / الخرج Input/Output
    - مسر العناوين Address Bus .
      - ممر المعطيات Data Bus
      - ممر التحكم Control Bus
      - البنية الداخلية للمعالج 8086 .



#### · الممرات والذا كرات ROM و RAM ·

سنستعرض الآن الأجهزة التي تخزن عدداً ضخماً من الكلمات الثنائية وسنرى كيف يمكن وصل تراكيب متعددة من هذه الأجهزة مع بعضها.

#### ، ذا كرات ROM :

يرمز المصطلح ROM إلى ذاكرة القراءة فقط ( read only memory ) وهناك أنواع عديدة من الذواكر ROM التي يمكن الكتابة فيها وقراءتها ومسحها ومن ثم الكتابة فيها بمعطيات جديدة لكن السمة الأساسية لذاكرات ROM المعلومات المخزنة فيها لا تضيع عند فصل التغذية عنها .

يبين الشكل الرمز التخطيطي لذاكرة ROM عامة :

تخزن هذه الذاكرة كلمات المعطيات المؤلفة من 8-Bit كما هو مشار إليه بمخارج المعطيات الثمانية D7-D0 وهذه المخارج هي مخارج ثلاثية الحالة وهذا يعني أن كل مخرج له ٣ حالات منطقية فإما أن يكون في حالة منطقية منخفضة أو حالة منطقية مرتفعة أو يمكن أن يكون في حالة ممانعة عالية أو ما يسمى بالحالة العائمة

ويعبر الخرج الموجود في حالة المانعة العالية مفصولاً عن كل شيء مربوط معه فإذا كان المدخل CE غير فعال (أي ١ منطقي) ستكون مخارج الذاكرة كلها في حالة ممانعة عالية ويكون استهلاك الطاقة لمعظم ذاكرات ROM في هذه الحالة منخفضاً وإذا أصبح CE فعالاً (أي صفر منطقية) ستفتح الذاكرة وتمكن عوازل الخرج كلها ولذلك تكون المخارج في حالة منطقية عادية إما صفر أو واحد

يمكنك أن تفكر بالكلمات الثنائية المخزنة في الذاكرة ROM كأنها لائحة طويلة ومرقمة حيث يدعى العدد المناظر لكل كلمة ثنائية مخزنة ولكي تحصل على كلمة معينة على خرج الذاكرة ROM عليك أن تنفذ شيئين : أن تطبق عنوان تلك الكلمة على مداخل العنوان ( من A14 من A0 حتى A14 ) وأن تمكن المدخل لفتح مخارج الذاكرة يمكنك أن تعرف عدد الكلمات الثنائية المخزنة في الـذاكرة N بواسطة عدد مداخل العنوان وهذا العدد يكون مساوياً إلى N حيث N هي عدد خطوط العنوان .

فمثلاً يملك الجهاز المبين في الشكل السابق للذاكرة خمسة عشر خط عنوان ( من 100 حتى 100 ) وبالتالي فأن عدد الكلمات 100 المكن تخزينها هي 100 أي 100 العناوين بتخصيص 100 المكن تخزينها هي 100 أو 100 العناوين بتخصيص 100 الكل عنوان .

لنر الآن لماذا نحتاج إلى مخارج ثلاثية الحالة للذاكرة ROM :

افترض أنك تخزن أكثر من 32k من المعطيات وهذا يمكن أن يتحقق بوصل ذاكرتين أو أكثر من ذواكر ROM على التوازي كما هـو مبين في الشكل :



توصل خطوط العناوين إلى كل جهاز للسماح بعنونة بايت جهاز للسماح بعنونة بايت واحد من أصل 32768 في كل منهما حيث تدعى الخطوط المتوازية والمستخدمة لإرسال العناوين أو المعطيات إلى أجهزة عديدة بهذه الطريقة بالمر (Bus) وتوصيل مخارج المعطيات للذاكرات ROM على التوازي بطريقة مشابهة بحيث يمكن لأية ذاكرة أن

تخرج معطياتها على ممر المعطيات المشترك فإذا كانت هذه الذاكرات بمخارج ذات حالتين قياسيتين فقط ستحدث مشكلة خطيرة لأن كل جهاز سيحاول إخراج البايت المعنون على ممر المعطيات والنتيجة تلف بعض معطيات المخارج وإعطاء معلومات ليس لها معنى على ممر المعطيات لكن نظراً لأن ذاكرات ROM تملك مخارج ثلاثية الحالة فأننا نستطيع استخدام دارات خارجية للتأكد من أن

ذاكرة واحدة فقط تكون مخارجها ممكنة (enabled) في وقت واحد وهذا المبدأ هام جداً عندما يكون هناك مخارج عديدة موصولة كلها إلى المر المشترك ولذلك يجب أن تكون كل المخارج ثلاثية الحالة بحيث يمكن تمكين مجموعة واحدة منها فقط في الوقت نفسه .

- أشرنا إلى أن هناك بعض ذاكرات ROM التي يمكن مسحها وإعادة كتابتها أو برمجتها بمعطيات جديدة ونذكر الآن ملخصاً للأنواع المختلفة من هذه الذاكرات :
  - ♦ داكرات ROM بقناع مبرمج : وهذه الذاكرات تبرمج أثناء التصنيع ولا يمكن تبديل بياناتها .
  - ذاكرات PROM التي تبرمج لمرة واحدة من قبل المستخدم ولا يمكن تبديل بياناتها في ما بعد ز
- ذاكرات EPROM القابلة للبرمجة كهربائياً من قبل المستخدم ويمكن مسح بياناتها بتسليط أشعة فوق البنفسجية من خلال نافذتها الموجودة على الجسم .
- الذاكرات EEPROM القابلة للبرمجة كهربائياً من قبل المستخدم ويمكن مسحها بواسطة إشارات كهربائية بدلاً من الأشعة فوق البنفسجية .
- الذاكرة EPROM الوميضية والتي تبرمج كهربائياً من قبل المستخدم وتمحى كهربائياً أيضاً وبالتالي يمكن إعادة برمجتها بالدارة .

### : ( السَّائبِكِبَهُ والسَّاكِنَهُ ( السَّائبِكِبِهُ ) : ( أَلْسَائبِكِبِهُ )

يرمز الاسم RAM إلى ( ذاكرة الولوج العشوائي ) RANDOM ACCESS MEMORY وهي ذاكرة يمكن الكتابة فيها والقراءة منها وتستخدم هذه الذاكرات لتخزين البيانات بشكل مؤقت والآن سوف نشرح أنواعها :

ذاكرات RAM الساكنة: تتألف بشكل أساسي من مصفوفة من القلابات ولذلك يمكننا كتابة كلمة المعطيات الجديدة في أي وقت بتطبيق الكلمة على مداخل المعطيات ومن ثم تطبيق نبضة الساعة على القلابات ستبقى كلمة المعطيات المخزنة موجودة على مخارج

القلابات طالما أن التغذية موصولة إليها وهذا النوع من الذاكرات تضيع منه المعطيات عند فصل التغذية الكهربائية ويبين الشكل الرمز التخطيطي لذاكرة قشة عامة لها ١٢ خط عنوان من A0 إلى A11 ولهذا فهي تخزن 2 و ولهذا فهي تخزن 4096 وايت أما بالنسبة لخطوط المعطيات فعندما نقرأ بايت من خطوط ذاكرة RAM فأن هذه الخطوط تعمل كمخارج وعندما نكتب كلمة في ذاكرة RAM سوف تعمل هذه الخطوط عندها كمداخل ويستخدم مدخل تمكين الشريحة تعمل هذه الخطوط عندها كمداخل ويستخدم مدخل تمكين الشريحة فإذا كنا نريد القراءة من ذاكرة RAM يتم جعل المدخل R/W فإذا كنا نريد كتابة كلمة في ذاكرة RAM فيتم جعل المدخل R/W مرتفعاً وإذا كنا نريد كتابة كلمة في ذاكرة RAM فيتم جعل القراءة من منخفضاً وهنا نبين كيف تعمل كل هذه الخطوط من أجمل القراءة من الجهاز أو الكتابة فيه .



للكتابة في الذاكرة RAM نطبق العنوان المطلوب على مداخل العنوان ونجعل المدخل R/W منخفضاً لنخبر أننا نريد الكتابة فيها ثم نطبق بعدئذ كلمة المعطيات التي نريد تخزينها على خطوط معطيات الذاكرة RAM لزمن محدد .

أما لقراءة كلمة من الذاكرة RAM فنعنون الكلمة المطلوبة ونجعل CE منخفضاً لفتح الجهاز ثم نجعل R/W مرتفعاً لنخبر الذاكرة RAM أننا نريد القراءة منها ومن أجل عملية القراءة نمكن عوازل الخرج الموجودة على خطوط المعطيات لتظهر كلمة المعطيات المعنونة على هذه المخارج .

تخزن ذاكرات RAM التي ذكرناها كلمات ثنائية في مصفوفة من القلابات .

ذاكرات RAM الديناميكية: تخزن الواحدات والأصفار الثنائية كشحنة كهربائية (أو بلا شحنة) على المكثفات الصغيرة جداً وبما أن المكثفات الصغيرة جداً تأخذ حجماً أقل على الشريحة من القلابات لذلك يمكن لشريحة RAM ديناميكية أن تخزن بتات أكثر بكثير مما تستطيع تخزينه شريحة RAM ساكنة بالحجم نفسه .

إن سيئة ذاكرات RAM الديناميكية هي تناقص الشحنة المخزنة في المكثف الصغير لذلك يجب إنعاش أو تنشيط الحالة المنطقية المخزنة في مكثف كل 2 ميلي ثانية تقريباً لذلك تحتوي بعض أجهزة RAM الديناميكية الحديثة على دارات إنعاش مبنية ضمن الشريحة ولذلك تظهر وكأنها ساكنة لبقية الدارات الخارجية .

#### وددة الدساب والمنطق Arithmetic Logic Unit

لقد تعلمنا ما هي البوابات AND و OR و XOR ... وأيضاً تعلمنا كيف نجمع ونطرح الأعداد الثنائية ويدعى الجهاز الذي

يستطيع تنفيذ أية واحدة من هذه الوظائف على الأعداد الثنائية بوحدة الحساب والمنطق ALU



يبين الشكل التالي المخطط الصندوقي لوحدة الحساب والمنطق وهي دارة مؤلفة من 4bit يستطيع هذا الجهاز إنجاز أية واحدة من ١٦ وظيفة منطقية أو أية واحدة من ١٦ وظيفة حسابية على كلمتين تثائيتين كل منهما بطول 4bit وتحدد الوظيفة المنجزة على كلمتين بوساطة المستوى المنطقي المطبق على مداخل الاختيار SO-S3.

| SELECTION  |            |            |    | ACTIVE-HIGH DATA   |                               |                           |  |
|------------|------------|------------|----|--------------------|-------------------------------|---------------------------|--|
| DE LECTION |            |            |    | AI = H             | M = L; ARITHMETIC OPERATIONS  |                           |  |
| <b>S</b> 3 | <b>S</b> 2 | <b>S</b> 1 | 50 | LOGIC<br>FUNCTIONS | Č <sub>M</sub> = H (no carry) | Corm L (with carry)       |  |
| ٤          | Ĺ          | L          | Į, | F=A                | Fe A                          | F-APLUS 1                 |  |
| L          | L          | L.         | н  | F = A + B          | F=A+8                         | F = (A + B) PLUS 1        |  |
| ٤          | ١.         | H          | L  | F = A8             | FMA+B                         | F = (4 + 8) PLUS 1        |  |
| i          | ì.         | +4         | H  | F=0                | F = MINUS 1 (2's COMPL)       | F = ZERO                  |  |
| ŧ.         | 24         | ŧ.         | L  | F - 779            | F-APLUSAF                     | F - A PLUS ABPLUS I       |  |
| L          | H          | ŧ,         | H  | F = 3              | F= JA + B  FLUS AF            | F = (A + B) PLUS AFPLUS   |  |
| ţ,         | Ħ          | Ħ          | Ł  | F-A ( ) 8          | F = A MINUS & MINUS 1         | F = A MINUS B             |  |
| Ĺ.         | Ĵŧ€        | M          | H  | F=48               | F = AB MINUS I                | F=AB                      |  |
| N          | £.         | Ł,         | i. | F=Ã+B              | F = A PLUS AS                 | F = A PLUS AD PLUS        |  |
| Ħ          | L          | Ł.         | H  | F=A+8              | F=APLUS B                     | F=APLUSEPLUST             |  |
| 34         | L          | Ħ          | L  | F=8                | F = (A + B) PLUS AB           | F = LA + B) PLUS ABPLUS   |  |
| 94         | &          | ₩          | ₩. | F∝Añ               | F= AS WINUS 1                 | F= AB                     |  |
| Ħ          | М          | Ł          | i. | F= S               | F=APLUSA                      | F = A PLUS A PLUS I       |  |
| Ħ          | Ħ          | i,         | H  | F = A + B          | F = (A + B) PLUS A            | F = LA + B) PLUS A PLUS 1 |  |
| 75         | 14         | 14         | 4. | F=A+8              | F = (4 + B) FLUS A            | F = LA + BI PLUS A PLUS I |  |
| H          | #4         | H          | H  | F-A                | F-AMINUS 1                    | F = A                     |  |

ويبين الشكل التالي جدول الحقيقة للجهاز وفي هذا الجدول تمثل A الكلمة الثنائية 4bit المطبقة على A الكلمة الثنائية A المحافل A وتمثل B الكلمة الثنائية المطبقة على المداخل B B وتمثل A الكلمة الثنائية B الكلمة الثنائية B التي سيتم إنتاجها على المخارج B إذا B مرتفعاً سينفذ الجهاز واحدة من أصل A وظيفة منطقية على كلمتين مطبقتين على المداخل A و B فمثلاً إذا كان حال المدخل A مرتفعاً

وجعلنا S3 مرتفعاً وS2 منخفضاً و S1 مرتفعاً و S0 مرتفعاً فان الدارة ستنفذ عملية AND المنطقية للكلمة 4bit المتواجدة على المداخل A مع الكلمة 4bit المتواجدة على المداخل B وبالتالي ستظهر النتيجة على المخارج F .

افترض كمثال آخر لعمل هذه الدارة أن المدخل M مرتفع وأن S0,S3,S1 كلها مرتفعة و S0 منخفض لذلك ووفقاً لجدول الحقيقة فإن الجهاز سينفذ عملية SR المنطقية على كل بت في الكلمة SR مع البت المقابل له في الكلمة SR ويعطي النتيجة على المخارج المقابلة SR .

أما إذا كان المدخل M للدارة منخفضاً سينفذ الجهاز عندئذ وظيفة واحدة من أصل 16 وظيفة حسابية على كلمتين A,B ومرة أخرى تظهر نتيجة العملية على المخارج F .

يمكن وصل عدة دارات منها بشكل متتال للعمل على كلمات أطول من 4bit حيث يسمح مدخل الحمل التموجي Cn بإضافة الحمل الناتج من عملية سابقة وإضافته إلى العملية الحالية فإذا كان المدخل Cn منخفضاً سيجمع الحمل عندئذ إلى نتائج العملية الحاوية على A, B مثلاً إذا كان المدخل D منخفضاً وD منخفضاً وD منخفضاً وD منخفضاً وD منخفضاً وأن النتيجة على المخارج D ستكون حاصل جمع D مع الحمل .

تكمن الأهمية الحقيقية لوحدة الحساب والمنطق في إمكانية برمجتها بتعليمات ثنائية لأنجاز وظائف عديدة على كلمتين مطبقتين على مداخل معطيات الدارة .

لذلك تعتبر وحدة الحساب والمنطق ALU جزءاً هاماً جداً للمعالجات والحواسيب الصغرية .

منافذ الدخل / الخرج الدخل / الخرج الوسط الخارجي وتوصل الأجهزة المحيطية مثل لوحات المفاتيح و طرفيات الإظهار المرئي والطابعات والموديمات إلى جزء الدخل / الخرج حيث يسمح هذا التوصيل للمستخدم والحاسوب بأن يتصلا كل مع الأخر.

تستخدم الأجهزة الحقيقية لربط ممرات الحاسوب مع الأنظمة الخارجية وغالباً ما تدعى هذه الأجهزة بالمنافذ ( port ) لأن وظيفة المنافذ في الحاسوب هي تماماً كوظيفة موانئ السفن بالنسبة للبلد حيث يسمح منفذ الدخل input port لمعطيات قادمة من لوحة مفاتيح أو من بعض المصادر الأخرى أن تقرأ وترسل إلى الحاسوب تحت سيطرة وتحكم وحدة المعالجة المركزية ويستخدم منفذ الخرج ( output port ) لإرسال المعطيات من الحاسوب إلى بعض الأجهزة المحيطية مثل شاشة الإظهار أو الطابعة وغالباً ما تكون منافذ الدخل أو الخرج فيزيائياً هي مجموعة من القلابات D المتوازية التي تسمح للمعطيات بالمرور خلالها عندما تكون ممكنة ( enabled ) أو مربوطة إلى الساعة ( Clock ) بإشارة تحكم من وحدة المعالجة المركزية ( CPU ) .

#### : Buses عرات

ممر العناوين Address Bus يتألف ممر العناوين من ١٦ أو ٢٠ أو ٢٤ أو أكثر من خطوط الإشارة المتوازية ، ترسل الوحدة CPU على هذه الخطوط عنوان موقع ذاكرة ما ( memory location ) وذلك للكتابة فيه أو للقراءة منه ويحدد عدد المواقع CPU عنونتها بعدد خطوط ممر العناوين فإذا كان عدد خطوط ممر العناوين للوحدة CPU هـ CPU هـ CPU هـ CPU عنون مباشرة CPU قوة CPU أي CPU موقع ذاكري في الذاكرة مثلاً تستطيع الوحدة CPU الـتي تملك CPU خط عنوان أن تعنون مباشرة CPU موقعاً ذاكرياً وإذا كان للوحدة CPU عـ شرون خط عنوان فإنها تستطيع أن تعنون أو 16 كان تعنون موتعاً ذاكرياً وإذا كان للوحدة CPU عـ شرون خط عنوان فإنها تستطيع أن تعنون أو 16 كان تعنون موتعاً ذاكرياً وإذا كان للوحدة CPU

1,048,576 من المواقع وعندما تقرأ الوحدة CPU معطيات من منفذ ما أو تكتب المعطيات إلى منفذ فأن عنوان هذا المنفذ سيرسل أيضاً على ممر العناوين .

ممر المعطيات Data Bus :يتألف ممر المعطيات من 8 أو 16 أو أكثر من خطوط الإشارة المتوازية وبما أنه يشار إلى خطوط ممر المعطيات بأسهم من كلا الطرفين أو النهايتين فأن هذه الخطوط هي ثنائية الاتجاه ( bidirectional ) وهذا يعني أن الوحدة CPU تستطيع قراءة المعطيات على هذه الخطوط من الذاكرة أو من منفذ ما إضافة إلى قدرتها على إرسال المعطيات على هذه الخطوط إلى موقع ذاكرة أو إلى منفذ معين ويمكن أن تكون مخارج عدة أجهزة في النظام موصولة إلى ممر المعطيات لكن المخارج التابعة لجهاز واحد فقط ستكون ممكنة أو مؤهلة ( enabled ) في كل مرة ويجب أن تكون مخارج أي جهاز موصول على ممر المعطيات ثلاثية الحالة ( three-state ) وبالتالي يمكن تعويم ( float ) هذه المخارج عندما لا يكون الجهاز قيد الاستخدام بمعنى أخر أن المخارج تكون في حالة المانعة العالية ( high impedance ) عندما لا يراد استخدامها لوضع المعلومات على المر (bus) وذلك كي لا تتداخل معلومات الأجهزة المختلفة المربوطة على المر المتوازي نفسه .

ممر التحكم على ممر التحكم Control Bus: يتألف ممر التحكم من 4 إلى 10 خطوط إشارة متوازية حيث ترسل الوحدة CPU إشارات التحكم على ممر التحكم لتمكين مخارج أجهزة الذاكرة المعنونة أو أجهزة المنافذ إن إشارات ممر التحكم النموذجية هي : قراءة من الذاكرة وكتابة فيها والقراءة من منافذ الدخل والكتابة في منافذ الخرج فمثلاً لقراءة بايت معطيات من موقع ذاكرة ترسل الوحدة CPU عنوان البايت المطلوب على ممر العنوان وبعدئذ ترسل إشارة القراءة من الذاكرة على ممر التحكم ثم تمكن إشارة القراءة من الذاكرة على ممر التحكم ثم تمكن إشارة القراءة من الذاكرة المعنون ليخرج بايت المعطيات على ممر المعطيات وذلك لقراءة هذا البايت بوساطة وحدة المعالجة المركزية CPU .

#### ملخص لطربقة عمل المحالج بشكل عام

- ١ تجلب وحدة المعالجة المركزية في الحاسوب البسيط التعليمات أو تقرأ المعطيات من الـذاكرة بإرسـال العنـوان على ممر العنـاوين وإشارة قراءة الذاكرة على ممر التحكم حيث ترسل التعليمـة المعنونـة أو المعطيات المعنونـة من الـذاكرة إلى الوحـدة CPU على ممر المعطيات .
- ٢ تستطيع الوحدة CPU كتابة المعطيات في الذاكرة RAM بإرسال العنوان على ممر العناوين وإرسال المعطيات المطلوبة كتابها
   على ممر المعطيات ثم يتم إرسال إشارة كتابة الذاكرة على ممر التحكم .
- I/O على ممر العناوين وترسل إشارة القراءة من المنفذ ترسل الوحدة I/O عنوان المنفذ على ممر العناوين وترسل إشارة القراءة من الدخل I/O على ممر المعطيات .
- CPU عنوان المنفذ على ممر العناوين وترسل المعطيات المطلوبة كتابتها إلى المنفذ على ممر العطيات ثم ترسل إشارة الكتابة في الخرج I/O على ممر التحكم .
  - ه يجلب المعالج الصغري كل تعليمة برنامج بالتسلسل ثم يفكك شفرة هذه التعليمة وينفذها .

والآن سوف نبدأ بشرح بنية المعالج 8086 بعد أن نتكلم عنه قليلاً : يعتبر المعالج 8086 معالجاً صغرياً يتعامل مع 16bit وهـو معد للاستخدام كوحدة معالجة مركزية في الحواسيب الصغرية وتعني عبارة 16bit أن الوحدة الحسابية والمنطقية والمسجلات الداخلية للمعالج وكذلك معظم تعليماته مصممة للعمل مع كلمات ثنائية مؤلفة من 16bit يملك المعالج 8086 ممر معطيات بعرض 16bit وبالتالي فأنه يستطيع قراءة المعطيات وكتابتها من وإلى الذاكرة أو المنافذ إما على شكل 16bit أو 8bit في وقت

واحد كما أنه يملك ممر عناوين بعرض 20bit وبالتالي يمكنه عنونة أي موقع ذاكري في ذاكرة حجمها الأعظمي  $^{20}$  أي  $^{20}$  موقعاً ذاكرياً بعرض بايت أما الكلمات (  $^{20}$  WOrd ) فسوف تخزن في موقعين ذاكريين متعاقبين .

إذا تواجد البايت الأول لكلمة ما عند عنوان زوجي فأنه يمكن للمعالج 8086 عندئذ قراءة كامل الكلمة في عملية واحدة أما إذا تواجد البايت الأول الكلمة عند عنوان فردي فسوف يقرأه المعالج بتعليمة واحدة ويحتاج لتعليمة ثانية لقراءة البايت الثاني .

إن النقطة الأساسية هنا أنه إذا كان البايت الأول في الكلمة بطول 16bit موجود عند عنوان زوجي فسيقرأ المعالج 8086 هذه الكلمة بتعليمة واحدة .

يقسم المعالج 8086 كما هو مبين في الشكل إلى جزئيين مستقلين وظيفياً هما :

- -١ وحدة ربط المر bus interface unit ) BIU . ( bus interface unit
  - وحدة التنفيذ EW ( execution unit ).



إذ إن تقسيم العمل بين هاتين الوحدتين يسرع وتيرة المعالجة داخل المعالج الصغري بشكل فعال .

وحدة ربط الممر BIU : ترسل وحدة ربط الممر العناوين إلى الخارج وتجلب التعليمات من الذاكرة وتقرأ المعطيات من المنافذ والذاكرة كما تكتب ( تخزن ) المعطيات في المنافذ والذاكرة وبكلمات أخرى فأن الوحدة BIU تقود كل تنقلات المعطيات والعناوين على الممرات من أجل وحدة التنفيذ EU وتصف المقاطع التالية :

الرتل The Queue : تجلب وحدة ربط المر BIU من الذاكرة 6 بايتات على الأكثر في وقت مسبق وذلك لتسريع تنفيذ البرنامج حيث تحفظ بايتات التعليمات المجلوبة هذه من أجل وحدة التنفيذ EU في مجموعة من المسجلات تدعى بالرتل (queue و queue و وعمل بطريقة الداخل أولاً خارج أولاً (first-in-first-out ) تستطيع الوحدة BIU جلب بايتات التعليمات بينما تقوم وحدة التنفيذ EU بتفكيك شفرة تعليمة أو تنفيذ تعليمة أخرى لا يتطلب تنفيذها استخدام المرات (buses) عندما تكون وحدة التنفيذ جاهزة لتعليمتها التالية فأنها تقرأ التعليمة من الرتل ببساطة في الوحدة BIU ولذلك يعتبر هذا العمل أسرع بكثير من عملية إرسال عنوان إلى الذاكرة ثم انتظار الذاكرة حتى ترسل بايت التعليمة التالية .

يشبه هذا العمل عمل مساعد بناء الآجر الذي يجلب الآجر في وقت مسبق ثم يصفه على شكل رتل وهكذا يستطيع بناء الأجر أن يمد يده وينتزع الأجرة عند الضرورة إلا في الحالات التي تنفذ فيها تعليمات القفر Jump والاستدعاء Call وعندها يجب أن يفرغ الرتل ويعاد تحميله بعدئذ اعتبار من عنوان جديد وهذا الجلب المسبق للبايتات يسرع المعالجة بشكل كبير .

مسجلات القطع Segment Registers : تحتوي وحدة ربط الممر BIU على ؛ مسجلات خاصة بالقطع الذاكريـة كـل مسجل منها بطول 16bit وهي :

مسجل مقطع الشفرة Code segment register ) CS مسجل مقطع

. ( stack segment register ) SS مسجل مقطع المكدس

. ( extra segment register ) ES مسجل القطعة الإضافية

. ( data segment  $_{\rm J}$  DS مسجل مقطع المعطيات

تستخدم هذه المسجلات لحفظ البتات الستة عشر العليا لعناوين البداية للقطع الذاكرية الـتي يعمـل عليهـا المعـالج 8086 في أوقـات محددة .

ترسل وحدة ربط الممر BIU في المعالج 8086 عناوين مؤلفة من 20 وبالتالي فهي قادرة على عنونة أي بايت في مجال الذاكرة المؤلف من  $_{2}^{20}$  أو  $_{2}^{20}$  بايتاً وعلى أي حال فأن المعالج  $_{2}^{80}$  يتعامل فقط في أي وقت معطى مع  $_{2}^{20}$  ذاكرية كل واحدة مؤلفة من  $_{2}^{20}$  وموجودة ضمن المجال الذاكري  $_{2}^{20}$  .

يستخدم مسجل قطعة ما لحفظ البتات الستة عشر العليا لعنوان البداية ( Starting address ) لهذه القطعة فمثلاً يحتفظ مسجل قطعة الشفرة CS بالبتات الستة عشر العليا التي تجلب منها وحدة ربط المر BIU حالياً بايتات شفرة التعليمة لبرنامج ما حيث تغرس وحدة ربط المر BIU دائماً أصفاراً في البتات الأربعة السفلي لعنوان البداية المؤلف من 348A0 لقطعة ما إذا كان مسجل مقطع الشفرة CS يحتوي مثلاً على العنوان 348A Hex فأن قطعة الشفرة ستبدأ عند العنوان العنوان على العنوان تبدأ في أي مكان في فراغ العناوين الذاكري 1Mbyte ولكن القطعة ستبدأ دائماً عند عنوان فيه البتات الأربعة السفلي صفر 0 ولقد وضع هذا التقيد على موقع القطع وبالتالي من الضروري تخزين ومعالجة الأعداد المؤلفة من 16bit عند العمل مع عنوان البداية لقطعة معينة .

يعتبر المكدس ( stack ) أن جزءاً من الذاكرة محجوز خصيصاً لتخزين العناوين والمعطيات بينما يكون البرنامج الفرعي قيد التنفيذ ويستخدم مسجل مقطع المكدس SS لحفظ البتات الستة عشر العليا لعنوان البداية لمكدس البرنامج يستخدم مسجل المقطع الإضافي ES ومسجل مقطع المعطيات المعطيات الستة عشر العليا لعناوين البداية لقطعتين ذاكريتيين تستخدمان من أجل المعطيات

مؤشر التعليمات IP و Instruction Pointer ) ان الشيء الواجب ملاحظته في الوحدة BIU هـو مسجل مؤشر التعليمات IP يحتفظ مسجل مقطع الشيفرة CS بالبتات الستة عشر العليا لعنون البداية للقطعة التي تجلب منها الوحدة لا التعليمات أما مؤشر التعليمات IP فيحفظ بعنوان بايت الشيفرة التالي ضمن قطعة الشفرة هذه ويشار إلى القيمة المحتواة في هذا المسجل IP بالإزاحة ( Offset ) لأن هذه القيمة يجب أن تزاح عن عنوان قاعدة القطعة الموجود في المسجل CS لإنتاج العنوان الفيزيائي اللازم والمكون من 20bit .

إذاً يشير مسجل مقطع الشيفرة CS إلى بداية مقطع الشيفرة الحالي أما مؤشر التعليمات IP فيحتوي على إزاحة ( CS بايت التعليمة التالي المراد جلبه عن عنوان القاعدة لتشكيل العنوان الفيزيائي المؤلف من 20bit لاحظ أن طول مسجل مقطع الشيفرة 16bit وطول مسجل مؤشر التعليمة IP أيضاً 16bit ولكي يولد العنوان الفيزيائي المؤلف من 20bit يضرب مسجل قطعة الشيفرة بـ 10H ثم يضاف إليه مسجل مؤشر التعليمة IP فنحصل على العنوان الفيزيائي .

مثلاً مسجل مقطع الشيفرة يحتوي العنوان 26A4 ومؤشر التعليمة B23E فيكون العنوان الفيزيائي هـ و 26A4\*10+B23E ومؤشر التعليمة الموجودة في الذاكرة المراد جلبها وهكذا يقوم المعالج بحساب عناوين حجرات الذاكرة .

وحدة التنفيذ The Execution Unit : تقوم وحدة التنفيذ EU في المعالج 8086 بإعلام وحدة ربط الممر BIU من أين ستجلب التعليمات أو المعطيات وكيف ستفكك شفرة هذه التعليمات وتنفيذها .

تصف المقاطع التالية الأجزاء الوظيفية لوحدة التنفيذ EU : تحتوي وحدة التنفيذ EU على :

- ١ دارات التحكم المستخدمة لتوجيه العمليات الداخلية .
- ٢ مفكك الشيفرة الذي يترجم التعليمات المجلوبة من الذاكرة ويحولها إلى سلسلة من الأعمال التي تنجزها وحدة التنفيذ .
  - ٣ وحدة الحساب والمنطق تتعامل مع 16bit .

مسجل الأعلام Flag Register : هو مسجل بطول 16bit يشير إلى أحد الشروط الناتجة عن تنفيذ تعليمة ما أو يتحكم بعمليات معينة تابعة للوحدة EU ويحتوي مسجل الأعلام على تسعة أعلام فعالة حيث يبين الشكل مواقع الأعلام التسعة في مسجل



الأعلام هذا .

تستخدم ستة من هذه الأعلام التسعة للإشارة إلى بعض الشروط الناتجة عن تنفيذ تعليمة ما ، فعلى سبيل المثال تتمثل الوضعيتان المختلفتان لعلم الحمل (  $\frac{1}{2}$  حلى الشكل التالي : سيرفع هذا العلم بالقيمة  $\frac{1}{2}$  إذا جعلنا عددين كل منهما بطول

16bit ونتج حمل عن البت الأكثر أهمية MSB ) أما إذا لم ينتج حمل عن البت الكثر أهمية في البت المنتج عمل عن البت في البت في المنطقة في المنطقة ال

إن الأعلام الشرطية الستة في هذه المجموعة هي :

- علم الحمل CF ( carry flag ) . (
- علم التكافؤ parity flag <sub>)</sub> PF علم التكاف
- . ( Auxiliary carry flag ) AF علم الحمل المساعد -
  - علم الصفرية ZF ( zero flag ) .
  - علم الإشارة Sign flag ) SF علم الإشارة
  - علم الفيضان OVerflow flag ) OF علم الفيضان

وسوف تعطيك أسماء هذه الأعلام لمحة عن الشروط التي تؤثر فيها .

تستخدم الأعلام الثلاثة المتبقية في مسجل الأعلام للتحكم بعمليات معينة تخص المعالج وتختلف هذه الأعلام عن الأعلام الشرطية الستة المذكورة أعلاه في طريقة رفعها أي وضعها بواحد ( set ) أو تصفيرها ( reset ) .

ترفع الأعلام الشرطية الستة أو تصفر بوساطة الوحدة EU على أساس نتائج بعض العمليات الحسابية أو المنطقية بينما ترفع أعلام التحكم أو تصفر بشكل مدروس بتعليمات محددة تضعها أنت في البرنامج وهذه الأعلام هي :

- علم المصيدة trap flag <sub>)</sub> TF ) الذي يستخدم من أجل نمط الخطوات الإفرادية ( sing-step ) في البرنامج .
  - علم المقاطعة interrupt <sub>)</sub> IF ) الذي يستخدم لسماح أو لمنع عملية المقاطعة في البرنامج .
  - علم الاتجاه direction ) DF ) الذي يستخدم مع تعليمات السلاسل ( direction ) DF

مسجلات الأغراض العامة EU : تملك وحدة التنفيذ General — Purpose Registers : تملك وحدة التنفيذ EU ثمانية مسجلات الأغراض العامة AH,AL,BH,BL,CH,CL,DH,DL : ويمكن استخدام هذه المسجلات من أجمل التخزين المؤقت للمعطيات المؤلفة من 8bit ويدعى المسجل AL أيضاً بالمراكم ( accumulator ) لأنه مسجل يمللك خصائص وميزات لا يملكها غيره من مسجلات الأغراض العامة الأخرى .

يمكن استخدام أزواج معينة من هذه المسجلات لتخزين كلمات المعطيات المؤلفة من 16bit وهذه الأزواج المسجلية هي : AX وكذالك أيضاً بقية المسجلات أي BH,BL هي BX و CX و حيث يدعى المسجل AX المراكم من أجل العمليات المؤلفة من 16bit .

تشبه مجموعة المسجلات للمعالج 8086 إلى حد كبير مسجلات المعالجين 8080 و 8085 وقد صممت هذه المسجلات بهذه الطريفة ليكون من السهل نقل البرامج المكتوبة للمعالجين 8080 و 8085 وتنفيذها في المعالج 8086 وإن الميزة الحسنة من استخدام المسجلات الداخلية للتخزين المؤقت للمعطيات هي إمكانية الولوج السريع إلى محتويات هذه المسجلات تكون أكبر بكثير مما لو كانت المعطيات مخزنة في ذاكرة خارجية .

مسجل مؤشر المكدس Stack Pointer Register SP : تذكر أن المكدس هو قطعة من ذاكرة مخصصة لتخزين المعطيات والعناوين بينما يكون البرنامج الفرعي قيد التنفيذ يسمح المعالج 8086 بحجز قطعة كاملة مؤلفة من 64kb حيث تخزن البتات الستة عشر العليا لعنوان بداية هذه القطعة في مسجل قطعة المكدس SS بينما يحتوي مسجل مؤشر المكدس SP على البتات

الستة عشر العليا التي تعبر عن إزاحة ( Offset ) موقع الكلمة المخزنة حديثاً في المكدس عن بدايـة قطعـة المكـدس ويـدعى الموقـع الذاكري الذي يحتوي أحدث أو آخر كلمة مخزنة في المكدس ( بقمة المكدس ) ( top of stack ) .

يشكل العنوان الفيزيائي للقراءة من المكدس أو الكتابة فيه بجمع محتويات مسجل مؤشر المكدس SP مع عنوان قاعدة القطعة الموجودة في SS ولتحقيق هذا العمل تزاح محتويات مسجل قطعة المكدس SS بمقدار أربعة مواضع إلى اليسار ثم تنضاف محتويات SP إلى هذه النتيجة المزاحة لتشكيل العنوان الفيزيائي الذي يشير إلى قمة المكدس .

مسجلات الفهرسة ومؤشرات أخرى Other Pointer and Index Register إضافة إلى المسجل SP مسجلاً آخر بطول 16bit يدعى بمسجل مؤشر القاعدة BP ( base pointer ) BP كما تحتوي هذه الوحدة أيضاً على مسجل فهرس المصدر Source index ) SI ( ومسجل فهرسة الوجهة 16bit ) ومسجل فهرسة الوجهة 16bit ويمكن استخدام هذه المسجلات الثلاثة من أجل التخزين المؤقت للمعطيات تماماً كما في مسجلات الأغراض العامة الموصوفة سابقاً وعلى كل حال فإن استخدام هذه المسجلات هو لحفظ الإزاحة ( offset ) المؤلفة من الحالمات الموجودة في إحدى القطع فمثلاً يستخدم SI لحفظ الإزاحة لكلمة معطيات في قطعة المعطيات وفي هذه الحالة سيولد العنوان الفيزيائي لمعطيات في الذاكرة بإزاحة محتويات مسجل قطعة المعطيات DS بمقدار أربعة مواضع إلى اليسار ثم تتم إضافة المعتويات SI إلى النتيجة .

وبهذا نكون قد شرحنا أكبر قدر ممكن عن مبدأ عمل المعالج .

المعالج Intel 80186 : لقد بدء إنتاج هذا المعالج من عام ١٩٨٠ إلى عام ١٩٨٢ ولقد وصلت سرعته إلى Intel 80186 وأما وأصبح هذا المعالج يملك Pin ولقد صمم هذا المعالج بثمانية خطوط فقط من أجل رخص ثمنه أي كان معالج 8 bit وأما بالنسبة لبقية ميزاته فهي مشابهة تماماً للمعالج 8086 لذلك لم ينل هذا المعالج شهرة كبيرة .



المعالج 1980 المعالج 25 MHz وكان طول قناة الترانزستور 1907 ولقد وصلت سرعته إلى MHz وكان طول قناة الترانزستور 1908 ولقد وصلت سرعته إلى 1.5µm وكان طول قناة الترانزستور المحالج 1.5µm هو MOSFET وأصبح هذا المعالج عنونة ذاكرة وصل حجمها المعالج 104،00 ترانزستور ولقد استطاع هذا المعالج عنونة ذاكرة وصل حجمها وللى 16MB من الذواكر RAM ولقد صمم هذا المعالج ليتعامل مع التطبيقات المتعددة ( Multitasking applications ) ومن هنا بدأت شركة مايكروسوفت بالبدء بتصميم نظام التشغيل ويندوز الذي يستطيع تشغيل أكثر من برنامج في أن واحد بفضل هذه التقنية التي أضيفة إلى المعالج 80286 وهي تقنية تعددية المهام والمستخدمين .

وبالنسبة للإضافات الداخلية على المعالج :أصبح هناك أربع وحدات داخلية بدلاً من اثنتين كما في المعالج 8086 هـم على الشكل التالى :

۱ – وحدة المر Bus unit ) BU ) .

. ( instruction unit ) IU وحدة التعليمة  $- \tau$ 

- ٣ وحدة التنفيذ Execution unit ) EU ) . «
  - ی ( address unit ) AU ) .



وهذا هو مخطط الداخلي للمعالج 80286 :

المعالج 1986 1008 : ولقد بدء إنتاج هذا المعالج منذ عام ١٩٨٦ ولقد وصلت سرعته إلى 40 MHz و كان طول قناة الترانزستور MOSFET هـ هـ مما جعل هذا المعالج يستخدم كوحدة معالجة مركزية CPU لعديد من الحواسيب الشخصية ولقد كان هذا المعالج هو الأول الذي يملك 32bit لجميع الخطوط والمسجلات الداخلية والتي لم تتغير حتى بعد عشرين سنة من الآن ولآن خطوط العناوين بطول 32bit أصبح هـذا المعالج قـادراً

على عنونة ذاكرة تصل إلى 4GB وأيضاً أصبح يمتلك معالجاً رياضياً مساعداً لتنفيذ العمليات المنطقية والحسابية أي يملك الوحدة ALU بالإضافة إلى المعالج الرياضي المساعد .

المعالج Intel 80486 وهذا بدء يظهر لذا شيء جديد لم يكن من قبل في المعالجات السابقة وهو سرعة المعالج وهنا بدء يظهر لذا شيء جديد لم يكن من قبل في المعالجات السابقة وهو سرعة النواقل الأمامية في المعالج وقد وصلت سرعة الممرات في هذا المعالج إلى 50MT/s البيانات والتعليمات من وإلى المعالج وقد وصلت سرعة الممرات في هذا المعالج إلى 50MT/s



ولقد وصل طول قناة الترانزستور MOSFET إلى MOSFET ويعتبر هذا المعالج هو الثاني في عائلة المعالجات ذات 32bit وأصبح عدد الترانزستورات التي يحتويها 1,2 مليون ترانزستور ولقد تميز هذا المعالج باحتوائه على معالج ضمنه لحساب الفاصلة العائمة ( RAM وطيفتها ) ووحدة متحكم الذواكر السريعة cache controller إضافة إلى ذاكرة ستاتيكية من النوع قدرها 8KB وظيفتها الاحتفاظ بالتعليمات الأكثر تكراراً والبيانات بشكل مؤقت .

وهذا هو المخطط الداخلي للمعالج 80486 :



المعالج Pentium : ولقد بدء تصنيع هذا المعالج منذ عام ١٩٩٣ ووصلت سرعة تردد الساعة له حتى 300 MHz ولقد وصلت سرعة 66 MHz إلى 500 MHz وأصبح طول قناة الترانزستور 500 MHz هنا هو 500 MHz والآن لنتكلم عن ميزات هذا المعالج :

- لقد أصبح المعالج Pentium يملك مسارين للبيانات ( كل مسار طوله 32bit موضوع في أنبوب ) مما سمح له بإنجاز أكثر من تعليمة خلال نبضة ساعية واحدة ، أحد هذه الأنابيب يدعى U وهو يستطيع نقل أي تعليمة بينما الآخر يدعى V وهو ينقل التعليمات الأبسط والأكثر شيوعاً ، إن



استخدام أكثر من أنبوب كون ميزة نموذجية لتصميم المعالجات ، ونلاحظ أن المعالج أصبح يملك 64bit من خطوط نقل

- البيانات ولكنه يستخدم كل 32bit على حدا وهذا لا يعني أن المعالج بنتيوم يستطيع أن ينفذ برامج 64bit لأن خطوط العناوين والمسجلات جميعها بطول 32bit .
- لقد أضيف لهذا المعالج تعليمات جديدة تدعى MMX وأيضاً تعليمات SIMD ولقد صممت هذه التعليمات من أجل بـرامج اللتيميديا Multimedia أي برامج الصوت والصورة .
- وهنا يجب أن ننوه إلى أن المعالج Pentium أصبح ينجز تعليمتين في نبضة ساعية واحدة أما المعالج 80486 كان ينجز تعليمة واحدة خلال نبضة ساعية واحدة .
  - أن جهد التغذية للمعالج 80486 يحتاج لجهد 5V أما المعالج Pentium يحتاج فقط جهد 1.8V حتى يعمل .
- لقد زود المعالج Pentium بذاكرة من المستوى الأول Level 1 بحجم 512KB من نوع Pentium بداكرة من المستوى الأول Cash بحجم تدالًا الحين وهي ذاكرة سريعة جداً بسبب البنية الداخلية لها .



المعالج Pentium II : بدء إنتاج هذا المعالج في منتصف عام ١٩٩٧ ووصلت سرعة تردد الساعة لهذا المعالج حتى 450MHz ولقد تميز هذا المعالج :

- تم تطوير هذا المعالج ليتعامل مع نوع جديد من الذواكر RAM وهي الذواكر SDR وهي الذواكر SDR وهي الذواكر single data rate synchronous dynamic random access ) SDRAM (memory ) وهذا النوع من الذواكر يسمى الذواكر الديناميكية المتزامنة ولأنها تحتوي على دارة تحكم بالتزامن وتوفرت هذه الذواكر بعدة ترددات حسب المواد المصنعة منها ولقد امتلكت هذه الذواكر Pin ناقل .
- أصبح هذا المعالج يتعامل مع منفذ جديد يدعى accelerated graphics port ) AGP ) وغالباً ما يدعى منفذ الصور المتقدم ونحن نعلم أن أنظمة التشغيل والبرامج أصبحت تتجه نحو الرسومات العالية الدقة وثلاثية البعد والأجيال المتعاقبة لمحولات العرض التى توضع على منافذ الـ PCI لم تعد تفى بالغرض .
- على اختلاف المعالجات السابقة التي كانت توضع في مقبس Socket أصبح هذا المعالج يوضع في منفذ Slot والذي كان يحمل مع مكوناته على لوحة إلكترونية وبسبب هذه اللوحة أصبحت الذاكرة Cash خارجية وتوضع على اللوحة الأم وهذا أدى إلى بطئ المعالج مما جعل شركة Intel تقوم بإظهار الذواكر Cash من المستوى الثاني مما أدى إلى غلاء ثمن المعالج مما أضطر شركة Intel لإنتاج معالج جديد سمي بـ Celeron وله نفس بنية المعالج Intel ولكن بـذاكرة cash أقل حجماً ( أما 256KB 256KB ).

المعالج Intel Celeron : بدء تصنيع هذا المعالج في عام ١٩٩٨ ولقد وصلت سرعته في الآونة الأخيرة إلى 3,6GHz أي 3600MHz وأصبح طول قناة الترانزستور MOSFET هنا MOSFET وتم تصنيع هذه العائلة الجديدة من المعالجات لأن معالجات Pentium وما بعدها أصبحت غالية الثمن بسبب المواد الداخلية المصنعة منها (على مبدأ على قد بساطك مد رجليك ) وكان المعالج Pentium II الأول مشابهاً للمعالج المعالج Pentium III وبعدها المعالج المعالج وكان المعالج تكون هذه العائلة من المعالجات ملائمة من أجل معظم التطبيقات والمستخدمين الشخصيين ولكن أعمالها (بعضها ) يكون محدود

عندما تأتي للعمل في تطبيقات مجهدة مثل تصنيع الألعاب أو برامج الصور العالية المستوى ( Maya أو 3D max ) وسوف نتحدث عن الأنواع اللاحقة مع كل معالج نزلت معه .

Pentlune Henserale

المعالج المعالج المعالج المعالج المعالج منذ عام ١٩٩٩ وبدأت وبدأت المعالج منذ عام ١٩٩٩ وبدأت المعالج المعالج المعالم المعالم

تعليمات Streaming SIMD Extension ) ولقد وصل جهد التغذية في الآونة الأخيرة له إلى 1,45v . أما 128KB أما بالنسبة للمعالج Cash ( أما 128KB أو 256KB ) .



المعالج 4 Intel Pentium : بدء تصنيع هذا المعالج في بداية عام ٢٠٠٠ ولقد بدأت سرعته من  $1,3\,\mathrm{GHz}$  إلى  $1,3\,\mathrm{GHz}$  وسرعة الـ  $1,3\,\mathrm{GHz}$  من  $1,3\,\mathrm{GHz}$  إلى بدأت سرعته من  $1066\,\mathrm{MT/s}$  وطول قناة الترانزستور  $1066\,\mathrm{MT/s}$  هو  $1066\,\mathrm{MT/s}$  وهنا بدء المعالج  $1066\,\mathrm{MT/s}$  ومنا بدء المعالج  $1066\,\mathrm{MT/s}$  وبعدها على مقابس من نوع  $1066\,\mathrm{MT/s}$  وبعدها على مقابس  $1066\,\mathrm{MT/s}$  .

أصبح المعالج Pentium 4 يملك ميزة NetBurst وهي ميزة تستخدم تعليمات التعامل مع أنابيب نتقل البيانات مما زاد سرعة التردد بشكل كبير وأيضاً هذه الميزة عرفت



. باسم تعليمات  $SSE2\ SIMD$  ولقد أضيفت لها تعليمات أضافية عن

أصبح حساب الفاصلة العائمة في هذا المعالج بطول 64bit .

مؤخراً أضيفت تقنية متقدمة متكاملة هي ميزة Hyper-threading technology لجهل معالج فيزيائي واحد يظهر على أنه أثنين واحد منطقي وواحد وهمي وهي تقنية تمنع عمل المعالج تحت أحمل معينة بعمل مفيد مشروط من أجل وحدة التنفيذ .



المعالج M بداية عام ٢٠٠٣ وبدأت بدء تصنيع هذا المعالج في بداية عام ٢٠٠٣ وبدأت 400 MT/s بدأت 2,26 GHz إلى 900 MHz سرعته من 900 إلى أما سرعة الستور 900 وطول قناة الترانزستور 900 كانت في البداية 900 وكان هذا 900 وركب على مقبس 900 ومقبس 900 ومقبس 900 ومقبس 900 ومقبس 900 ومقبس 900 ومقبس 900 المعالج هو جزء من خطة برنامج 900 المحمولة .

إن معالج Pentium M يمثل انطلاقا جذرياً لشركة Intel لأنه إصدار جديد يحتوي

تعديلات كثيرة عن الإصدارات السابقة ، أنه منظم من أجل طاقة فعالة وميزات حيوية لإمداد عمر بطارية الحواسيب المحمولة فهو يعمل باستهلاك طاقة منخفضة جداً وأيضاً بالمقال حرارة أقل .

إن المعالج Pentium M يعمل بسرعة تردد ساعة منخفضة بالمقارنة مع المعالج Pentium M ولكن معالج Pentium M سرعته 1,6GHz يعادل معالج Pentium 4 سرعته 2,4GHz لأن المعالج Pentium M متوافق بواجهة المر وهذا الجزء التنفيذي المضاعف هو عبارة عن تطوير تعليمات محلل الشيفرة مزدوج عن المعالج 4 SSE2 وامتلاكه لـذاكرة Cash أكبر وأجمل من ذلك أن هـذا المعالج يملك تقنية تـدعى speedstep وهذه التقنية تجعل المعالج يعمل بسرعات مختلفة حسب العمل الذي يؤديه فمثلاً معالج سرعته 1,6GHz يستطيع العمل بسرعة 1600MHz و 800 و 1000 و 1000 و 1400 و 27Watt وحتى 5Watt .

والآن سوف نتكلم عن المعالج Celeron M المشابه للمعالج Pentium M وهذا المعالج يعمل بنفس مبدأ عمل المعالج Pentium M وهذا المعالج Pentium M وأيضاً لا يدعم تقنية Speedstep وأيضاً قاعدة نظام هذا المعالج ليست من ضمن خطة برنامج Centrino .





وبالنسبة لميزات هذا المعالج فهو الأول الذي يملك ميزة Multi-core أي تعدد الأجزاء التنفيذية داخل المعالج ( وتعني هذه الميزة أن معالج واحد يتضمن أكثر من معالج تنفيذي بداخله ) بالإضافة إلى أن الذاكرة Cash في هذا المعالج أصبح حجمها 1MB .



أما بالنسبة للمعالج Celeron D : لم يملك هذا المعالج ميزة Multi-core وأيضاً يملك نصف ذاكرة cash أو أقل .

المعالج Intel core : بدء إنتاج هذا المعالج في بداية عام ٢٠٠٦ ولقد بدأت سرعته من I,06GHz إلى 1,06GHz وسرعة الـ FSB هي 533MT/s وطول قناة الترانزستور FSB هو MOSFET وأصبح يركب هذا Socket M .

أصبح هذا المعالج بديلاً لمعالجات Pentium M لانخفاض الطاقة التي يستهلكها وهي أقل من 25Watt وهو أيضاً أول معالج تستخدمه شركة Apple Macintosh بالإضافة إلى أنه يحتوي على ميزة Multi-core وأيضاً أصبح حجم الذاكرة 2MB cash ولقد وصل عدد الترانزستورات في هذا المعالج إلى 151 مليون ترانزستور وأصبح يملك أنبوب لنقل البيانات .



المعالج Intel core 2 : بدء تصنيع هذا المعالج في ١٣ تموز ٢٠٠٦ وبدأت سرعته من 1667MT/s إلى 4667MT/s وسـرعة الـــ FSB تـــتراوح مــن 2,93GHz إلى 1,66GHz وأيضاً بدء المعالج يركب على مقبس Socket M ولكن بعدها بدء يركب على مقبس Socket T .

أضيف لهذا المعالج ميزة SSE3 و SSSE3 وهو المعالج الأول الذي يمكن استخدامه في الحواسيب المخصية والحواسيب المحمولة ويدعى المعالج الذي يستخدم في الحواسيب الشخصية Conroe والذي يستخدم في الحواسيب المحمولة يدعى

ولقد أصبح هذا المعالج يملك Four-core أي أربعة أجزاء تنفيذية ولذلك فهو لا يعتمد على سرعات التردد العالية مثل المعالجات Pentium 4 لأنه يستطيع تنفيذ أربعة أضعاف ما ينفذه المعالجات السابقة وهذه القوة هي عبارة عن تحسينات في المعالجة وتحليل الشيفرات وتطوراته في وحدات التنفيذ وأيضاً في الذاكرة Cash حيث أصبح حجم هذه الذاكرة في هذا المعالج 4MB وهذا المعالج فقط يحتاج إلى طاقة فدرها 130watt بينما المعالج Pentium 4 يحتاج إلى طاقة قدرها speedstep .

ولقد كان بودي أن نتكلم عن معالجات Itanium 2 و Itanium 2 التي تستخدم في المخدمات وعن معالجات شركة AMD ولقد كان بودي أن نتكلم عن معالجات شركة

مع تمنياتي لكم بالتوفيق والنجاح دائماً