#### Модули за числа с плаваща запетая



#### Автор: доц. д-р инж. Любомир Богданов



#### ПРОЕКТ ВG051PO001--4.3.04-0042

"Организационна и технологична инфраструктура за учене през целия живот и развитие на компетенции"

Проектът се осъществява с финансовата подкрепа на Оперативна програма "Развитие на човешките ресурси", съфинансирана от Европейския социален фонд на Европейския съюз Инвестира във вашето бъдеще!



#### Съдържание

- 1. Представяне на числа в двоичен вид
- 2. Барабанен премествач (barrel shifter)
- 3. Модули за числа с плаваща запетая (FPU)
- 4. Умножители (МРҮ)
- 5. Модул за защита на паметта (MPU)
- 6. Модул за организация на паметта (ММU)
- 7. Кеш памети

Цифровите схеми могат да обработват само числа, представени с битове, които може да са 0 или 1.

#### Проблем:

\*c 1 бит може да се представят само две числа, но за да върши нещо полезно,  $\mu$ PU трябва да може да обработва и по-големи числа, например  $0 \div 10$ ,  $100 \div 200$ ,  $1000000 \div 3500000$ , и т.н.

#### Решение:

\*да се използва група от битове, която представя числата в двоична бройна система. Колкото повече бита включва една група, толкова по-голямо десетично число може да представи тя.

**Прав код без знак** (straight binary) – групата от битове се съпоставя директно на положителни числа от десетичната бройна система [1].

| Decimal number | Binary number |
|----------------|---------------|
| 0              | 0             |
| 1              | 1             |
| 2              | 10            |
| 3              | 11            |
| 4              | 100           |
| 5              | 101           |
| 6              | 110           |
| 7              | 111           |
| 8              | 1000          |
| 9              | 1001          |
| 10             | 1010          |
|                |               |

#### Проблем: ВИД

\*Как може да се представят целочислени стойности със знак?

Решение:

- \*прав код (signed magnitude)
- \*обратен код (one's complement)
- \*допълнителен код (two's complement)

#### Проблем:

\*Как може да се представят дробни числа (числа със запетая)?

Решение:

- \*Числа с фиксирана запетая
- \*Числа с плаваща запетая (IEEE 754-1985)

6/111

**Прав код** (signed magnitude) – най-старшият бит (т.е. битът най-вляво) от двоичното число се заделя, за да се указва знак. Когато MSb = 1, значи че знакът е минус, а оставащите младши битове указват отрицателно число. Когато MSb = 0, знакът е плюс и числото е положително.

#### Проблем:

при такова представяне, в обхвата от всички числа има две нули.

1000.0000 (0-) 0000.0000 (0+)

ВИД

Работата с такива числа ще доведе до усложняване на

хардуера, за да се преодолее този проблем.

| Decimal number | 8-bit binary signed magnitude number |
|----------------|--------------------------------------|
| -127           | <mark>1</mark> 111 1111              |
| •••            |                                      |
| -3             | 1000 0011                            |
| -2             | 1000 0010                            |
| -1             | 1000 0001                            |
| -0             | 1000 0000                            |
| +0             | 0000 0000                            |
| 1              | 0000 0001                            |
| 2              | 0000 0010                            |
| 3              | 0000 0011                            |
| •••            | •••                                  |
| 127            | 0111 1111                            |
|                |                                      |

**Обратен код** (one's complement) – отрицателните числа се представят с инвертирани битове на техния положителен еквивалент.

При събиране на две такива числа трябва да се следи за пренос (Carry). Ако има, този бит трябва да бъде добавен обратно към резултата, иначе числото ще е грешно.

#### Проблем:

при такова представяне, също има две нули.

1111.1111 (0-) 0000.0000 (0+)

| Decimal number | 8-bit binary one's complement number |
|----------------|--------------------------------------|
| -127           | 1000 0000                            |
| •••            | •••                                  |
| -3             | 1111 1100                            |
| -2             | 1111 1101                            |
| -1             | 1111 1110                            |
| -0             | 1111 1111                            |
| +0             | 0000 0000                            |
| 1              | 0000 0001                            |
| 2              | 0000 0010                            |
| 3              | 0000 0011                            |
| ···            | <b></b>                              |
| 127            | 0111 1111                            |

**ВИД**Пример – да се съберат числата -5 и +3. Нека те се представят с обратен код.

Пример – да се съберат числата -2 и +6. Нека те се представят с обратен код.

**ВНИМАНИЕ!** Дължината на целочислените стойности е фиксирана (n = 4, 8, 16, 24, 32 бита). Всеки бит, който се пренесе на позиция n + 1 бива загубен.



**Допълнителен код** (two's complement) – отрицателните числа се представят с инвертирани битове на техния положителен еквивалент и след това добавяне на числото 1.

При такова представяне има само една нула (0000.0000).

Аритметиката се извършва **със същия хардуер**, с който се извършва аритметиката на числа, представени с **прав код без знак**.

Компилаторът е отговорен за преобразуването на числата в допълнителен код, преди да се заредят в паметта.

С 8-битов допълнителен код могат да се представят числата -128  $\div$  +127 (докато с обратния код имаме неефективно ползване на битовете: -127  $\div$  +127).

Допълнителният код е най-често използвания в цифровите системи.

| Decimal number | 8-bit binary one's complement number |  |
|----------------|--------------------------------------|--|
| -128           | 1000 0000                            |  |
| •••            | •••                                  |  |
| -3             | 1111 1101                            |  |
| -2             | 1111 1110                            |  |
| -1             | 1111 1111                            |  |
| 0              | 0000 0000                            |  |
| 1              | 0000 0001                            |  |
| 2              | 0000 0010                            |  |
| 3              | 0000 0011                            |  |
| •••            | •••                                  |  |
| 127            | 0111 1111                            |  |

Пример — да се изчисли допълнителния код на числото -87.



Пример – да се изчисли сумата на числата в допълнителен код (-87) + (+95).

this bit is cut off

Забележка: всъщност Carry се съхранява в STATUS регистъра на μPU ядро и може да се използва за аритметика с числа с произволна разредност (софтуерно подсилване на μPU).

**Логическо преместване наляво/дясно** (Logical Shift Left / Logical Shift Right) — добавяне на 0 към наймладшата/най-старшата част на едно число, която нула премества всички останали битове един индекс наляво/надясно.

```
//0x32 = 50
uint8_t myvar = 0x32;

for(i = 0; i < 8; i++){
    myvar = myvar << 1;
}</pre>
```

```
LSL
(i[-1] 0050) 00110010
(i[0] 0100) 01100100
(i[1] 0200) 11001000
(i[2] 0144) 10010000
(i[3] 0032) 00100000
(i[4] 0064) 01000000
(i[5] 0128) 10000000
(i[6] 0000) 00000000
(i[7] 0000) 00000000
```

```
//0x32 = 50
uint8_t myvar = 0x32;

for(i = 0; i < 8; i++){
    myvar = myvar >> 1;
}
```

```
LSR
(i[-1] 0050) 00110010
(i[0] 0025) 00011001
(i[1] 0012) 00001100
(i[2] 0006) 00000110
(i[3] 0003) 00000011
(i[4] 0001) 00000001
(i[5] 0000) 00000000
(i[6] 0000) 00000000
(i[7] 0000) 00000000
```

Аритметично преместване наляво/дясно (Arithmetic Shift Left / Arithmetic Shift Right) – добавяне на 0 към най-младшата/най-старшата част на едно число, която нула премества всички останали битове един индекс наляво/надясно, но знакът на числото се запазва при преместване надясно. Преместването наляво запазва знака, т.е. ASL = LSL. Ако при аритметично преместване наляво (на положително число) п-1 бит е единица и премине в позиция п, значи, че има препълване (overflow - числото си сменя знака) и програмата е тази, която трябва да се справи с това събитие. Това е причината, поради която не е нужно да се имплементират отделни инструкции за ASL и LSL.

**Използват се числа в допълнителен код (two's** complement). 21/111

```
//0x32 = 50
int8_t myvar = 0x32;

for(i = 0; i < 8; i++){
    myvar = myvar << 1;
}</pre>
```

```
ASL+
(i[-1] 0050) 00110010
(i[0] 0100) 01100100
(i[1] -056) 11001000
(i[2] -112) 10010000
(i[3] 0032) 00100000
(i[4] 0064) 01000000
(i[5] -128) 10000000
(i[6] 0000) 00000000
(i[7] 0000) 00000000
```

```
//0x32 = 50
int8_t myvar = 0x32;

for(i = 0; i < 8; i++){
    myvar = myvar >> 1;
}
```

```
ASR+
(i[-1] 0050) 00110010
(i[0] 0025) 00011001
(i[1] 0012) 00001100
(i[2] 0006) 00000110
(i[3] 0003) 00000011
(i[4] 0001) 00000001
(i[5] 0000) 00000000
(i[6] 0000) 00000000
(i[7] 0000) 00000000
```

# Представяне на числа в двоичен вид <sub>ASI.-</sub>

```
int8_t myvar = -50;
for(i = 0; i < 8; i++){
    myvar = myvar << 1;
}</pre>
```

```
(i[-1] -050) 11001110
(i[0] -100) 10011100
(i[1] 0056) 00111000
(i[2] 0112) 01110000
(i[3] -032) 11100000
(i[4] -064) 11000000
(i[5] -128) 10000000
(i[6] 0000) 00000000
(i[7] 0000) 00000000
```

# Представяне на числа в двоичен вид <sub>ASR-</sub>

```
(i[-1] -050) 11001110
int8 t myvar = -50;
                                  (i[0] -025) 11100111
for(i = 0; i < 8; i++){
                                  (i[1] -013) 11110011
    myvar = myvar >> 1;
                                  (i[2] -007) 11111001
                                  (i[3] -004) 11111100
                                  (i[4] -002) 11111110
                                  (i[5] -001) 11111111
                         избира
         компилаторът
                                  (i[6] -001) 11111111
              инструкции
правилните
                              3a
                  оператор
преместващия
                                  (i[7] -001) 11111111
Зависимост
              \mathbf{0T}
                     типа
променливата.
```

#### Изводи:

\*операторът за преместване може да се използва за преобразуване на паралелна в последователна информация

\*операторът за преместване може да се използва за умножение и деление, НО:

- → умножението на числа без знак е валидно, докато не настъпи пренос;
- → умножението на отрицателни числа е валидно, докато не настъпи препълване (т.е. резултат > -128 за 8-битови числа, > -32768 за 16-битови числа, и т.н.);
- $\rightarrow$  делението на отрицателни числа е валидно, докато се стигне -1.
- → За числа без знак, ASR не работи правилно.

**Ротиране** наляво/дясно (**RO**tate Left/**R**ight) – изместване на най-старшия/най-младшия бит на едно число, и добавянето му в началото/края на числото, като всички останали битове се преместват един индекс наляво/надясно.

#### ROL Първоначално: 1010 0011 uint8 t myvar = 0x53; for(i = 0; i < 8; i++){ 0100 011**1** Итерация (0): myvar = rotate left(myvar); Итерация (1): 100 011**10** 0001 1**101** Итерация (2): 0011 **1010** Итерация (3): В С няма оператор за ротиране, :-( Итерация (4): 011**1 0100** но има inline Асемблер :-) Итерация (5): 11**10 1000** и intrinsic функции, :-) Итерация (6): 1**101 0001** 1010 0011 Итерация (7): с който може да се извикат директно

28/111

инструкции за ротиране, ако

поддържат от микропроцесора.

#### ROR Първоначално: 1010 0011 **uint8** t myvar = $0 \times 53$ ; for(i = 0; i < 8; i++){ **1**101 0001 Итерация (0): myvar = rotate right(myvar); Итерация (1): **11**10 1000 Итерация (2): **011**10 100 **0011**10 10 Итерация (3): Итерация (4): **00011**10 1 Итерация (5): **1000 11**10 Итерация (6): 0100 0111 1010 0011 Итерация (7):

**Числа с фиксирана запетая** (fixed point number) - двоични числа, които се съпоставят на дробни числа в десетична бройна система, при които разделителната способност (резолюцията) на числото преди и числото след запетаята е фиксирана. Такива числа може да се каже, че са фиксирани целочислени стойности, кратни на някакво малко число (напр. един час се сътои от 6 х 10 минутни части).

Хардуерният модул, който ще извършва изчисленията с тези числа, трябва да знае предварително колко бита са заделени за цялото число и колко за числото след запетаята.

Вид За числа с фиксирана запетая Qn се използва формулата [3]:

$$Qn(x_q) = x_i * 2^{-n}$$

където хі е цяло число, отговарящо на дробното число хq, а n е броя на битовете, заделени за числото, представящо дробната част.

Пример — нека разредността на **цялото число** (битове за целочислена + битове за дробна част) с фиксирана запетая да е **16 бита**. Ако за **дробна част** се заделят **12 бита, остават 4 бита за целочислената част**. Числото се отбелязва като Q12.

Пример — числото 3.625, ако се представи с фиксирана запетая, ще бъде записано в паметта на контролера като  $0011.10100000000_{(2)} = 14848_{(10)}$ . Това число се получава по следния начин:

$$Q12(3.625) = 14848*10^{-12}$$

откъдето се вижда, че **хардуерът предварително трябва да знае** за  $10^{-12}$ 

Числата с фиксирана запетая може да се използват в много приложения, където изискванията за точността на дробните числа не са големи.

#### Числата с фиксирана запетая са със знак.

Texas Instruments са приготвили таблица с обхватите на всички възможни 16-битови числа с фиксирана запетая и съответните им резолюции (виж следващия слайд).

| Туре | I       | Bits       | Range   |                | Resolution |
|------|---------|------------|---------|----------------|------------|
|      | Integer | Fractional | Min     | Max            | nesolution |
| _q15 | 1       | 15         | -1      | 0.999 970      | 0.000 030  |
| _q14 | 2       | 14         | -2      | 1.999 940      | 0.000 061  |
| _q13 | 3       | 13         | -4      | 3.999 830      | 0.000 122  |
| _q12 | 4       | 12         | -8      | 7.999 760      | 0.000 244  |
| _q11 | 5       | 11         | -16     | 15.999 510     | 0.000 488  |
| _q10 | 6       | 10         | -32     | 31.999 020     | 0.000 976  |
| _q9  | 7       | 9          | -64     | 63.998 050     | 0.001 953  |
| _d8  | 8       | 8          | -128    | 127.996 090    | 0.003 906  |
| _q7  | 9       | 7          | -256    | 255.992 190    | 0.007 812  |
| _q6  | 10      | 6          | -512    | 511.984 380    | 0.015 625  |
| _q5  | 11      | 5          | -1,024  | 1,023.968 750  | 0.031 250  |
| _q4  | 12      | 4          | -2,048  | 2047.937 500   | 0.062 500  |
| _q3  | 13      | 3          | -4,096  | 4,095.875 000  | 0.125 000  |
| _q2  | 14      | 2          | -8,192  | 8,191.750 000  | 0.250 000  |
| _q1  | 15      | 1          | -16,384 | 16,383.500 000 | 0.500 000  |

34/111

От тази таблица се вижда основния недостатък – максималното и минималното число, което може да се представи е ограничено от разредността на дробната част.

При числата с плаваща запетая, ако дробната част е малка, то целочислената стойност може да е голяма. И обратното — малки целочислени стойности ще позволят представянето на много знаци след запетаята.

**Числа с плаваща запетая** (floating point numbers) – двоични числа, които се съпоставят на дробни числа в десетична бройна система. Съществуват различни стандарти, но най-често използвания е **IEEE754-1985**, който гласи:

Едно 32-битово дробно число се представя със следните битови полета:

- \*1 бит за знак
- \*8 бита за експонента
- \*23 бита за мантиса (mantissa, significand)

# Представяне на числа в двоичен вид

Числото +4.567 може да се представи изцяло с целочислени стойности: +4567 x 10<sup>-3</sup>

```
^{+} \rightarrow знак 4567 \rightarrow мантиса 10^{-3} \rightarrow експонента -3 с основа 10
```

# Представяне на числа в двоичен вид



# Представяне на числа в двоичен вид

Пример – намерете десетичния еквивалент на числото, представено с IEEE754-1985 дробно число:



- \*3нак:  $(-1)^1 = -1$
- \*Eкспонента:  $10000011_{(2)} = 131_{(10)} \rightarrow 2^{131-127} = 2^4$
- \*Мантиса:  $1 + 0x2^{-1} + 0x2^{-2} + 0x2^{-3} + 0x2^{-4} + 0x2^{-5} + 0x2^{-6}$
- $+1x2^{-7} + 1x2^{-8} + ... = 1 + 1/2^{7} + 1/2^{8} = 1.01171875$
- \*Резултат: -1 x  $2^4$  x 1.01171875 = -16.1875
- \*Или използвайте онлайн конвертора [2]:-)

#### Барабанен премествач

**Барабанен премествач** (barrel shifter) – комбинационна логическа схема, която може да премести (shift) и ротира (rotate) логически битове наляво или дясно с произволен брои позиции за един такт. В съвременните μPU се свързва към поне един вход на АЛУ и специален вид адресация на инструкциите го активира.

Така вместо µPU да изпълнява отделна инструкция по преместване и след това инструкция, която да ползва резултата, може директно да се използва инструкция с адресация с преместване. Последното ще отнеме помалко тактове от стандартния подход.

# Барабанен премествач



41/111

### Барабанен премествач

*Пример* – всички ARM Cortex v7 микропроцесори имат барабанен премествач.

Премести 2 позиции наляво числото в r10, събери го с r9, запиши резултата в r9:

add r9, r9, r10, LSL2

Барабанен премествач има и на адресния генератор. Премести битовете на отместването (offset) в r10 с 4 позиции надясно (scaled offset), събери полученото число с числото в r9, иди на получения адрес и каквото има там го зареди в r11:

mov r11, [r9, r10, LSR4]

**Модул за числа с плаваща запетая** (Floating **P**oint **U**nit, FPU) – функционален блок от µPU, извършващ аритметиката и някои специални операции върху числа с плаваща запетая.

В зависимост от връзката на FPU с µPU, има няколко възможни реализации:

- \*FPU модулът е отделен, външен чип (копроцесор);
- \*FPU модулът е интегриран в скаларен µPU;
- \*FPU модулът е интегриран в суперскаларен µPU.

Ако няма FPU, може да се използват софтуерни библиотеки.

Модули за числа с плаваща запетая (FPU)
\*FPU модулът е отделен, външен чип (копроцесор) –

\*FPU модулът е отделен, външен чип (копроцесор) – исторически работата с числа с плаваща запетая се е прехвърляла на чип извън микропроцесора. Този чип е получил названието "копроцесор". Двоичният код на инструкциите за копроцесорът трябва да е различен от останалите инструкции за целочислена обработка. Затова и мнемониката на инструкцията за FPU се различава от тази на µPU:

add r1, r2 fadd s1, s2 sub r4, r5 fsub s4, s5

FPU копроцесорът си има **отделен регистров файл**, затова регистрите от операндите се представят с различни символи от от тези обикновените инструкции (r1  $\leftrightarrow$  s1, r2  $\leftrightarrow$  s2, и т.н.)

FPU копроцесорите си имат **собствен стек** (dedicated stack) и могат да **генерират прекъсвания**.

FPU се свързват **в паралел на магистралата за данни/инструкции** на μPU и когато разпознаят КОП на FP инструкция започват да я изпълняват. През това време μPU може да изпълнява други /целочислени/ инструкции.

Пример – микропроцесор 8086 и копроцесор 8087.



### Модули за числа с плаваща

\*FPU модулът е интегриран в скаларен µPU – представлява блок от микропроцесора, който е свързан към модула за извличане на инструкцията. Има си отделен декодер на инструкцията. Когато се разпознае КОП за FP, конвейерът се превключва към FPU. През това време µPU е в неактивен

режим (изпълнява празни цикли).



Пример – ARM Cortex-M4F е скаларен процесор с FPU [5]. Докато се изпълняват FPU инструкции, Согtex-

M4F чака.

| Операция                             | Тактове |
|--------------------------------------|---------|
| + / -                                | 1       |
| Делене                               | 14      |
| Умножение                            | 1       |
| MAC                                  | 3       |
| MAC със<br>закръгляне (fused<br>MAC) | 3       |
| Корен квадратен                      | 14      |

\*FPU модулът е интегриран в суперскаларен µPU – тогава диспечерът на инструкцията може да пусне и микропроцесора, и FPU модула да работят в паралел.



Пример – ARM Cortex-А15 е суперскаларен процесор [4] с out-oforder изпълнение **FPU** инструкцията. модулът му се казва NEON (векторен FPU). Диспечерът на инструкцията позволява истинския паралелизъм.



По подразбиране програмите за µPU се компилират със софтуерни библиотеки за FPU аритметиката.

Затова, ако трябва да се използва хардуерния модул FPU, **трябва да се направят две неща**:

\*да се укаже на **компилатора чрез аргумент**, че µPU има FPU (може една и съща архитектура да е имплементирана с или без FPU, например ARM Cortex-M4F);

\*във фърмуера трябва **да се включи FPU модула** преди да се използват float и double променливи.

Пример – ARM Cortex-M7 имат FPU с двойна прецизност (64-bit double).

На компилатора се указва FPU:

```
arm-none-eabi-gcc -mcpu=cortex-m7 -mthumb -nostartfiles
--specs=nosys.specs -mfloat-abi=hard -mfpu=fpv5-d16 -Tscript.ld
./debug/main.o -o ./debug/main.axf
```

След това във фърмуера (в start-up кода):

\*scb\_cpacr |= SCB\_CPACR\_CP10\_CP11\_EN; //Enable ARM's FPU

След като се пусне FPU, може да се декларират променливи от вида float и double, и да се извършват операции с тях.

Оператори, които не съществуват в С (напр. корен квадратен) трябва да се **заменят с извикване на** функция от math или друга подобна библиотека.

Пример – добавяне на стандартната math библиотека в С става чрез указване на линкера със специален аргумент:

```
arm-none-eabi-gcc -mcpu=cortex-m7 -nostartfiles --specs=nosys.specs -
mfloat-abi=hard -mfpu=fpv5-d16 -Tscript.ld main.o -o main.axf -lm
```

и след това във фърмуера:

```
#include <math.h>
```

Алтернатива на стандартните библиотеки са **вътрешните функции** (intrinsic functions) и **внедрен Асемблер** (inline Assembler), които обаче изискват добро познаване на FPU инструкциите.

Пример – използване на внедрен Асемблер е показано на следващия слайд.

```
double my_fpu_array_1[10] =
{4.00, 16.00, 3.504, 350.768, 1.14, 1256.13, 4096.00, 56.1212, 98.111,
311.256};
double my_sqrt[10];
volatile int i;
*scb_cpacr |= SCB_CPACR_CP10_CP11_EN; //Enable ARM's FPU
for(i = 0; i < 10; i++){
   asm volatile("vsqrt.f64 %P0,%P1"
          : "=w" (my_sqrt[i])
           : "w" (my_fpu_array_1[i]) );
```

**Умножителен модул** (**M**uplti**PlY**, MPY) – модул, реализиращ умножението на целочислени стойности в един микропроцесор.

- В зависимост от връзката на MPY с µPU, има две възможни реализации:
- \*MPY е модул, видим в адресното поле на µPU (memory mapped multiplier);
- \*МРҮ е част от микропроцесорното ядро.

Ако няма MPY, може да се използват софтуерни библиотеки [7].

\*MPY е модул, видим в адресното поле на µPU – използва се в случаите, когато µPU не поддържа инструкции за умножение.

Тогава МРҮ модула се добавя **като периферен модул** (както е таймера, GPIO, АЦП, компаратора и т.н.) и може да се оприличи на хардуерен ускорител за съответните операции.

Той има регистри за входни данни и регистри за изходни данни.

µPU записва в него числата, които трябва да се умножават, изчаква няколко такта и прочита резултата.

*Пример* – MSP430FR6989 има умножител, извън микропроцесорното ядро.



Поддържаните операции са:

- \*умножение на 8/16/24/32-битови числа с и без знак
- \*умножение с натрупване на 8/16/24/32-битови числа с и без знак
- \*умножение с насищане
- \*числа с фиксирана запетая
- Входните числа може да са до 32-бита (записват се в 2 отделни 16-битови регистъра).
- Резултатът е 64-битов (записва се в 4 отделни 16-битови регистъра).
- Умножението започва, веднага щом се запише второто число в съответния входен регистър.

Table 5-1. Result Availability (MPYFRAC = 0, MPYSAT = 0)

| Operation     |      | Result Re | After |      |          |              |
|---------------|------|-----------|-------|------|----------|--------------|
| (OP1 × OP2)   | RES0 | RES1      | RES2  | RES3 | MPYC Bit | Aitei        |
| 8/16 × 8/16   | 3    | 3         | 4     | 4    | 3        | OP2 written  |
| 24/32 × 8/16  | 3    | 5         | 6     | 7    | 7        | OP2 written  |
| 8/16 × 24/32  | 3    | 5         | 6     | 7    | 7        | OP2L written |
| 0/10 × 24/32  | N/A  | 3         | 4     | 4    | 4        | OP2H written |
| 24/32 × 24/32 | 3    | 8         | 10    | 11   | 11       | OP2L written |
| 24/32 × 24/32 | N/A  | 3         | 5     | 6    | 6        | OP2H written |

#### Умножители (МРУ) Register **MPYS** MAC MACS MPY32H MPY32L MPYS32H MPYS32L OP2 MAC32H MAC32L OP2H MACS32H MACS32L OP2L 16 15 31 16 15 OP1 (high word) OP1 (low word) OP2 (high word) OP2 (low word) 16-bit Multiplexer 16-bit Multiplexer 16×16 Multiplier OP1\_32 =-OP2 32 ■ MPYMx $\blacksquare$ <sup>2</sup> Control Logic 32-bit Adder MPYSAT ■ **MPYFRAC** ■ MPYC ■ 32-bit Demultiplexer RES3 SUMEXT RES2 RES1/RESHI RES0/RESLO 32-bit Multiplexer

62/111

Figure 5-1. MPY32 Block Diagram

Когато МРУ модулът е външен за µРU, трябва да се **внимава с прекъсванията** и работата с този модул [6]. Ако се запише първото число и, преди да се запише второто число, настъпи прекъсване, и ако в прекъсването се използва умножителя, то конфигурацията на МРУ ще се загуби и резултата ще е непредвидим.

Пример — МРҮ се приготвя за умножение на числа с фиксирана запетая (има един бит в контролния регистър МРҮЗ2СТL0), а в прекъсването се преконфигурира (отново с МРҮЗ2СТL0) за целочислени стойности. При връщането от IRQ, МРҮ ще вижда входните си числа като цели, а не с фиксирана запетая и операцията ще е грешна.

*Пример* - контролен регистър MPY32CTL0 на MSP430FR6989. Ако дори един от битовете  $0 \div 7$  се промени в IRQ, умножението в основната програма ще е грешно.

Table 5-9. MPY32CTL0 Register Description

| Bit            | Field       | Туре | Reset | Description                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |
|----------------|-------------|------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| 15-10 Reserved |             | R    | 0h    | Reserved. Always reads as 0.                                                                                                                                                                                                                                                                                                      |  |  |  |  |  |
| 9              | MPYDLY32    | RW   | Oh    | Delayed write mode  0b = Writes are delayed until 64-bit result (RES0 to RES3) is available.  1b = Writes are delayed until 32-bit result (RES0 to RES1) is available.                                                                                                                                                            |  |  |  |  |  |
| 8              | MPYDLYWRTEN | RW   | Oh    | Delayed write enable All writes to any MPY32 register are delayed until the 64-bit (MPYDLY32 = 0) or 32-bit (MPYDLY32 = 1) result is ready.  0b = Writes are not delayed. 1b = Writes are delayed.                                                                                                                                |  |  |  |  |  |
| 7              | MPYOP2_32   | RW   | 0h    | Multiplier bit width of operand 2 0b = 16 bits 1b = 32 bits                                                                                                                                                                                                                                                                       |  |  |  |  |  |
| 6              | MPYOP1_32   | RW   | 0h    | Multiplier bit width of operand 1 0b = 16 bits 1b = 32 bits                                                                                                                                                                                                                                                                       |  |  |  |  |  |
| 5-4            | MPYMx       | RW   | Oh    | Multiplier mode  00b = MPY - Multiply  01b = MPYS - Signed multiply  10b = MAC - Multiply accumulate  11b = MACS - Signed multiply accumulate                                                                                                                                                                                     |  |  |  |  |  |
| 3              | MPYSAT      | RW   | Oh    | Saturation mode  0b = Saturation mode disabled  1b = Saturation mode enabled                                                                                                                                                                                                                                                      |  |  |  |  |  |
| 2              | MPYFRAC     | RW   | Oh    | Fractional mode  0b = Fractional mode disabled  1b = Fractional mode enabled                                                                                                                                                                                                                                                      |  |  |  |  |  |
| 1              | Reserved    | RW   | Oh    | Reserved. Always reads as 0.                                                                                                                                                                                                                                                                                                      |  |  |  |  |  |
| 0              | MPYC        | RW   | Oh    | Carry of the multiplier. It can be considered as 33rd or 65th bit of the result if fractional or saturation mode is not selected, because the MPYC bit does not change when switching to saturation or fractional mode.  It is used to restore the SUMEXT content in MAC mode.  Ob = No carry for result  1b = Result has a carry |  |  |  |  |  |

4/111

Затова този проблем се решава като временно се забраняват всички прекъсвания с псевдоинструкцията DINT. След завършване на операцията, инструкцията EINT ги разрешава отново.

Изчакването на резултата може да стане:

- \*c NOP инструкция, ако се използват инструкции с @R5 или @R5+ адресации за четене на резултата
- \*директно да се прочете, ако се използват инструкции с X(R5) или &MEM за четене на резултата

От таблицата с тактовете — 32-битови резултати с цели числа отнемат 3 такта. За закъснение се използва 1 NOP(=mov r5, r5) инструкция и първите две фази на инструкцията за достъп MOV, когато тя използва индиректна автоинкрементираща адресация за операнд-източник и абсолютна адресация за операнд-приемник (mov @r5+, &MEM0).

```
#RESLO, r5
mov
dint
                       ;Изчакай 1 такт, заради изходния буфер
nop
       r6, &MPY
mov
       r7, &0P2
                       ;Стартира се умножението
mov
                        ;Изчакай 1 такт (изпълнява се още при извличането)
nop
                       ;Отнема 4 такта - 1 такт — извличане
       @r5+, &MEM0
mov
                       ;1 такт — декодиране (МРУ е готово)
                       ;1 такт — изпълнение (чете се регистър RESLO)
                       ;1 такт — записва се резултата
       @r5, &MEM1
mov
eint
                                                                         66/111
```

По същата логика, ако резултатът се запише с x(R5), &MEM0 операнди, NOP (=mov r5, r5) е излишна, защото тази комбинация от адресации отнема 5 такта.

```
#RESLO, r5
mov
dint
                           ;Изчакай 1 такт, заради изходния буфер
nop
      r5, &MPY
mov
    r6, &0P2
mov
                           ;Стартира се умножението
       0 \times 00 (r5), &MEM0
                           ;0тнема 5 такта - 1 такт — извличане инстр.
mov
                           ;1 такт — извличане офсет
                           ;1 такт — декодиране (МРУ е готово)
                           ;1 такт — изпълнение (чете се регистър RESLO)
                           ;1 такт — записва се резултат
mov 0x02(r5), &MEM1
eint
```



\*MPY е част от микропроцесорното ядро – използва се, когато µPU има инструкции за умножение. Тогава той е функционален модул също като АЛУ и FPU.

**Използва регистрите от ядрото на µPU** за входни данни и изходни данни.

В суперскаларните μРU **може да работи в паралел** с други функционални модули, благодарение на диспечера.



Пример — микропроцесорите ARM Cortex-Mx имат инструкция за умножение, отнемаща 1 или 2 такта [5]. Умножителя на ARM има възможност за делене на числа. Умножението може да се използва с прекъсвания. Входните и изходните числа са 32-битови (т.е. записва се само младшите 32-бита на 64-битовия резултат).

mul r9, r9, r10 ;умножи r9 и r10, и запиши резултата в r9

Статус регистъра на ARM Cortex съдържа 8 бита, в които се запаметява служебна информация при прекъсване, ако ядрото изпълнява ITE, STM, LDM или MUL инструкции [5]. Това позволява при връщане от прекъсването съответните инструкции да продължат нормалната си работа.

Битовете ca ICI/IT (Interruptible-Continuable Instruction/If-Then Instruction).

| 3 | 30 | 29 | 28 | 27 | 26 25  | 24 | 19 16 | 15 10  | ) | 8 0       |
|---|----|----|----|----|--------|----|-------|--------|---|-----------|
| N | Z  | С  | V  | Q  | ICI/IT | T  | GE    | ICI/IT |   | ISR номер |

Модул за защита на паметта (Memory Protection Unit, MPU) – разделя адресното поле на µPU на региони и подрегиони, и им присвоява права за достъп (четене/запис на данни, изпълнение на инструкции, read/write/execute). Използва се най-често операционни системи за реално време (RTOS), за да раздели кода на ядрото им от потребителските програми (нишки/задачи). По този начин, ако една нишка сгреши и се опита да пише в системния регион, няма да успее и няма да повлияе на работата на RTOS.

MPU се използва също от библиотеки, които са сертифицирани и не се позволява на потребителския фърмуер да ги преконфигурират (напр. Bluetooth).



Регистри на MPU ca:

- \*контролен съдържа битове за включване и конфигуриране на MPU;
- \*избор на регион записва се число, избиращо номер на регион, който ще се конфигурира с регистрите за базов адрес и атрибути със следващите инструкции в програмата.
- \*базов адрес начален адрес на региона, обикновено регионите имат ограничение за най-малък размер и най-младшите няколко бита от базовия адрес не се използват;
- \***атрибути** съдържа няколко бита за размер на региона (задават размера по формула, напр. 2 ^ [SZ+1]), както и права за достъп (четене/запис/изпълнение или изцяло забранен), и други.

Ако код от един регион се опита да достъпи данни/код от друг регион, без да има съответните права, достъпът ще се преустанови и ще се генерира прекъсване.

В прекъсването на MPU се слага код на операционната система и тя трябва да реши как да се справи с проблема.

Възможно е регионите да се припокриват в някои от областите си. Тогава те си наследяват правата за достъп, като регионът с по-висок номер е с приоритет.

Регионите се разделят на равни подрегиони, които може да бъдат разрешавани/забранявани.

76/111



Прекъсвания

за инструкции за данни

Cortex-M3 микропроцесор

Модул за

трасиране

и точки за

(ITM)

за дебъгване на периферни модули

модули

Макроклетка

за трасиране

единствено

на инструкции

(ETM)

CoreSight

ROM

таблица

Порт за трасиране

78/111

ARM Пример Cortex-M3 ИМАТ Събуждане от Deep Sleep Cortex-M3 Контролер Контролер MPU, позволяващо ядро за събуждане прекъсванията (WIC) (NVIC) да раздели ce адресното поле на Хардуерни MPU точки на (модул за прекъсване 8 региона, всеки от зашита на (FPB) паметта) наблюдение 000 който разделен 8 равни на Магистрален мултиплексор Трасираща макроклетка подрегиона. Порт за АНВ порт за SW или JTAG printf()-подобно достъп Минималният дебъгер дебъгване размер е 32 байта, максималният GB. 1. AHB-Lite 2. AHB-Lite 3. AHB-Lite 4. PPB APB интерфейс периферни интерфейс интерфейс

Пример – Bluetooth микроконтролерите на Nordic от серията NRF51 и NRF52 използват библиотека (SoftDevice), която работи с радиото и потребителския фърмуер не може да достъпва директно регистрите му.



**Модул за организация на паметта** (**M**emory **M**anagement **U**nit, MMU) – модул, който създава виртуално (реално несъществуващо) адресно поле за µРU и осъществява връзката между виртуални адреси и физически адреси (на регистри, реално съществуващи в системата) [9].

Целта на MMU е подобна на MPU – използва се от OS за контрол на потребителските програми. MMU позволява на OS да контролира кои региони от паметта да са видими за програмата, началните адреси на тези региони и права за достъп до регионите.

Преобразуването на виртуални адреси във физически от MMU модул се нарича **транслиране на адреси**.

Освен контрол, създаването на виртуално адресно поле позволява и да се направи абстракция от хардуера.

Пример - няколко фрагментирани малки "парчета" от паметта да се представят като едно единствено адресно поле, което програмата вижда (важно за malloc).

Пример – програмистите не трябва да знаят точно на кои адреси се намира паметта, а само че има ММU, което ще направи транслацията.

*Пример* – ако RAM свърши, може да започне да се използвадард диска като даннова памета.



При bare-metal фърмуера всички адреси трябва да са физически. Ако дадена програма трябва да се пусне на друга система със същия µPU, ще се наложи тя да се компилира наново, защото паметите ще са на други адреси.

Ако се използва MMU, същата програма трябва само да се копира в системата и тя ще работи без рекомпилация.

И нещо повече – няколко програми в паралел може да работят на едни и същи адреси (виж ASID).

#### Модул за организация на паметта (MMU) Физическо

адресно поле (DRAM)

0x0000.0000



84/111

Виртуалният адрес се разделя на две части:

\*номер на страница (page number) – старшата част от виртуалния адрес, която указва индекс на елемент от таблица на съответствието, съдържаща физическия адрес. Тази таблица се взима или от буфер (TLB), или от основната памет (RAM).

\*отместване в страницата (page offset) – отместване от базовия адрес на страницата, където се намират данните/инструкциите. Отместванията не се транслират, т.е. отместването във виртуалния адрес = отместването във физическия адрес.



MMU модула се състои от два подмодула:

\*модул за търсене в таблица (Table Walk Unit, TWU) – хардуерен модул, използван за намиране на съответствието между физически и виртуален адрес от транслационна таблица. Транслационната таблица се съхранява в RAM.

\***транслационни буфери** (**T**ranslation **L**ookaside **B**uffers, TLB) – хардуерни буфери, съдържащи данни за скорошно извършени транслации, така че да не се налага отново да се търсят в таблиците. Типично се вграждат по 16 ÷ 512 буфера.

(MMU)

Физическо адресно поле



Един TLB съдържа следната информация:

- \*VA таг (Virtual Address tag, Page Number) номер на страница, чийто физически адрес е буфериран
- \*Физически адрес физическият адрес на страницата, отговарящ на номера на страницата от виртуалния адрес.
- \*ASID (Address Space **ID**entifiers) уникален номер, който се присвоява на всеки VA таг, за да се знае виртуалния адрес от точно коя нишка идва.
- \*Дескриптор съдържа правата за достъп за съответния регион.



**TLB съвпадение** (TLB hit) – ако номера на страницата на виртуалния адрес съвпадне с номера на VA тагът и може да се намери физическия адрес от TLB модула, а не от транслационната таблица в основната (RAM) памет.

**TLB пропуск** (TLB miss) – ако номера на страницата на виртуалния адрес несъвпадне с номера на VA тагът и не може да се намери физическия адрес от TLB модула, той трябва да се извлече чрез TWU от транслационната таблица в основната (RAM) памет.

Софтуерните драйвери (модули) обаче работят с конкретни физически адреси ...

Какво се прави тогава, ако е включено ММU-то?

Под Линукс се използват две АРІ функции за тази цел: get\_resource() и ioremap(). Първата известява ядрото на ОЅ, че хардуерният модул се използва от драйвер, втората връща указател към адреса на първия регистър на модула (в случая RCC).

```
uint32 t *reg pointer;
struct resource *rcc module;
rcc module = platform get resource(pdev, IORESOURCE MEM, 0);
if(unlikely(!rcc module)){
        pr err(" Specified Resource Not Available... 0\n");
        return -1:
//Converting the physical addresses to virtual for using in driver
rcc base virtual = ioremap nocache(rcc module->start, resource size(rcc module));
if(unlikely(!rcc base virtual)){
       printk(KERN_ALERT "(cannot map IO)\n");
       return -1:
//Modify register just as you would modify it in a bare-metal firmware
reg pointer = (rcc base virtual + RCC AHB1ENR OFFSET);
```

\*reg pointer |= RCC AHB1ENR GPIOA EN MASK;

**Кеш памет** (cache memory) – буферна памет, в която се зареждат инструкции и данни от основната памет, с цел да се повиши бързодействието на връзката микропроцесор-памет. Клетките на тази памет се реализират със същата технология, с която се реализира SRAM.

Микропроцесорите са много по-бързи от паметите (DRAM, и всички видове ROM) и, в повечето случаи, бързодействието на една система се определя от по-бавния елемент (bottleneck). За да се преодолее този недостатък, най-често използваните части от програмата се извличат бавно от основната в буферната памет, а след това се достъпват бързо от µPU. За да работи този метод, схемата по която се зареждат кеш паметите трябва да предскаже правилно коя част от програмата ще се изпълни следваща.

Кеш паметите се зареждат от хардуер и програмистът не вижда този процес, освен че програмата му започва да се изпълнява побързо [11]. Кешът се пуска в началото от програмата, преди да се стартира изпълнението на основния алгоритъм.



ПАМЕТИ

ПАМЕТИ

95/111

Харвард архитектурите изискват използването на отделни кеш памети:

- \*кеш памет за инструкции (instruction cache, icache)
- \*кеш памет за данни (data cache, dcache)

Така докато се извличат инструкции може в паралел да се извличат и данни. Ако кешът е общ (за данни и инструкции), това няма да е възможно, понеже магистралата към кеша е една.



Кеш паметите имат **йерархия**. Регистрите на кеша, които се достъпват за няколко такта (най-бързи), но са малко на брой, са част от L1 кеш (level 1 cache). Всяко следващо ниво (към днешна дата L2, L3, L4) е с поголям обем, но отнема повече тактове за достъп. Типични стойности на тактовете са дадени в [11].

| Вид памет             | Тактове |
|-----------------------|---------|
| Регистри на<br>ядрото | 1       |
| L1d кеш               | ~3      |
| L2 кеш                | ~14     |
| DRAM                  | ~240    |

**Припокриващ кеш** (inclusive cache) – данните в L1 са "бързо" копие на данните от L2. Данните от L2 са "бързо" копие на данните от L3 и т.н. Ако L1=1kB, L2=2kB, L3=4kB, L4=16kB, то кешираният регион от RAM е 16 kB.

**Неприпокриващ кеш** (exclusive cache) – данните в L1, L2, L3 и L4 не се припокриват. Ако L1=1kB, L2=2kB, L3=4kB, L4=16kB, то кешираният регион от RAM e 23 kB [12].



**Кеш линия** (cache line) – копие на няколко данни/инструкции от последователни адреси в основната памет, които са заредени в кеш модула. Понеже данните/инструкциите от DRAM се четат по няколко наведнъж (виж burst read на DRAM от лекцията за паралелните интерфейси), то и връзката DRAM-кеш ще е по-бърза, ако се буферират по няколко числа наведнъж. Типичен размер на линията – 32 или 64 байта.

**Кеш сет** (cache set) – кеш линия с добавени адрес и флагове (виж следващия слайд).

Всеки кеш сет се състои от:

- \***адрес** уникален адрес на сета в кеша;
- \*даннов блок кеш линия с кеширани копия на байтове от основната памет;
- \*флагове 1 бит "валиден" указва дали данните/инструкциите в кеша са валидни и може да се използват, 1 бит "мръсен" указва дали данните на реда са променени от µPU, но промените все още не са отразени в основната памет.



Всеки кеш адрес се състои от:

- \*кеш таг (cache tag) старшата част на физическия адрес на данните, които са кеширани. Кеш тагът се използва за транслиране на кеш адреси ↔ физически адреси.
- \*кеш индекс (cache set / cache index) отместване по редове в кеш модула (Y)
- \*кеш отместване (cache offset) отместване в линията на кеша (X)



**Кеш съвпадение** (cache hit) – събитие, при което µPU достъпва кеш паметта и там намира валидни инструкции/данни.

**Кеш пропуск** (cache miss) — събитие, при което µPU достъпва кеш паметта и там не намира валидни инструкции/данни. Тогава кеш модулът ще се обърне към основната памет, ще извлече необходимата информация и **ще я запише на мястото на някоя друга.** Пропуските водят до блокиране на ядрото (stall), докато се копират данните от основната памет.

**Мръсен кеш** (dirty cache) – кеш сет, който е променен от μPU, но промяната не е отразена в основната памет.

**Кеш невалидиране** (cache invalidate) – процес на изтриване на кеш сет и записване на valid bit = 0. Ако µPU прочете този кеш сет и valid bit = 0, µPU ще бъде блокиран и нова информация ще бъде заредена в сета.

**Кеш изчистване** (cache clean) – отразяване на промяната от мръсен кеш в основната памет, така че и двете да съдържат едни и същи данни (т.е. кешът да стане **кохерентен**). Битът за мръсен кеш се записва dirty bit = 0.

Кеш паметите имат по няколко контролни регистъра, чрез които може да се **извършват някои основни операции** от потребителската програма:

- \*регистър за пускане/спиране (enable/disable)
- \*регистър за невалидиране (invalidate)
- \*регистър за изчистване (clean)

**Асоциативност на кеша** – ограничение в адресите от кеша, където може да бъдат кеширани данни/инструкции (cache placement policy).

- \*изцяло асоциативен кеш (fully associative cache) произволни региони от основната памет може да се записват на произволни места в кеша (изискват много хардуер за направа);
- \*директен кеш (direct mapped) даден регион от основната памет може да се запише само на едно място в кеша (малко хардуер, но много често има кеш пропуски);
- \*N-пътен сет-асоциативен (N-way set associative) даден регион от основната памет може да се запише само на N места от кеша.
- Пример 2-пътен сет асоциативен кеш позволява данните/инструкциите да се запишат на едно от две възможни места.

Изцяло асоциативен (fully associative) (direct mapped) Кеш памет Кеш памет Основна памет Основна памет Регистър #0 Кеш сет #0 Регистър #0 Кеш сет #0 Регистър #1 Кеш сет #1 Регистър #1 Кеш сет #1 Регистър #2 Кеш сет #2 Регистър #2 Кеш сет #2 Регистър #3 Кеш сет #3 Регистър #3 Кеш сет #3 Регистър #4 Регистър #4 Регистър #5 Регистър #5 Регистър #N Регистър #N



108/111

**Схема за изтриване** (cache replacement policy) — решението коя информация да бъде изтрита при записване на нова в кеша. Когато кешът извлече данни/инструкции по някоя от 3-те възможни асоциативни схеми, новата информация трябва да се запише върху стара такава. Съществуват много алгоритми, всеки с предимства и недостатъци, съответно — дадени алгоритми са подходящи за дадено приложение.

Някои от алгоритмите са: алгоритъм на Белади, FIFO, LIFO, FILO, LRU, TLRU, MRU, PLRU, RR, SLRU, LFU, LFRU, LFUDA, LIRS, ARC, AC, CAR, MQ и т.н.

Кеш памети и MMU – виртуалните адреси съдържат индекси на кеш сетове от различни нива кешове [11].



Figure 4.2: 4-Level Address Translation

### Литература

- [1] Jason Albanus, "Coding Schemes Used with Data Converters", SBAA042A, Texas Instruments, 2015.
- [2] https://www.h-schmidt.net/FloatConverter/IEEE754.html
- [3] "MSP430 IQmathLib Users Guide", v1.10.00.05, 2015.
- [4] "ARM Cortex-A15 Technical Reference Manual", r4p0, ARM Ltd, 2013.
- [5]M. Trevor, "The Designer's Guide to the Cortex-M Processor Family A Tutorial Approach", Elsevier, 2013.
- [6] "MSP430FR6xx Family User's Guide", SLAU367N, Texas Instruments, 2017.
- [7] "Efficient Multiplication and Division Using MSP430 MCUs", SLAA329A, Texas Instruments, 2018.
- [8] http://mspgcc.sourceforge.net/manual/x613.html
- [9] "Memory Management", 101811\_0100\_00, ARM Ltd, 2019.
- [10] S. Harris, D. Harris, "Memory Systems", Digital Design and Computer Architecture, 2016.
- [11]U. Drepper, "What Every Programmer Should Know About Memory", online, 2007.
- [12] G. Cooperman, "Cache Basics", online, 2003.
- https://course.ccs.neu.edu/com3200/parent/NOTES/cache-basics.html