### Паралелни интерфейси



### Автор: доц. д-р инж. Любомир Богданов



#### ПРОЕКТ ВG051PO001--4.3.04-0042

"Организационна и технологична инфраструктура за учене през целия живот и развитие на компетенции"

Проектът се осъществява с финансовата подкрепа на Оперативна програма "Развитие на човешките ресурси", съфинансирана от Европейския социален фонд на Европейския съюз Инвестира във вашето бъдеще!



### Съдържание

- 1. Паралелни асинхронни/синхронни интерфейси
- 2. Схемотехника на входно/изходни стъпала
- 3. Входно-изходен модул (GPIO) с общо предназначение
- 4. Оперативна памет SRAM
- 5. Оперативна памет DRAM

### Паралелни асинхронни интерфейси

Различните видове интерфейси могат да бъдат разделени по следните признаци:

- \* в зависимост от типа на използваните сигнали биват **цифрови** и **аналогови**.
- \* в зависимост от използваната величина за предаване на информация биват напрежителни и токови.
- \* в зависимост от полярността на сигнала биват еднополярни и двуполярни.
- \* в зависимост от типа на трансивъра биват **несиметрични** и **диференциални**.
- \* в зависимост от това дали се използва тактов сигнал или не биват **синхронни** и **асинхронни**.
- \* в зависимост от начина на предаване на информацията биват **серийни** и **паралелни**.

При паралелните интерфейси всеки бит от предаваните данни си има свой проводник, по който се предава/приема.

Това обуславя големия брой проводници, използвани при този тип интерфейси.

Използват се най-често за обмен на информация между микропроцесора и вътрешни периферни устройства.

В структурната схема на една микропроцесорна система адресните, данновите и управляващите са реализирани с паралелни интерфейси.



Броят на битовете, които могат да се предадат за един такт, определя **разредността** на интерфейса.

Най-често се използват 4-, 8-, 16-, 32- или 64-битови паралелни интерфейси.

Допълнително към данновите линии има и управляващи, чиито брой зависи от конкретното приложение.



## Паралелни асинхронни/синхронни **интерфейси** Паралелните интерфейси могат да се разделят на:

\*еднопосочни – информация може да се предава само в една посока – или от главното към подчиненото устройство, или от подчиненото към главното устройство.

\*двупосочни – информацията може да се предава в две посоки – от главното към подчиненото устройство и от подчиненото към главното устройство. Задължително трябва да има поне един управляващ сигнал, който да указва посоката на предаване. В противен случай е възможно два изхода да се свържат накъсо, което ще доведе късо съединение, ако логическите противоположни.

Входни стъпала – основните изисквания към тях са:

- \*високо входно съпротивление
- \*малък входен капацитет
- \*съвместимост на логическите нива, в зависимост от използваната технология на ИС (TTL/CMOS) [1]
- \*използване на тригери на Шмит

!!!ВНИМАНИЕ!!! Изводите, конфигурирани като входове, не трябва да се оставят плаващи! Поради високото входно съпротивление изводът ще действа като антена за смущения и ще се регистрират лъжливи превключвания на входа. Затова винаги трябва да се свързва "издърпващ" резистор, ако даденият извод има шанс да остане несвързан.

Издърпващите резистори биват два вида:

- \*към захранване (**pull-up резистор**)
- \*към маса (pull-down)

В зависимост от стойността на резистора:

- \*слаби (weak pull-up, weak pull-down) над  $100 \text{ k}\Omega$
- \*силни (**strong** pull-up, strong pull-down) под  $100 \text{ k}\Omega$

На самия чип тези резистори се реализират с **генератори на ток**, за да не заемат голяма площ. Токът през генератора определя дали "резистора" ще е слаб или силен.

На схемите на следващият слайд е показано свързването на pull-up и pull-down резистори. Вижда се, че когато изводът е оставен несвързан на входа на инвертора се подава или високо ниво (логическа единица), или ниско ниво (логическа нула) през съответния резистор.



Издърпващите резистори консумират енергия:

- \*при pull-up това става, когато към входа е подадена логическа нула;
- \*при pull-down това става, когато към входа е подадена логическа единица.

На следващият слайд е показана една схема, която е подходяща за маломощни приложения. Това е т.нар. **държач на магистрали** (bus-keeper, bus-holder, auto latch circuit), чрез който на входа се задържа последно-установената логическа стойност посредством резистор с двойнствен характер – той е издърпващ и към захранване, и към маса.

13/113



!!!ВНИМАНИЕ!!! Високото изходно съпротивление на bus keeper-а може да направи делител с високоомни стъпала/високоомни издърпващи резистори, свързани към входа.

В точката VIN тогава няма да може да се установят силни логически 1 и 0.

```
Пример –
                                                            Bus-keeper
*VDD = 3.3V
*bus keeper out = 0V.
*R1 = 300 \text{ k}\Omega
*R2 = 1 M\Omega (pull-up)
=> Іделител = 2.5 μΑ
                                              IN
=> V(IN) = 2.5 \times 10^{-6} \times 300 \times 10^{3}
= 0.75V
=> INV1 няма да превключи.
```

Съпротивлението на резистора е голямо, за да може при подаване на сигнал от външна схема, мощното ѝ изходно стъпало да вземе превес над държача и да преобърне логическото ниво. Така практически се консумира ток само при преходите от едно ниво в друго (=закъснението на двата инвертора). Когато липсват преходи, схемата консумира статична мощност много по-малка от схемата с издърпващ резистор.

Цифровите входове на микроконтролерите винаги се буферират с инвертиращи или неинвертиращи схеми. Тук говорим за електрическо или **хардуерно буфериране** на вход, което позволява постигането на високо входно съпротивление, малък входен капацитет и въвеждане на хистерезис.

Съществува и буфериране на входен порт чрез паралелен регистър, което засяга четенето на данните от него. Това се нарича **софтуерно буфериране**.

Хардуерно буфериране чрез инвертори с и без тригер на Шмит е показано на схемите в следващия слайд. Дадена е принципната схема на един от инверторите.



Използването на **тригери на Шмит** при входовете подобрява **шумоустойчивостта** им.

На фигурите на следващият слайд е даден пример за използване на вход без и с тригер на Шмит. Входният сигнал е изкривен поради смущения, което води до лъжливо превключване на входния буфер без тригер, а оттам – грешно приемане на данни от микропроцесора.



Пример – на осцилограмата по-долу е даден сигналът на вход на микропроцесор в близост до GSM модул. Вижда се насложеното смущение, което в случая е с положителен

знак.



Пример – на осцилограмата по-долу е даден сигналът на вход на микропроцесор в близост до GSM модул. Вижда се насложеното смущение, което в случая е с отрицателен

знак.



Тригерите на Шмит позволяват да се въведе долен и горен праг на възприемане на логическите нива. Сигнали по-големи от долния праг и по-малки от горния праг няма да бъдат регистрирани от приемащата част.



24/113

Някои микроконтролери имат схеми за филтриране на смущения (debounce, deglitch suppresion) на входовете чрез използване на хардуерно времезакъснение. Времезакъснението се реализира с програмируем брояч.

Пример – микроконтролерът Sitara AM3353 (TI) има два регистъра за управление на тази функционалност:

GPIO\_DEBOUNCEENABLE – разрешаване на хардуерното времезакъснение за съответен извод (има по един бит за всеки извод): 1 – разрешено, 0 - забранено GPIO\_DEBOUNCINGTIME – първите 8 бита определят коефициент N, който участва във формулата:

$$t_{delay} = (N+1)*31 = [us]$$

Пример – микроконтролерът MSP430G2553 (TI) има един регистър за управление на хардуерно времезакъснение:

UCBxCTLW1 – първите два бита от този регистър (наречени UCGLIT0 и UCGLIT1) избират предефинирани

стойности на времето:

00 - 50 ns

01 - 25 ns

10 - 12.5 ns

11 - 6.25 ns



Входните стъпала на микроконтролерите обикновено имат **защити по напрежение**. В случая диод D1 предпазва входа от отрицателни напрежения, а D2 от положителни напрежения, по-високи от захранващото.



27/113

**5V-толерантни входове** — това са входове на микроконтролер, който се захранва с напрежения по-ниски от 5 V (например с 3.3 V), но схемотехниката позволява към изводите му да се свързват интерфейси от микроконтролер (или друга ИС), работещ на 5 V без да настъпи повреда. При тях се слага само D1. входните транзистори се проектират така, че да понесат по-високи напрежения (до около 6 – 7 V).



Пример — микроконтролерът ТІ Sitara AM3353 има два регистъра за управление на тази функционалност:

GPIO\_DEBOUNCEENABLE – разрешаване на хардуерното времезакъснение за съответен извод (има по един бит за всеки извод): 1 – разрешено, 0 - забранено GPIO\_DEBOUNCINGTIME – първите 8 бита определят коефициент N, който участва във формулата:

$$t_{delay} = (N+1)*31 = [us]$$

Изходни стъпала – основните изисквания към тях са:

\*голям изходен ток, I outmax (ниско изходно съпротивление)

\*висока честота на превключване

\*съвместимост на логическите нива, в зависимост от използваната технология на ИС (TTL/CMOS) [1]

**Изходни стъпала с режимен резистор** – в по-старите интегрални схеми (PMOS и след това NMOS логика) транзисторните ключове са били реализирани по схемата, показана по-долу:



31/113

При тази схема на свързване изходният ток ще се определя от съпротивлението на резистора R1 при логическа единица в изхода и от съпротивлението на канала на NMOS транзистора при логическа нула. Показани са еквивалентните схеми на стъпалото в двата случая.



Противотактни (push-pull) изходни стъпала – използват се в съвременните интегрални схеми. Този вид логика се нарича комплементарна (допълваща се) МОЅ логика или още - CMOЅ. При тях режимният резистор е заменен с друг транзистор и така при установяване в логическа единица статична консумация на мощност няма (ако пренебрегнем утечните токове).

На фигурите на следващия слайд е даден инвертиращ изходен буфер и неговата еквивалентна схема.



**Товароносимостта** на изходното стъпало зависи от съпротивлението на канала на P- и NMOS транзисторите. Понеже е възможно R\_DS\_nmos да е различно от R\_DS\_pmos, то максималния ток, който ще може да се осигури от изхода, ще е различен за логическата нула и единица.



Противотактните стъпала позволяват реализирането на буфер с високоимпедансно състояние, при което изхода не е свързан нито към логическа единица, нито към логическа нула. Такива буфери са много полезни при двупосочна комуникация между повече от две устройства.



36/113

**Изходни стъпала с отворен колектор/дрейн** – при тях липсва както режимно съпротивление, така и PMOS транзистор.

Свързването на външно режимно съпротивление или друг товар е оставено на проектанта. Това позволява **транслиране** на логическите нива между различни серии.

На следващият слайд е показано предаване на информация между ИС със захранващо напрежение 3.3 V и 10 V. При такова свързване има ограничение – захранващото напрежение, към което ще бъде свързан отворения колектор/дрейн не трябва да надхвърля напрежението U\_CEmax или U\_DSmax на съответния транзистор.



При свързването на товари към изходните стъпала **трябва да се съобразява максималния ток**, който може да се осигури от даден извод без да настъпи повреда в ИС. Освен това при проектирането трябва да се съобрази и максималния ток, който може да протече през порта, в който се намира даденият извод.

Пример - на фигурата в следващия слайд се използва микроконтролер, който може да осигури на всеки свой извод до 10 mA ток. Максималният ток, който може да осигури един порт от 8 извода е 60 mA и тогава показаното свързване ще доведе до повреда на микроконтролера при едновременното включване на повече от 6 светодиода!



При свързването на товари към изходните стъпала **трябва да се съобразява работната честота.** Ако е свързан MOS транзисторен ключ, капацитетът С\_gs ще окаже влияние върху фронтовете на превключване, а оттам и върху енергийната ефективност на схемата.

Пример - на схемата от следващия слайд се използва микроконтролер, който участва в контролната верига на повишаващ постояннотоков преобразувател. Товароносимостта на изходното стъпало може да бъде конфигурирано на 6 и 25 mA (за конкретния МСU). Със стъпало 25 mA КПД-то на схемата се подобрява с 30 – 50 % спрямо варианта с 6 mA. В случая е важно софтуерът да конфигурира правилно съответния извод.



Осцилограма на сигналът V\_GATE без да е свързан NMOS транзисторът Q1.



Осцилограма на сигналът V\_GATE, със свързан Q1, с товароносимост на изходното стъпало 6 mA.



Осцилограма на сигналът V\_GATE, със свързан Q1, с товароносимост на изходното стъпало 25 mA.



За да може две или повече интегрални схеми с различни захранващи напрежения да работят заедно в една система, трябва връзките между тях да включват **транслатори на нива** (level shifters).

Транслаторите на нива преобразуват амплитудите на сигналите на източника в амплитуди, които приемникът може да понесе.

Според схемната реализация съществуват следните видове:

- \*инвертиращи или неинвертиращи
- \*галванично разделени или свързани
- \*еднопосочни или двупосочни

Най-простите и най-неефективните схеми са показани по-долу. R4 и R5 са pull-down резистори, за да не остават гейта и базата плаващи при началното стартиране на системата. R3 задава базовия ток на T1. R1 и R2 са режимни съпротивления.



По-ниски стойности на R1 и R2 ще направят нарастващите фронтове по-стръмни, но ще повишат консумацията на схемата.

Фронтовете ще са несиметрични – падащият фронт ще е стръмен (определя се от Rds и r0), а нарастващият полегат, заради високоомните режимни съпротивления.

!!!ВНИМАНИЕ!!! Някои микроконтролери стартират със всички изводи конфигурирани като входове с вътрешни издърпващи резистори. Това може да доведе до фалшиви превключвания при стартиране на системата (виж следващия слайд).

Пример — микроконтролерът LPC824 стартира с всички изводи като входове със свързани издърпващи резистори към захранване. В този случай R6 и R5 ще направят делител, който може да отпуши Q1. При биполярния транзистор — базов ток ще протече през R7 и R3.



Неинвертиращ вариант на предишните схеми.



Когато Т1 е запушен, гейтът на Q1 е свързан към 15 V през R1 и Q1 е запушен. Когато Т2 е отпушен гейтът е на напрежение по-ниско от 15V (делител R1/R2) и създалата се потенциална разлика отпушва Q1.



Управление на два товара едновременно, захранени с положителни и отрицателни напрежения. Ценеровият диод D1 въвежда праг на сработване на T1. Когато на извода има 0V, T1 е запушен. Когато на извода има напрежение > (Vf\_D1 + Vbe\_T1), T1 ще се отпуши.

Резисторът R1 се изчислява:



Неинвертираща схема с галванично разделяне. Транзисторът Т2 се нарича цифров транзистор (digital transistor, prebiased transistor). трябва да пусне R1 достатъчно ток през диода на оптрона ОК1, така че коеф. на предаване по ток да е >  $(50 \div 100)$  %.



Транслиране с диод, неинвертираща схема. Когато схемата Circuit подаде логическа 0 на изхода си, диодът D1 ще се отпуши през R1. D1 се препоръчва да е Шотки, защото  $Vf = 0.2 \div$ 0.4V, a V\_InputLow 3a 3.3волтова CMOS логика е 0.8 V. Когато Circuit установи логическа единица (в случая 10V), диодът D1 се запушва и изводът In остава свързан към 3V3 през R1. Предаването на данни става от Circuit към MCU1.



Транслиране с кондензатор, противотактен изход [2]. Схемата инвертира. С1 зарежда през R2. Когато изхода на MCU1 се подават правоъгълни импулси в т. А, импулси със същата амплитуда ще се виждат и в т. В, но отместени с постояннотокова съставка, равна на високото напрежение (в случая 45V). Схемата работи само **динамичен режим.** Диодът D1 разрежда C1 до Vhigh (45V), когато в т.А са подадени 3.3V.



Двупосочно транслиране [3].

Изходи на MCU1 и MCU2 = отворен дрейн.

```
IN/OUT(MCU1) = 0V \rightarrow
V GS = 3.3V \rightarrow
Q1 отпушва, дрейнът му = 0V \rightarrow
IN/OUT(MCU2) = 0V
IN/OUT(MCU1) = 3.3V \rightarrow
V GS = 0V \rightarrow
Q1 запушва, дрейнът му = 5V (през R2) \rightarrow
IN/OUT(MCU2) = 5V
IN/OUT(MCU2) = 0V \rightarrow
body диода на Q1 отпушва →
IN/OUT(MCU1) = (0.2 \div 0.4)V = V_S \rightarrow
V_GS = 3.3V - (0.2 \div 0.4)V \rightarrow Q1 отпушва \rightarrow
IN/OUT(MCU1) = 0V (V_S = V_D = 0V)
IN/OUT(MCU2) = 5V \rightarrow
V D = 5V \rightarrow
V_S = V_G = IN/OUT(MCU1) = 3.3V (през R1,
```

Q1 е запушен,  $V_GS = 0V$ )



56/113

Управлението на входно/изходните изводи често се разделя на групи от по 8, 16, 24, 32 извода. Микропроцесорът извършва четене и установяване (в 0/1) на изводите на интегралната схема чрез специален модул, който се нарича входно-изходен порт с общо предназначение (от англ. ез. General Purpose Input-Output module).

Съществуват различни наименования на GPIO модулите. Например номерацията им може да е с букви (PORTA, PORTB, PORTC ...) или с цифри (PORT0, PORT1, PORT2 ...). Имената на отделните изводи се свързват с имената на портовете + индекс след името на порта. Например извод 1 от PORTA може да се нарече A.1. Извод 4 от порт 2 може да се нарече PIO2.4, и т.н.

GPIO модулите представляват съвкупност от регистри, които конфигурират входно-изходните стъпала, свързани към всички изводи в един микроконтролер. Всеки регистър си има собствен, уникален адрес. Регистрите от един модул се разполагат на последователни адреси. Възможно е да има повече от един GPIO модул. Тогава към имената на регистрите се добавя индекс.

Пример — GPIO модулите на MSP430FR6989 са 10 броя. Регистрите, от които са изградени са еднотипни и вършат една и съща работа:

\*входните регистри се означават P1IN, P2IN, P3IN ... P10IN

\*изходните P1OUT, P2OUT, P3OUT ... P10OUT

58/113

За четенето, записа и управлението на даден извод от микроконтролера се използват **регистри със специално предназначение**, при които всеки бит управлява (конфигурира) една функция.

Примерни специални регистри са:

```
*входен
```

<sup>\*</sup>изходен

<sup>\*</sup>регистър за посока

<sup>\*</sup>регистър с флагове за прекъсвания

<sup>\*</sup>регистър за разрешаване на прекъсвания

<sup>\*</sup>регистър за вида на прекъсването

<sup>\*</sup>регистър за избор на ниво

<sup>\*</sup>регистър за избор на фронт

<sup>\*</sup>регистър за разрешаване на издърпващи резистори

<sup>\*</sup>регистър за избор на издършващ резистор

<sup>\*</sup>регистър за избор на функция на извода

**Входен регистър** (input register) – използва се за временно съхраняване на логическите състояния на изводите от един порт, когато е конфигуриран като входен.

**Изходен регистър** (output register) - използва се за установяване на логическите състояния на изводите от един порт, когато е конфигуриран като изходен.

Тези два регистъра са онагледени на фигурите в следващия слайд. Вижда се, че това са буферни регистри. При директно свързване на съответните изводи логическите нива от изходния регистър на MCU1 ще се прехвърлят във всеки един бит (D-тригер) на входния регистър на MCU2. Всяка клетка от паралелните регистри е **D-тригер**.

За четенето, записа и управлението на даден извод от микроконтролера се използват **регистри със специално предназначение**, при които всеки бит управлява (конфигурира) една функция.

Примерни специални регистри са:

- \*входен регистър
- \*изходен регистър
- \*регистър за посока
- \*регистър с флагове за прекъсвания
- \*регистър за разрешаване на прекъсвания
- \*регистър за вида на прекъсването
- \*регистър за избор на ниво
- \*регистър за избор на фронт
- \*регистър за разрешаване на издърпващи резистори
- \*регистър за избор на издършващ резистор
- \*регистър за избор на функция на извода

61/113

\*регистър за избор на товароносимост \*регистър за избор на стръмност



**Регистър за посока** (direction register) – всеки един бит от него отговаря на даден извод и определя дали той ще е вход или изход.

**Регистър с флагове за прекъсвания** (interrupt flag register) – всеки бит отразява дали на даден извод е настъпило събитие (например дали е детектиран фронт или дали логическото му състояние се е променило).

**Регистър за разрешаване на прекъсванията** (interrupt enable register) – всеки бит от него разрешава или забранява дадено прекъсване и когато то се появи (в регистъра с флаговете) микропроцесорът спира изпълнението на главната програма, след което обслужва специална подпрограма, наречена *прекъсване*.

**Регистър за вида на прекъсване** – указва дали прекъсването ще се регистрира по фронт или по ниво.

**Регистър за избор на фронт** (edge select register) – указва по кой фронт (нарастващ или падащ) да се регистрира прекъсване в регистъра с флаговете.

**Регистър за избор на ниво** (level select register) – указва по кое логическо ниво (нула или единица) да се регистрира прекъсване в регистъра с флаговете.

**Регистър за разрешаване на издърпващи резистори** (pull resistor enable) – всеки един бит отговаря за включването на издърпващ резистор на съответния изводита

**Регистър за избор на издърпващ резистор** – избира дали съответния издърпващ резистор да бъде към захранване (pull-up) или към маса (pull-down).

**Регистър за избор на функцията на извода** (gpio mode / gpio select / gpio multiplex register) — избира дали съответния извод да е свързан към GPIO модул или към друг вътрешен модул (напр. АЦП, таймер, компаратор и т.н.). Повечето микроконтролери стартират с всички изводи, свързани към GPIO модули.

**Регистър за избор на товароносимост** — конфигурира токът на изходните стъпала. По-мощните изходи могат да отдават/приемат по-големи токове, но загубната статична мощност е голяма. По-маломощните изходи имат по-малка статична мощност, но могат да отдават/приемат по-малки токове.

**Регистър за избор на стръмност** – конфигурира стръмността на фронтовете за съответните изводи.

Много стръмни фронтове в някои мощни схеми могат да предизвикат осцилации (звънене), които да смущават останалата част от системата. В тези случай е добре да се намали КПД, за да се намалят шумовете.

Пример — микроконтролерът LM3S9B92 има регистър GPIOSLR, който позволява стръмността на фронтовете за 8-милиамперовия обхват на GPIO-тата да бъде намалена с до 30 % (бит SRL = 1) или да бъде непроменена (бит SRL = 0).

Показана е опростена принципна схема на 4 входноизходни извода. На фигурата по-долу са дадени само имената на сигналите без регистрите.



67/113

### Входно-изходен модул (GPIO) с общо

предназначение



**Мултиплексиране на изводите** — микроконтролерите включват в структурата си много и разнообразни модули, които не винаги се използват в дадено приложение. Затова от гледна точка на цената е по-изгодно да се използва корпус с по-малък брой изводи, които да имат две или повече функции.

Като недостатък на този подход може да се посочи **невъзможността** за използване на **два модула едновременно**, ако те споделят един и същ извод. На следващия слайд е представена блокова схема на микроконтролер, който използва мултиплексиране на изводите си.



70/113

Пример – Sitara AM3353 има регистър CONF\_GPIO\_x, в който се конфигурират входно/изходните стъпала и мултиплексорите:

Бит 6 – избор на стръмност на фронтовете

Бит 5 – конфигурира извод х като вход

Бит 4 – избира вид на издърпващ резистор

Бит 3 – разрешава издърпващ резистор

Бит <0-3> - избира функция на извода (до 8 модула на един извод).

Пример – MSP430FR6989 има регистри PxSEL0 и PxSEL1, в които се конфигурира мултиплексора



## Входно-изходен модул (GPIO) с общо предназначение

Изводи, свързани към аналогови схеми (АЦП, ЦАП, аналогови компаратори, програмируеми усилватели и т.н.) се мултиплексират с аналогови ключове.

Някои микроконтролери свързват неизползваните аналогови входове на маса, за да намалят шумовете между отделните канали.

# Входно-изходен модул (GPIO) с общо предназначение

Пример – MSP430FR6989 има следната принципна схема на аналоговия си мултиплексор:



## Входно-изходен модул (GPIO) с общо предназначение

Аналоговият СМОЅ ключ има принципната схема показана вдясно. Той има два терминала за захранване (VDD, GND), един за включване/изключване (ENABLE), и два входно/изходни терминала (IN/OUT). Последните са взаимозаменяеми.

Два транзистора са небходими, за да се преодолее недостатъкът от праговите напрежения на MOS:

\*NMOS не може да провежда напрежения, близки до логическа 1 \*PMOS не може да провежда напрежения, близки до логическа 0.



**Оперативната памет** на микроконтролерите е със свободен достъп (**R**andom **A**ccess **M**emory) и е енергозависима.

В повечето случай се съхраняват променливите на програмата.

Възможно е и самата програма да се помести в RAM (по-рядко се прави), ако при стартирането на системата някой я копира от ROM в RAM.

Вградената в микроконтролери RAM е от вида **SRAM** (**S**tatic **R**andom **A**ccess **M**emory). На следващия слайд е показана схемотехниката за запаметяване на 1 бит информация.

!!!**ВНИМАНИЕ**!!! - в CMOS технологията дрейн и сорс областите на MOSFET-ите се правят симетрични (за разлика от мощните MOSFET), а подложките се свързват:

Това означава, че електродите на дрейна и сорса са взаимозаменяеми и **ток** може да тече от **дрейн към сорс** и от **сорс към дрейн**. Тоест на NMOS гейта се подава захранване, за да се отпуши, а на PMOS гейта се подава маса. За да се запуши NMOS на гейта се подава маса, а на PMOS – захранване.

<sup>\*</sup>към маса за NMOS

<sup>\*</sup>към захранване за PMOS

Еквивалентни схеми на NMOS и PMOS в CMOS интегрална схема. Транзисторите се използват като двупосочни ключове. При цифрови схеми се използва само един транзистор, защото е допустимо да се внася грешка от праговото напрежение VthO на MOS транзисторите. Символите на NMOS и PMOS в интегрално изпълнение често не показват боди електрода.





Всеки бит се запаметява от тригер. Тригерът е съставен от 4 транзистора (Q2, Q3, Q4 и Q5) и се достъпва с 2 (Q1 и Q6). Това е т.нар. 6Т клетка. Тригерът е асинхронен RS с един вход.

При запис на бит, еднакъв с досегашното състояние на клетката, транзисторите на тригера не променят състоянието си.

При запис на бит, различен от досегашното състояние на клетката, транзисторите на тригера променят състоянието си под влиянието на мощните транзистори, които записват този бит. Мощните транзистори имат помалко съпротивление на канала и могат да отдадат/приемат по-голям ток, който да преобърне тригера.

Еквивалентна схема на десния инвертор (Q4, Q5), десния транзистор за достъп Q6 и външен мощен инвертор, който осъществява запис на 1, когато сигналът !ВІТ е бил в 0.



Два изхода на тригера са необходими, за да бъдат свързани към компараторна схема (voltage comparator, sense amplifier) или срещана като четящ усилвател [6]. Тя изработва правилни логически нива, когато ce клетката чете (WORD SELECT=VDD).



**Защо** е необходим компаратор при положение, че SR-тригерът запаметява логическото състояние, в което е, до безкрай?

Всеки един бит използва 6 транзистора → стремежът е те да са **по-малки** и **повече**.

Сигналната линия за битове BIT (още наричана column signal) е свързана паралелно към **много клетки**.

Дори и да не се достъпват тези клетки в дадения момент, те натоварват линията с **паразитен капацитет**.

Когато се активира линията за четене (още наричана row select) този капацитет се **зарежда/разрежда много бавно** през високоомните канали на тригерните транзистори.

Следователно, добавянето на компаратор ще **ускори четенето във времето** (т.е. не се изчаква пълния заряд/разряд на кондензатора) [4].



Опростена структурна схема на 64-килобайтова SRAM.



86/113

Пример – класическият микроконтролер МС68НС11 може да работи в режим на микропроцесор. В този режим адресната и даннова магистрала на микропроцесора се включват към изводите на чипа.

За да се спестят изводи, сигналите на младшата част на адресите (ADDR0 ÷ ADDR7) и сигналите на данните (DATA0 ÷ DATA7) са изведени на едни и същи изводи. Един специален извод (адресен строб, AS) указва дали в дадения момент на тези изводи има адреси или данни. С помощта на външен паралелен регистър трябва да се мултиплексират във времето (time multiplexing). Обменът се забавя, заради тази особеност. За регистър може да се използва 74НСЗ73.



Блокова схема на микропроцесорна система с М68НС11



74HC373

==============

**D0** ÷ **D7** – входове

 $\mathbf{Q0} \div \mathbf{Q7}$  – изходи

**!ОЕ** – разрешаване

на изходите, постоянно

свързан към маса

**LE** – запаметяване на числото, подадено на

D0 ÷ D7 в D-тригерит





Обмен на данни между микропроцесор HC11 и външна SRAM [5].



В оперативната динамична памет (**D**ynamic **R**andom **A**ccess **M**emory) един **бит се запаметява от кондензатор.** За достъп се използва един транзистор (1T1C-клетка).

DRAM технологията може да реализира повече памет на единица кристал от SRAM.

DRAM, обаче, е по-бавна от SRAM, защото данните в запаметяващите кондензатори трябва да бъдат периодично презаписвани (опреснявани).

DRAM може да бъде достъпвана от µPU само през **контролер на паметта**.

92/113

Исторически - първо се появяват DRAM клетки с 1 транзистор и 1 кондензатор (1Т1С-клетка). Такава клетка е показана на схемата. Зареден кондензатор означава логическа 1, разреден – логическа нула.

Четенето е **разрушаващо**, т.е. трябва веднага след това да се презапише прочетения бит.



93/113

След това се появява 4Т-клетката. При DRAM клетка с 4 транзистора (4Т-клетка) се използват капацитетите С\_GS на два NMOS транзистора.

Четенето е неразрушаващо, тоест: 1. При C\_GS2 = 1, Q2 е буфер.

2. При C\_GS3 = 1, Q3 e word\_select буфер.



#### За запис на 1:

\_\_\_\_\_

- 1. BIT = 1
- 2. WORD\_SELECT=1
- 3. ВІТ1 линията зарежда  $C_GS3$  на Q3 през Q1 ( $C_GS3 = 1$ )
- 4. Q3 и Q4 разреждат C\_GS2 на Q2 (C\_GS2 = 0).

#### За запис на 0:

================

- 1. BIT = 0
- 2. WORD\_SELECT=1
- 3. ВІТ1 линията разрежда  $C_GS3$  на Q3 през Q1 ( $C_GS3 = 0$ )
- 4. Q4 зарежда C\_GS2 на Q2 (**C\_GS2 = 1**).

За четене на 1 (при начално условие  $C_GS3 = 1$ ,  $C_GS2 = 0$ ):

- 0. Сигналите BIT и !BIT се зареждат до VDD
- 1. WORD\_SELECT=1
- 2. !BIT ще се разреди до 0 през Q4 и Q3 (**!BIT = 0**)
- 3. Понеже Q1 и Q2 са запушени, ВІТ линията ще си остане заредена до 1 (**BIT = 1**)

За четене на 0 (при начално условие **C\_GS3 = 0, C\_GS2 = 1**):

- 0. Сигналите BIT и !BIT се зареждат до VDD
- 1. WORD\_SELECT=1
- 2. Понеже Q3 и Q4 са запушени, !ВІТ линията ще си остане заредена до 1 (**!ВІТ = 1**)
- 3. ВІТ ще се разреди до 0 през Q1 и Q2 (**BIT = 0**)

DRAM клетка с 3 транзистора (3Т-клетка) е показана на схемата.

\* Транзисторът Q1 извършва запис на 1/0, когато WORD\_SELECT\_WRITE = 1.

\* Транзисторът Q3 извършва четене, когато WORD\_SELECT\_READ = 1.

Четенето е неразрушаващо, защото Q2 действа като буфер.



Стремежът е запомнящият кондензатор да **задържа заряд по-дълго**, което означава, че е необходим по-голям капацитет.

В същото време размерите на клетката трябва да са възможно най-малки.

Това не може да се постигне с планарна технология. Затова модерните DRAM клетки са само с един специален транзистор (1Т-клетка), който включва в себе си и кондензатор. Това е т.нар. тренч-кондензатор (trench capacitor) [6].

Капацитетът на битовата линия е много по-голям от капацитета на клетката. При четене, битовата линия се разрежда в незаредения кондензатор на клетката, но поради драстичните разлики в капацитета се получава много малко спадане на напрежението на битовата линия.

Затова са необходими **четящи усилватели/компаратори**. Различни литературни източници докладват **50** ÷ **250** mV спадане на напрежението.

Необходима е допълнителна схемотехника за презапис на бита след четене.

Небходима е допълнителна схемотехника за **периодично опресняване** (**чрез четене**) на редовете и колоните <sub>99</sub> от матрицата с битове.



#### Видове DRĀM:

- \***DRAM** запомнящите клетки са асинхронни (показаните дотук схеми)
- \*SDRAM запомнящите клетки се достъпват под управлението на един допълнителен сигнал такт. Данните се достъпват само при единия фронт на такта.
- \***DDR SDRAM** аналогична на SDRAM, но данните се достъпват и при двата фронта на такта.

Тази памет има няколко вида:

- $\rightarrow$  DDR-200, DDR-333, DDR-400 (100 200 MHz тактова честота)
- $\rightarrow$  DDR2-667, DDR2-800, DDR2-1066 (333 533 MHz тактова честота)
- $\rightarrow$  DDR3-1066, DDR-1333, DDR-1600 (533 800 MHz тактова честота)
- → DDR4-3200 (1600 MHz)



## **Оперативна памет DRAM**Пример – микроконтролер STM32F769 и SDRAM



#### По-важни сигнали:

- \*CLK тактов сигнал (нарастващ фронт)
- \*CS избор достъп на данни/команди към чипа
- \*RAS, CAS, WE участват при въвеждане на команди
- \*ВА[1:0] избор на банка (вътре в чипа)
- \*А[11:0] 12-битови адреси
- \*DQ[31:0] 32-битови данни
- \*VDDQ, VSSQ захранване за данновите изводи
- \*VDD, VSS 3.3-волтово захранване за вътрешната логика

Връзката между µРU и външна DRAM става посредством **контролери на паметта**. µРU "вижда" DRAM в адресното си поле, но всъщност между тях има два контролера на паметта — единият, от страна на µРU, задава команди, а другият, от страна на DRAM, изпълнява команди.



105/113

По-важни команди:

LOAD MODE REGISTER – конфигурира чипа при инициализация след подаване на захранването (дължина на burst-a, CAS времена, и др.)

ACTIVE – избери банка и ред (не activate)

PRECHARGE – зареждане на битовите линии и "изоставяне" на предишно-избрания ред

READ – избери банка и колона, и започни четене на много думи (burst)

WRITE - избери банка и колона, и започни запис на много думи (burst)

AUTO REFRESH – опреснява данните в кондензаторите. Тази команда трябва да бъде изпратена след PRECHARGE. За паметта от примера – трябва да се пуска 4096 пъти на всеки 64 ms.

106/113

Всички поддържани команди за конкретния чип. Забележете, че сигналите за адреси се използват за служебна информация в режим на команди.

Note 1 applies to all parameters and conditions

| Name (Function)                                        | CS# | RAS# | CAS# | WE# | DQM | ADDR     | DQ     |
|--------------------------------------------------------|-----|------|------|-----|-----|----------|--------|
| COMMAND INHIBIT (NOP)                                  | Н   | Х    | Х    | Х   | Х   | Х        | Х      |
| NO OPERATION (NOP)                                     | L   | Н    | Н    | Н   | Х   | Х        | Х      |
| ACTIVE (select bank and activate row)                  | L   | L    | Н    | Н   | Х   | Bank/row | Х      |
| READ (select bank and column, and start READ burst)    | L   | Н    | L    | Н   | L/H | Bank/col | Х      |
| WRITE (select bank and column, and start WRITE burst)  | L   | Н    | L    | L   | L/H | Bank/col | Valid  |
| BURST TERMINATE                                        | L   | Н    | Н    | L   | Х   | Х        | Active |
| PRECHARGE (Deactivate row in bank or banks)            | L   | L    | Н    | L   | Х   | Code     | Х      |
| AUTO REFRESH or SELF REFRESH (enter self refresh mode) | L   | L    | L    | Н   | Х   | Х        | Х      |
| LOAD MODE REGISTER                                     | L   | L    | L    | L   | Х   | Op-code  | Х      |
| Write enable/output enable                             | Х   | Х    | Х    | Х   | L   | Х        | Active |
| Write inhibit/output High-Z                            | Х   | Х    | Х    | Х   | Н   | Х        | High-Z |

По-важни параметри: tCAS-tRCD-tRP-tRAS

tCAS (Column Access Strobe, или още CL) – времезакъснението, в тактове, между команда READ и появяване на данните по данновата магистрала.

tRCD (RAS to CAS Delay) – минимално време, в тактове, между избор на ред и избор на колона.

tRP (RAS precharge) – времето, в тактове, между PRECHARGE и ACTIVE командите, т.е. времето между "изоставянето" на вече активен ред и "избирането" на нов.

tRAS (Row Access Strobe, Row Active Time) – минималното времезакъснение, в тактове, между ACTIVE и PRECHARGE команди.



**Опресняването на паметта** става ред по ред. Има няколко варианта *как да бъде стартиран този процес*:

- \*микропроцесорът сам издава команди за опресняване периодично (стар метод)
- \*контролер на паметта, вграден в микропроцесора
- \*брояч в самата памет

#### Съответните термини са:

- \*опресняване с RAS (RAS only refresh) адресът на реда, който трябва да се опреснява се задава от контролера на паметта в микропроцесора
- \*опресняване с CAS преди RAS (CAS before RAS) контролерът на паметта в микропроцесора издава команда за опресняване, а брояч в самата памет знае кой ред да опресни
- \*скрито опресняване (hidden refresh) опресняване по време на четене/запис, докато данните се прехвърлят в изхода

Има два варианта кога да бъде стартиран процеса на опресняване:

\* цялостно (burst refresh) – всички редове се опресняват един след друг, докато не се стигне края на паметта. През това време микропроцесорът не може да я достъпва нито една клетка.

\*разпределен (distributed) – опресняването на редовете става едновременно с достъпа до паметта. Микропроцесорът не може да достъпва клетки от реда, който в момента се опреснява.

Опресняването на клетките трябва да става веднъж на 4  $\frac{1}{111}$  ms

Пистите на DRAM сигналите трябва са с еднаква дължина, 3a няма състезание на сигналите. Затова може ce видят "меандри" ПО платката дизайни DRAM.

| Daine              | опа п                             | aivic.                                              |                                                       |   |  |  |  |  |
|--------------------|-----------------------------------|-----------------------------------------------------|-------------------------------------------------------|---|--|--|--|--|
| J                  | U_STM32F7<br>STM32F7.SchDoc       |                                                     |                                                       |   |  |  |  |  |
| PA[015]            | → PA[015]                         | ARD A[05]                                           | ARD A[05]                                             |   |  |  |  |  |
| PB[015]            | PB[015]                           | ARD D[015]                                          | ARD D[015]                                            |   |  |  |  |  |
| PC[015]            | PC[015]                           |                                                     |                                                       |   |  |  |  |  |
| PD[015]            | PD[015]                           | OSC 25M <                                           | OSC 25M                                               |   |  |  |  |  |
| PE[015]            | PE[015]                           |                                                     | OGDI DA                                               |   |  |  |  |  |
| PF[015]            | PF[015]                           | QSPI_D3 <                                           | QSPI D3<br>QSPI D2                                    |   |  |  |  |  |
| PG[015]<br>PH[015] | → PG[015]                         | QSPI_D2 <                                           | QSPI D1                                               |   |  |  |  |  |
| PI[015]            | PH[015]                           | QSPI_D1 <                                           | QSPI D0                                               |   |  |  |  |  |
| PJ[015]            | PI[015]                           | QSPI_D0 <                                           | QSPI CLK                                              |   |  |  |  |  |
| PK[07]             | PJ[015]                           | QSPI_CLK <                                          | OSPI NCS                                              |   |  |  |  |  |
| 110,0              | ○ PK[07]                          | QSPI_NCS <                                          | Vol 1100                                              |   |  |  |  |  |
| DSI                | DSI                               | ALIDIO CDA                                          | AUDIO_SDA                                             |   |  |  |  |  |
| LCD BL CTRL        | LCD BL CTRL                       | AUDIO_SDA (_<br>AUDIO_SCL (                         | AUDIO SCL                                             |   |  |  |  |  |
| SCLK_MCLK          | SCLK MCLK                         | SAII MCLKA                                          | SAI1_MCLKA                                            |   |  |  |  |  |
| LRCLK              | LRCLK                             | SAII_MCLKA C                                        | SAI1 SCKA                                             |   |  |  |  |  |
| SPDIF_I2S          | SPDIF I2S                         | SAII FSA                                            | SAI1_FSA                                              |   |  |  |  |  |
| CEC_CLK            | CEC_CLK                           | SAII SDA                                            | SAI1 SDA                                              |   |  |  |  |  |
| CEC                | CEC                               | SAI1 SDB                                            | SAI1_SDB                                              |   |  |  |  |  |
| LCD_INT            | CD INT                            | Audio INT                                           | Audio_INT                                             | _ |  |  |  |  |
| LCD_SDA            | CD SDA                            | SPDIF_TX <                                          | SPDIF TX                                              |   |  |  |  |  |
| LCD_SCL            | CD SCL                            | SPDIF RX                                            | SPDIF_RX                                              | _ |  |  |  |  |
| TITE OCT           | <u> </u>                          | DFSDM CKOUT                                         | DFSDM CKOUT                                           | _ |  |  |  |  |
| EXT_SCL            | EXT SCL                           | DFSDM DATIN1                                        | DFSDM DATINI                                          | - |  |  |  |  |
| EXT_SDA            | EXT SDA                           | DFSDM DATIN5                                        | DFSDM_DATIN5                                          | - |  |  |  |  |
| EXT_RST            | EXT RST                           |                                                     |                                                       |   |  |  |  |  |
|                    |                                   | FMC_A[012]<br>FMC_D[031]<br>FMC_SDNWE<br>FMC_SDNRAS | FMC A[012] FMC D[031] FMC SDNWE FMC SDNRAS FMC SDNCAS | M |  |  |  |  |
|                    |                                   | FMC_SDNCAS (_                                       | FMC SDCLK                                             |   |  |  |  |  |
| RMII RXER          | □ □ □ □ □ □ □ □ □ □ □ □ □ □ □ □ □ | FMC_SDCLK <                                         | FMC BA0                                               |   |  |  |  |  |
| RMII TXD0          | RMII_RXER                         | FMC_BA0                                             | FMC BA1                                               |   |  |  |  |  |
| RMII TX EN         | RMII_TXD0                         | FMC_BA1 (                                           | FMC SDNE0                                             |   |  |  |  |  |
| RMII_RXD0          | RMII_TX_EN RMII_RXD0              | FMC_SDNE0  FMC_SDCKE0                               | FMC_SDCKE0                                            |   |  |  |  |  |
| RMII REF CLK       | RMII REF CLK                      | FMC NBL0                                            | FMC NBL0                                              |   |  |  |  |  |
| RMII CRS DV        | RMII CRS DV                       | FMC NBL1                                            | FMC_NBL1                                              |   |  |  |  |  |
| RMII MDC           | RMII MDC                          | FMC_NBL2 <                                          | FMC NBL2                                              |   |  |  |  |  |
| RMII MDIO          | RMII MDIO                         | FMC NBL3                                            | FMC_NBL3                                              |   |  |  |  |  |
| RMII_TXD1          | RMII TXD1                         |                                                     | WHEL TW                                               |   |  |  |  |  |
| RMII RXD1          | RMII_RXD1                         | WIFI_TX <                                           | WIFI TX<br>WIFI RX                                    |   |  |  |  |  |
| SWDIO              |                                   | WIFI_RX <                                           | _                                                     |   |  |  |  |  |
| SWCLK              | SWDIO SWDIO                       | WIFI_RST <                                          | WIFI RST                                              |   |  |  |  |  |
| NRST               | SWCLK                             | _                                                   | B USER                                                |   |  |  |  |  |
| SWO                | NRST                              | B_USER <                                            | D USER                                                |   |  |  |  |  |
| VCP RX             | swo swo                           | _                                                   | LD USER1                                              |   |  |  |  |  |
| VCP TX             | VCP_RX                            | LD_USER1 <                                          | LD USER2                                              |   |  |  |  |  |
|                    | VCP_TX                            | LD_USER2 <                                          | ) LL COLINE                                           |   |  |  |  |  |
| OTG HS OverCurrent | OTG HS OwnComme                   | , SD CIV                                            | uSD CLK                                               |   |  |  |  |  |
| ULPI_DIR           | OTG_HS_OverCurren ULPI DIR        | t uSD_CLK (_<br>uSD_CMD (                           | uSD_CMD                                               |   |  |  |  |  |
| ULPI_STP           | ULPI STP                          |                                                     | uSD_D0                                                |   |  |  |  |  |
| ULPI NXT           | ULPI NXT                          | uSD_D0<br>uSD D1                                    | uSD D1                                                |   |  |  |  |  |
| ULPI_CK            | ULPI_NXI                          | uSD_D1 C                                            | uSD_D2                                                |   |  |  |  |  |
| ULPI D[07]         | ULPI D[07]                        |                                                     | uSD D3                                                |   |  |  |  |  |
|                    |                                   | uSD D3 <                                            | uSD Detect                                            |   |  |  |  |  |



Matched Net Lengths [Tolerance = 100mil]

OTG HS OverCurrent







### Литература

- [1] Г. Михов, "Цифрова схемотехника", ТУ-София, 1999.
- [2] K. Seong, "An Efficient High Voltage Level Shifter using Coupling Capacitor for a High Side Buck Converter", http://dx.doi.org/10.5370/JEET.2016.11.1.125
- [3] NXP Semiconductors, "Level shifting techniques in I2C-bus design", application note AN10441, 2007.
- [4] A. Islam, M. Hassan, "Variability Analysis of 6T and 7T SRAM Cell In Sub-45 NM Technology", IIUM Engineering Journal, Vol. 12, No. 1, 2011.
- [5] А. Керезов, "Ръководство за лабораторни упражнения по Микропроцесорна Схемотехника", ТУ-София, 2000.
- [6] А. Попов, "Импулсна схемотехника", ТУ-София, 2016.